[go: up one dir, main page]

TWI291735B - Method for forming bottle-shaped trench in semiconductor substrate - Google Patents

Method for forming bottle-shaped trench in semiconductor substrate Download PDF

Info

Publication number
TWI291735B
TWI291735B TW091101347A TW91101347A TWI291735B TW I291735 B TWI291735 B TW I291735B TW 091101347 A TW091101347 A TW 091101347A TW 91101347 A TW91101347 A TW 91101347A TW I291735 B TWI291735 B TW I291735B
Authority
TW
Taiwan
Prior art keywords
semiconductor substrate
trench
forming
bottle
thin layer
Prior art date
Application number
TW091101347A
Other languages
English (en)
Inventor
Yi-Nan Chen
Shian-Wen Liou
Original Assignee
Nanya Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nanya Technology Corp filed Critical Nanya Technology Corp
Priority to TW091101347A priority Critical patent/TWI291735B/zh
Priority to US10/206,733 priority patent/US6716696B2/en
Priority to US10/254,786 priority patent/US6867089B2/en
Application granted granted Critical
Publication of TWI291735B publication Critical patent/TWI291735B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/038Making the capacitor or connections thereto the capacitor being in a trench in the substrate
    • H10B12/0387Making the trench
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/68Capacitors having no potential barriers
    • H10D1/692Electrodes
    • H10D1/711Electrodes having non-planar surfaces, e.g. formed by texturisation
    • H10D1/712Electrodes having non-planar surfaces, e.g. formed by texturisation being rough surfaces, e.g. using hemispherical grains

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

1291735 苐91101347號寥利説明書修正本 日期:95年10月13日 九、發明說明: 【發明所屬之技術領域】 本發明係有關於半導體積體電路的製程技術,特別 是有關於適用於動態隨機存取記憶體(Dynamic Rand〇m Access Memory 之溝槽電容用的瓶型深溝槽的 形成方法。 【先前技術】 隨著動態隨機存取記憶體的密度持續地增加,必 須減少記憶單元(memory cell)的尺寸,而記憶單元的尺 寸係決定於微影技術(photolithography)的最小解析 度。同時,必須維持一定量的儲存電容以正常地操作 DRAM。業界為了符合兩者(尺寸、電容量)的需求,已 經發展出一種在半導體基底内形成垂直式溝槽(vertical trench)電容,例如美國專利5,348,905,發明名 稱”METHOD OF MAKING DIFFUSED BURIED PLATE TRENCH CELL ARRAY”,其揭示製作埋入電 極板之DRAM的基板構造以及製程。 然而,當DRAM的尺寸縮小,而溝槽儲存電容亦 隨之變小,因此,有需要發展增加儲存電容的方法,例 如钱刻半導體基底以擴大溝槽底部而形成觀型溝槽 (bottle shaped trench),傳統形成瓶型溝槽的方式主要係 採用非等向性乾I虫刻(anisotropic dry etching)方法,例 如美國專利5,112,771,但是上述專利揭示的方法將溝 槽底部擴大的方式的效果有限,並且較難以控制。 貴公司編號:90044/2002/1/16 本戶斤編號 0548-7287twfI/Jessica Chen/Daphne 1291735 丨書修正末 日期:95年10月13日 苐91101347 1謇利説明: 【發明内容】 有鑑於此,本發明的目的在於提供一種在半導體基 ^成Ϊ型溝槽的方法,適用於動態隨機存取記憶體的 1谷,旎夠有效地擴大溝槽底部而增加DRAM的儲存電 谷0 , 本I明的另一目的在於,提供一種在半導體 二底ΐ成ί型溝槽的方法,適用於動態隨機存取記憶體 、電谷此約各易地控制溝槽電容的擴大。 — 瓶型;冓的’本發明提供-種在半導體基底形成 、、、曰的方法,適用於動態隨機存取記憶體的電容, 方法包括下列步驟:(a)在上述半導體基底形成具 開的硬罩幕;(b)經由上述硬罩幕的開口餘刻t 述半導體其念 ^ : 丞底,以形成一溝槽,此溝槽被區分為頂部以 芦底部,(C)在上述溝槽以及硬罩幕表面形成一氮化薄 曰,(d)在上述溝槽的底部填入一遮蔽材料;(e)去除未 材料遮蓋的氮化薄層’以露出上述溝槽頂部 千导體基底表面;⑴去除上述遮蔽材料,而露出位 於上述溝槽底部的氮化薄層;(g)在上述溝槽的頂部表 面形成一氧化薄層;(h)去除上述氮化薄層,以露出上 述溝槽底部的半導體基底表面;(i)利用稀釋氨水溶液 為敍刻劑,以蝕刻上述溝槽底部的半導體基底,以形成 一瓶型溝槽;以及(j)去除上述氧化薄層。 再者’上述半導體基底形成瓶型溝槽的方法之中, 半導體基底可以是矽基底。 再者,上述在半導體基底形成瓶型溝槽的方法之 中’硬罩幕包括設置於上述半導體基底表面的塾氧化芦 貴公司編號:90044/2002/1/16 本所編號 0548-7287twfI/Jessica Chen/Daphne 1291说 101347 51[審利説明書修正本 日期:95年10月13日 以及氮化石夕層。 再者,上述在半導體基底形成瓶型溝槽的方法之 中,步驟(b)係採用非等向性之反應性離子蝕刻法完成。 並且,上述半導體基底形成瓶型溝槽的方法之中, 氮化薄層係利用含矽氣體以及含氮氣體為反應氣體之 化學氣相沈積法所形成。而上述含矽氣體為矽烷 (silane)、二氣石夕烧(dicholorosilane)或是三氣石夕烧 (tricholorosi lane),並且含氮氣體例如氨氣(ammonia) 或是氮氣。 再者,上述在半導體基底形成瓶型溝槽的方法之中 步驟(d)更包括下列步驟:塗佈一填入上述溝槽的光阻 材料;去除上述溝槽頂部的光阻材料,以留下溝槽底部 的光阻材料,而當作遮蔽材料。 並且,上述半導體基底形成瓶型溝槽的方法之中, 步驟(e)可以採用磷酸溶液完成。 再者,上述半導體基底形成瓶型溝槽的方法之中, 氧化薄層係在含有氧氣及/或水氣的高溫環境下,與半 導體基底進行氧化反應而形成的二氧化矽薄層。 【實施方式】 以下利用第1圖〜第9圖所示在半導體基底形成瓶 型溝槽的製程剖面圖,以說明本發明的實施例。 首先,請參照第1圖,利用傳統的微影製程 (photolithography)以及#刻步驟,以在例如單晶石夕構 成的半導體基底100的表面的既定位置形成具有開口 l〇7(openings)的硬罩幕(hard mask)106,然後,利用 貴公司編號:90044/2002/1Αό 本所編號 0548-7287twfl/Jessica Chen/Daphne 7 日期:95年1〇月13日 1291135〇13471春利說明書修正末 非等向電漿蝕刻法並且使用溴化氫(HBr)、氟化氮 (NF3)、氧氣(〇2)與氦氣為反應氣體,經由上述硬罩幕 106的開口 107蝕刻上述半導體基底1〇〇,以形成一深 度大約60000〜80000埃的垂直外型之溝槽1〇8,此溝槽 被區分為底部I以及頂部11。 接下來,請參照第2圖,利用化學氣相沈積法 (chemical vapor deposition ; CVD)並且採用二氯矽烷 與氮氣或氨氣為主要反應氣體而在上述溝槽108的表 面形成厚度大約15〜30埃的氮化矽薄層11〇。 然後’請參照第3圖,旋轉塗佈一光阻材料 (photoresist),以填入上述溝槽1〇8内,然後利用蝕 刻法以去除位於上述溝槽頂部Π的光阻材料,以留下 溝槽底部I的光阻,來當作氧化物蝕刻時的遮蔽材料 112。接著,請參照第4圖,利用磷酸溶液來當作蝕刻 劑,以溼餘刻未被上述遮蔽材料112保護的氮化矽薄層 110,而露出上述溝槽頂部π的半導體基底1〇〇表面, 此時僅留下部分氮化矽薄層11〇a。其次,請參照第5 圖,去除光阻材料構成的蝕刻遮蔽材料112,以露出位 於上述溝槽底部的氮化薄層11〇a表面。 然後,請參照第6圖,在650〜800 的高溫下, 並且通以氧氣及/或水氣以在上述溝槽1〇8的頂部π的 半導體基底100進行快速熱製程(rapid thermal 〇xidati〇n ; RT〇),以形成厚度50〜200埃的二氧化矽薄 層 114 〇 接下來’請參照第7圖以及第8圖,利用填酸溶液 以去除上述殘留的氮化薄層n()a而露出上述溝槽1〇8 貴公司編號:90044/2002/1Α ό 本所編號 〇548-7287twfl/Jessica Chen/Daphne 8 日期:95年10月13日 129 A347 f審利説0月書修正本 底部的半導體基底表面。接著,利用氨水:水(1:5〜1:50) 的稀釋溶液來溼蝕刻溝槽108的底部I的半導體基底 100,而形成具有擴大部B的瓶型溝槽(bottle shaped)116 〇 其次,請參照第9圖,利用氫氟酸溶液或是緩衝氧 化餘刻液(buffered oxide etchant ; B0E)以去除上述 瓶型溝槽116表面的二氧化矽薄層114。 根據本發明的製程,很容易地在半導體基底形成瓶 型溝槽,藉此能夠有效地提昇動態隨機存取記憶體的電 容器之電極板的表面積,而增加電容量。 雖然本發明已以較佳實施例揭露如上,然其並非用 以限定本發明,任何熟習此項技藝者,在不脫離本發明 之精神和範圍内,當可作更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者為準。 貴公司編號:90044/2002"/16 本戶斤編號 〇548-7287twfI/Jessica Chen/Daphne 9 129 Hr?(^347 f妻利說0月書修正木 日期:95年10月13日 【圖式簡單說明】 第1圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用傳統的微影製程以及蝕刻的步驟之剖 面圖。 第2圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用化學氣相沈積法溝槽表面形成氮化矽 薄層的步驟之剖面圖。 第3圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中旋轉塗佈一光阻材料,以填入溝槽内,然後 利用蝕刻法以去除位於上述溝槽頂部的光阻材料的步 驟之剖面圖。 第4圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用磷酸溶液來當作蝕刻劑,以溼蝕刻未被 遮蔽材料保護的氮化矽薄層的步驟之剖面圖。 第5圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中去除光阻材料構成的钮刻遮蔽材料,以露出 位於上述溝槽底部的氮化薄層表面的步驟之剖面圖。 第6圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中在溝槽頂部的半導體基底進行快速熱製 程,以形成二氧化矽薄層的步驟之剖面圖。 第7圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用磷酸溶液以去除上述殘留的氮化薄層 而露出上述溝槽底部的半導體基底表面的步驟之剖面 圖。 第8圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用氨水與水的稀釋溶液來溼蝕刻溝槽的 貴公司編號:90044/2002/1/16 本戶斤編號 〇548-7287twfl/Jessica Chen/Daphne 10 129i春利説明書修正本 日期:95年10月13日 底部的半導體基底,而形成具有擴大部的瓶型溝槽的步 驟之剖面圖。 第9圖顯示本發明實施例在半導體基底形成瓶型溝 槽的製程中利用氫氟酸溶液或是缓衝氧化蝕刻液以去 除瓶型溝槽表面的二氧化矽薄層的步驟之剖面圖。 【主要元件符號說明】 100〜半導體(矽)基底; 102〜墊氧化層; 104〜氮化矽層; 106〜硬罩幕; 107〜開口; 108〜垂直外形之溝槽; 110、110a〜氮化矽薄層(氮化薄層); 112〜遮蔽材料; I〜溝槽之底部; II〜溝槽之頂部; 114〜二氧化矽薄層(氧化薄層); 116〜瓶型溝槽(底部擴大的溝槽); B〜溝槽之擴大部。 貴公司編號:90044/2002"/16 本戶斤編號 〇548-7287twfl/Jessica Chen/Daphne

Claims (1)

  1. 日期:95年10月13日 129 y^^347 f妻利Μ書修正末 十、申請專利範圍: 1. 一種在半導體基底形成瓶型溝槽的方法,適用於 動態隨機存取記憶體的電容,上述方法包括下列步驟: (a) 在上述半導體基底形成具有一開口的硬罩幕; (b) 經由上述硬罩幕的開口蝕刻上述半導體基底, 以形成一溝槽,此溝槽被區分為頂部以及底部; (C)在上述溝槽以及硬罩幕表面形成一氮化薄層; (d) 在上述溝槽的底部填入一遮蔽材料; (e) 去除未被上述遮蔽材料遮蓋的氮化薄層,以露 出上述溝槽頂部的半導體基底表面; (f) 去除上述遮蔽材料,而露出位於上述溝槽底部 的氮化薄層; (g) 在上述溝槽的頂部表面形成一氧化薄層; (h) 去除上述氮化薄層,以露出上述溝槽底部的半 導體基底表面, (i) 利用稀釋氨水溶液為蝕刻劑,以蝕刻上述溝槽 底部的半導體基底,以形成一瓶型溝槽;以及 (j) 去除上述氧化薄層。 2. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中上述半導體基底係矽基底。 3. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中上述硬罩幕包括設置於上述半導 體基底表面的墊氧化層以及氮化石夕層。 4. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中步驟(b)係採用非等向性之反應 性離子钱刻法完成。 貴公司編號:90044/2002/1/16 本戶斤編號 〇548-7287twfl/Jessica Chen/Daphne 12 12917掄_ 1妻利説明書修正本 日期:95年10月13日 5. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中上述氮化薄層係利用含矽氣體以 及含氮氣體為反應氣體之化學氣相沈積法所形成。 6. 如申請專利範圍第5項所述在半導體基底形成 瓶型溝槽的方法,其中上述含矽氣體為矽烷(si lane)、 二氯石夕烧(dicholorosilane)或是三氯石夕烧 (tricholorosilane),而含氮氣體例如氨氣(ammonia) 或是氮氣。 7. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中上述步驟(d)更包括下列步驟: 塗佈一填入上述溝槽的光阻材料; 去除上述溝槽頂部的光阻材料,以留下溝槽底部的 光阻材料,而當作遮蔽材料。 8. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中步驟(e)係採用磷酸溶液完成。 9. 如申請專利範圍第2項所述在半導體基底形成 瓶型溝槽的方法,其中上述氧化薄層係在含有氧氣及/ 或水氣的高溫環境下,與半導體基底進行氧化反應而形 成的二氧化石夕薄層。 10. 如申請專利範圍第1項所述在半導體基底形成 瓶型溝槽的方法,其中上述稀釋氨水的濃度為氨水:水 的比例1:5〜1: 5 0。 貴公司編號:90044/2002/1/16 本戶斤編號 〇548-7287twfl/Jessica Chen/Daphne 13 1291735 苐91101347 1審利説明書修正末 日期:95年10月13日 七、指定代表圖: (一) 本案指定代表圖為:第9圖。 (二) 本代表圖之元件符號簡單說明: 100〜半導體(矽)基底; 102〜墊氧化層; 104〜氣化砍層; 106〜硬罩幕; I〜溝槽之底部; II〜溝槽之頂部; 116〜瓶型溝槽(底部擴大的溝槽); B〜溝槽之擴大部。 八、本案若有化學式時,請揭示最能顯示發明特徵的化學式: 無0 貴公司編號:90044/2002/1/16 本戶斤編號 〇548-7287twfl/Jessica Chen/Daphne
TW091101347A 2002-01-28 2002-01-28 Method for forming bottle-shaped trench in semiconductor substrate TWI291735B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW091101347A TWI291735B (en) 2002-01-28 2002-01-28 Method for forming bottle-shaped trench in semiconductor substrate
US10/206,733 US6716696B2 (en) 2002-01-28 2002-07-26 Method of forming a bottle-shaped trench in a semiconductor substrate
US10/254,786 US6867089B2 (en) 2002-01-28 2002-09-24 Method of forming a bottle-shaped trench in a semiconductor substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW091101347A TWI291735B (en) 2002-01-28 2002-01-28 Method for forming bottle-shaped trench in semiconductor substrate

Publications (1)

Publication Number Publication Date
TWI291735B true TWI291735B (en) 2007-12-21

Family

ID=27608794

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091101347A TWI291735B (en) 2002-01-28 2002-01-28 Method for forming bottle-shaped trench in semiconductor substrate

Country Status (2)

Country Link
US (1) US6716696B2 (zh)
TW (1) TWI291735B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI227932B (en) * 2003-06-23 2005-02-11 Promos Technologies Inc Method for forming a bottle-shaped trench
US6967136B2 (en) * 2003-08-01 2005-11-22 International Business Machines Corporation Method and structure for improved trench processing
TWI248169B (en) * 2004-03-18 2006-01-21 Nanya Technology Corp A method for forming bottle trench and fabricating capacitor having the same
TWI240318B (en) * 2004-09-16 2005-09-21 Promos Technologies Inc Method for preparing a deep trench and an etching mixture for the same
TWI277202B (en) * 2005-09-27 2007-03-21 Promos Technologies Inc Bottle-shaped trench and method of fabricating the same
US7375413B2 (en) * 2006-05-26 2008-05-20 International Business Machines Corporation Trench widening without merging
US7709320B2 (en) * 2006-06-28 2010-05-04 International Business Machines Corporation Method of fabricating trench capacitors and memory cells using trench capacitors
TWI413174B (zh) * 2007-06-29 2013-10-21 Nanya Technology Corp 一種製作深溝渠的方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3809218C2 (de) 1987-03-20 1994-09-01 Mitsubishi Electric Corp Halbleitereinrichtung mit einem Graben und Verfahren zum Herstellen einer solchen Halbleitereinrichtung
US5264716A (en) 1992-01-09 1993-11-23 International Business Machines Corporation Diffused buried plate trench dram cell array
US5692281A (en) * 1995-10-19 1997-12-02 International Business Machines Corporation Method for making a dual trench capacitor structure
US5656535A (en) * 1996-03-04 1997-08-12 Siemens Aktiengesellschaft Storage node process for deep trench-based DRAM
US6008103A (en) * 1998-02-27 1999-12-28 Siemens Aktiengesellschaft Method for forming trench capacitors in an integrated circuit
US6018174A (en) * 1998-04-06 2000-01-25 Siemens Aktiengesellschaft Bottle-shaped trench capacitor with epi buried layer
US6190988B1 (en) * 1998-05-28 2001-02-20 International Business Machines Corporation Method for a controlled bottle trench for a dram storage node
EP0971414A1 (de) * 1998-06-15 2000-01-12 Siemens Aktiengesellschaft Grabenkondensator mit Isolationskragen und vergrabenen Kontakt und entsprechendes Herstellungsverfahren
DE19842665C2 (de) * 1998-09-17 2001-10-11 Infineon Technologies Ag Herstellungsverfahren für einen Grabenkondensator mit einem Isolationskragen
US6180480B1 (en) * 1998-09-28 2001-01-30 International Business Machines Corporation Germanium or silicon-germanium deep trench fill by melt-flow process
US6232171B1 (en) * 1999-01-11 2001-05-15 Promos Technology, Inc. Technique of bottle-shaped deep trench formation
US6403412B1 (en) * 1999-05-03 2002-06-11 International Business Machines Corp. Method for in-situ formation of bottle shaped trench by gas phase etching
TW463286B (en) * 1999-05-07 2001-11-11 Mosel Vitelic Inc Manufacturing method of trench-type capacitor
US6426254B2 (en) * 1999-06-09 2002-07-30 Infineon Technologies Ag Method for expanding trenches by an anisotropic wet etch
JP3457236B2 (ja) * 1999-11-05 2003-10-14 茂徳科技股▲ふん▼有限公司 深いトレンチキャパシター蓄積電極の製造方法
US6365485B1 (en) * 2000-04-19 2002-04-02 Promos Tech., Inc, DRAM technology of buried plate formation of bottle-shaped deep trench
US6495411B1 (en) * 2000-07-13 2002-12-17 Promos Technology Inc. Technique to improve deep trench capacitance by increasing surface thereof
US6451662B1 (en) * 2001-10-04 2002-09-17 International Business Machines Corporation Method of forming low-leakage on-chip capacitor

Also Published As

Publication number Publication date
US6716696B2 (en) 2004-04-06
US20030143855A1 (en) 2003-07-31

Similar Documents

Publication Publication Date Title
US7081384B2 (en) Method of forming a silicon dioxide layer
US6204141B1 (en) Method of manufacturing a deep trench capacitor
CN100440517C (zh) 具有增加的沟道长度的半导体器件及其制造方法
TW522506B (en) A method for fabricating a trench capacitor
US6703273B2 (en) Aggressive capacitor array cell layout for narrow diameter DRAM trench capacitor structures via SOI technology
TW461087B (en) Crystal-axis-aligned vertical side wall device and process for manufacture thereof
US6495411B1 (en) Technique to improve deep trench capacitance by increasing surface thereof
US4999312A (en) Doping method using an oxide film and a nitride film on the trench wall to manufacture a semiconductor device and the manufactured device
TWI291736B (en) Method for forming bottle-shaped trench in semiconductor substrate
JP4091929B2 (ja) トレンチ・キャパシタの埋込プレートを形成する方法
US6867089B2 (en) Method of forming a bottle-shaped trench in a semiconductor substrate
TWI291735B (en) Method for forming bottle-shaped trench in semiconductor substrate
JP2014038968A (ja) 半導体装置の製造方法
TW463369B (en) Memory-cells device and its production method
CN100433291C (zh) 使用氯制造集成电路内的沟渠介电层
US6770563B2 (en) Process of forming a bottle-shaped trench
US6808980B2 (en) Method of process simplification and eliminating topography concerns for the creation of advanced 1T-RAM devices
US6750147B2 (en) Process for integration of a trench for capacitors and removal of black silicon
TW399287B (en) Structure of bottle-shaped deep trench and its manufacturing method
US20050112841A1 (en) Method for isolating semiconductor devices
CN114899093A (zh) 半导体结构及其制备方法、半导体存储装置
US20040175877A1 (en) Method of forming a bottle-shaped trench
US7026210B2 (en) Method for forming a bottle-shaped trench
US6790740B2 (en) Process for filling polysilicon seam
TW529132B (en) Method to form bottle-shaped trench on semiconductor substrate

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent