[go: up one dir, main page]

TWI290325B - Memory device employing open bit line architecture for providing identical data topology on repaired memory cell block and method thereof - Google Patents

Memory device employing open bit line architecture for providing identical data topology on repaired memory cell block and method thereof Download PDF

Info

Publication number
TWI290325B
TWI290325B TW094127042A TW94127042A TWI290325B TW I290325 B TWI290325 B TW I290325B TW 094127042 A TW094127042 A TW 094127042A TW 94127042 A TW94127042 A TW 94127042A TW I290325 B TWI290325 B TW I290325B
Authority
TW
Taiwan
Prior art keywords
data
inverted
line
memory
block
Prior art date
Application number
TW094127042A
Other languages
English (en)
Other versions
TW200627477A (en
Inventor
Dong-Hak Shin
Ho-Sung Song
Byung-Sik Moon
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200627477A publication Critical patent/TW200627477A/zh
Application granted granted Critical
Publication of TWI290325B publication Critical patent/TWI290325B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/18Bit line organisation; Bit line lay-out
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/84Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability
    • G11C29/846Masking faults in memories by using spares or by reconfiguring using programmable devices with improved access time or stability by choosing redundant lines at an output stage
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/78Masking faults in memories by using spares or by reconfiguring using programmable devices
    • G11C29/80Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout
    • G11C29/808Masking faults in memories by using spares or by reconfiguring using programmable devices with improved layout using a flexible replacement scheme

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Dram (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Description

1290325 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種使用開路位元線架構的記憶體裝置, 且轉定言之係關於一種在修復記憶體區塊之有缺陷的單元 之情況下用於匹配資料拓樸之記憶體裝置,及其方法。 【先前技術】 在一記憶體裝置中,開路位元線單元架構為感應放大器 形成於位元線對(BL、/BL)之間的組態。另一組態係一折疊 位元線單元架構,其中該等位元線對(BL、/BL)並列形成於 該等感應放大器的一側。 將具有開路位元線架構之記憶體單元排列在字線臀匕與 位元線BL相交之所有交點處。該排列可改良記憶體單元之 密度,進而減少了記憶體裝置所佔據的面積。與折疊位元 線架構相比,開路位元線架構具有更大的密度及減少的單 元面積。 圖1為說明使用開路位元線架構之一習知記憶體裝置的 方塊圖。 將位兀線對(BL、/BL)分別置於一感應放大器區塊13〇的 兩側。將記憶體單元區塊110及12〇置於位元線對(ΒΕ、/Βι〇 與字線WL的所有交點處。 該記憶體裝置中之記憶體區塊11〇及12〇包含正常記憶體 單元區塊及備用圮憶體單元區塊,該備用記憶體單元區塊 藉由冗餘記憶體單元替代一有缺陷的記憶體單元。 另外,該記憶體裝置進一步包含列解碼器14〇,其解碼一 104080.doc 1290325 外部位址以驅動相應記憶體單元區塊中之一正常字線備 用列解碼器15〇,其儲存與有缺陷的位址有關之資訊且驅動 -備用字線以修復一有缺陷的單元;及一行選擇開關 CSW,其將感應放大器13崎放大的f料提供至區域 對(LDL、/LDL)。 、/、 使用特^的區塊位垃資訊可識別圖㈣明之記憶 區塊U0及!20。例如,當一外部源所提供之一外部列位址 的第八位元為,0,時,選擇了-偶數記憶體單元區塊110β且 當該外部列位址之該第人位元為,卜選擇了 單元區塊120。 了数。己隐體 大體形成於位元線BL與字線_點處之記憶體 …義“正單元"’且將形成於位元線肌與字線脱 交點處之記憶體單元定義成”補充單元”。 該真正單元儲存具有與外部源所提供之資料的資料拓樸 ^同的^料拓樸之資料。該補充單元儲存具有該外部源所 提供之資料的相反資料拓樸之資料。 在使用-開路位元線架構之記憶體裝置中 單元區塊U°中之資料拓樸具有―單元的資料序: 而奇數繼早元區塊120中之資料拓樸具有π 元 的f料序列。下文中’資料拓樸係指資料輸入/輸出之次序 或貝枓輸入序列/資料輸出序列。即’偶數記憶體單元區塊 具有不同於奇數記憶體單元區塊之資料拓樸。 結果’因為相同記情辦留- J°己巴'體早凡區塊中之資料拓樸相同,所 以第-記憶體單元區塊中之一有缺陷的單元可用第一記憶 104080.doc 1290325 體單元區塊中之一正常單元來替代。 一第一古己愔俨广 …、,不可用在鄰近 常單1 之—第二記憶體單^區塊中之一正 為在:用:第一記憶體單元區塊中之一有缺陷的單元,因 料拓H 新料化㈣下,該資 抖拓樸係不同的。 貝 【發明内容】 開路位元線架構之一記憶 體單元區塊之間匹配資料 根據本發明之一實施例,使用 體裝置在一修復操作期間在記憶 拓樸。 根據本發明之—實施例…記憶體裝置包含至少一對彼 此接近的記憶體單元區,鬼,該等記憶體單元區塊具有一開 路位元線單元架構,且具有—正常單元陣列及—備用單元 陣列。該記憶體裝置包含一備用列解碼器,其經組態以回 應^一有缺陷的列位址而產生—備料線賦能訊號,且經 組態以回應於該備用字線賦能訊號及該至少一對記憶體單 元區塊中之一第一記憶體單元區塊之一記憶體單元區塊位 址而產生至少一比較訊號。該記憶體裝置進一步包含一資 料义換控制訊號產生器,其經組態以回應於該至少一比較 訊號而產生一資料交換控制訊號;及一資料交換單元,其 經組悲以回應於該資料交換控制訊號來選擇性地交換一資 料線與一經反相之資料線,以將該資料線及該經反相之資 料線分別耦合至經反相之讀取資料及讀取資料,該資料線 及該經反相之資料線耦合至接近該第一記憶體單元區塊之 一弟一 §己憶體單元區塊。 104080.doc -9- 1290325
根據本發明之-實施例,—記憶體裝置包含至少一對彼 此接近的記憶體單元區塊,該等記憶體單元區塊具有一開 路位元線單元架構’且具有—正常單元陣列及-備用單: 陣列;及-備用列解碼器,其經組態以對應於一有缺陷的 列位址而產生-備用字線賦能訊號,且經組態以回應於該 備用字線賦能《及該至少—對記憶體單元區塊中之一第 -記憶體單元區塊之-記憶體單元區塊位址而產生至少一 比較訊號。該記憶體裝置進—步包含—資料交換控制訊號 產生器,其經組態以回應於至少一比較訊號而產生一資料 父換i制訊號,-寫人驅動器,其經組態以輸出寫入資料 及經反相之寫入資料;及一資料交換單元,其經組態以回 應於該資料交換控制訊號來選擇性地交換該寫入資,料與該 經反相之寫入資料,以將該寫入資料及該經反相之寫入資 料刀別搞合至資料線及__經反相之資料線,該資料線友 該經反相之資料線耦合至接近該第一記憶體單元區塊之一 第二記憶體單元區塊。 根據本發明之一實施例,一種在一記憶體裝置中執行一 讀取操作之方法,該記憶體裝置包含開路位元線單元且具 第°己隐體單元區塊及接近該第一記憶體單元區塊之 第一圯憶體單元區塊,該方法包含··回應於該第二記憶 體單元區塊之至少一有缺陷的位址而產生該第一記憶體單 元區塊之一供m 上 爾用子線賦能訊號;回應於該備用字線賦能訊 5虎及_第二記憶體單元區塊之一記憶體單元區塊位址訊號 而產生貝料交換控制訊號;回應於該資料交換控制訊號 104080.doc 1290325 來選擇性地交換一資料線之第一資料與經反相之資料線的 一第二資料,該資料線及該經反相之資料線與該第一記憶 體單元區塊耦合;及將該第一資料及該第二資料輸出至一 外部針腳。 根據本發明之一實施例,一種在一記憶體裝置中執行一 寫入操作之方法,該記憶體裝置包含開路位元線單元,且 具有一第一記憶體單元區塊及接近該第一記憶體單元區塊 之一第二記憶體單元區塊,該方法包含:回應於該第二記 憶體單元區塊之至少一有缺陷的位址而產生該第一記憶體 單元區塊之一備用字線賦能訊號;回應於該備用字線赋能 汛唬及該第二記憶體單元區塊之一記憶體單元區塊位址訊 號而產生一駟料交換控制訊號;回應於一寫入驅動器中之 一寫入控制訊號而輸出寫入資料及經反相之寫入資料;及 回應於該資料交換控制訊號來將該寫入資料及該經反相之 寫入貝料選擇性地交換至一經反相之資料線及一資料線, 該資料線及該經反相之資料線與該第一記憶體單元區塊耦 合0 【實施方式】 本文揭不了本發明之經詳細說明性之實施例。然而,本 ^月可以多種替代形式來實施,且不應將本發明理解成侷 限於本文所闡述的該等實施例。貫穿對圖式之描述,用類 似數字表示類似元件。 圖2為說明根據本發明之一實施例的使用開路位元線架 構之一半導體記憶體裝置的方塊®。 、 104080.doc 1290325 參看圖2,半導體裝置200包含一偶數記憶體單元區塊 210、一奇數記憶體單元區塊220、一感應放大器區塊230、 正常列解碼器240及240,、備用列解碼器250及250,、區域資 料線對LDL及/LDL(整體上展示為LDL)、全域資料線對GDL 及/GDL、一資料交換控制訊號產生器260、一資料交換單 元270、一主放大器280及一寫入驅動器290。 記憶體單元區塊210及220形成於字線與位元線BL或 /BL(分別展示為BLn及BLnB,其中η係一整數)相交之交點 處,且包含:一正常記憶體單元區塊,其中一字線係由正 常列解碼器240及240’來賦能;及一備用記憶體單元區塊, 其中一備用字線係由備用列解碼器250及250’來賦能。 回應於一外部源所提供之列位址訊號RADD及一鄰近記 憶體單元區塊位址訊號NBADD,備用列解碼器250及250f 產生比較訊號COMP_ 1及COMP J2。 回應於比較訊號COMP^l及C0MP_2,資料交換控制訊號 產生器260產生一資料交換控制訊號DCC。 可在行選擇開關CSW之控制下將感應放大器區塊230耦 合至區域資料線對LDL及/LDL中之一者。可在區塊選擇開 關BSW之控制下將區域資料線對LDL及/LDL耦合至全域資 料線對GDL及/GDL 〇 在讀取操作期間,回應於資料交換控制訊號DCC,資料 交換單元270選擇性地交換全域資料線對GDL及/GDL之輸 入,以將全域資料線GDL及/GDL中之一者耦合至主放大器 280的輸入對RD及/RD中之一者(例如參見圖4)。 104080.doc 12 1290325 在寫入操作期間,資料交換單元270選擇性地交換寫入驅 動器290之一輸出對WD及/WD,以將該輸出對WD及/WD中 之一者耦合至全域資料線對GDL及/GDL中之一者。 圖3為說明圖2之備用列解碼器250、2501及資料交換控制 訊號產生器260的電路圖。 偶數記憶體單元區塊之備用列解碼器250包含:一有-缺陷 位址儲存單元3 10(例如,藉由切割對應於無缺陷位址之一 熔斷器以儲存有缺陷位址之儲存單元),其用於儲存有缺陷 的位址;及一預定邏輯電路。 該邏輯電路之一實例係一 AND閘320。當位址RADD與儲 存於有缺陷位址儲存單元3 10中之有缺陷記憶體單元之位 址相同時,有缺陷位址儲存單元310產生一備用字線賦能訊 號 SWLENJE。 備用列解碼器250對該備用字線賦能訊號SWLENJE及一 奇數記憶體單元區塊位址NBADD_0執行一邏輯AND操 作,以產生第一比較訊號COMP_l。 同樣,奇數記憶體單元區塊之備用列解碼器250’具有與 該偶數記憶體單元區塊之備用列解碼器250相同的組態。 回應於一外部源所提供之位址RADD及一鄰近偶數記憶 體單元區塊位址NB ADD_E,該奇數記憶體單元區塊之備用 列解碼器25 0’產生第二比較訊號COMP—2。 資料交換控制訊號產生器260包含一預充電單元330、一 鎖存器340及一放電單元350。 當記憶體裝置200具有預充電狀態(RASB處於邏輯高位 104080.doc -13- 1290325 準狀態)時,預充電單元330及鎖存器340將一資料交換控制 訊號DCC預充電至一邏輯低位準狀態,且將該資料交換控 制訊號DCC維持在該邏輯低位準狀態。當記憶體裝置200具 有主動狀態(RASB處於邏輯低位準狀態)時,放電單元350 回應於比較訊號COMPJ及COMP__2以使該DCC具有一邏 輯高位準狀態。 舉例而言,假設當一區塊位址具有一邏輯高位準狀態時 選擇偶數記憶體單元區塊210,且當一區塊位址具有一邏輯 高位準狀態時選擇奇數記憶體單元區塊220,現解釋如下情 況:藉由偶數記憶體單元區塊210之一備用單元替代奇數記 憶體單元區塊220之一有缺陷的單元。 由一外部源提供對應於奇數記憶體單元區塊220之有缺 陷單元之列位址,且將位址RADD儲存至有缺陷位址儲存單 元310中,該等位址RADD代表所提供之該等位址中的除該 區塊位址之外的其他位址。當一外部源所提供之該等位址 RADD與儲存於有缺陷位址儲存單元310中之該等有缺陷的 位址相同時,輸出至AND閘320之備用字線賦能訊號 SWLENJE具有一邏輯高位準狀態。 AND閘320對具有邏輯高位準狀態之奇數記憶體單元區 塊位址NBADD_0及具有邏輯高位準狀態之備用字線賦能 訊號SWLENJE執行一邏輯AND操作,且將具有邏輯高位準 狀態之比較訊號COMP_l輸出至資料交換控制訊號產生器 260之放電單元350。 結果,回應於提供至資料交換控制訊號產生器260之放電 104080.doc -14- 1290325 單元35 0的COMP_:l,資料交換控制訊號產生器260輸出具有 邏輯高位準狀態之資料交換控制訊號DCC。 同樣,當藉由奇數記憶體單元區塊220之一備用單元替代 偶數記憶體單元區塊210之一有缺陷的記憶體單元時,對具 有邏輯高位準狀態之偶數記憶體單元區塊位址NB ADD_E 及具有邏輯高位準狀態之備用字線賦能訊號S WLEN_CM^l 行一邏輯AND操作,且將具有邏輯高位準狀態之比較訊號 COMP—2輸出至資料交換控制訊號產生器260之放電單元 350 ° 結果,回應於提供至資料交換控制訊號產生器260之放電 單元350的COMP_2,資料交換控制訊號產生器260輸出具有 邏輯高位準狀態之資料交換控制訊號DCC。 圖4為說明圖2所示的一資料交換單元270、一主放大器 280及一寫入驅動器290之電路圖。 參看圖4,資料交換單元270包含一反相器410及四個電晶 體420、43 0、440及450 〇該反相器410使自資料交換控制訊 號產生器260輸出之資料交換控制訊號DCC的狀態反相。 當該經反相之DCC具有一邏輯高位準狀態時,資料交換 單元270之電晶體420及430分別將GDL線耦合至一節點A, 及將/GDL線耦合至一節點B。另外,資料交換單元270之電 晶體440及450分別將GDL線耦合至該節點B,及將/GDL線 搞合至該節點A。 回應於一讀取控制訊號RE,主放大器2 8 0接收彼此互補的 讀取資料RD及經反相之讀取資料/RD。當該讀取資料RD具 104080.doc -15- 1290325 有邏輯回位準狀態且該經反相之讀取資料/RD具有一邏 輯低位準狀態時’該主放大器將資料,;l,輸出至—外部針 腳DQ。 回應於一寫入控制訊號冒尺,寫入驅動器29〇將彼此互補 的寫入資料WD及經反相之寫入資料/WD輸出至資料交換 ‘ 單元270。當該外部針腳所提供之資料為,1,時,寫入驅 動器290輸出該具有邏輯高位準狀態之寫入資料wd及該具 • 有邏輯低位準狀態之經反相之寫入資料/wd。 現已參看上述圖式解釋了根據本發明之一實施例的對一 半導體記憶體裝置進行之讀取操作及寫入操作。 以下假設,由在鄰近奇數記憶體單元區塊22〇之偶數記憶 體單元區塊210中的一備用單元來修復該奇數記憶體單^ 區塊220中之一有缺陷的單元。 另外假設,將對應於奇數記憶體單元區塊22〇中之有缺陷 單元的位址儲存於偶數記憶體單元區塊210之備用列解碼 φ 器250的有缺陷位址儲存單元3 10中。 對於讀取操作而言,因為在啟動記憶體襞置之前 RASB(/RAS、/Row Address Strobe(列位址選通))具有一邏輯言位 準狀態,所以預充電單元330使得DCC具有一邏輯低位準狀 態。該RASB訊號係一主動訊號,其代表該記憶體襞置θ 啟動。 疋 虽例如RASB之主動指令具有一邏輯低位準狀態時,預充 電單元330不執行預充電操作且鎖存器34〇將dcc維持在一 邏輯低位準狀態。 104080.doc -16- 1290325 當啟動記憶體裝置時,輸入了有缺陷的位址,且位址 RADD輸入至有缺陷位址儲存單元310中,該等位址RADD 代表已輸入之有缺陷位址中的除奇數記憶體單元區塊位址 NBADD—Ο之外的位址。 當該已輸入之有缺陷位址與儲存於有缺陷位址儲存單元 3 10中之一有缺陷位址相同時,該有缺陷位址儲存單元310 之一對應的備用字線賦能訊號SWLEN__E具有一邏輯高位 準狀態。 備用列解碼器250之AND閘320對該備用字線赋能訊號 SWLEN一E及奇數單元區塊位址NBADD—0執行一邏輯AND 操作,且產生具有一邏輯高位準狀態之第一比較訊號 COMP—1 〇 該第一比較訊號COMP_l開啟資料交換控制訊號產生器 260之放電單元350,以使DCC具有一邏輯高位準狀態。 當提供一讀取指令RE時,在一選定的行選擇開關CSW之 控制下將感應放大器所放大之一位元線對BL及/BL之資料 分別發送至一區域資料線對LDL及/LDL,且區塊選擇開關 BSW將該區域資料線對LDL·及/LDL·的資料傳輸至全域資料 線對GDL及/GDL中之每一者。 如圖4所示,資料交換單元270之電晶體440及450於DCC 具有一邏輯高位準狀態時開啟。 電晶體440將該全域資料線GDL耦合至主放大器280之 /RD,且電晶體450將該全域資料線/GDL耦合至主放大器 280之 RD。 104080.doc 17 1290325 主放大器280放大RD與/RD之間的一電壓差或電流差,以 將與資料RD相同的資料輸出至外部針腳DQ。即,將具有在 一偶數記憶體單元區塊中之選定的備用單元資料之相反拓 樸的資料輸出至該外部針腳DQ的。 同樣’當提供一寫入指令時,資料交換單元270回應於 DCC,使用電晶體450及440選擇性地將寫入驅動器290之輸 出對WD及/WD耦合至全域資料線對/GDL及GDL。 即,將具有在一偶數記憶體單元區塊中之選定的備用單 元資料之相反拓樸的資料輸出至外部針腳DQ。將具有由該 外部針腳DQ所提供之資料的相反拓樸之資料寫入至一偶 數記憶體單元區塊之備用記憶體單元中。 當由鄰近偶數記憶體單元區塊之一奇數記憶體單元區塊 之一備用記憶體單元來修復該偶數記憶體單元區塊之一有 缺陷的5己憶體單元時’可根據本文所述的匹配處理,藉由 使資料拓樸反相來匹配記憶體單元之資料拓樸。 另外,本發明之實施例可應用於··在修復兩個鄰近的記 憶體單元區塊中之有缺陷的記憶體單元時匹配資料拓樸的 情況中。 、、 雖然已解釋了記憶體單元區塊具有一條備用字線的實 例’但本發明並非侷限於記憶體單元區塊僅具有一條備用 字線之情況。 μ 當由鄰近(或接近)一第一記憶體單元區塊之一 辦- 示一 5己憶 體早兀區塊中之一備用記憶體單元來修復該第—記憶體單 元區塊中之一有缺陷的記憶體單元時,該第—記憶體單2 104080.doc -18- 1290325 之該記憶體單元之資料扣播 拓椟可匹配成該第二記憶體單元區 塊之該記憶體單元,且i 4 , 且了減少經修復記憶體單元之記憶體 測試時間及一測試程式之複雜性。 ^ 雖」已洋細描述了本發明之實施例,但應瞭解,可在不 偏離本發明之㈣的前提下進行各種變化、取代及變更。 【圖式簡單說明】 圖1為說明使用開路位元線架構之一習知記憶體裝置的 方塊圖; 圖2為說明根據本發明之一實例實施例的使用開路位元 線架構的一記憶體裝置之方塊圖; 圖3為說明圖2所示的備用列解碼器及資料交換控制訊號 產生器之電路圖;及 圖4為說明圖2之資料交換單元、主放大器及寫入驅動器 之方塊圖。 【主要元件符號說明】 110 偶數記憶體單元區塊 120 奇數記憶體單元區塊 130 感應放大器 140 列解碼器 150 備用列解碼器 200 半導體記憶體裝置 210 偶數記憶體單元區塊 220 奇數記憶體單元區塊 230 感應放大器區塊 104080.doc 1290325 240 正常列解碼器 240, 正常列解碼器 250f 備用列解碼器 250 備用列解碼器 260 資料交換控制訊號產生器 270 資料交換單元 280 主放大器 290 寫入驅動器 310 有缺陷位址儲存單元 320 AND閘 330 預充電單元 340 鎖存器 350 放電單元 410 反相器 420 ' 430 、 440 ' 450 電晶體 BSW 區塊選擇開關 BL及/BL 位元線對 COMPJ 第一比較訊號 COMP_2 第二比較訊號 CSW 行選擇開關 DDC 資料交換控制訊號 DQ 外部針腳 GDL及/GDL 全域資料線對 LDLA/LDL 區域資料線對 104080.doc -20- 1290325 NBADDJE 偶數記憶體單元區塊位址 NBADD_0 奇數記憶體單元區塊位址 RADD 列位址訊號 RD 及/RD 讀取資料/經反相之讀取資料 RE 讀取指令 WD 及/WD 寫入資料/經反相之寫入資料 WR 寫入控制訊號 104080.doc -21 -

Claims (1)

1290325 +、申請專利範圍: 1. 一種記憶體裝置,其包括: 至少一對彼此接近的記憶體單元區塊,其具有一開路 位元線單元架構,且具有一第一單元陣列及一第二單元 陣列; 一列解碼器’其經組態以回應於一有缺陷的列位址而 產生一備用字線賦能訊號’且其經組態以回應於該備用 字線賦能訊號及該至少一對記憶體單元區塊中之一第一 記憶體單元區塊之一記憶體單元區塊位址而產生至少一 比較訊號; 一資料交換控制訊號產生器,其經組態以回應於該至 少一比較訊號而產生一資料交換控制訊號;及 一資料交換單元,其經組態以回應於該資料交換控制 訊號來選擇性地交換一資料線與一經反相之資料線,以 將該資料線及該經反相之資料線分別耦合至經反相之讀 取資料及讀取資料,該資料線及該經反相之資料線I馬合 至接近該第一記憶體單元區塊之一第二記憶體單元區 塊。 2·如請求項1之記憶體裝置,其進一步包括一主放大器,該 主放大器經組恝以回應於一讀取指令控制訊號而放大該 讀取資料與該經反相之讀取資料之間的一電壓差或一電 流差’以將該放大的資料輸出至一外部針腳。 3.如請求項2之記憶體裝置,其中該資料交換單元包含複數 個電晶體,其回應於該資料交換控制訊號之一邏輯狀 104080.doc 1290325 * 、 態,將該資料線及該經反相之資料線分別耦合至該讀取 資料及該經反相之讀取資料,或將該資料線及該經反相 之 > 料線分別搞合至該經反相之讀取資料及該讀取資 料。 4·如請求項丨之記憶體裝置,其中該資料交換控制訊號產生 器包括: 一預充電單元,其經組態以回應於一主動訊號而將該 • 資料交換控制訊號預充電至一邏輯低位準; 耦合至該預充電單元之一鎖存器,其經組態以維持該 資料交換控制訊號之一位準;及 一放電單元,其經組態以賦能該資料交換控制訊號, 其中一被賦能之資料交換控制訊號回應於該至少一比較 訊號而具有一邏輯高位準。 5·如請求項1之記憶體裝置,其中該列解碼器包括: 一有缺陷位址儲存單元,其經組態以當自一外部源接 藝 收到之一位址包含該有缺陷的位址時,儲存一有缺陷的 位址且產生該備用字線賦能訊號;及 一邏輯電路,其經組態以藉由在該備用字線賦能訊號 及一接近記憶體單元區塊位址上執行一邏輯aND操作而 產生該至少一比較訊號。 6· —種記憶體裝置,其包括: 至少一對彼此接近的記憶體單元區塊,其具有一開路 位元線單元架構,且具有一第一單元陣列及一第二單元 陣列; 104080.doc 1290325 一列解碼器,其經組態以回應於一有缺陷的列位址而 產生一備用字線賦能訊號,且其經組態以回應於該備用 字線賦能訊號及該至少一對記憶體單元區塊中之一第一 記憶體單元區塊之一記憶體單元區塊位址而產生至少一 '比較訊號; 一資料交換控制訊號產生器,其經組態以回應於至少 一比較訊號而產生一資料交換控制訊號; φ 一寫入驅動器,其經組態以輸出寫入資料及經反相之 寫入資料;及 一資料交換單元,其經組態以回應於該資料交換控制 訊號來選擇性地交換該寫入資料與該經反相之寫入資 料,以分別將該寫入資料及該經反相之寫入資料耦合至 二貝料線及一經反相之資料線,該資料線及該經反相之 資料線耦合至接近該第一記憶體單元區塊之一第二記憶 體單元區塊。 籲7· k月求項6之記憶體裝置,其中該資料交換單元包含複數 ▲電阳體,其回應於該資料交換控制訊號之一邏輯狀 次將”亥 > 料線及該經反相之資料線分別耦合至該寫入 貝:及該經反相之寫入資料,或將該資料線及該經反相 之貝料線分別耦合至該經反相之寫入及該 料。 月求項6之記憶體裝置,其中該資料交換控制訊號產生 器包括: 充電單元,其經組悲以回應於一主動訊號而將該 104080.doc 1290325 資料交換控制訊號預充電至一邏輯低位準; 耦合至該預充電單元之一鎖存器,其經組態以維持該 資料交換控制訊號之一位準;及 一放電單元,其經組態以賦能該資料交換控制訊號, 其中一被賦能資料交換控制訊號回應於該至少一比較訊 5虎而具有一邏輯高位準。 9.如請求項6之記憶體裝置,其中該列解碼器包括:
一有缺陷位址儲存單元,其經組態以當自一外部源接 收到之-位址包含-有缺陷的位址時,儲存該有缺陷的 位址且產生該備用字線賦能訊號;及 一邏輯電路,其組態以藉由在該備用字線賦能訊號及 一接近記憶體單元區塊位址上執行—邏輯and操作而產 生該至少一比較訊號。 一種在-記憶體裝置中執行-讀取操作之方法,該記憶 體裝置包含開路位元線單元,且具有一第一記憶體單元 區塊及接近該第-記憶體單元區塊之—第二記憶體單元 區塊’該方法包括: 回應於該第二記憶體單元區塊之 兀您至少一有缺陷的位 址,產生該第一記憶體單元區塊之—備 1胥用子線賦能訊號; 回應於該備用字線賦能訊號及該篦_ i /昂一C憶體單元區塊 之一記憶體單元區塊位址,產生一咨止丨^ 貝枓父換控制訊號; 回應於該資料交換控制訊號來選摆 '^谭II地交換一資料線 之第一資料與一經反相之資料線的赏一次 J乐一資料,該資料線 及該經反相之資料線與該第一記憶辦留一 早及*區塊麵合;及 104080.doc l29〇325
將該第一資料及該第二資料輸出至一外部針腳。 如請求項U)之方法,其中該交換使該資料線及該經反相 之-貝料線分別耦合至一放大器之一讀取資料及一經反相 之讀取資料,或使該資料線及該經反相之資料線分別耦 合至該放大器之該經反相之讀取資料及該讀取資料。 一種在一記憶體裝置中執行一寫入操作之方法,該記憶 體裝置包含開路位元線單元,且具有一第一記憶體單: 區塊及接近該第一記憶體單元區塊之一第二記憶體單元 區塊,該方法包括: 回應於該第二記憶體單元區塊之至少一有缺陷的位 址,產生該第一記憶體單元區塊之一備用字線賦能訊號,· 回應於該備用字線賦能訊號及該第二記憶體單元區塊之 一记憶體單元區塊位址訊號,產生一資料交換控制訊號; 回應於一寫入驅動器中之一寫入控制訊號,輸出寫入 資料及經反相之寫入資料;及 回應於該資料交換控制訊號,將該寫入資料及該經反 相之寫入資料選擇性地交換至一經反相之資料線及一資 料線,該資料線及該經反相之資料線與該第一記憶體單 元區塊麵合。 13 •如請求項12之方法,其中該交換回應於該資料交換控制 訊號之一邏輯狀態,使該資料線及該經反相之資料線分 別轉合至忒寫入驅動器之該寫入資料及該經反相之寫入 資料,或使該資料線及該經反相之資料線分別耦合至該 寫入駆動器之該經反相之寫入資料及該寫入資料。 104080.doc
TW094127042A 2004-08-09 2005-08-09 Memory device employing open bit line architecture for providing identical data topology on repaired memory cell block and method thereof TWI290325B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040062279A KR100547597B1 (ko) 2004-08-09 2004-08-09 리페어시 동일한 데이터 토폴로지를 갖는 오픈 비트라인셀 구조의 메모리 장치 및 그 동작 방법

Publications (2)

Publication Number Publication Date
TW200627477A TW200627477A (en) 2006-08-01
TWI290325B true TWI290325B (en) 2007-11-21

Family

ID=35757222

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094127042A TWI290325B (en) 2004-08-09 2005-08-09 Memory device employing open bit line architecture for providing identical data topology on repaired memory cell block and method thereof

Country Status (4)

Country Link
US (1) US7027339B2 (zh)
JP (1) JP4414380B2 (zh)
KR (1) KR100547597B1 (zh)
TW (1) TWI290325B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI750013B (zh) * 2021-01-20 2021-12-11 群聯電子股份有限公司 資料存取方法、記憶體控制電路單元及記憶體儲存裝置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8351285B2 (en) * 2009-07-02 2013-01-08 Micron Technology, Inc. Systems, memories, and methods for repair in open digit memory architectures
US8361847B2 (en) * 2011-01-19 2013-01-29 International Business Machines Corporation Stressed channel FET with source/drain buffers
JP2012203977A (ja) * 2011-03-28 2012-10-22 Elpida Memory Inc 半導体装置及びその制御方法並びにその情報処理システム
ITTO20120682A1 (it) * 2012-07-31 2014-02-01 St Microelectronics Pvt Ltd Dispositivo di memoria non volatile con celle raggruppate
US9830219B2 (en) * 2014-09-15 2017-11-28 Western Digital Technologies, Inc. Encoding scheme for 3D vertical flash memory
KR102558044B1 (ko) 2016-06-14 2023-07-20 에스케이하이닉스 주식회사 비교회로 및 반도체장치
KR20200132035A (ko) * 2019-05-15 2020-11-25 삼성전자주식회사 반도체 메모리 장치 및 반도체 메모리 장치의 동작 방법
DE102021109480A1 (de) 2020-12-14 2022-06-15 Taiwan Semiconductor Manufacturing Co., Ltd. Speichervorrichtung
CN114388018B (zh) * 2020-12-14 2025-09-19 台湾积体电路制造股份有限公司 存储装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5523975A (en) * 1995-02-08 1996-06-04 Alliance Semiconductor Corporation Redundancy scheme for monolithic memories
US5835425A (en) * 1997-09-04 1998-11-10 Siemens Aktiengesellschaft Dimension programmable fusebanks and methods for making the same
US6199177B1 (en) 1998-08-28 2001-03-06 Micron Technology, Inc. Device and method for repairing a semiconductor memory
JP2001273788A (ja) 2000-03-29 2001-10-05 Hitachi Ltd 半導体記憶装置
KR100468315B1 (ko) 2002-07-15 2005-01-27 주식회사 하이닉스반도체 리페어 회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI750013B (zh) * 2021-01-20 2021-12-11 群聯電子股份有限公司 資料存取方法、記憶體控制電路單元及記憶體儲存裝置

Also Published As

Publication number Publication date
US20060028900A1 (en) 2006-02-09
US7027339B2 (en) 2006-04-11
TW200627477A (en) 2006-08-01
JP4414380B2 (ja) 2010-02-10
JP2006054041A (ja) 2006-02-23
KR100547597B1 (ko) 2006-01-31

Similar Documents

Publication Publication Date Title
US7697355B2 (en) Semiconductor memory and system with matching characteristics of signal supplied to a dummy signal line and a real signal line
US11508456B2 (en) Semiconductor memory device capable of increasing flexibility of a column repair operation
JP2000235800A (ja) 半導体記憶装置
JP3841535B2 (ja) 半導体記憶装置
KR20010049472A (ko) 글로벌 리던던시를 갖는 메모리소자
JP2006252624A (ja) 半導体記憶装置
EP0945803A2 (en) Redundancy word line replacement in semiconductor memory device
TWI290325B (en) Memory device employing open bit line architecture for providing identical data topology on repaired memory cell block and method thereof
JP2004296040A (ja) 半導体記憶装置
JP2008269761A (ja) 半導体メモリ装置
EP0829880A2 (en) Semiconductor memory device with an increased band width
JP3940730B2 (ja) 半導体記憶装置
US20080298154A1 (en) Semiconductor memory device
JP4179687B2 (ja) 半導体記憶装置
JPH0636560A (ja) 半導体記憶装置
JP2001176296A (ja) ストレス試験を行うダイナミックメモリデバイス
JP2003162900A (ja) 半導体記憶装置
US8861292B2 (en) Semiconductor device having redundant word lines and redundant bit lines
TWI222082B (en) Semiconductor memory device
JPH1173792A (ja) 半導体記憶装置
JP2000348496A (ja) 半導体記憶装置
KR101362726B1 (ko) 메모리 장치 및 그의 구동 방법
JP7489524B1 (ja) 半導体記憶装置及びその制御方法
JP2007299485A (ja) 半導体メモリ
JP4462663B2 (ja) 半導体記憶装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees