1282551 <@ill9494號專利申請案 中文說明書替換頁(95年8月) 玖、發明說明: 【發明所屬之技術領域】 本發明係關於-使用雙門檻電壓電晶體之靜態記憶體,其巾咖似惟電壓電 晶體來驅動資料位元線,並使用高低門檻電壓電晶體來贿:雜,以擷取高與低門 檻電壓的優點,來達成加速記憶體操作和降低待機功率消耗 【先前技術】 近年來,不論是個人電腦或是工作站等電子設備,為了加快其運算速度以及執 行更大的制程式,對記憶體存取速度的要妓越來越高。然而,由於製程的進步 與縮小化,電晶體臨界電壓細之料化為—必紅_,將硫姐界電流過 大,或是漏電流過大之情形’對於高速存取與資料維持產生困難。因此本發明即利 用雙門檻電壓針對靜態記憶體來加以改良。 先前之SRAM製程技術因為無論是PM0S或是雇沉均僅具有單一之臨界電 壓。-個先前技術中所示之6-T SRAM記憶單元示於圖一中,其^中ι〇ι與1〇2為字 元線控制之位元線驅動電晶體,而PM0S 103、1〇4與繼〇s 1〇5、1〇6、形成資料 儲存之_ (臟)。因此若這些電晶體之臨界電壓過高,且作為位元線驅動/時, 將產生開關時間過長之問題;反之若臨界電壓過低,且作為背對背耗合之記情問鎖 時’因為臨界電壓低,導致漏電流增加’除了破壞資料之電壓之外,也造成^必要 之電力消耗。因此,本發明將同時解決前述之無法同時達成縮短存取時= 料電壓之問題,而且無需額外之電路成本。 ^ 、 【發明内容】 本發明之-目㈣-綱兩個獨臨界電壓電晶體構成_ SR^挪… 其中具有第-臨界電壓之電晶體以背對背交又輕合之方式形成儲存資料元及 具有第二臨界電壓之f晶體作為位元線驅動元件,無需更改製程 作與維持資料之目的。 ^ ^ ^發明之另-進-步之目的為-利用_不同臨界電晶體構成—S顯 記憶單70,其巾具有第-臨界f壓之電晶體以背對背交讀合 _ 元件,以及具有第二臨界電壓之電晶體作為位元線驅動元件,前第^儲存貝料 =於前述之第二臨界電壓’因此無需更改製程’而可達到高速操二特 6 令却⑽494號專利申請案 中文說明書替換頁(95年8月) 為了達成上述之發明目的,本發明包括複數個記憶單元所構成之記憶陣列,其 中。己丨思單元係由複數個電晶體構成資料閂鎖,以及兩個nmqs導通電晶體連接一 位元線對,複數條輸入位址線以定址所欲存取之記憶單元;一列解碼器,用以根據 前述輸入位址線之一部份進行解碼,產生一字線控制信號以驅動整列之複數個記憶 單兀;一行解碼器,用以根據前述輸入位址線之一部份進行解碼,以產生一選擇信 號來選擇前·鴨之記鮮元域元線,進行寫人或讀㈣作;減個感測放大 器(sense amplifier,SA),用以偵測前述被選擇之位元線對上之差異,予以放大成 為輸出;一資料輸出輸入緩衝器電路,將被選擇之位元線對上之資料予以鎖住,以 進行寫入或讀出動作;一控制電路,其係用以產生其他電路所需之時脈信號與控制
因此,在一後文中所示之實施方式中,本發明所揭示之靜態隨機存取記憶體由 下列各組件所組成: 複數個兄憶單元所構成之記憶體陣列(mem〇ryaiTays); 列解碼器(row decoder ); 行解碼為(column decoder ); 複數個感測放大器(senseampliger,Sa); 資料輸出輸入緩衝器電路; 控制電路(control circuitry,CC); 止擾器(quenchers) 〇 【實施方式】 圖二為本發明之一較佳實施例系統圖,2〇1為記憶體陣列,其由複數個記憶單 元所構成,亦可安排為階層式多個記憶庫(bank)之格式;2〇2為列解碼器,其接 收。卩分之位址線,進行解碼,產生至少一字線驅動信號,以驅動一列之記憶單元; 203為行解碼器,其亦接收其他部分之位址線,進行解碼,產生至少一位元線選擇 指號給記憶體陣列201,以將所欲存取之記憶單元進行讀取或寫入;2〇4為複數個 感測放大器組成之電路,其將位元線對間之信號差異予以放大,加速操作;2〇5為 貝料輸出輸入緩衝器電路,其根據2〇6控制電路之信號,將位元線與外部匯流排耦 接’將被選擇之位元線對上之資料予以鎖住,以進行寫入或讀出動作;施為控制 電路,主要功能為接收外部給定指令信號,解碼之後,產生時脈信號與控制信號予 7 19494號專利申請案 中文說明書替換頁(95年8月) 前述各方塊之電路 圖三為本發明所提出之記憶單元電路,本發明之記憶單元係由複數個電晶體形 成背對背交叉耦合而成之一閂鎖,以及兩個由字元線選擇信號控制之導通電晶體連 接一位元線對。在本實施例中,303與304為NMOS電晶體,其與3〇5、3〇6 pM〇s 電晶體分別形成反相器,此兩反相器以背對背耦合之方式連接,形成一儲存資料之 問鎖(latch),301與302為NMOS電晶體,其閘極由字元線(WL,w〇rdUne)控 制,兩者分別再接到位元線對之一,BL與BLB。當WL為高電位時,資料儲存節 點Q與QB將與BL與BLB耦合,反之,當WL為低電位時,資料儲存節點Q與 QB將與BL與BLB形成斷路。
由於高臨界電壓之電晶體具有低漏電流之特性,適合作為存裝置,相對地,低 臨界電壓之電晶體具有高輸出電流與開關速度較快之特性,適合作為輸出駆動哭。 因此我們將303、304、305、306以高臨界電壓(high-Vth)之電晶體來實現,而 將301、302以低臨界電壓(l〇w-Vth)之電晶體來實現。本發明之一較佳實施例係 以台灣積體電路公司(TSMC)之lP5M0.25umCMOS製程來實施,該製程中具 有二種臨界電壓之電晶體’高者為Nominal Vth ( = 0.53 V),低者為Native vth (= 0·21 V)。第一、二、三表分別列出在不同溫度下,〇〇c、25〇c、75〇c,各種電曰體 第二個字母為PMOS)所產生之電流,所有的情形均顯示低臨界電壓(i〇w ν&) 之電晶體,即Native Vth電晶體具有較大之輸出電流。 第一表
Model TSMC 0.25um Process ( 0 C) 増加比例 Native Vt Nominal Vt Bit line current (uA) Bit line current (uA) TT 278 199 --------- _ ?0 7/1 230 163 SF 255 191 ---^LLsJJl_ C 1 FS 301 207 FF 336 241 ~---------- ^^39.42 第二表 8 19494號專利申請案 中文說明書替換頁(95年8月)
Model TSMC 0.25um Process (25 °C) 增加比例 Native Vi Nominal Vt Bit line current (uA) Bit line current (uA) (%) TT 260 191 _ 36.13 SS 215 156 _ 37.82 SF 239 183 30.60 FS 283 198 42.93 FF 314 232 _ 35.34 第三表
Model TSMC 0.25um Process (75 °C) 增加比例 Native Vt Nominal Vt Bit line current (uA) Bit line current (uA) (%) TT 232 174 33.33 SS 188 141 33.33 SF 212 168 26.19 FS 252 182 38.46 FF 281 214 3131
圖四為本發明之一較佳實施例中之記憶單元、位元線、行選擇器、感測放大器、 輸出緩衝器、與預充電等化器之電路圖。401即為圖三中之記憶單元,402為其預 充電等化器;403為Y-選擇器,其接收來自203行解碼器之輸出,將BL、BLB分 別耦接至輸出信號線DL、DLB;404為DL、DLB之預充電等化器;405為止擾器, 而406為感測放大器,而407為雙端電流鏡放大器及閂鎖,與輸出緩衝器耦接。 止擾器405為一對背對背相接之二極體所構成,其功能描述如下。一般傳統記 憶體之輸出信號線上之讀寫過程中所產生之震盪,在兩條信號線(DL,DLB)上 疋反相的,如圖五所示之現象。因此,我們以一對背對背相接之二極體,跨接在兩 條信號線(DL,DLB),如此一來可以形成一迴圈,將兩信號線之訊號彼此抵銷, 結果如圖六所示。如此一來,不但資料信號線上之電壓收斂到穩態較快,同時也降 低功率消耗,達到高速度與低功率之效果。而在CM〇S製程中,二極體並不容易 單獨形成,我們可以利用閘極-源極-短路之MOS電晶體(G-D-shortMOS transistor) 來代替,效果相同。 圖七為本發明之一較佳實施例與相同尺寸之先前SRAM記憶單元之模擬波形 圖,經由此圖之比較,可以確認以Native VthNM〇s電晶體,確實較快,也能提供 較大之電流給位元線。 9 I28^^1u9494號專利申請案 中文說明書替換頁(95年8月) 圖八為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中601、602為使用低臨界電壓(low-Vth)之_03電晶體為導通電晶體,作為 驅動位元線之用,而603、604為交又耦合之高臨界電壓(high-Vth)之NMOS電 晶體,作為資料儲存閂鎖。 圖九為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中701、702為使用低臨界電壓(丨ow_Vth)之_〇8電晶體為導通電晶體,作為 驅動位元線之用,而703、704為交又耦合之高臨界電壓(high-Vth)之PMOS電 晶體,作為資料儲存閂鎖。
圖十為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中8(H、802為使用低臨界電壓〇ow-vth)之pM〇s電晶體為導通電晶體,作為 驅動位元線之用,而803、804為交叉耦合之高臨界電壓(high-Vth)之NM〇s電 晶體,作為資料儲存閂鎖。 工業上之適用性: 此發明可適用於:SRAM ’内嵌式SRAM之設計與製造。本發明已由前述之 較佳實施例(embodiment)所描述,而在本發明所提出之申請專利範圍(daim),熟 習於本發明之贿者,可由其内容而思及並產生其他技^方式(mGdifieati〇n), 但均不超出本發明之範疇。 【圖式簡單說明】 圖一、先前技術:傳統6-TSRAM記憶單元; 圖二、本發明之一較佳實施例; 圖三、本發明之一較佳實施例之記憶單元; 圖四、本發明之一較佳實施例之記憶單元位元線電路圖; 圖五、未使用止擾器之模擬波形圖; 圖六、使用止擾器之模擬波形圖; 圖七、本Μ之-健實施狀記鮮賴撤猶先紐狀記鮮元比較; 圖八、本發明之另一較佳實施例之4-Τ記憶單元; 圖九、本發明之另一較佳實施例之4-Τ記憶單元; 圖十、本發明之另一較佳實施例之4-Τ記憶單元。 【主要元件符號說明】 128^ ^J119494號專利中請案 中文說明書替換頁(95年8月) P3, P4, P5, P6, P7, 103, 104, 305, 306, 703, 704 101,102, 103, 104, 303, 304, N5, N6, N7, N8, 603, 604, 803, 804 801,802 301,302, 601,602, 701,702 具一般正常臨界電壓之PMOS電晶體 具一般正常臨界電壓之NMOS電晶體 具低臨界電壓之PMOS電晶體 具低臨界電壓之NMOS電晶體
Cbl5 Cwl5 電容 401 記憶單元 WL 字元線 402 預充電等化器 BL,BLB 位元線 403 Y-選擇器 AO 〜All 位址線 404 預充電等化器 DIN 資料輸入線 405 止擾器 DOUT 資料輸出線 406 感測放大器 CLK 時脈訊號 407 雙端電流鏡放大器及 閂鎖 WR 讀寫控制線 DL,DLB 資料信號線 EN 致能訊號 SAEN 感測放大器致能訊號 PCH 預充電訊號 EQ 等電位訊號 Y 位元線輸出傳輸閘 11