[go: up one dir, main page]

TWI282551B - Low-power high-speed SRAM - Google Patents

Low-power high-speed SRAM Download PDF

Info

Publication number
TWI282551B
TWI282551B TW92119494A TW92119494A TWI282551B TW I282551 B TWI282551 B TW I282551B TW 92119494 A TW92119494 A TW 92119494A TW 92119494 A TW92119494 A TW 92119494A TW I282551 B TWI282551 B TW I282551B
Authority
TW
Taiwan
Prior art keywords
threshold voltage
transistor
memory
bit line
transistors
Prior art date
Application number
TW92119494A
Other languages
English (en)
Other versions
TW200504752A (en
Inventor
Chua-Ching Wang
Kuo-Long Chen
Po-Ming Lee
Original Assignee
Univ Nat Sun Yat Sen
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Univ Nat Sun Yat Sen filed Critical Univ Nat Sun Yat Sen
Priority to TW92119494A priority Critical patent/TWI282551B/zh
Publication of TW200504752A publication Critical patent/TW200504752A/zh
Application granted granted Critical
Publication of TWI282551B publication Critical patent/TWI282551B/zh

Links

Landscapes

  • Static Random-Access Memory (AREA)

Description

1282551 <@ill9494號專利申請案 中文說明書替換頁(95年8月) 玖、發明說明: 【發明所屬之技術領域】 本發明係關於-使用雙門檻電壓電晶體之靜態記憶體,其巾咖似惟電壓電 晶體來驅動資料位元線,並使用高低門檻電壓電晶體來贿:雜,以擷取高與低門 檻電壓的優點,來達成加速記憶體操作和降低待機功率消耗 【先前技術】 近年來,不論是個人電腦或是工作站等電子設備,為了加快其運算速度以及執 行更大的制程式,對記憶體存取速度的要妓越來越高。然而,由於製程的進步 與縮小化,電晶體臨界電壓細之料化為—必紅_,將硫姐界電流過 大,或是漏電流過大之情形’對於高速存取與資料維持產生困難。因此本發明即利 用雙門檻電壓針對靜態記憶體來加以改良。 先前之SRAM製程技術因為無論是PM0S或是雇沉均僅具有單一之臨界電 壓。-個先前技術中所示之6-T SRAM記憶單元示於圖一中,其^中ι〇ι與1〇2為字 元線控制之位元線驅動電晶體,而PM0S 103、1〇4與繼〇s 1〇5、1〇6、形成資料 儲存之_ (臟)。因此若這些電晶體之臨界電壓過高,且作為位元線驅動/時, 將產生開關時間過長之問題;反之若臨界電壓過低,且作為背對背耗合之記情問鎖 時’因為臨界電壓低,導致漏電流增加’除了破壞資料之電壓之外,也造成^必要 之電力消耗。因此,本發明將同時解決前述之無法同時達成縮短存取時= 料電壓之問題,而且無需額外之電路成本。 ^ 、 【發明内容】 本發明之-目㈣-綱兩個獨臨界電壓電晶體構成_ SR^挪… 其中具有第-臨界電壓之電晶體以背對背交又輕合之方式形成儲存資料元及 具有第二臨界電壓之f晶體作為位元線驅動元件,無需更改製程 作與維持資料之目的。 ^ ^ ^發明之另-進-步之目的為-利用_不同臨界電晶體構成—S顯 記憶單70,其巾具有第-臨界f壓之電晶體以背對背交讀合 _ 元件,以及具有第二臨界電壓之電晶體作為位元線驅動元件,前第^儲存貝料 =於前述之第二臨界電壓’因此無需更改製程’而可達到高速操二特 6 令却⑽494號專利申請案 中文說明書替換頁(95年8月) 為了達成上述之發明目的,本發明包括複數個記憶單元所構成之記憶陣列,其 中。己丨思單元係由複數個電晶體構成資料閂鎖,以及兩個nmqs導通電晶體連接一 位元線對,複數條輸入位址線以定址所欲存取之記憶單元;一列解碼器,用以根據 前述輸入位址線之一部份進行解碼,產生一字線控制信號以驅動整列之複數個記憶 單兀;一行解碼器,用以根據前述輸入位址線之一部份進行解碼,以產生一選擇信 號來選擇前·鴨之記鮮元域元線,進行寫人或讀㈣作;減個感測放大 器(sense amplifier,SA),用以偵測前述被選擇之位元線對上之差異,予以放大成 為輸出;一資料輸出輸入緩衝器電路,將被選擇之位元線對上之資料予以鎖住,以 進行寫入或讀出動作;一控制電路,其係用以產生其他電路所需之時脈信號與控制
因此,在一後文中所示之實施方式中,本發明所揭示之靜態隨機存取記憶體由 下列各組件所組成: 複數個兄憶單元所構成之記憶體陣列(mem〇ryaiTays); 列解碼器(row decoder ); 行解碼為(column decoder ); 複數個感測放大器(senseampliger,Sa); 資料輸出輸入緩衝器電路; 控制電路(control circuitry,CC); 止擾器(quenchers) 〇 【實施方式】 圖二為本發明之一較佳實施例系統圖,2〇1為記憶體陣列,其由複數個記憶單 元所構成,亦可安排為階層式多個記憶庫(bank)之格式;2〇2為列解碼器,其接 收。卩分之位址線,進行解碼,產生至少一字線驅動信號,以驅動一列之記憶單元; 203為行解碼器,其亦接收其他部分之位址線,進行解碼,產生至少一位元線選擇 指號給記憶體陣列201,以將所欲存取之記憶單元進行讀取或寫入;2〇4為複數個 感測放大器組成之電路,其將位元線對間之信號差異予以放大,加速操作;2〇5為 貝料輸出輸入緩衝器電路,其根據2〇6控制電路之信號,將位元線與外部匯流排耦 接’將被選擇之位元線對上之資料予以鎖住,以進行寫入或讀出動作;施為控制 電路,主要功能為接收外部給定指令信號,解碼之後,產生時脈信號與控制信號予 7 19494號專利申請案 中文說明書替換頁(95年8月) 前述各方塊之電路 圖三為本發明所提出之記憶單元電路,本發明之記憶單元係由複數個電晶體形 成背對背交叉耦合而成之一閂鎖,以及兩個由字元線選擇信號控制之導通電晶體連 接一位元線對。在本實施例中,303與304為NMOS電晶體,其與3〇5、3〇6 pM〇s 電晶體分別形成反相器,此兩反相器以背對背耦合之方式連接,形成一儲存資料之 問鎖(latch),301與302為NMOS電晶體,其閘極由字元線(WL,w〇rdUne)控 制,兩者分別再接到位元線對之一,BL與BLB。當WL為高電位時,資料儲存節 點Q與QB將與BL與BLB耦合,反之,當WL為低電位時,資料儲存節點Q與 QB將與BL與BLB形成斷路。
由於高臨界電壓之電晶體具有低漏電流之特性,適合作為存裝置,相對地,低 臨界電壓之電晶體具有高輸出電流與開關速度較快之特性,適合作為輸出駆動哭。 因此我們將303、304、305、306以高臨界電壓(high-Vth)之電晶體來實現,而 將301、302以低臨界電壓(l〇w-Vth)之電晶體來實現。本發明之一較佳實施例係 以台灣積體電路公司(TSMC)之lP5M0.25umCMOS製程來實施,該製程中具 有二種臨界電壓之電晶體’高者為Nominal Vth ( = 0.53 V),低者為Native vth (= 0·21 V)。第一、二、三表分別列出在不同溫度下,〇〇c、25〇c、75〇c,各種電曰體 第二個字母為PMOS)所產生之電流,所有的情形均顯示低臨界電壓(i〇w ν&) 之電晶體,即Native Vth電晶體具有較大之輸出電流。 第一表
Model TSMC 0.25um Process ( 0 C) 増加比例 Native Vt Nominal Vt Bit line current (uA) Bit line current (uA) TT 278 199 --------- _ ?0 7/1 230 163 SF 255 191 ---^LLsJJl_ C 1 FS 301 207 FF 336 241 ~---------- ^^39.42 第二表 8 19494號專利申請案 中文說明書替換頁(95年8月)
Model TSMC 0.25um Process (25 °C) 增加比例 Native Vi Nominal Vt Bit line current (uA) Bit line current (uA) (%) TT 260 191 _ 36.13 SS 215 156 _ 37.82 SF 239 183 30.60 FS 283 198 42.93 FF 314 232 _ 35.34 第三表
Model TSMC 0.25um Process (75 °C) 增加比例 Native Vt Nominal Vt Bit line current (uA) Bit line current (uA) (%) TT 232 174 33.33 SS 188 141 33.33 SF 212 168 26.19 FS 252 182 38.46 FF 281 214 3131
圖四為本發明之一較佳實施例中之記憶單元、位元線、行選擇器、感測放大器、 輸出緩衝器、與預充電等化器之電路圖。401即為圖三中之記憶單元,402為其預 充電等化器;403為Y-選擇器,其接收來自203行解碼器之輸出,將BL、BLB分 別耦接至輸出信號線DL、DLB;404為DL、DLB之預充電等化器;405為止擾器, 而406為感測放大器,而407為雙端電流鏡放大器及閂鎖,與輸出緩衝器耦接。 止擾器405為一對背對背相接之二極體所構成,其功能描述如下。一般傳統記 憶體之輸出信號線上之讀寫過程中所產生之震盪,在兩條信號線(DL,DLB)上 疋反相的,如圖五所示之現象。因此,我們以一對背對背相接之二極體,跨接在兩 條信號線(DL,DLB),如此一來可以形成一迴圈,將兩信號線之訊號彼此抵銷, 結果如圖六所示。如此一來,不但資料信號線上之電壓收斂到穩態較快,同時也降 低功率消耗,達到高速度與低功率之效果。而在CM〇S製程中,二極體並不容易 單獨形成,我們可以利用閘極-源極-短路之MOS電晶體(G-D-shortMOS transistor) 來代替,效果相同。 圖七為本發明之一較佳實施例與相同尺寸之先前SRAM記憶單元之模擬波形 圖,經由此圖之比較,可以確認以Native VthNM〇s電晶體,確實較快,也能提供 較大之電流給位元線。 9 I28^^1u9494號專利申請案 中文說明書替換頁(95年8月) 圖八為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中601、602為使用低臨界電壓(low-Vth)之_03電晶體為導通電晶體,作為 驅動位元線之用,而603、604為交又耦合之高臨界電壓(high-Vth)之NMOS電 晶體,作為資料儲存閂鎖。 圖九為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中701、702為使用低臨界電壓(丨ow_Vth)之_〇8電晶體為導通電晶體,作為 驅動位元線之用,而703、704為交又耦合之高臨界電壓(high-Vth)之PMOS電 晶體,作為資料儲存閂鎖。
圖十為達成本發明之目的之另一較佳實施例,其為一 4T SRAM記憶單元。其 中8(H、802為使用低臨界電壓〇ow-vth)之pM〇s電晶體為導通電晶體,作為 驅動位元線之用,而803、804為交叉耦合之高臨界電壓(high-Vth)之NM〇s電 晶體,作為資料儲存閂鎖。 工業上之適用性: 此發明可適用於:SRAM ’内嵌式SRAM之設計與製造。本發明已由前述之 較佳實施例(embodiment)所描述,而在本發明所提出之申請專利範圍(daim),熟 習於本發明之贿者,可由其内容而思及並產生其他技^方式(mGdifieati〇n), 但均不超出本發明之範疇。 【圖式簡單說明】 圖一、先前技術:傳統6-TSRAM記憶單元; 圖二、本發明之一較佳實施例; 圖三、本發明之一較佳實施例之記憶單元; 圖四、本發明之一較佳實施例之記憶單元位元線電路圖; 圖五、未使用止擾器之模擬波形圖; 圖六、使用止擾器之模擬波形圖; 圖七、本Μ之-健實施狀記鮮賴撤猶先紐狀記鮮元比較; 圖八、本發明之另一較佳實施例之4-Τ記憶單元; 圖九、本發明之另一較佳實施例之4-Τ記憶單元; 圖十、本發明之另一較佳實施例之4-Τ記憶單元。 【主要元件符號說明】 128^ ^J119494號專利中請案 中文說明書替換頁(95年8月) P3, P4, P5, P6, P7, 103, 104, 305, 306, 703, 704 101,102, 103, 104, 303, 304, N5, N6, N7, N8, 603, 604, 803, 804 801,802 301,302, 601,602, 701,702 具一般正常臨界電壓之PMOS電晶體 具一般正常臨界電壓之NMOS電晶體 具低臨界電壓之PMOS電晶體 具低臨界電壓之NMOS電晶體
Cbl5 Cwl5 電容 401 記憶單元 WL 字元線 402 預充電等化器 BL,BLB 位元線 403 Y-選擇器 AO 〜All 位址線 404 預充電等化器 DIN 資料輸入線 405 止擾器 DOUT 資料輸出線 406 感測放大器 CLK 時脈訊號 407 雙端電流鏡放大器及 閂鎖 WR 讀寫控制線 DL,DLB 資料信號線 EN 致能訊號 SAEN 感測放大器致能訊號 PCH 預充電訊號 EQ 等電位訊號 Y 位元線輸出傳輸閘 11

Claims (1)

  1. I2m 9494號專利申請案 中文申請專利範圍替換本(96年2月) 拾、申請專利範圍: 1. 一 種半導體記憶體,至少包含 複數個記憶單元,其中前述記憶單元係由複數個電晶體形成背對背交叉耦合而成之 一閂鎖,以及兩個由字元線選擇信號控制之導通電晶體連接一位元線對,前述形 成閂鎖之電晶體具有一第一臨界電壓,前述導通電晶體具有一第二臨界電壓,前 述第一臨界電壓高於前述第二臨界電壓; 複數條輪入位址線;
    一列解碼器,用以根據前述輸入位址線之一部份進行解碼,產生字元線選擇信號; 行解碼器,用以根據前述輸入位址線之一部份進行解媽,以產生一選擇信號來選 擇前述被驅動之記憶單元之位元線對,進行寫入或讀出動作; 複數個止擾器,每-個止擾器由-對背對背相接之二極體構成,用以跨接在前述記 憶單元之位元線對; 複數個感測放大器,用以偵測前述被選擇之位元線對上之差異,予以放大成為輸出; 一資料輪出輸入緩衝器電路,將被選擇之位元線對上之資料予以鎖住,以進行寫入 或讀出動作; 一控制電路,其係用以產生前述電路所需之時脈信號與控制信號。 2·如請求項第1項所述之半導體記憶體,其中前述找憶單元中之閃鎖由兩個背對背交 叉搞接之NMOS電晶體所構成,與位元_接之導通電晶體由應〇3電晶體構成, 前述形成閃鎖之電晶體具有-第-臨界電壓,前述導通電晶體具有一第二臨界電 壓,前述第一臨界電壓高於前述第二臨界電壓。 3·如請求項第i項所述之半導體記憶體,其中前述之記憶單元中之閃鎖由兩個背對背交 叉織之PMOS電晶體所構成,與位元線祕之導通電晶體由厕〇§電晶體構成, 月’J述形成閃鎖之電晶體具有-第-臨界電壓,前述導通電晶體具有一第二臨界電 壓,前述第一臨界電壓高於前述第二臨界電壓。 4.如請求項第丨項所述之半導體記憶體,其中前述之記憶單元中之問鎖㈣個背對背交 叉耦接之NMOS電晶體所滅,與位元馳接之導晶體由蘭s電晶體構成, 前述形成閃鎖之電晶體具有-第-臨界電壓,前述導通電晶體具有一第二臨界電 壓,前述第一臨界電壓高於前述第二臨界電壓。 5·如請求項第i項所述之半導體記憶體,其中構成前述之止擾器之二極體,係由閉極- 1 1282^》9!119494號專利申請案 中文申請專利範圍替換本(96年2月) 源極-短路之MOS電晶體構成。 6·如請求項第1項所述之半導體記憶體,其中前述之記憶單元中之閃鎖由兩個pM〇s 與兩個NMOS形成背對背交叉耦合所構成,盥彳☆胥紿 顺興位兀線耦接之導通電晶體由NMOS 電晶體構成,前述形成閃鎖之電晶體具有一第一 ^ AH ^ 界電壓,刖述導通電晶體具有一 弟界’刖臨界電壓高於前述第二臨界電麼。
    2
TW92119494A 2003-07-17 2003-07-17 Low-power high-speed SRAM TWI282551B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW92119494A TWI282551B (en) 2003-07-17 2003-07-17 Low-power high-speed SRAM

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW92119494A TWI282551B (en) 2003-07-17 2003-07-17 Low-power high-speed SRAM

Publications (2)

Publication Number Publication Date
TW200504752A TW200504752A (en) 2005-02-01
TWI282551B true TWI282551B (en) 2007-06-11

Family

ID=38823769

Family Applications (1)

Application Number Title Priority Date Filing Date
TW92119494A TWI282551B (en) 2003-07-17 2003-07-17 Low-power high-speed SRAM

Country Status (1)

Country Link
TW (1) TWI282551B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419160B (zh) * 2009-01-07 2013-12-11 Univ Nat Chiao Tung 靜態隨機存取記憶體裝置
TWI699778B (zh) * 2018-06-29 2020-07-21 台灣積體電路製造股份有限公司 記憶體電路及其操作方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI419160B (zh) * 2009-01-07 2013-12-11 Univ Nat Chiao Tung 靜態隨機存取記憶體裝置
TWI699778B (zh) * 2018-06-29 2020-07-21 台灣積體電路製造股份有限公司 記憶體電路及其操作方法
US10818327B2 (en) 2018-06-29 2020-10-27 Taiwan Semiconductor Manufacturing Company, Ltd. Memory circuit and method of operating same

Also Published As

Publication number Publication date
TW200504752A (en) 2005-02-01

Similar Documents

Publication Publication Date Title
US11200946B2 (en) Low voltage bit-cell
US6181640B1 (en) Control circuit for semiconductor memory device
US7324368B2 (en) Integrated circuit memory with write assist
US8873279B2 (en) 8T SRAM cell with one word line
US7471544B2 (en) Method and apparatus for avoiding cell data destruction caused by SRAM cell instability
US20100142258A1 (en) Ten-transistor static random access memory architecture
US20090161411A1 (en) Semiconductor memory device
CN102906819B (zh) 半导体存储装置
JP2010272190A (ja) 半導体記憶装置
JP2011181182A (ja) 半導体記憶装置
CN108922572A (zh) 一种具有高稳定性和低静态功耗的sram存储单元电路
US7609541B2 (en) Memory cells with lower power consumption during a write operation
US8363454B2 (en) SRAM bit cell
CN112530491B (zh) 静态随机存取存储器装置
KR101705172B1 (ko) 반도체 메모리 장치
CN116137163A (zh) 一种适用于宽温度范围的双电压磁性随机存储器字线驱动电路
US8611162B2 (en) Circuit for preventing a dummy read in a memory
TWI282551B (en) Low-power high-speed SRAM
US9208859B1 (en) Low power static random access memory (SRAM) read data path
US10020049B1 (en) Six-transistor static random access memory cell and operation method thereof
US20050275430A1 (en) Voltage level shifting circuit and method
TWI697008B (zh) 位元線寫入驅動器
US20130051131A1 (en) Sram read-write memory cell having ten transistors
TWI484499B (zh) 靜態隨機存取記憶體
Ramakrishnan et al. Design of 8T ROM embedded SRAM using double wordline for low power high speed application

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees