[go: up one dir, main page]

TWI277931B - Pixel circuit - Google Patents

Pixel circuit Download PDF

Info

Publication number
TWI277931B
TWI277931B TW094106149A TW94106149A TWI277931B TW I277931 B TWI277931 B TW I277931B TW 094106149 A TW094106149 A TW 094106149A TW 94106149 A TW94106149 A TW 94106149A TW I277931 B TWI277931 B TW I277931B
Authority
TW
Taiwan
Prior art keywords
transistor
terminal
pixel circuit
driving
gate terminal
Prior art date
Application number
TW094106149A
Other languages
English (en)
Other versions
TW200603048A (en
Inventor
Simon Tam
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of TW200603048A publication Critical patent/TW200603048A/zh
Application granted granted Critical
Publication of TWI277931B publication Critical patent/TWI277931B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Description

127-7934 (1) 九、發明說明 【發明所屬之技術領域】 " 本發明係有關在使用電流驅動有機或其他光發射裝置 做爲光源之顯示系統中所使用之類型的像素電路。 【先前技術】 顯示系統通常包括一陣列之像素電路,其具省做爲光 B 源之有機發光裝置(OLED )和依據所接收之資料訊號來 驅動OLED的驅動電路,OLED包含包夾在陽極層與陰極 層之間的發光聚合物(LEP )層。在電氣上,OLED操作 做爲二極體,而在光學上,OLED當被順向偏壓時發射 光,且所發射之光的亮度隨著順向偏壓電流的增加而增 加。藉由使用低溫多晶矽薄膜電晶體(TFT )技術來集成 陣列中之個別像素電路的驅動電路,有可能控制各個個別 OLED之亮度,以便提供靜止或移動影像於顯示器上。 φ 因爲OLED爲電流驅動裝置,所以如果像素電路接收 電壓訊號,則回應於所接收到之電壓訊號,需要驅動器電 晶體等等來將適當的電流位準供應至OLED。用於主動矩 陣型OLED顯示器之已知電壓驅動像素電路的實例被例舉 於圖1中,參照圖1,像素電路1 〇之每個像素包括第一 P-通道TFT h及第二p-通道TFT T2,第一 TFT T!爲一用 來定址像素電路1 〇之開關,且包括一連接至第一供應線 12,用來接收電壓資料訊號Vdata的端子,第一 TFT T!
也包括一連接至第二供應線1 4,用來接收供應電壓V SEL (2) (2)127-7931 的閘極端子,和一連接至第二TFT T2之閘極端子的端 子。第二TFT Τ2包括一連接至第三供應線16,用來接收 供應電壓VDD的端子,和一連接至〇LED 1 8之陽極端子 的端子,且 〇LED 1 8之陰極端子係連接到地。第二TFT T2爲一類比驅動器TFT,用來將電壓資料訊號Vdata轉變 成隨後驅動OLED 18於所指定之亮度的電流訊號。 使用如圖1所例舉之一陣列之電壓驅動像素電路的顯 示系統在它們所顯示的影像方面能夠經歷不均勻性問題, 即使陣列中之個別的驅動TFTs係供應有相同的電壓資料 訊號及供應電壓,此不均勻性由於在構成顯示器之該陣列 的像素電路內之個別驅動TFTs的臨界電壓上的空間改變 而發生,各OLED因此被驅動於不同的亮度,其係對應於 驅動TFTs間之臨界電壓上的差異。其中一個解決不均勻 性問題的方法途徑已經被S. M. Choi等人揭示於”A self-compensated voltage programming pixel structure for active-matrix organic light emitting diodes,’,International Display Workshop 2003, p535-538 中,如同由 S. M. Choi 等人所揭示之像素電路實施例被例舉於圖2中。 參照圖2,用來補償個別驅動TFTs之電壓臨界變化 的像素電路20包括六個TFTs Ml,M2,M3,M4,M5及 M6、一個電容器 C1和兩個條水平控制線,scan[n-l]與 scan [η],M2, M3,M4,M5 及 M6 爲切換 TFTs,而 Ml 爲 一類比驅動器TFT,用來在一框的時段期間提供隨後驅動 OLED 22於所指定之亮度的電流。 (3) 127.7934 在操作中,第四T F Τ Μ 4提供一電流路徑,以建立驅 動器T F Τ Μ 1之閘極端子電壓於預定値,電容器C 1爲一 ' 儲存電容器,且儲存驅動器TFT Ml的閘極端子電壓。因 爲像素電路20需要兩個列線時間以完成資料編程操作, 所以s c a η [ η ](目前的列掃描)及s c a η [ η - 1 ](先前的列掃 描)訊號被施加以編程像素電路2 0 ° 在先前的列掃描期間,當scan[n-l]爲邏輯低時,驅動 器TFT Ml之閘極端子電壓在一被稱爲初始化的步驟中被 充電到電壓 VI。接著且在目前的列掃描期間,當scan[ η] 爲邏輯低時,TFT M2及TFT M3被打開,使得電壓資料 訊號資料[m]經由連接驅動器TFT Ml之二極體而被編程驅 動器TFT Ml的閘極節點。此時,在驅動器TFT Ml之閘 極節點的編程電壓自動被減少至低於驅動器TFT Μ 1之臨 界電壓 VTH的値電壓資料訊號資料[m]。在初始化及編程 期間,TFTs M5及M6被關閉。 # 接著先前及目前的列掃描之後,TFT M5及TFT M6 係藉由e m [ η ]訊號而被打開,以建立從V D D到地之電流路 徑,使得電流能夠流經驅動器TFT Ml且驅動OLED 22。 因此,驅動器TFT Ml調節電流而和臨界電壓VTH無關。 雖然上面的像素電路20提供用來補償個別驅動TFTs 之電壓臨界變化的機構,但是因爲需要增加編程速度,以 使顯示系統能夠適當地實施於當係供應有高頻寬資料或者 當被使用於大型顯示器中時,所以需要增加像素電路能夠 被編程的速度。此外,需要以較低的功率損耗爲特徵之較 -6 - (4) 127-7934 小的顯示系統,以便延長電源供應器的壽命,及擴 的功能性。 【發明內容】 依據本發明之第一態樣,提供有一像素電路, 一第一電晶體及一電容器,係串聯連接在電源 與基準線之間,第一電晶體之閘極端子被配置來接 控制訊號; 一驅動電晶體及一發光裝置,係串聯連接在電 線與另一線之間,驅動電晶體具有一連接至第一節 極端子,其係在第一電晶體與電容器之間,及一用 資料訊號的第一端子;以及 一第二電晶體,係配置來二極體-連接該驅 體,以回應在第二電晶體之閘極端子處所接收到的 制訊號,藉此,資料訊號當被二極體-連接且保持 節點時能夠通過該驅動電晶體,第二電晶體爲一 n_ 電晶體。 較佳地,第三電晶體被串聯連接在電源供應線 電晶體之間,及第四電晶體被串聯連接在發光裝置 電晶體之間,其中,第二電晶體的其中一端子在驅 體與第三電晶體之間的第二節點處被連接至第二電 第二端子。 較佳地,第三電晶體和第四電晶體爲P-通道 體,且它們的閘極端子被配置來接收第二控制訊號 充系統 包括: 供應線 收第一 源供應 點的閘 來接收 動電晶 第二控 在第一 |通道型 與驅動 與驅動 動電晶 晶體的 型電晶 。更明 -7- (5) I2779S1 確地說,第五電晶體被連接在資料訊號線與驅動電 第四電晶體之間的第二節點之間,第五電晶體可以 通道型電晶體,且包括一聞極纟而子,以接收桌一 號。 較佳地,第六電晶體被串聯連接在第四電晶體 裝置之間,第六電晶體爲一具有和第一電晶體相反 類型的電晶體,且具有一聞極端子’以接收第一 號。 較佳地,第七電晶體被串聯連接在驅動電晶體 端子與第一節點之間,且第八電晶體被連接在電源 與在第七電晶體的其中一端子和驅動電晶體的閘極 間的第四節點之間,其中,第八電晶體爲一具有和 晶體相同之通道類型的電晶體,第七和第八電晶體 端子被配置來接收第一控制訊號。 該像素電路可以另包括一第九電晶體及一第 體,第九電晶體係連接在第一節點與第二電晶體之 驅動電晶體之閘極端子的端子之間,而第十電晶體 在第一節點與第二電晶體之連接至驅動電晶體之第 的另一端子之間,其中,第九電晶體爲一 P-通道 體,且第十電晶體爲一 η-通道型電晶體,並且第九 電晶體的閘極端子被配置來分別接收第一及第二 號。 依據本發明之另一態樣,提供有一用來驅動電 元件之像素電路,包括: 晶體和 爲一 η -控制訊 與發光 之通道 控制訊 的閘極 供應線 端子之 第一電 的閘極 十電晶 連接至 係連接 二端子 型電晶 和第十 控制訊 流驅動 -8 - (6) (6)1277931 一第一電晶體,第一電晶體的導通狀態對應於被供應 至電流驅動元件之驅動電流的電流位準,第一電晶體具有 第一閘極端子、第一端子、及第二端子; 一第二電晶體,具有第二閘極端子;及 一第三電晶體,被配置來控制介於第一閘極端子與第 一端子和第二端子的其中一者間之電氣連接,第三電晶體 具有第三閘極端子; 第一端子,被配置來經由第二電晶體而接收資料訊 號,該資料訊號決定第一電晶體的導通狀態;以及 第一電晶體的導通類型係不同於第二電晶體的導通類 型。 依據本發明之另一態樣,提供有一用來驅動電流驅動 元件之像素電路,包括: 一第一電晶體,第一電晶體的導通狀態對應於被供應 至電流驅動元件之驅動電流的電流位準,第一電晶體具有 第一閘極端子、第一端子、及第二端子; 一第二電晶體,具有第二閘極端子;及 一第三電晶體,被配置來控制介於第一閘極端子與第 一端子和第二端子的其中一者間之電氣連接,第三電晶體 具有第三閘極端子; 第一端子,被配置來經由第二電晶體而接收資料訊 號,該資料訊號決定第一電晶體的導通狀態;以及 第一電晶體的導通類型係不同於第三電晶體的導通類 型。 -9- (7) 1277931 較佳地,具有第四閘極端子之第四電晶體被 在電流驅動元件與第一電晶體之間。更明確地說 * 晶體的導通類型係不同於第二電晶體的導通類型 較佳地,具有第五閘極端子之第五電晶體被 在第一電晶體與電源供應線之間,而驅動電流從 線經由第一電晶體而被供應至電流驅動元件。 第四電晶體的導通類型可以是和第五電晶體 型相同,第一電晶體的導通類型可以是P-通道類 較佳地,第四閘極端子、第二閘極端子和第 子被連接至一訊號線。較佳地,第五閘極端子、 端子和第三閘極端子被連接至一訊號線。較佳地 晶體被串聯連接在第四電晶體與電流驅動元件之 較佳地,第一閘極經由一電容器而被連接至 應線。更明確地說,第七電晶體被連接在第一閘 電容器之間。 • 較佳地,第八電晶體被直接連接在電源供應 閘極之間。 較佳地,第九電晶體被直接連接在電容器與 之間。 依據本發明之另一態樣,提供有一包括多個 之像素電路的顯示設備。較佳地,此顯示設備係 少一第一訊號線、一第二訊號線、一第三訊號線 訊號線成矩陣形式、爲第一像素電路提供第一控 第一控制訊號線、及爲第一像素電路提供第二控 串聯連接 ,第四電 〇 串聯連接 電源供應 的導通類 型。 三閘極端 第二閘極 ,第六電 一電源供 極與第一 線與第一 第二端子 如上所述 形成有至 和一資料 制訊號的 制訊號的 -10- (8) 1277931 _ 第二控制訊號線;其中,用於第二像素電路之第一控 號爲由第二控制線所提供之用於第二像素電路的第二 訊號,且第三控制線提供用於第二像素電路之第二控 號。 依據本發明之另一態樣,提供有一驅動像素電路 法,包括.: 施加第一控制訊號,以接通第一電晶體,而第一 • 體係連接在電源供應線與基準線之間,且和第一電容 聯連接; 施加第二控制訊號,以接通第二電晶體來二極售 接驅動電晶體,第二電晶體爲一 η-通道型電晶體,且 電晶體係串聯連接至電源供應線與另一線之間的發 置,驅動電晶體之閘極端子係連接至第一電晶體與第 容器之間的第一節點,且驅動電晶體之第一端子被配 接收資料訊號; • 施加第一控制訊號,以切斷第一電晶體; 施加資料訊號於驅動電晶體之第一端子; 施加第二控制訊號,以切斷第二電晶體。 較佳地,該方法另包括將第二控制訊號施加於串 接在電源供應器與驅動電晶體之間的第三電晶體,和 於串聯連接在發光裝置與驅動電晶體之間的第四電晶 以切斷第三及第四電晶體,而同時第二電晶體被接通 及接通第三及第四電晶體,而同時第二電晶體被切斷 中,第二電晶體的其中一端子在驅動電晶體與第三電 制訊 控制 制訊 之方 電晶 器串 墜-連 驅動 光裝 一電 置來 聯連 施加 體, ,以 ,其 晶體 -11 - (9) (9)I2779S1 之間的第二節點處被連接至驅動電晶體的其中一端子。 較佳地,第三及第四電晶體爲P-通道型電晶體。較佳 地,該方法也包括將第二控制訊號施加於連接在資料訊號 線與驅動電晶體和第四電晶體之間的第三節點之間的第五 電晶體,以接通第五電晶體,而同時第二電晶體被接通, 以及切斷第三及第五電晶體,而同時第二電晶體被切斷。 較佳地,該方法另包括將第一控制訊號施加於串聯連 接在第四電晶體與發光裝置之間的第六電晶體,以切斷第 六電晶體,而同時第一電晶體被接通,第六電晶體爲具有 和第一電晶體相反之通道類型的電晶體。 較佳地,該方法也包括將第一控制訊號施加於串聯連 接在驅動電晶體的閘極端子與第一節點之間的第七電晶 體,和施加於連接在電源供應線與在第七電晶體的其中一 端子和驅動電晶體的閘極端子之間的第四節點之間的第八 電晶體,其中,第八電晶體爲一具有和第一電晶體相同之 通道類型的電晶體,第七電晶體爲一具有和第一電晶體相 反之通道類型的電晶體,以切斷第七電晶體和接通第八電 晶體,而同時第一電晶體被接通。 較佳地,該方法另包括將第一控制訊號施加於連接在 第一節點與第二電晶體之連接至驅動電晶體之閘極端子的 端子之間的第九電晶體,並且將第二控制訊號施加於連接 在第一節點與第二電晶體之連接至驅動電晶體之第一纟而子 的另一端子之間的第十電晶體’其中’第九電晶體爲一 通道型電晶體,且第十電晶體爲一 η-通道型電晶體’而當 -12- (10) (10)1277934 第一電晶體被接通時,切斷第九電晶體,且當第二電晶體 被接通時,接通第十電晶體。 基準線可以是資料訊號線,或者,其中,第一電晶體 被串聯連接在第五電晶體與電容器之間,資料訊號線爲基 準線,該方法另包括: .在施加第一控制訊號以接通第一電晶體之後,和在施 加第一控制訊號以切斷第一電晶體之前,將預充電訊號施 加於資料訊號線上,該預充電訊號具有比資料訊號還低之 値。 依據本發明之另一態樣,提供有一驅動像素電路之方 法,該像素電路包含具有第一閘極端子、第一端子、及第 二端子之第一電晶體、具有第二閘極端子之第二電晶體、 具有第三聞極端子且控制介於第一聞極端子與第二端子間 之電氣連接的第三電晶體、控制介於電流驅動元件與第一 電晶體間之電氣連接的第四端子、及控制介於第二端子與 預定電壓間之電氣連接的第五端子,該方法包括: 產生像素電路之第一狀態,其中,第二端子係藉由打 開第五電晶體而被設定爲預定電壓; 產生像素電路之第二狀態,其中,第一端子在至少一 部分的第一周期,經由第三電晶體而被電連接至第二端 子,在該至少一部分的第一周期期間,第一端子經由第二 電晶體而接收資料訊號;以及 產生像素電路之第三狀態,其中,其電流位準對應於 經由第二狀態所設定之導通狀態的驅動電流係經由第一電 -13- (11) I2779S1 晶體和第四電晶體而被供應至電流驅動元件, 第二端子在第二狀態中和預定電壓電斷開, 第一端子在第二狀態中和電流驅動兀件電斷開,以及 一控制訊號被共同供應至第二閘極端子、第三端子、 第四端子、及第五端子。 當使用時,依據本發明之像素電路之初始化及編程所 花費的時間被減少,藉以提供比習知技術更有效率、更快 且更多樣化的顯示系統。因爲像素電路之配置讓訊號 em[n]及scan[n]能夠被單一控制訊號所取代,所以不再需 要習知技術中所使用的第三訊號em[n]。在較佳實施例 中,不再需要基準訊號供應線,藉以提供更小型的顯示系 統。控制線的數目也能夠被減少,亦藉以提供比習知技術 更小型且更有效率的顯示系統。 【實施方式】 • 縱觀下面的敘述,相同的參考數字將被用來指示相同 的部件。 參照圖3,具有接腳1,2,3之驅動器電晶體74能夠 以兩種方式來予以二極體連接,雖然在二極體連接之電晶 體的任一組態中,閘極端子總是被連接至汲極端子。接腳 1及2能夠被連接,藉以形成陰極端子,且接腳3形成陽 極端子。替換地,接腳2及3能夠被連接,藉以形成陰極 端子,且接腳1形成陽極端子。 如同上面所注意到的,類似的TFT s具有改變的臨界 -14- (12)
(12)I2779M 電壓,甚至當它們同時且藉由相同的程序來予以製造時’ 陣列中的所有TFTs能夠被認爲是具有共同標稱的臨界電 壓ντ。除此之外,個別的TFTs能夠被認爲是具有不同的 臨界電壓變化△ VT。因此,各TFT之真正的臨界電壓爲 Vt + Δντ,且Δντ改變於TFTs之間。 在本發明中,驅動器電晶體具有不管電流流動的方 向,換言之,不管那一個端子被設定爲源極和那一個端子 被設定爲汲極,臨界電壓爲VT +△ VT均相同的特性。 在源極與汲極端子之間爲對稱的且並未被受應力的驅 動器電晶體具有此特性。在對稱的電晶體中,源極和汲極 端子被均等地掺雜,且相對於閘極端子係對稱的,這樣的 «晶體普遍係自行對齊的。對於具有標稱臨界電壓VT和 臨界電壓變化△ VT之對稱的驅動器電晶體74來說,當驅 重力器電晶體74被二極體連接時之所觀察到的臨界電壓仍 保持VT + △ VT,且和驅動器電晶體74被二極體連接的方 式無關。 參照圖4,依據本發明第一實施例之像素電路5 〇包括 一第一軌52’其具有連接至第一電容器56之第一端子的 第一節點5 4,第一電容器5 6之第二端子被連接至第二節 點58(被稱爲newdg),其被連接至第一 n -通道電晶體 6〇之源極端子及第三節點62,第一 n-通道電晶體60包括 一閘極端子以及一連接至第二軌6 4的汲極端子。 第一軌52包括一連接至第一 ρ_通道電晶體68之源極 端子的第四節點66,而第一 ρ-通道電晶體68包括一連接 -15- (13) (13)1277931 至第五節點70之閘極端子以及一連接至第六節點72 (被 稱爲int )之汲極端子。第六節點72 int被連接至驅動器 電晶體74的第一端子,而驅動器電晶體74包括一閘極端 子及一*弟二端子。驅動器電晶體74爲一*弟一 p -通道電晶 體,如同最佳參照圖3所看到的且亦參照圖5而被詳述於 後的,驅動器電晶體74之閘極端子及第三端子能夠互相 交換做爲源極和汲極端子,其係視驅動器電晶體74是否 被二極體連接而定。驅動器電晶體74的第三端子被連接 至第七節點76 (被稱爲ipn ),且閘極端子被連接至第三 節點6 2。 第六節點72 int也被連接至第二η-通道電晶體78之 源極端子,而第二n-通道電晶體78包括一連接至第八節 點8 0之閘極端子及一連接至第三節點62之汲極端子,第 八節點80被連接至第九節點82,而第九節點82被連接至 第三η-通道電晶體84之源極端子且被連接至第三ρ-通道 電晶體86之源極端子,第三η-通道電晶體84之汲極端子 被連接至第七節點76 ipn,且源極端子被連接至第三軌 88,第三P-通道電晶體86之源極端子被連接至第七節點 76 ipn,且汲極端子被連接至OLED 96的陽極端子,而 0LED 96包括一連接至第四軌94的陰極端子。第二電容 器92也被包含在像素電路50中,以表示Ο LED 96的相關 寄生電容。 參照上面的敘述和縱觀下面的敘述,僅對像素電路5 0 的節點做說明。做爲一例,圖4之節點7 〇, 8 0,及8 2能夠 -16- (14) (14)1277931 替換地被例舉做爲一連接。 在操作中,例如5 V之電壓VDD被施加跨於像素電路 50上以驅動OLED 96,雖然其他的電壓也可以被使用。如 同在上面參照圖3所討論的,驅動器電晶體74具有標稱 臨界電壓 VT和臨界電壓變化△ VT,因此,當驅動器電晶 體74被二極體連接時之所觀察到的臨界電壓爲VT + △ Vt,臨界電壓變化△ VT被表示於圖4中,且它們緊接 著一和驅動器電晶體74之閘極端子串聯連接的可變電壓 源。第一 η-通道電晶體60、第二η-通道電晶體78及第三 通道電晶體84和第一 ρ-通道電晶體68及第三Ρ-通道電 晶體8 6 —起在第一訊號0 1與第二訊號0 2的控制下操 作做爲開關,而第二ρ-通道電晶體爲驅動器電晶體74, 用來將電流之受控位準供應到OLED 96。 像素電路50具有三階段的操作:預充電階段、自行 調整階段、及輸出階段。 在預充電階段中,第一訊號0 1爲邏輯1 ’且被施加 於第二η-通道電晶體78、第三Π-通道電晶體84、第一 Ρ-通道電晶體6 8及第三ρ -通道電晶體8 6的閘極端子’因 此,第二η-通道電晶體78和第三η-通道電晶體被接通’ 而第一 Ρ-通道電晶體68和第三Ρ-通道電晶體86被切斷。 又,在預充電階段中,第二訊號0 2爲邏輯1 ’且被施加 於第一 η_通道電晶體60之閘極端子,藉以接通第一 η-通 道電晶體60。驅動器電晶體74因此使用第二η-通道電晶 體78,藉由切斷第一 Ρ -通道電晶體68而和Vdd分離’被 -17- (15) (15)1277934 二極體連接至地路徑,且第二節點58 newdg係經由接通 第一 η-通道電晶體60而被接地。 第三軌8 8係處於電壓VD ΑΤ,其在本實施例的預充電 階段中,舉例來說,爲0 V,雖然其他的電壓也可以被使 用。因此,第二節點58,newdg,被預充電至等於第二軌 64之電壓的電壓Vnewdg,例如,接地(〇 v ),且圖5 (a )中所例舉之像素電路5 0能代表該像素電路5 0。因 而,跨在第一電容器56上之電壓被賦予爲VDD- Vnewdg =5 V 〇 第二節點58 newdg和第六節點72 int係經由第二η-通道電晶體78而連接,且跨在第二節點58 newdg上之電 壓等於跨在第六節點72 int上之電壓。供應電壓VDAT之 供應軌88係經由第三η-通道電晶體84而被連接至第七節 點76 ipn,且跨在第七節點76 ipn上之電壓等於VDAT。 因而,第二節點58 newdg爲二極體連接之驅動器電晶體 74的陰極,且第七節點76 ipn爲二極體連接之驅動器電 晶體7 4的陽極。 在自行調整階段中,且更特別的是在自行調整階段的 資料轉移期間,第一訊號0 1保持邏輯1,且被被施加於 第二η-通道電晶體78、第三η-通道電晶體84、第一 P-通 道電晶體68和第三ρ -通道電晶體的閛極纟而子’弟一 η' 通道電晶體78和第三η-通道電晶體保持接通’而第一 Ρ-通道電晶體6 8和第三Ρ -通道電晶體8 6保持切斷。 第二訊號0 2變成邏輯〇,且被施加於第一 η-通道電 -18- (16)
I27793J 晶體60之閘極端子,藉以切斷第一 n-通道電晶體 成第二節點,n e w d g不再被接地。 電壓 VDAT現在脈衝到用來驅動 OLED 96之 VDAT値,舉例來說,3 V。最好是,脈波的開始到 Vd at値和第一 η-通道電晶體60的切斷同時發生, 於第一 η-通道電晶體60的切斷。 因爲第二節點58 , newdg,被預充電至接地(0 且係低於VDAT ( 3 V ),所以二極體連接之驅動 體74被順向偏壓,且電流,I,流到第一電容器56, 一電容器5 6放電直到到達穩定狀態爲止。 在穩定狀態時,Vnewdg=VDAT— (Vt+AVt 在第一電容器 56上之電壓因此爲 Vdd — Vnewdg = (V D A τ ~ (Vt+ AVt))。如果1.1 V之値被設給 界電壓VT,則在穩定狀態時跨在第一電容器5 6上 等於3 . 1 V +△ VT,即將到達穩定狀態所花費的時 係根據在第一電容器56與第二11-通道電晶體78之 所產生的RC時間常數,而第二η-通道電晶體78 動器電晶體74能夠被二極體連接。雖然較不重 是,驅動器電晶體74和第三η-通道電晶體84的電 即將到達穩定狀態所花費的時間有貢獻。 閘極端子的有效電壓,Vdg= Vnewdg+ △ VT, 當到達穩定狀態時,閘極端子的有效電壓Vdg能夠 爲Vdg= VDAT — VT = 1.9V,其係與任何臨界電壓變 無關。
60,造 所需的 所需之 或者晚 V), 器電晶 以使第 ),跨 :V D D — 標稱臨 之電壓 間主要 阻抗間 致使驅 要,但 阻也對 因此, 被寫成 化△ VT -19- (17) (17)1277931 在輸出階段中,第一訊號0 1爲邏輯〇,且被施加於 第二η -通道電晶體78、第二η -通道電晶體84、弟一 p -通 道電晶體68和第三P-通道電晶體86的聞極端子’因此’ 第二η-通道電晶體78和第三n_通道電晶體被切斷’而第 一 ρ-通道電晶體68和第三ρ_通道電晶體86被接通。在輸 出階段中,第二訊號0 2保持邏輯〇。 如同最佳顯示於圖5 ( b )中’在輸出階段中’驅動器 電晶體74不再被二極體連接在第一端子與閘極端子之 間,而因此用作0LED 96用的固定電流源°從旁通過驅動 器電晶體74而到達OLED 96之電流的振幅係取決於VDAT 之値(更明確地說,Vdat在自行調整卩皆段中脈衝到的 値),而不是臨界電壓變化△ V τ。因此’在形成顯示器之 陣列中的所有像素電路5 0對相问的V d a τ値而3被驅動至 相同的亮度。 如同圖4所例舉之像素電路5 G的代表性驅動波形被 例舉於圖1 〇中。參照圖1 0 ( a ),第一訊號0 1和第二訊 號0 2二者皆爲邏輯1,表示預充電階段的開始,以便將 第二節點58 newdg設定爲等於接地的電壓,如上所述。 當第二訊號0 2掉落至邏輯〇時,自行調整階段開始,且 V D A τ脈衝到例如3 V的値。因爲第二節點5 8,n e w d g,被預 充電至等於接地之電壓的電壓,且係低於VD AT ( 3 V ), 所以二極體連接之驅動器電晶體74被順向偏壓,且電流, I,流到第一電容器56,以使第一電容器56放電直到到達 穩定狀態爲止。一旦到達穩定狀態,第一訊號0 1馬上變 -20- (18) 1277934 成邏輯〇,且輸出階段開始,以便驅動OLED 96, 界電壓變化△ VT無關。如同應該被習於此技藝者所 的,圖1 〇 ( b )到圖1 〇 ( d )中所例舉之驅動波形 均等地被應用來和上面所述之像素電路5 0 —起使斥 和下面所討論的配置有共通之處,圖4所示之 有用於像素電路之初始化及編程所花費的時間相較 配置被顯著地減少,藉以提供更有效率、更快且更 的顯示系統之優點。況且,在本發明中,個別像素 大小尺寸被減小,藉以提供具有改善之孔徑比之更 更有效率的顯示器。 在圖4之像素電路5 0的替換實施例中,第一 電晶體60被連接至供應線Vss而不是第二軌64, 96的陰極端子也能夠或者替代被連接至供應線Vss 第四軌94。 參照圖6,依據本發明第二實施例之圖4的像 50包括一額外的第四p-通道電晶體98,其包括一 第三P-通道電晶體86之汲極端子的源極端子,和 至OLED 96之陽極端子的汲極端子。 在操作上,在預充電階段中,第二訊號0 2被 第四P-通道電晶體98的閘極端子,第一 η-通道電J 被接通,且第四Ρ-通道電晶體98被切斷,藉以在 階段期間隔離OLED 96,即使當第二訊號0 2爲' 時,第一訊號0 1爲邏輯0。因此,第二實施例讓 驅動波形能夠被使用,如同在下面參照圖1 1 ( a )万 而和臨 領會到 也可以 3 ° 配置具 於習知 多樣化 電路之 小型且 η-通道 OLED 而不是 素電路 連接至 一連接 供應至 I體60 預充電 邏輯1 不同的 匕圖11 -21 - (19) (19)1277931 (b )所述的。 參照圖Π ( a )及圖1 1 ( b ),在第一訊號0 1變成 邏輯1之前,第二訊號0 2爲邏輯1。如果這些驅動波形 即將被使用於圖4的電路中,則當當第二訊號0 2爲邏輯 1時,節點newdg 58被接地,而且p-型驅動電晶體的閘 極電壓也被接地。因此,驅動器電晶體74可以在第一訊 號0 1爲邏輯1之前被短時間地接通,且電晶體6 8及8 6 被切斷。在那時,OLED 96將會被短時間地驅動至最大亮 度。但是,在圖6的像素電路中,因爲當開關60被接通 且OLED 96被隔離時,開關98被切斷,所以這沒有關 係,如同上面所討論的。 參照圖7,依據本發明第三實施例之圖4的像素電路 50包括一額外的第五p-通道電晶體102及一額外的第四 η-通道電晶體104,第四η·通道電晶體104包括一連接至 第一軌52的源極端子,和一連接至被稱爲newdg2之節點 108的汲極端子。節點newdg2被連接至第三節點62 —亦 即,節點newdg2和第三節點62在技術上係相同的,以及 被連接至第五p-通道電晶體102的第一端子,第五p-通道 電晶體102包括一連接至第二節點58 ( newdg)的第二 端子。 在操作上,在預充電階段中,第二訊號0 2被施加於 第四η-通道電晶體1〇4的閘極端子及第五p-通道電晶體 102的閘極端子。當第二訊號0 2爲邏輯1,且第一 η-通 道電晶體60被接通時,第五ρ-通道電晶體102被切斷, -22- (20) (20)Ι27793Ί 且第四η-通道電晶體i〇4的閘極端子被接通,藉以確保驅 動器電晶體74也被切斷,以便隔離OLED 96。 參照圖1 1 ( a )及圖1 1 ( b )之上面及下面所述的驅 動波形也能夠和圖7所示之像素電路5 0 —起使用。更明 確地說,在圖7中,節點newdg2 108於節點newdg 58被 接地時始終被保持在VDD,所以驅動電晶體的閘極電壓等 於V D D,且驅動電晶體並未被接通。因此,在圖6中不需 要設置電晶體98。 在圖7所示之配置的替換配置中,電晶體1 04能夠從 η-通道電晶體改變到P-通道電晶體,且電晶體102能夠從 Ρ-通道電晶體改變到η-通道電晶體,此係有益於拉引電流 自電源Vdd。但是,有了如此所變更之電晶體兩者的閘極 被連接至第二訊號0 2,此二電晶體用作反相器。如果僅 此改變即將被做成,則合成之反相器將會在節點newdg2 處輸出經反相的第二訊號0 2b ar*。因此,同時0 2係高位 準,使得電晶體6 0被接通且節點n e w d g被接地,由電晶 體104,102所構成之反相器將會在newdg2處輸出經反相 的0 2bar (換言之,低位準)。在該情況中,ρ-型驅動 電晶體將會被接通,且0LED將會在0 1變高之前並且在 驅動電晶體被二極體連接之前發射。 爲了對抗此,另一反相器被加在第二訊號線與由變更 之電晶體104,102所構成的反相器之間’據此’被輸入至 由變更之電晶體1 〇4,1 02所構成的反相器之訊號爲0 2b ar。因此,同時0 2係高位準’使得電晶體60被接通 -23- (21) (21)127793-1 且節點newdg被接地,由電晶體1 04, 1 02所構成之反相器 具有0 2 b a r做爲輸入,且在n e w d g 2處輸出0 2 (換言 之,高位準)。於是,p-型驅動電晶體被切斷,所以 OLED 96並不會在0 1變高之前並且在驅動電晶體被二極 體連接之前發射。 參照圖8,本發明之第四實施例包括圖7的像素電路 50,且第四π-通道電晶體1〇4係呈替換組態。第四n_通道 電晶體1〇4包括一連接至第六節點72 int之端子及一連接 至第二節點newdg之端子,第四η-通道電晶體104包括一 連接至第八節點8 0之閘極端子,用以接收第一訊號0 1。 在操作上,並且當在預充電階段及自行調整階段期間 第一訊號0 1爲邏輯1時,第四η -通道電晶體1 0 4被接 通,以便改善第七節點76 ipn與第二節點newdg之間的 導通路徑。 參照圖9,依據本發明第五實施例之圖4的像素電路 5〇包括一被連接至第七節點76 ipn,而不是被連接至第二 軌64之第一 n-通道電晶體60的端子。因此,驅動器電晶 體7 4被連接至第三ρ -通道電晶體8 6的一端子和第三η -通 道電晶體8 4的一端子。 在操作上,電壓Vdat將預充電階段電壓經由第一 η-通道電晶體6 0和第三η_通道電晶體8 4而提供到第二節點 newdg。因此,不再需要第二軌64做爲接地(〇 ν ),也 不用被供應線Vss所取代。在預充電階段期間,電壓Vdat 必須低於在自行調整階段中Vdat脈衝至的電壓,使得驅 -24- (22) (22)1277934 動器電晶體74能夠當作順向偏壓二極體連接之電晶體使 如同圖9中所例舉之像素電路5 〇的代表性驅動波形 被例舉於圖1 1 ( b )中。在預充電階段中,當第一訊號 0 1爲邏輯0且第二訊號必2變成邏輯1時,節點newdg 最初經由第一 η-通道電晶體60、第三p-通道電晶體86和 OLED 96而放電至接地,第一訊號0 1變成邏輯1且 V DAT增加到値VD ΑΤ低。因而,驅動器電晶體74變成二極 體連接,並且節點newdg經由第一 η-通道電晶體60、驅 動器電晶體74及第二η-通道電晶體78而被初始化到電壓 V D A Τ 低。 當第二訊號0 2掉落至邏輯〇且在自行調整階段中 時,VDAT低位準增加到値Vdat高位準。因而,節點 newdg經由第三n-通道電晶體84、驅動器電晶體74及第 —^ η -迪道電晶體78而增加到値Vdat局位準—(Vt + Δ V τ )。 在輸出階段時,第一訊號0 1爲邏輯0且驅動器電晶 體74不再被二極體連接在第一端子與閘極端子之間。因 此,驅動器電晶體74用作經過第一 p-通道電晶體68、驅 動器電晶體74及第三p_通道電晶體86之OLED 96用的 固定電流源。從旁通過驅動器電晶體74而到達OLED 96 之電流的振幅係取決於VDAT之値(更明確地說,在自行 調整階段中 VDAT的値高),而不是臨界電壓變化△ VT。 因此,在形成顯示器之陣列中的所有像素電路50被驅動 -25- (23) 1277934 至相同的亮度。 在另一替換例中,圖6所示之電晶體98也能夠被包 含在圖7到圖9所示之配置的各者中。因此,在各個情況 中,像素電路包含串聯連接在電晶體86與OLED 96之間 的P-通道電晶體98,第二訊號0 2被施加於P-通道電晶 體98的閘極,使得p-通道電晶體98被切斷,而π-通道電 晶體60被接通。
參照圖12,如圖4,6,7,及8所例舉之像素電路50的 架構被顯示於形成顯示系統之陣列1 5 0中。藉由圖1 0或 圖11 ( a )的任何一個代表性波形來驅動陣列1 5 0,陣列 1 5 0的各像素電路5 0包括一接地線Gnd,其能夠被供應線 Vss所取代,如同上面所討論的。此架構也包括兩個分開 的水平控制線,以供應第一及第二供應訊號0 1及0 2。 參照圖1 3,如圖9所例舉之像素電路5 0的架構被顯 示於形成顯示系統之陣列200中。藉由使用如圖1 1 ( d ) 所例舉之波形,在如圖9所例舉之像素電路5 0的情況 中,示範當相較於圖1 2的架構時,在水平控制線之數目 上的縮減。 因爲控制線SEL,2 (在圖11(c)及(d)中被稱爲控 制線VSELn+ i )提供用於相鄰之像素電路50的第一供應訊 號0 1及第二供應訊號0 2二者,所以實現在水平控制線 之數目上的縮減。 當然,圖12所示之架構,其中,爲各列的像素提供 兩個訊號線,能夠被調整,使得各像素電路中的電容器放 -26- (24) (24)1277934 電到資料線VDAT,而不是到接地Gnd,類似於圖13。在 如圖6,7及8所例舉之像素電路5〇的情況中,藉由使用. 如圖1 1 ( c )所例舉之波形,示範當相較於圖1 2的架構 時,在水平控制線之數目上的縮減。 同樣地,圖1 3所示之架構,其中,訊號線係共有於 相鄰列的像素之間,能夠被調整,使得各像素電路中的電 容器放電到接地Gnd,而不是到資料線VD AT,類似於圖 1 2。在如圖9所例舉之像素電路5 〇的情況中,藉由使用 如圖1 1 ( b )所例舉之波形,示範當相較於圖12的架構 時,在水平控制線之數目上的縮減。 當然,圖1 2及圖1 3中之陣列亦可應用到本發明之像 素電路的所有適合的替換例’不論是否被敘述。 注意,在圖11(a)到(d)的各者中,第一及第二供 應訊號^ 1及0 2係重疊的。也就是說,對於一部分0 2 爲高位準的時間來說,0 1爲高位準,並且對於一部分 0 1爲高位準的時間來說,0 2爲高位準。但是,對於一 部分0 2爲低位準的時間來說,0 1也是高位準,並且對 於一部分0 1爲低位準的時間來說,0 2也是高位準。此 使用重疊之控制訊號的可能性’其迄今係未知的,得以增 加掃描速度,且因此改善所顯示之移動影像的品質。 參照圖1 4,對於如圖4所例舉之像素電路5 0來說, 在第二節點58處之電壓Vnewdg的模擬被圖形地顯示對比 以微秒爲單位的時間。在預充電階段(在圖1 2被標示爲 PRESET )中,電壓Vnewdg實際上掉落到接地(0 V )。 -27- (25) (25)1277931 在圖1 2的自行調整階段(被標示爲p R 〇 G R A Μ )中,當 Vdat脈衝到用來驅動OLED 96的電壓時,電壓Vnewdg 爬升到値VDAT— ( VT+ △ VT)。在圖12的輸出階段(被 稱爲LOCK DOWN)中,藉由第一電容器56來保持電壓 Vnewdg直到程序被重複爲止。如同能夠很容易從圖12中 領會的,電壓Vnewdg相對於改變的△ VT値而改變。 從圖1 4中,能夠看到預充電和自行調整階段能夠被 完成於僅幾微秒中,這是比在習知技術中所達成的時間大 約快上兩級的數値大小(或者1 00倍)。除此之外,能夠 使用更低的電壓。因此,本發明提供改善的顯示品質及減 少的功率耗損。況且,依據本發明之像素電路和顯示裝置 比習知的像素電路和顯示裝置還小且更小型。 參照圖 15,用來驅動 OLED 96 的輸出電流 (IOLED )對比改變的△ VT値的模擬被畫出圖形。因而, 圖15示範不管△ VT爲何値,輸出電流IOLED係相同的, 使得形成一陣列之像素電路能夠被驅動到相同的亮度,不 論改變的△ V τ値爲何。 圖1 6例舉一類似的效果。在圖16 ( a )中,繪製輸 出電流IOLED對時間(以微秒爲單位)的圖形,用以改 變輸入電壓値,Vdd,其導致改變輸出電流IOLED的振 幅,及改變△ Vt値,其並不影響輸出電流IOLED。圖I6 (b )顯示對於不同的△ VT,IOLED隨著VDAT之改變的改 變。不管△ VT爲何値,輸出電流IOLED實質上係相等 的,且因此,個別之△ V τ値的輸出電流I 〇 L E D被疊加。 -28- (26) 1277931 因而,形成一陣列之像素電路能夠被驅動到相同的亮度, 不論改變的△ VT値爲何。 使用如上所述之像素電路5 0的顯示系統1 〇 〇 〇係有利 於使用在小且可移動的電子產品,例如,移動式電話、個 人數位助理(PDA )、電腦、CD播放器、DVD播放器等 等,雖然其並不僅限於此。 現在將敘述幾種顯示系統1 0 0 0能夠被內建於其中的 φ 終端裝置。 將敘述顯示系統1 〇〇〇被應用於可攜式或移動式電話 的例子。圖1 7係例舉可攜式電話之組態的等同圖,在此 圖形中,可攜式電話1 200係設置有多個操作鍵1 202、聽 筒1 204、話筒1 206、及呈顯示面板形式的顯示系統 1〇〇〇,話筒1 206或聽筒1 204可以被使用於輸出話語。 現在將敘述依據上面實施例的其中一者之顯示系統 1 〇〇〇被應用於移動式個人電腦的例子。 • 圖1 8係例舉此個人電腦之組態的等同圖,在此圖形 中,個人電腦1 1 0 0係設置有包含鍵盤1 1 0 2和呈顯示面板 形式的顯示系統1 0 0 0之本體1 1 0 4。 接著,將敘述使用顯示系統1 000之數位靜止照相 機。圖1 9係槪括例舉數位靜止照相機及和外部裝置之連 接之組態的等同圖。 典型的照相機係根據來自物體之光學影像而使底片感 光,而數位靜止照相機1 3 0 0藉由使用,舉例來說,電荷 耦合裝置(CCD )之光電轉換而從物體之光學影像產生成 -29- (27) (27)1277934 像訊號,數位靜止照相機1 3 00係設置有呈顯示面板形式 的顯示系統1 000在殻體13〇2的背面,以根據來自CCD 之成像訊號而實施顯示。因此,顯示系統1 〇 〇 〇用作用來 顯示物否之尋景器。包含透鏡和CCD之光接受單元U04 係設置在殼體13〇2的正面(在圖形的後面),顯示系統 1 000可以被具體化於數位靜止照相機中。 除了圖17所不之可攜式電話、圖18所示之個人電 腦、和圖1 9所示之數位靜止照相機以外,終端裝置的其 他實例包含個人數位助理(P D A )、電視機、尋景器型及 監視型錄影帶記錄器、汽車導航系統、傳呼機、電子筆記 本、可攜式計算機、文字處理器、工作站、TV電話、銷 售點系統(Ρ Ο S )終端機、和設置有觸控面板之裝置。當 然’本發明之顯示系統能夠被應用到這些終端裝置的任何 一者。 已經僅經由舉例說明來給出上面的敘述,且習於此技 藝者將可領會到,修正能夠被達成,而沒有違離本發明之 範疇。 【圖式簡單說明】 本發明之實施例現在將僅經由進一步的實例且參/照伴: 隨之圖形來做敘述,其中: 圖1係習知用於主動矩陣型OLED顯示器之電壓驅動 像素電路的示意圖; 圖2係習知用於主動矩陣型OLED顯示器之自補丨賞電 -30- (28) 127793-1 , 壓編程像素結構的示意圖; 圖3係例舉兩種二極體連接電晶體之方式的示意圖; 圖4係依據本發明第一實施例之像素電路的示意圖; 圖5係例舉再穩態電壓時,圖4之像素電路部分的示 意圖; 圖6係依據本發明第二實施例之像素電路的不葸圖; 圖7係依據本發明第三實施例之像素電路的示意圖; • 圖8係依據本發明第四實施例之像素電路的示意圖; 圖9係依據本發明第五實施例之像素電路的示意圖; 圖1 〇係如同圖4,6,7,8及9中所例舉之像素電路用 的一般驅動波形示意圖; 圖1 1係如同圖6, 7,8及9中所例舉之像素電路用的 一般驅動波形示意圖; 圖1 2係如同圖4, 6,7及8中所例舉之像素電路用的 架構示意圖; • 圖1 3係如同圖9中所例舉之像素電路用的架構示意 圖; 圖14係如同圖4中所例舉之像素電路之節點newdg 處之電壓模擬的示意圖; 圖1 5係用來改變△ Vt値之輸出電流模擬的示意圖; 圖1 6係用於不同輸出電壓及用來改變△ Vt値之輸出 電流模擬的示意圖; 圖17係結合依據本發明之顯示系統之移動式電話的 示意圖; -31 - (29) 1277931 , Μ 1 8係結合依據本發明之顯示系統之移動式個人電 腦的示意圖;以及 _ 许紹口依據本發明之顯示系統之數位照相機的 不意圖 ° 【主要元件符號說明】 1 0 :像素電路 Φ 1 2 :第一供應線 14 :第二供應線 1 6 :第三供應線 1 8 :有機發光裝霞 20 :像素電路 22 :有機發光裝霞 5 0 :像素電路 5 2 :第一軌 φ 5 4 :第一節點 56 :第一電容器 5 8 :第二節點 60:第一 η -通道電晶體 6 2 :第三節點 64 :第二軌 6 6 :第四節點 6 8 ··第一 Ρ -通道電晶體 7 0 :第五節點 -32 - (30) 1277934 7 2 :第六節點 74 :驅動器電晶體 7 6 ··第七節點 78 :第二n_通道電晶體 8 0 :第八節點 8 2 :第九節點 84 :第三η-通道電晶體 H 86 ··第三ρ-通道電晶體 8 8 :第三軌 92 :第二電容器 9 4 :第四軌 9 6 :有機發光裝置 98 :第四ρ-通道電晶體 102 :第五ρ-通道電晶體 104 :第四η-通道電晶體 φ 1 0 8 :節點 1 5 0 :陣列 2 0 0 :陣歹[j 1 0 0 0 ·顯不系統 1 2 0 2 :操作鍵 1 204 :聽筒 1 2 0 6 ·目舌同 1 1 〇 〇 :個人電腦 1 1 0 2 :鍵盤 -33 (31) (31)1277934
1 1 〇 4 :本體 1 3 Ο Ο :數位靜止照相機 1302 :殼體 1 3 0 4 :光接受單元 -34-

Claims (1)

  1. (1) (1)127793-1 十、申請專利範園 1 · 一種像素電路,包括·· 一第一電晶體及一電容器,係串聯連接在電源供應線 與基準線之間,第一電晶體之閘極端子被配置來接收第一 控制訊號; 一驅動電晶體及一發光裝置,係串聯連接在電源供應 線與另一線之間,驅動電晶體具有一連接至第一節點的閘 極端子,其係在第一電晶體與電容器之間,及一用來接收 資料訊號的第一端子;以及 一第二電晶體,係配置來二極體-連接該驅動電晶 體,以回應在第二電晶體之閘極端子處所接收到的第二控 制訊號,藉此,資料訊號當被二極體-連接且保持在第一 節點時能夠通過該驅動電晶體,第二電晶體爲一 η -通道型 電晶體。 2 .如申請專利範圍第1項之像素電路,另包括一被串 聯連接在電源供應線與驅動電晶體之間的第三電晶體,及 一被串聯連接在發光裝置與驅動電晶體之間的第四電晶 體,其中,第二電晶體的其中一端子在驅動電晶體與第三 電晶體之間的第二節點處被連接至第二電晶體的第二端 3 .如申請專利範圍第2項之像素電路,其中,第三電 晶體和第四電晶體爲Ρ-通道型電晶體’且它們的閘極端子 被配置來接收第二控制訊號。 4.如申請專利範圍第2項或第3項之像素電路,另包 -35- (2) 1277934 括一第五電晶體,係被連接在資料訊號線與驅動電晶體和 第四電晶體之間的第二節點之間。 5 .如申請專利範圍第4項之像素電路,其中,第五電 晶體爲一 η-通道型電晶體,且包括一閘極端子,以接收第 二控制訊號。
    6.如申請專利範圍第2項或第3項之像素電路,另包 括一被串聯連接在第四電晶體與發光裝置之間的第六電晶 體,第六電晶體爲一具有和第一電晶體相反之通道類型的 電晶體,且具有一閘極端子,以接收第二控制訊號。 7 .如申請專利範圍第1項到第3項中任一項之像素電 路,另包括一被串聯連接在驅動電晶體的閘極端子與第一 節點之間的第七電晶體,及一第八電晶體,被連接在電源 供應線與在第七電晶體的其中一端子和驅動電晶體的閘極 端子之間的第四節點之間,其中’第八電晶體爲一具有和 第一電晶體相同之通道類型的電晶體’第七和第八電晶體 的閘極端子被配置來接收第一控制訊號。 8 .如申請專利範圍第1項到第3項中任一項之像素電 路,另包括一第九電晶體及一第十電晶體’第九電晶體係 連接在第一節點與第二電晶體之連接至驅動電晶體之閘極 端子的端子之間,而第十電晶體係連接在第一節點與第二 電晶體之連接至驅動電晶體之第二端子的另一端子之間’ 其中,第九電晶體爲一 Ρ -通道型電晶體’且第十電晶體爲 一 η -通道型電晶體,並且第九和第十電晶體的閘極端子被 配置來分別接收第一及第二控制訊號。 -36- (3) (3)1277931 9 . 一種用來驅動電流驅動元件之像素電路,包括: 一第一電晶體,第一電晶體的導通狀態對應於被供應 至電流驅動元件之驅動電流的電流位準,第一電晶體具有 第一閘極端子、第一端子、及第二端子; 一第二電晶體,具有第二閘極端子;及 一第三電晶體,被配置來控制介於第一閘極端子與第 一端子和第二端子的其中一者間之電氣連接,第三電晶體 具有第三閘極端子; 第一端子,被配置來經由第二電晶體而接收資料訊 號,該貪料訊號決定第一電晶體的導通狀態;以及 第一電晶體的導通類型係不同於第二電晶體的導通類 型。 1 0. —種用來驅動電流驅動元件之像素電路,包括: 一第一電晶體,第一電晶體的導通狀態對應於被供應 至電流驅動元件之驅動電流的電流位準,第一電晶體具有 第一閘極端子、第一端子、及第二端子; 一第二電晶體,具有第二閘極端子;及 一第三電晶體,被配置來控制介於第一閘極端子與第 一端子和第二端子的其中一者間之電氣連接,第三電晶體 具有第三閘極端子; 第一端子,被配置來經由第二電晶體而接收資料訊 號,該資料訊號決定第一電晶體的導通狀態;以及 桌一電晶體的導通類型係不同於第三電晶體的導通類 型。 -37- (4) 1277934 “ 1 1 ·如申請專利範圍第9項或第1 0項之像素電路, 另包括一第四電晶體,其係串聯連接在電流驅動元件 與第一電晶體之間,且其具有第四閘極端子。 1 2.如申請專利範圍第1 1項之像素電路, 第四電晶體的導通類型係不同於第二電晶體的導通類 型。 1 3 ·如申請專利範圍第1 1項之像素電路, Φ 另包括一第五電晶體,其係串聯連接在第一電晶體與 電源供應線之間,而驅動電流係從電源供應線經由第一電 晶體而被供應至電流驅動元件,且其具有第五閘極端子。 1 4 .如申請專利範圍第1 3項之像素電路, 第四電晶體的導通類型係和第五電晶體的導通類型相 同。 1 5 .如申請專利範圍第9項或第1 〇項之像素電路,其 中,第一電晶體的導通類型爲ρ-通道類型。 • 1 6 .如申請專利範圍第1 1項之像素電路, 第四閘極端子、第二閘極端子和第三閘極端子被連接 至一訊號線。 1 7 .如申請專利範圍第1 3項之像素電路, 第五閘極端子、第二閘極端子和第三閘極端子被連接 至一訊號線。 1 8 .如申請專利範圍第1 3項之像素電路, 另包括一第六電晶體,其係串聯連接在第四電晶體與 電流驅動元件之間。 -38- (5) (5)127793.1 1 9 .如申請專利範圍第9項或第1 0項之像素電路,其 中,第一閘極係經由一電容器而被連接至一電源供應線。 2 〇 ·如申請專利範圍第1 9項之像素電路,另包括一被 連接在第一閘極與第一電容器之間的第七電晶體。 2 1.如申請專利範圍第20項之像素電路,另包括一被 直接連接在電源供應線與第一閘極之間的第八電晶體。 22.如申請專利範圍第20項之像素電路,另包括一被 直接連接在電容器與第二端子之間的第九電晶體。 23 . —種包括如申請專利範圍第1項到第22項中任一 項之像素電路的顯示設備。 2 4.如申請專利範圍第23項之顯示設備,該顯示設備 係形成有至少一第一訊號線、一第二訊號線、一第三訊號 線和一資料訊號線成矩陣形式、爲第一像素電路提供第一 控制訊號的第一控制訊號線、及爲第一像素電路提供第二 控制訊號的第二控制訊號線;其中,用於第二像素電路之 第一控制訊號爲由第二控制線所提供之用於第二像素電路 的第二控制訊號,且第三控制線提供用於第二像素電路之 第二控制訊號。 2 5 . —種驅動像素電路之方法,包括: 施加第一控制訊號,以接通第一電晶體,而第一電晶 體係連接在電源供應線與基準線之間,且和第一電容器串 聯連接; 施加第二控制訊號’以接通第二電晶體來二極體-連 接驅動電晶體,第二電晶體爲一 η-通道型電晶體,且驅動 -39- (6) 1277931 . 電晶體係串聯連接至電源供應線與另一線之間的發光裝 置,驅動電晶體之閘極端子係連接至第一電晶體與第一電 容器之間的第一節點,且驅動電晶體之第一端子被配置來 接收資料訊號; 施加第一控制訊號,以切斷第一電晶體; .施加資料訊號於驅動電晶體之第一端子; 施加第二控制訊號,以切斷第二電晶體。 # 26.如申請專利範圍第25項之方法,包括: 將第二控制訊號施加於串聯連接在電源供應器與驅動 電晶體之間的第三電晶體,和施加於串聯連接在發光裝置 與驅動電晶體之間的第四電晶體,以切斷第三及第四電晶 體,而同時第二電晶體被接通,以及接通第三及第四電晶 體,而同時第二電晶體被切斷,其中,第二電晶體的其中 一端子在驅動電晶體與第三電晶體之間的第二節點處被連 接至驅動電晶體的其中一端子。 ® 2 7.如申請專利範圍第26項之方法,其中,第三及第 四電晶體爲P-通道型電晶體。 2 8.如申請專利範圍第26項或第27項之方法’包 括: 將第二控制訊號施加於連接在資料訊號線與驅動® @ 體和第四電晶體之間的第三節點之間的第五電晶體’以接 通第五電晶體,而同時第二電晶體被接通,以及切斷第三 及第五電晶體,而同時第二電晶體被切斷。 2 9 .如申請專利範圍第2 6項或第2 7項之方法’包 -40- (7) 1277934 • 括: 將第一控制訊號施加於串聯連接在第四電晶體與發光 裝置之間的第六電晶體’以切斷第六電晶體’而同時第一 電晶體被接通,第六電晶體爲具有和第一電晶體相反之通 道類型的電晶體。 3 0 .如申請專利範圍第2 5項到第2 7項中任一項之方 法,包括: Φ 將第一控制訊號施加於串聯連接在驅動電晶體的閘極 端子與第一節點之間的第七電晶體,和施加於連接在電源 供應線與在第七電晶體的其中一端子和驅動電晶體的閘極 端子之間的第四節點之間的第八電晶體,其中’第八電晶 體爲一具有和第一電晶體相同之通道類型的電晶體,第七 電晶體爲一具有和第一電晶體相反之通道類型的電晶體’ 以切斷第七電晶體和接通第八電晶體,而同時第一電晶體 被接通。 # 3 1.如申請專利範圍第25項到第27項中任一項之方 法,包括: 將第一控制訊號施加於連接在第一節點與第二電晶體 之連接至驅動電晶體之閘極端子的端子之間的第九電晶 體,並且將第二控制訊號施加於連接在第一節點與第二s 晶體之連接至驅動電晶體之第二端子的另一端子之間的第 十電晶體,其中,第九電晶體爲一 P-通道型電晶體’且第 十電晶體爲一 η-通道型電晶體,而當第一電晶體被接通 時,切斷第九電晶體,且當第二電晶體被接通時,接通第 -41 - (8) 1277931 十電晶體。 3 2.如申請專利範圍第25項到第27項中任一項之方 法,其中,基準線爲資料訊號線,或者如申請專利範圍第 28項或第2 9項之方法,其中,第一電晶體被串聯連接在 第五電晶體與電容器之間,資料訊號線爲基準線’該方法 另包括= 在施加第一控制訊號以接通第一電晶體之後,和在施 加第一控制訊號以切斷第一電晶體之前’將預充電訊號施 加於資料訊號線上,該預充電訊號具有比資料訊號還低之 値。 3 3 . —種驅動像素電路之方法,該像素電路包含具有 第一閘極端子、第一端子、及第二端子之第一電晶體、具 有第二閘極端子之第二電晶體、具有第三閘極端子且控制 介於第一閘極端子與第二端子間之電氣連接的第三電晶 體、控制介於電流驅動元件與第一電晶體間之電氣連接的 第四端子、及控制介於第二端子與預定電壓間之電氣連接 的第五端子,該方法包括: 產生像素電路之第一狀態,其中,第二端子係藉由打 開第五電晶體而被設定爲預定電壓; 產生像素電路之第二狀態,其中,第一端子在至少一 部分的第一周期,經由第三電晶體而被電連接至第二端 子,在該至少一部分的第一周期期間,第一端子經由第二 電晶體而接收資料訊號;以及 產生像素電路之第三狀態,其中,其電流位準對應於 •42- (9) (9)1277931
    經由第二狀態所設定之導通狀態的驅動電流係經由第一電 晶體和第四電晶體而被供應至電流驅動元件, 第二端子在第二狀態中和預定電壓電斷開, 第一端子在第二狀態中和電流驅動元件電斷開,以及 一控制訊號被共同供應至第二閘極端子、第三端子、 第四端子、及第五端子。 -43-
TW094106149A 2004-03-04 2005-03-01 Pixel circuit TWI277931B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB0404919A GB2411758A (en) 2004-03-04 2004-03-04 Pixel circuit

Publications (2)

Publication Number Publication Date
TW200603048A TW200603048A (en) 2006-01-16
TWI277931B true TWI277931B (en) 2007-04-01

Family

ID=32088727

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094106149A TWI277931B (en) 2004-03-04 2005-03-01 Pixel circuit

Country Status (8)

Country Link
US (1) US7528808B2 (zh)
EP (1) EP1580722B1 (zh)
JP (3) JP4289311B2 (zh)
KR (1) KR100713679B1 (zh)
CN (1) CN100498902C (zh)
DE (1) DE602005006337T2 (zh)
GB (1) GB2411758A (zh)
TW (1) TWI277931B (zh)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2411758A (en) 2004-03-04 2005-09-07 Seiko Epson Corp Pixel circuit
KR101142994B1 (ko) * 2004-05-20 2012-05-08 삼성전자주식회사 표시 장치 및 그 구동 방법
JP5392963B2 (ja) * 2005-04-19 2014-01-22 インテレクチュアル キーストーン テクノロジー エルエルシー 電気光学装置及び電子機器
TW200701167A (en) * 2005-04-15 2007-01-01 Seiko Epson Corp Electronic circuit, and driving method, electrooptical device, and electronic apparatus thereof
KR100732828B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP5160748B2 (ja) 2005-11-09 2013-03-13 三星ディスプレイ株式會社 発光表示装置
TWI335565B (en) * 2006-03-24 2011-01-01 Himax Tech Ltd Pixel driving method of oled display and apparatus thereof
KR100784014B1 (ko) * 2006-04-17 2007-12-07 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 구동방법
TWI371018B (en) * 2006-05-09 2012-08-21 Chimei Innolux Corp System for displaying image and driving display element method
JP2007316454A (ja) 2006-05-29 2007-12-06 Sony Corp 画像表示装置
JP4203770B2 (ja) * 2006-05-29 2009-01-07 ソニー株式会社 画像表示装置
KR100778514B1 (ko) * 2006-08-09 2007-11-22 삼성에스디아이 주식회사 유기 발광 표시 장치
TWI326066B (en) * 2006-09-22 2010-06-11 Au Optronics Corp Organic light emitting diode display and related pixel circuit
CN100437708C (zh) * 2006-09-22 2008-11-26 北京交通大学 一种有源有机发光显示器的象素驱动电路
CN101192369B (zh) * 2006-11-30 2011-04-27 奇晶光电股份有限公司 一种显示装置及其像素的驱动方法
KR100824852B1 (ko) * 2006-12-20 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
JP5342111B2 (ja) * 2007-03-09 2013-11-13 株式会社ジャパンディスプレイ 有機el表示装置
JP2009128503A (ja) * 2007-11-21 2009-06-11 Canon Inc 薄膜トランジスタ回路とその駆動方法、ならびに発光表示装置
US8358258B1 (en) * 2008-03-16 2013-01-22 Nongqiang Fan Active matrix display having pixel element with light-emitting element
JP5236324B2 (ja) * 2008-03-19 2013-07-17 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示パネル
JP4780134B2 (ja) 2008-04-09 2011-09-28 ソニー株式会社 画像表示装置及び画像表示装置の駆動方法
JP5121926B2 (ja) * 2008-05-20 2013-01-16 シャープ株式会社 表示装置、画素回路およびその駆動方法
JP2010039176A (ja) * 2008-08-05 2010-02-18 Sony Corp 画像表示装置及び画像表示装置の駆動方法
JP5360684B2 (ja) 2009-04-01 2013-12-04 セイコーエプソン株式会社 発光装置、電子機器および画素回路の駆動方法
US9984617B2 (en) * 2010-01-20 2018-05-29 Semiconductor Energy Laboratory Co., Ltd. Display device including light emitting element
KR101682690B1 (ko) * 2010-07-20 2016-12-07 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP2012079994A (ja) * 2010-10-05 2012-04-19 Yamaichi Electronics Co Ltd 部品内蔵プリント配線板およびその製造方法
JP5573686B2 (ja) * 2011-01-06 2014-08-20 ソニー株式会社 有機el表示装置及び電子機器
WO2012157186A1 (en) * 2011-05-13 2012-11-22 Semiconductor Energy Laboratory Co., Ltd. Display device
TWI444972B (zh) * 2011-07-29 2014-07-11 Innolux Corp 顯示系統
JP5832399B2 (ja) * 2011-09-16 2015-12-16 株式会社半導体エネルギー研究所 発光装置
CN102411893B (zh) * 2011-11-15 2013-11-13 四川虹视显示技术有限公司 一种像素驱动电路
US8907873B2 (en) * 2012-06-15 2014-12-09 Shenzhen China Star Optoelectronics Technology Co., Ltd. Organic light emitting display panel and method for driving the same
US9965063B2 (en) 2013-02-20 2018-05-08 Apple Inc. Display circuitry with reduced pixel parasitic capacitor coupling
CN103236237B (zh) * 2013-04-26 2015-04-08 京东方科技集团股份有限公司 一种像素单元电路及其补偿方法、以及显示装置
CN103927969B (zh) * 2013-06-28 2016-06-22 上海天马微电子有限公司 一种像素补偿电路及显示器
US10607542B2 (en) 2013-12-31 2020-03-31 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof
CN104751777B (zh) 2013-12-31 2017-10-17 昆山工研院新型平板显示技术中心有限公司 像素电路、像素及包括该像素的amoled显示装置及其驱动方法
CN103985360B (zh) * 2014-05-04 2016-04-27 深圳市华星光电技术有限公司 显示面板的驱动电路及液晶显示装置
TWI514352B (zh) * 2014-05-20 2015-12-21 Au Optronics Corp 有機發光二極體顯示器之像素驅動電路及其操作方法
CN105575320B (zh) 2014-10-15 2018-01-26 昆山工研院新型平板显示技术中心有限公司 像素电路及其驱动方法和有机发光显示器
CN104778925B (zh) 2015-05-08 2019-01-01 京东方科技集团股份有限公司 Oled像素电路、显示装置及控制方法
TWI607429B (zh) 2016-02-01 2017-12-01 矽創電子股份有限公司 用於顯示裝置的驅動方法及相關的驅動裝置
KR102814741B1 (ko) * 2016-11-29 2025-05-30 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치
KR102345423B1 (ko) * 2017-10-31 2021-12-29 엘지디스플레이 주식회사 유기발광표시장치 및 그의 구동방법
CN109036285B (zh) * 2018-06-19 2020-07-31 南京中电熊猫平板显示科技有限公司 一种像素驱动电路及显示装置
KR102174973B1 (ko) * 2018-09-11 2020-11-05 (주)실리콘인사이드 드라이빙 PMOS 문턱전압의 간섭을 완전 제거한 μLED 픽셀 구조 제어 방법

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6229508B1 (en) * 1997-09-29 2001-05-08 Sarnoff Corporation Active matrix light emitting diode pixel structure and concomitant method
ATE524804T1 (de) * 2000-07-07 2011-09-15 Seiko Epson Corp Stromgesteuerte elektrooptische vorrichtung, z.b. elektrolumineszente anzeige, mit komplementären steuertransistoren, die gegen änderungen der schwellspannung wirksam sind
JP3838063B2 (ja) * 2000-09-29 2006-10-25 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置の駆動方法
KR100370286B1 (ko) * 2000-12-29 2003-01-29 삼성에스디아이 주식회사 전압구동 유기발광소자의 픽셀회로
JP4498669B2 (ja) * 2001-10-30 2010-07-07 株式会社半導体エネルギー研究所 半導体装置、表示装置、及びそれらを具備する電子機器
KR100870004B1 (ko) * 2002-03-08 2008-11-21 삼성전자주식회사 유기 전계발광 표시 장치와 그 구동 방법
GB0205859D0 (en) 2002-03-13 2002-04-24 Koninkl Philips Electronics Nv Electroluminescent display device
JP4407790B2 (ja) 2002-04-23 2010-02-03 セイコーエプソン株式会社 電子装置及びその駆動方法並びに電子回路の駆動方法
JP4123084B2 (ja) 2002-07-31 2008-07-23 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
JP3829778B2 (ja) 2002-08-07 2006-10-04 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
JP4144462B2 (ja) 2002-08-30 2008-09-03 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4048969B2 (ja) 2003-02-12 2008-02-20 セイコーエプソン株式会社 電気光学装置の駆動方法及び電子機器
KR100502912B1 (ko) * 2003-04-01 2005-07-21 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
KR100560780B1 (ko) * 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
GB2411758A (en) * 2004-03-04 2005-09-07 Seiko Epson Corp Pixel circuit

Also Published As

Publication number Publication date
JP4289311B2 (ja) 2009-07-01
US20050237281A1 (en) 2005-10-27
EP1580722B1 (en) 2008-04-30
KR100713679B1 (ko) 2007-05-02
CN100498902C (zh) 2009-06-10
DE602005006337D1 (de) 2008-06-12
JP4289321B2 (ja) 2009-07-01
DE602005006337T2 (de) 2009-06-10
KR20060043376A (ko) 2006-05-15
EP1580722A2 (en) 2005-09-28
JP2009015345A (ja) 2009-01-22
EP1580722A3 (en) 2006-02-08
TW200603048A (en) 2006-01-16
US7528808B2 (en) 2009-05-05
JP2005258436A (ja) 2005-09-22
CN1664901A (zh) 2005-09-07
JP2005301290A (ja) 2005-10-27
GB0404919D0 (en) 2004-04-07
JP4697281B2 (ja) 2011-06-08
GB2411758A (en) 2005-09-07

Similar Documents

Publication Publication Date Title
TWI277931B (en) Pixel circuit
US9640106B2 (en) Semiconductor device and driving method thereof
US7911233B2 (en) Semiconductor device including current source circuit
US8866714B2 (en) Semiconductor device and display device utilizing the same
JP2021047435A (ja) 表示装置
EP1585098A1 (en) Power supply circuit, signal line drive circuit, its drive method, and light-emitting device
JP2006039527A (ja) 半導体装置及びその駆動方法並びに電子機器

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees