TWI265093B - Integrated circuit of inkjet print system and control circuit thereof - Google Patents
Integrated circuit of inkjet print system and control circuit thereof Download PDFInfo
- Publication number
- TWI265093B TWI265093B TW094147336A TW94147336A TWI265093B TW I265093 B TWI265093 B TW I265093B TW 094147336 A TW094147336 A TW 094147336A TW 94147336 A TW94147336 A TW 94147336A TW I265093 B TWI265093 B TW I265093B
- Authority
- TW
- Taiwan
- Prior art keywords
- flop
- type flip
- circuit
- output
- signal
- Prior art date
Links
- 238000007639 printing Methods 0.000 claims description 67
- 238000010438 heat treatment Methods 0.000 claims description 24
- 230000005669 field effect Effects 0.000 claims description 18
- 230000004913 activation Effects 0.000 claims description 15
- 206010011469 Crying Diseases 0.000 claims description 13
- 238000000034 method Methods 0.000 claims description 12
- 239000000463 material Substances 0.000 claims description 9
- 241000282376 Panthera tigris Species 0.000 claims description 5
- 239000013078 crystal Substances 0.000 claims description 5
- 230000000694 effects Effects 0.000 claims description 4
- 230000005611 electricity Effects 0.000 claims description 4
- 239000000428 dust Substances 0.000 claims description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 3
- 239000007921 spray Substances 0.000 claims description 3
- 230000001960 triggered effect Effects 0.000 claims description 3
- KZNMRPQBBZBTSW-UHFFFAOYSA-N [Au]=O Chemical compound [Au]=O KZNMRPQBBZBTSW-UHFFFAOYSA-N 0.000 claims description 2
- 239000012535 impurity Substances 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 claims description 2
- 230000005540 biological transmission Effects 0.000 claims 2
- 229910052754 neon Inorganic materials 0.000 claims 2
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical group [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 claims 2
- 235000017166 Bambusa arundinacea Nutrition 0.000 claims 1
- 235000017491 Bambusa tulda Nutrition 0.000 claims 1
- 241001330002 Bambuseae Species 0.000 claims 1
- 241000282320 Panthera leo Species 0.000 claims 1
- 235000015334 Phyllostachys viridis Nutrition 0.000 claims 1
- 239000011425 bamboo Substances 0.000 claims 1
- 230000007547 defect Effects 0.000 claims 1
- 230000008451 emotion Effects 0.000 claims 1
- 230000000977 initiatory effect Effects 0.000 claims 1
- 230000002452 interceptive effect Effects 0.000 claims 1
- 239000010977 jade Substances 0.000 claims 1
- 230000003389 potentiating effect Effects 0.000 claims 1
- 150000003839 salts Chemical class 0.000 claims 1
- 210000002784 stomach Anatomy 0.000 claims 1
- 230000017105 transposition Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 44
- 239000011159 matrix material Substances 0.000 description 8
- 239000000243 solution Substances 0.000 description 5
- 230000008901 benefit Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000007641 inkjet printing Methods 0.000 description 4
- 239000008267 milk Substances 0.000 description 4
- 210000004080 milk Anatomy 0.000 description 4
- 235000013336 milk Nutrition 0.000 description 4
- 230000005684 electric field Effects 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000005034 decoration Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 210000001747 pupil Anatomy 0.000 description 2
- 238000001356 surgical procedure Methods 0.000 description 2
- 235000012431 wafers Nutrition 0.000 description 2
- 101100042630 Caenorhabditis elegans sin-3 gene Proteins 0.000 description 1
- 208000001613 Gambling Diseases 0.000 description 1
- 235000006040 Prunus persica var persica Nutrition 0.000 description 1
- 240000006413 Prunus persica var. persica Species 0.000 description 1
- 241000270666 Testudines Species 0.000 description 1
- 230000036770 blood supply Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000009795 derivation Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 235000011389 fruit/vegetable juice Nutrition 0.000 description 1
- 210000003128 head Anatomy 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000010187 selection method Methods 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 230000008016 vaporization Effects 0.000 description 1
- 238000009834 vaporization Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/0458—Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04541—Specific driving circuit
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B41—PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
- B41J—TYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
- B41J2/00—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
- B41J2/005—Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
- B41J2/01—Ink jet
- B41J2/015—Ink jet characterised by the jet generation process
- B41J2/04—Ink jet characterised by the jet generation process generating single droplets or particles on demand
- B41J2/045—Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
- B41J2/04501—Control methods or devices therefor, e.g. driver circuits, control circuits
- B41J2/04546—Multiplexing
Landscapes
- Particle Formation And Scattering Control In Inkjet Printers (AREA)
Description
1265093 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種喷墨列印技術,特別是_種多工喷印系統 電路及其控制電路。 ...... 【先前技術】 隨著科技曰益進步,噴墨列印技術朝向開發高解析度、高列
印速度、高喷孔數的喷墨晶片,以應用在更精密的特殊領域之^。 墨滴的尺寸越小可達_高_印解析度,但是在相同條件下, 解析度提高’列印速度也隨之降低。為_提相印速度和列印 解析度,於單-賴頭⑼增加慨缝目綠柄之解決方法。 在熱噴墨列印之情形中,係藉由控制通過電阻元件之電流, 以致動各墨魅生ϋ。於此,電阻元件會響應電流而產生孰量, 進而^熱鄰近電阻元件的蒸氣化腔室中之墨水,以使墨水滞騰而 產生条氣泡,隨著蒸氣泡的膨脹,會將墨水推向喷孔而於喷孔頂 t成小水滴,其中當蒸氣泡逐漸膨脹時,小水滴會因蒸氣泡的 壓力而脫離墨水的表面張力,並自噴孔喷出。 像软低f孔數喷墨列印碩,其加熱電阻(㈣^ resist〇r) =工^on/off)狀態係由外部接點(pad)是否接通而決定,當 士如场效電晶體之觸元件經由__時時,可致使會有電流 =加熱餘’ _麟域轨钱,躺使墨衫熱由喷孔 二:但在此種—對—的驅動方式下,當需要的喷孔數增加時, 印ϋΓ的數目亦隨之增加,如此一來,將增加列印頭、列 Ρ衣置的衣造成本並增加製造組裝的聯度。 進而4展出一、准矩陣的驅動方式,其係以多條位址線組成第 6 1265093 、亚以夕i卞電源線組成第二維,而可達到控制之喷孔的數目 ^為位址線的數目和電源線的數目的乘積。於此,加熱電阻的一 ^電連至電源線,另—端電連至場效f晶體的汲極,且場效電曰曰 極電連至接地,其閘極電連至位址線;其中,僅於加; ;===之場效電晶體導通且其電連之電_ 適田的電堡或電流時,此加熱電阻才會進入工作狀態,如美 國專利第5,635,968號所示。對於採用二維矩陣的驅動方式之喷黑 列印頭而言,一般可提供勘至·個喷孔,當須大於此數目: 賀孔時,仍會造成外部接點的數目之問題。 隨之’為達到提供400甚至是更多喷孔之需求,更進 展出三維矩陣的驅動方式,以於大幅增加噴孔的情況下,仍可ς 持外部接點的數目不致大幅增加。 於此’是藉由習知二維矩陣驅動的架構,即由位址線和電源 線構成二維矩陣,再增加選擇線來達到三維矩陣的驅動方式;言主 荟照「第1圖」,其於每—加熱器電路中,加熱電阻r的—端電^ 至電源線,另-端電連至第一場效電晶體M1的没極,且第一^ 效電晶體Ml _、極電連至接地,其閘極電連至第二場效電晶^ M2的源極’而第二場效電晶體M2的汲極和閘極分別電連至位址 線LA和選擇線LQ ;於此,當位址線LA和選擇線lq同時具有 高電位時,可致使第-場效電晶體M1呈現導通狀態,同時了電 源線LP,亦提供-適當的電壓或電流,此時加熱電阻r才會進二 工作狀態;於此’其噴孔的數目係為選擇線的數目、位址^的數
目和電源線的數目三者之乘積,如美國專利第6,176,569號 6,431,677 號所示。 U 7 1265093 S陣的驅動方式之類似架構,參照「第2 圖」,、仙有魏LE構絲三維,喊 Μ的數目、位赠LA的數目和靖 ^目^^線 如美國專利第6,術,279號所示。上述 二者之乘積, 416個喷孔時,會形成37個列印頭之電接點Γ上,當提供 的選動方式仍有其限制,也就是構成第三維 的k擇線或有錄的數目的增加縣減㈣㈣與主機的 點’但部相對增加了加熱器電路的複雜度。也就是 兩個場效電晶體來控制加熱電阻駐作狀態 ^提= Γ工;;弟中之場效電晶體施),藉以確保當家熱電組不 通,進而造成誤動作。 破‘錢不__合電壓給導 式步增加喷孔及減少電接點,更利用序列輸入的方 /、/、 〇個負孔,但僅需26個與主機的電接點,相關驅 照美國專利第6,312,079號。然而此種資料輸入 ,導體元件來處理龐大的序列輸入資料,並 =2„區動來提供喷墨時所需的能量,因此仍存在有 同祕功率、製程精密、成本昂貴等問題。 而另-三維矩陣的驅動方式,般採用電源線lp、位址線 位址啟動線LD來構成二維矩陣的驅動;請參照「第3圖」, ^母-加熱器電路中’加熱電阻尺亦是配置於電源線Lp與功率 电晶體M7找極之間,且位址線和位址啟動線經由一邏輯元件 而電連至功率電晶體M7的問極;當位址線la和位址啟動線ld 8 1265093 時’經崎輯元相縣魏生邏輯高訊號 乂致使功率^日體術呈現導通狀態, 提供-適當㈣駐紐,㈣加鏡阻R持進二7=亦 ===用同時啟動連接於同—電源線LP之加熱電阻R,i加 度。然而,其列印頭控制電路均由解碼 -貝料須先經轉碼財會指朗娜翻軌 $ 的控制訊號輸入。 而要較夕 ► 士雖然於習知技術中,已提出多種三維矩陣的驅動方式 同%提升列印速度和列印解析度,並且於大 ^ 下,仍可維持外部接點的數目不致大幅增加。然而,=3 ,陣的驅動方式仍有其限制,例如:電路結構 :、 成本昂貴、增加控制訊號之接點等,並且隨著科技n力羊、 η曰以卩速度和形卩崎度,如何在單-嗔 β頭Β曰片中,可增加喷孔的數目,且仍可維持外部接數』 狀幅增加:時不增加消耗功率、電路·度及面積,=了 目刖相關研究人員致力研究的方向。 、’、疋 【發明内容】 μ 本發:主要目的在於提供—種多工噴印 二峪及/丄姆路,猎轉決先術所揭露的問題。 電路卫物統之控制 其中㈣為切麵、雜綠Ν個解碼器, 於此,訊號產生單元電連接至移位暫存器和計數器,計數器 9 1265093 =連接至每-解碼器’並且移位暫翻和每—解碼器係電連接至 母「加熱器電路,以對相應之加熱器電路進行鶴控制。其中, 錢產生單元用以根據第一時脈訊號和資料而產生一致能訊號; _暫存器用以根據致能訊號和第二時脈訊號而位移資料,據以 •產生χ個位址訊號,其中i係為正整數;計數器用以根據致能訊號 而進行計數,據以產生多個時序計數訊號;以及每一解碼器用以 接收。卩7?之#料數喊,並將其解碼據以產生—組啟動訊 ♦號’其中N係為大於等於2之正整數;如此一來,即可透過位址 訊號轉組啟動訊號之任意組合而達到此些加熱器電路的驅動控 制換s之,每-加熱益、電路係透過一位址訊號和各組啟動訊號 中之一啟動訊號的控制而驅動。 此外,訊號產生單元電連接至移位暫存器,計數器電連接至 每-解碼器,並且移位暫存器和每—解碼器係電連接至每一加熱 器電路,以對相應之加熱器電路進行驅動控制。其中,訊號產生 單元用以根據第-日禮訊號和資料而產生致能訊號;移位暫存器 用以根據第-時脈訊號和第三時脈訊號而位移資料,據以產生i 個位址减’其巾1係為正整數;計數㈣以根據致能訊號而進 行计數’據以產生多個時序計數訊號;以及每一解碼器用以接收 -部分之時序計數訊號,並將其解碼據以產生一組啟動訊號,其 中N係為大於等於2之正整數;如此—來,即可透過位址訊號和 各組啟動吼號之任意組合而達到此些加熱器電路的驅動控制,換 言之,每一加熱器電路係透過一位址訊號和各組啟動訊號中之一 啟動訊號的控制而驅動。於此,第三時脈訊號可為第一時脈訊號 的一半。 1265093 ^者’·加熱^ t路讀目係為健城之數目和各 動訊唬之數目的乘積。 甚其中’减產生早凡主要係由多個正反器和多個邏輯元件所 夕射Γ立暫存11主要係衫個正反11所構成。計數11主要係由 !反扑多個邏輯元件所構成。而解碼器可為n對2n解碼 ==辦_峨__ 2n_訊號,其中η 使用ri:利用互補式金氧半場效電晶體(cmos)構成此所 反"’偶將低消耗功率,相對即可將整射墨晶片在 才工制电路上的消耗功率減少到最低。 本發明更揭露-種多m統電路,用以驅動多個嗔孔, 和噴墨额。射,㈣電路包括魏號產生單 =位曰存益 '計數器和Ν個解碼器,且Ν係為大於等於2之 、广數。而魅模組包括有多個加熱器電路,分別對應一喷孔, :且母-加熱II電路包括有及閘邏輯開關、電晶體開關和電阻元 產生單元電連接至移位暫存器和計數器,計數器 \母111,亚且餘鮮11和每—觸11係電連接至 =加熱器電路,以對相應之加熱器電路進行驅動控制;換t之 ,母-加熱ϋ電路中,及閘邏輯開_連至移位暫存器和ς 二’ f曰體開關的問極則電連至相對應之及間邏輯開關的輸出 t其没極電連至電阻糾的—端,並於電㈣件 = 騎流,因此及閘邏輯開關即可依據控制電= 制,而致使電晶咖_通,進轉_阻元件喊生熱量。 11 1265093 其中,訊號產生單元用以根據第一時脈訊號和資料而產生一 致能訊號;移位暫存器用以根據致能訊號和第二時脈訊號而位移 資料,據以產生1個位址訊號,其中i係為正整數;計數器用以根 據致3bδίΐ號而進行計數,據以產生多個時序計數訊號;每一解碼 w 器用以接收一部分之時序計數訊號,並將其解碼據以產生一組啟 • 動訊號’其中N係為大於等於2之JL整數;每一及閘邏輯開關用 以將一位址訊號和各組啟動訊號中之一啟動訊號進行邏輯運算, 春據以產生-驅動訊號;電晶體開關用以根據驅動訊號而導通;以 及電阻元件用以於電晶體開關的導通時產生熱量,藉以驅動對應 之該喷孔。如此-來’即可透過位址訊號和各組啟動訊號之任意 組合而達到此些加熱器電路的驅動控制,換言之,每一加熱器電 路係透過-佩峨和各組啟動訊號巾之—啟祕號的控制而驅 動。 —此外:訊號產生單元電連接至移位暫存器,言十數器電連接至 每-解碼β ’亚且移位暫存器和每—解碼器係電連接至每一加熱 器電路,以對相應之加熱器電路進行驅動控制。其中,訊號產生 "單元用以根據第一時脈訊號和資料而產生致能訊號;移位暫存哭 -用以根據第-時脈訊號和第三時脈職而位移㈣,據以產生i 個位址訊號,其中i係為正整數;計數器用以根據致能訊號而進 行計數,據以產生多個時序計數訊號;每一解碼器用以接收一部 分之時序計數訊號,並將其解碼據以產生—組啟動訊號,其中N 係為大於等於2之正整數;每—及閘邏輯開關用以將—位址訊號 和各組啟動訊射之-啟動訊號進行邏輯運算,據以產生一驅動U 訊號;電晶體_職根據驅動訊號而導通;以及輪元件用以 12 1265093 於電晶體開關的導通時產生熱量,藉以驅動對應之該喷孔。如此 一來,即可透過位址訊號和各組啟動訊號之任意組合而達到此些 加熱器電路的驅動控制,換言之,每一加熱器電路係透過一位址 訊號和各組啟動訊號中之一啟動訊號的控制而驅動。 再者’此些加熱益電路之數目係為位址訊號之數目和各組啟 動訊號之數目的乘積。換言之,此些噴孔之數目即為位址訊號之 數目和各組啟動訊號之數目的乘積。
其中,訊號產生單元主要係由多個正反器和多個邏輯元件所 構成。移位暫存ϋ主要係由多個正反器所構成。計數器主要係由 夕個正反③和多個邏輯元件所構成。而解碼器可為η對2η解碼 器,以將η個時序計數訊號解碼據以產生2η個啟動訊號,豆中η 係為正整數。 ’ %、此 “體關可採用具有大通道寬長比Uhannel W't length)之場效電晶體’來降低串聯的寄生電阻(p謂* =露=進谢功率於酿。並且,針對較小液狀喷墨列 ;=pt的情況下,可提高電阻元件的 產生之功率隨之下降。 再者’此電晶體關亦可採_對稱 曰撕阻值及小電晶體面積if ^ 至虱半%Μ日日日體的汲極端 丄 電阻。 I擴放結構,猎以降低寄生 亚且’可彻補式錢半場效電雜(⑽⑻構成此所 13 1265093 使用之正反n,如將低雜功率,相 控制電路4雜鱗減彡、稀低。 明如下 有關本發明的特徵與實作,兹配合圖示作最佳實施例詳細說 【實施方式】 、、以下舉$具體實施例轉細綱本發明之内容,並以圖示作 為辅助說明。說明中提及之符號係參照圖式符號。 “芩照「第4圖」,係顯示根據本發明實施例之多工喷印系統 電路,其包括有控制電路100和喷墨模組200。於此,猃制電路 ⑽包括有訊號產生單元11()、移位暫存器m、計數器 130、第一解碼器(dec〇der) 141及第二解碼器⑷。 於此,訊號產生單元110電連接至移位暫存器12〇和計數器 130 ’ s十數态130電連接至第一解碼器mi及第二解碼器142,並 且移位暫存态120、第一解碼器14ι及第二解碼器142係電連接 至喷墨模組200,以對喷墨模組2〇〇進行列印控制。 其中,訊號產生單元110係根據第一時脈訊號CK1和資料 Data而產生一致能訊號EN。 計數器130再根據此致能訊號EN而進行計數據以產生一組 日守序汁數訊號RB1〜RBj、RC1〜RCk,此時序計數訊號RgpRBj、 RC1〜RCk可分成兩部份;其中,一部分之時序計數訊號仙丨〜明 輸入至第一解碼器141中進行解碼,據以產生一組第一啟動訊號 B1〜B2j ;而另一部分之時序計數訊號RC1〜RCk輸入至第二解碼 器142中進行解碼,據以產生一組第二啟動訊號cl〜C2k。換言之, 計數器所產生之時序計數訊號會依據解碼器的數量而區分成多個 14 1265093 部份,並分別輸入至相對應之解碼器進行解碼,據以相對產生多 組啟動訊號。 移位暫存器120根據此致能訊號EN和第二時脈訊號CK2位 移 > 料Data據以產生一組位址訊號A1〜Ai。 進而由位址訊號A1〜Ai、第一啟動訊號B1〜B2j和第二啟動 訊號C1〜C2、控制喷墨模組200的運作,也就是說,透過位址訊 號A1〜Ai、第一啟動訊號B1〜B2j和第二啟動訊號ci〜C2k之任音 •組合可達到ix2」x2k個加熱器電路的驅動控制,進而可控制ix2jx2k 個喷孔的運作。其中,i、j*k均為正整數。 其中’訊號產生單元110主要係由正反器(flip_fl〇p)和邏 元件所構成。 請麥照「第5A圖」,係為訊號產生單元之一實施例的電路示 意圖;此訊號產生單元110包括有第—D型正反器(D-咖邮 flop) 112第一D型正反器114、或閘(〇R _)邏輯開關⑽ 和及閘(ANDgate)邏輯開關118。 ,此,第- D型正反器112和第二D型正反器ιΐ4並接,其 ,出知Q與或閘邏輯_ 116和及閘邏輯開關ιΐ8依序串接;換 吕之’D型正反器(即第一 _正反器η〕和第二d型正反器1⑷ = 開關116的輸人端’而或閘;輯開 -;0¾…連至及間邏輯開關118的輸入端。並且,每 的反向輪出;〇,:弟一 D型正反器112和第二D型正反器114) 輸出回授至各自的輪入端〇。 此致能訊號ΕΝ輪人^ , 器Π4的觸發端;其型政器112和第二〇型正反 31正反為112係為負緣觸發,而 1265093 輯開關118反时U4係為正緣觸發。而資料如赌入至及間邏 觸發和Hr寺脈r號cki經過第一 d型正反請的負緣 作邏輯運” 114的正、賴發後,經由或襲輯開關⑽ 作璉輯運异後產生峨p,此訊號 ::做邏輯運算後而產生致能訊細,其:r如= 發i時:Z二此’當第一時脈訊號㈤的負緣 型正^ =弟型正反益112的輸出端Q轉態,而第二d 的正輸出端Q則維持不變;反之,當第-時脈訊献1 i反為112的輸出端q則維持不變。 此外’每一 D型正反器(即第一 d型正反器出和第二D ^ Π4)輸人至其輸人端D的訊號,亦可由其輸出端q經 D 回授至輸人端D,如「第6圖」所示。也就是說, 反益(即第-D型正反器112和第二D型正反器工⑷的 輕綱麵闕116的輸人端,喊閘邏輯開關 116的輪出端則電連至及閘邏輯開關118的輸入端,並且每一 D =反器(即第-D型正反器112和第二_正反器u^的輸 出编Q再經由反向器119回授至各自的輸入端D。 再者’亦可藉由初始第三D型正反器115來控制資料D血 勺挺供,也就是說,資料E)ata係輸入至初始第三〇型正反哭U5 的輸入端D ’再透過初始第三D型正反器115的輪出端q = 連接 至或閘邏輯開關116的輸入端,如「第7A圖」和「 一 乐圖」所 7f\ 0 16 1265093 & a於此私位暫存裔i2Q主要係由正反器(丘也-打叩)所構成。 1參照「第8圖」,係為移位暫存器之—實施例的電路示意圖;此 ?位暫,器12〇包括有i個移位子電路(為方便說明,以下分別 稱=為第-移位子電路至第i移值子電賴工〜卿,並且每一移位 =¾路包括有—D型正反器(為方便說明,以下分別稱之為第四 型正,H 122和第五D型正反器124)。於此,第四〇型正反器 _ fiD—型正反^124均採用正緣觸發,且第二時脈訊號⑽ 122的觸發端,而致能1^#uEN則輪 路 ^ 反态124的觸發端。其中,在第一移位子電 幹出减^㈣型正反器122的輸人端13接㈣料Data,且並 輪出端Q電連至第五D型正反 的 、 電路(於此,即第的輪⑽〇及下—級移位子 私λ山 私子電路#22)之第四ϋ型正反器122的 輪,因此第五D型正反ρ 124再; 的輪出采口玆处如哚ϋχτ 口口 124再根據弟四D型正反器122 第二r位;:°广而自輪出端Q輸出位址訊號A1 ;再者,在 前:;:=中’第四D型正反器122的輸入端D電連至 刖級移位子電路(於此,gp^ ^ 私逆王 正反㈣的輸出端Q,且^位^電至路 =之第四D型 的輸入端D及下一級移 =連至弟五D型正反_ 之第四D型正反器122的輪於;^弟三移位子電糊) 根據第四D型正反哭122的#❽&此第五D型正反器124再 出位址訊號A2 ;以1類推t出和致能訊號孤而自輸出端Q輸 最後-級移好魏^1移位子輸叫),而在 ,請的輪入端Dv=:子,,,其第四 第1-1移位子電路#2(i ) ϋ 、及私位子电路(於此,即 ))之卓四D型正反器122的輪出列,而 1265093 弟四D型正反器122的輸出端Q僅電連至第五D型正反哭124 的輸入端D ’而第五D型正反器124再根據第四D型正反 的輸出和致能訊號EN而自輪出端Q輸出位址訊號°。 此外在私位暫存益120巾,每一級移位子電路(即第一移 ,子電路至第i _子電路#21〜#2i),其細D型正反器⑵和 第五D型正反器124可均為負緣觸發,也就是說 CK2和致能訊號EN於反向後才分別輸入第四d型正^ 122 = 觸«和第五D型正反器124的觸發端,如「第9圖」所示。 於此,計數器130主要係由正反器和邏輯元 照「第财、观„圖」,係為計數器之_實二二電 路示意圖,·此計數器130包括有k+j個計數子電路(為方便說明, 以下分別稱之為第-雜子電路至第k+j計數子電路纽〜紐、 #3(k+l) #3(k+j)) ’其中第二至第k+j·計數子電路銳〜約㈣)包括 有f閘邏輯_ 132和D型正反器(為方便說明,以下分別稱之 為第六D型正反器134),而第一計數子電路#31則係包括有d型 正反器(即第六D型正反器134)。並且,每一計數子電路(即第 -計數子電路至第k+j計數子·#31〜糧、#3(k+1)、#3(k+2)〜 #3(k j 1) #3(k+j)) ’其第六d型正反器134的輸出端q可分別 輸出-時序計數訊號(即時序計數訊號RC1、RC2〜Rck、則、 RB2〜、RBj) 〇 其中,計數器130可具有奇數個計數子電路(如「第1〇A、 10C圖」所示),或是具有偶數個計數子電路(如「第腫、勤 圖」所示)。並且,不論移位暫存器⑽係具有奇數個計數子電路 或是偶數個計數子電路,其k均可為奇數或偶數。 18 1265093 山於此,每一第六D型正反器134均為負緣觸發,且其反向輪 出端Q’會回授至各自的輸入端D。而致能訊號EN輪入至第 數子书路#3丨的觸發端、第二計數子電路#32之及閘邏輯開關132 和:一可數級計數子電路(即第三計數子電路,於附圖中未顯示) 1、D尘正反态I%的觸發端,且第一計數子電路約1之^六 D型正反器134會根據致能訊號EN和其反向輸出端q,之回授訊 號而自其輪出端Q輪出時序計數訊號RC1,並將此時序 = 3輪入至f二計數子電_之及間邏輯開關必以進行邏^ 盆:」二广―計數子電路#31之及閘邏輯開關132的輪出端和 ”,、尘正反器134的輸出端Q會電連至第二 之及閘邏輯開關132的輸入端)。 t數子电物 序計132將輪入之時 至第作邏輯運算,並將運算結果輸出 至弟型正反器134的觸發端和第 =出 關说的輪入端,因而此第二計數子 ^f =避輯開 訊號,而===:;==^崎之回授 訊號奶和其及間邏輯開關132 ===2第並=;夺序計數 計數子電物之及__ 13進==(即,第二 器说的輪出端Q會電連至第三計出而和其弟六D型正反 的輸入端)。 卞电路之及閑邏輯開關132 十針對第四計數子電路(於附圖令未 — 电路,在偶數級計數子電路_, #、、/、)至弟k+j-l計數子 免路中其及閑邏輯開關132的輪入端電 19 1265093 連至刖-輯數子魏之及暖翻 數子電路之第六D型-反器_輪出端Q,即芯級計 ^接收前-_子電狀及__32 開關 號)以進行舰、軍ί 子電路所輸出之時序計㈣ ;=134的觸發端,並且及閘邏輯開二= ^ D型正反器134的輪出端q電連至下— 和 :關132的輪入端;再者,在奇數級計數子電路;路:及閘 接收前—級計數子 ==閘 和弟六D型正反器134 、科卿敗的輸出 序計數訊號)以及前—奇級°十數子電路所輪出之時 輪出,以進行邏輯運// 4電路之及閘邏輯開關132的 第六D型iliLTLt邏輯開關132的輪出端電連至其 和第六0型正反器134二132的輸出端 閉邏輯開關m的輪入端;以此‘==數子電路之及 #3(k+j-i)。 、 直至弟k+J]計數子電路 t ^ 邏輯開關132的輪出= 、前一級計數子電路之及間 的輪出(即前—級計數子電=祕之第六D型正反器134 輯運算(即,其及閉邏輯開關132^:==。以_ 响輪出物此附圖中未顯示)、前至訊號產生單 開_的輪出端和前一級計數子電路電路之及閘邏輯 輪出端)之外,其餘之結構和運作原理如同;上 20 1265093 子电路之結構和運作原理,故於此不再贅述。 _二針^後一級:十數子電路(於此,即第k+J計數子電路 J 4位暫存器120具有奇數個計數子電路(如「第10A、 =」,)時’此第k+j計數子電路#3㈣之及間邏輯開關 接收刖一級計數子電路(於此, 工雨 =(ΓΓ))之及閑邏輯開關132的輪出和第六D型正反器134的 =(於此,夺序計數訊號仙㈣)以及前一奇數級計數子電 :,即第k+j_2計數子電路,於附圖中未顯示)之及 進行邏一 ^ :連至其弟以D型正反器134的觸發端;反之,當移位暫存 \20具有偶數個計數子電路(如「第應、圖」所示)時, j k+j °十數子電路#3(k+j)之及閘邏輯開_ 132接收前-級計數 132^Φ^Γ此’即第k+H計數子電路#则_1))之及閘邏輯開關 132的輸出和第六D型正反器134的触(於此,即時序計触 進行麵縣,且歧_侧關132的輸出端電 連至/、弟/、D型正反器134的觸發端。 匕外帛” D型正反咨134輸入至其輸入端D的訊號,亦 可由其輸出端Q經由反向器136而回授至輸人端D,如「第Μ、 ⑽、lie、im圖」所示。也就是說,第六D型正反器⑼的輪 出而Q係包連至下一級計數子電路之及閘邏輯開關⑶的輸入端 (最後-級計數子電路除外),並且第六D型正反器134的輪出 端Q再經由反向器136而回授至各自的輸入端D。 。於此’第-解碼器M1係為一 解碼器,其包括有」·個 反向口口 151 152、153〜15j和2J個及間邏輯開關161、162、 21 1265093 163〜162j,而透過此些反向器151、152、153〜15j和及閘邏輯開關 16卜162、163〜162j的組合,即可根據j個時序計數訊號rbi〜RBj 而產生2j個第一啟動訊號B1〜B2j,如「第12圖」所示。而第二 解碼器142係為一 k對2k解碼器,其包括有k個反向器171、172、 173〜17k和2、固及閘邏輯開關181、182、183〜18妙,而透過此些 反向器m、172、173〜17k和及閘邏輯開關18卜182、183〜182k 的組合,即可根據k個時序計數訊而產生2k個第二
啟動訊號C1〜C2k,如「第13圖」所示。由於j對2j解碼器和k 對2解碼為之結構和運作原理係為本領域之技術人員所熟知,故 於此不再資述。 最後,再將位址訊號A1〜Ai、第一啟動訊號B1〜B2j和第二 啟動訊號C1〜C2^入至噴墨模組2〇〇,以控制其運作,也就是說, 透過位址訊號A1〜Ai、第一啟動訊號B1〜B2j和第二啟動訊號 C1〜C2k之任意組合可達到ix2jx2k個加熱器電路、氏,ι,广 HU;i ^ Hi,2,1 ^ Η252^Ηί?2^Ηι^5ΐ ^ Η2?2^^5ΐ ^ HU2 ^ H2?1^Hu?2^ 氏乂2、Hy,2〜氏力〜Hy/、Η:#〜 ix2jx2k個噴孔的運作,如「第14圖」所示。其中,丨^和乂均為 正整數。 " 苓知「第15圖」,係為加熱器電路之一實施例的電路示意圖; i t aQaltF^ ^ Μ· V ^ 和電阻元件Ri,2j,2k。 L ’ 卜於此,及閘邏輯開關Zii/的輸入端電連至移位暫存器12〇、 第解石馬S 141和第二解碼器142,以接收來自移位暫存器⑽ 的-位址訊號Ai、來自第一解碼器]41的—第一啟動訊號放和 22 1265093 來自第二解碼ϋ 142的-第二啟動訊號⑼;及閘邏輯開關祕 的輸入端電連至電晶體關Mi2j/_極,換言之,及閘邏輯開 關zy/會根據位址訊號Ai、第一啟動訊號於和第二啟動訊號 C2進行邏輯運算’以輪出一驅動訊號^讲控制電晶體開關 料;再者,電晶體開的祕接地,其沒極 電連至餘元料,洲—端,並於雜元件岐的另—端施予 一適當的電壓或電流。 其中’當位址訊號Ai、第-啟動訊號B2j和第二啟動訊號⑼ 同時為邏輯高訊號“1”時,經由及閘邏輯開關的運算後合產 生邏輯高訊號“Γ,的驅動訊號SWi,2V,以贱電晶體開關^2k 呈現導通狀態’此時,電阻元件Ri力,才會進入工作狀態而產生熱 量’進而驅動相對應支噴嘴發射墨水進行列印。如此一來,可利 用較少的控槪號達舰過大幅增加纽的數目,且仍可維持外 部接點的數目不致大幅增加。並且,可依照所需要列印的資料中 直接萃取出資料段相對應的噴孔。 、 舉例來說,當欲控制驅動512個喷孔時,可使i=l6、j=3且 k=2,如「第16圖」所示。參照「第16圖」,於此,計數器i3〇 根據致能訊號EN而進行計數’據以產生5個時序計數訊號 腿〜RB3、RC1、RC2 ’並且將其分成兩部份,—部分之時序計 數訊號RB1〜RB3輸入至第一解碼器、141巾進行解碼,據以產生 23 (=8)個第-啟動訊號B1〜BS ;而另一部分之時序計數訊號 RCH、RC2輸入至第二解碼器1ζΰ中進行解碼,據以產生22 (=4) 個^二啟動訊f虎C1〜C4。而移位暫存器]2〇則根據此致能訊號εν 和第二時脈喊CK2位移資料Data據以產生16個位址訊號 23 1265093 A1ZA16。進而,藉由此些位址訊號A1〜A16、第一啟動訊號Bl〜B8 和第一啟動訊號C1〜C4來控制喷墨模組·的運作,也就是說, 透過位址峨A1〜A16、第一啟動訊號β1〜Β8和第二啟動訊號 C1〜C4之任意組合可達到丨6χ23β2 ( = 16χ8χ4=5丨2 )個加熱器電路 的驅動控制,進而可控制512個喷孔的運作。 、其中,訊號產生單元Π0可採用如「第5Λ圖」所示之結構, 其運作原理如同上述,故於此不再贅述。 盆而移位暫存器12〇之結構類似於「第8圖」中所示之結構, /、中1 16 ’如「第17圖」所示。參照「第17圖」,此移位暫存器 120包括有16個移位子電路(為方便說明,以下分別稱之為第— 餘子電路至第十六移位子電路#2卜纽、奶〜舰、#216),並 且每-移位子電路包括有二D型正反器(為方便說明,以下分別 稱之為第四D型正反器122和第五D型正反器124)。於此,第 四^型正反H 122和第五D型正反器124均採用正緣觸發 二《訊號CK2輸人至每—移位子電路之第四D型正反哭122 =㈣,而致能訊號谢則輸入至每一移位子電路之第五〇型 反為124的觸發端。其巾,在第一移位子電路#21中,第四d 五術人端D接收資料Data,且其輸出端q電連至第 反益124的輸入端D以及第二移位子電路觀之第四d D型D ’因此第五D型正反器124再根據第四 號A1.m 致能訊細而自輪出端Q輸出位址訊 輪人^ ^ 位子電_中’第四〇型正反器_ ^ =連至弟-移位子電糊之第四d型正反器⑵的輸 冲且其輸出端Q電連至第五〇型正反器124的輸入端〇以 24 1265093 子,#23之第四D型正反器122的輸人端D,因此 號EN而白二°。*!24再根據第四D型正反器122的輸出和致能訊 :第四移位:1端Q輪出位址訊號A2;同理,以此類推,而分別 ^ =位子魏至料五移位子電路輸出位賊號A4〜Ai5, D 子電路娜中,其第四D型正反器122的輸入端 电連至斜五移位子電路#215之第四d型正反Μ :而第四D型正反器122的輸出峨連至 反:出 在由其第五〇型正反器124根據第四 = 的輸出和致能訊號谢而自輸出端Q輸出位址訊號Α16 中尸sit 構類似於「第1〇Α圖」中所示之結構,其 存器120勺括右s Λ18圖」所示。參照「第18圖」,此移位暫 第-計數(物_,町分別稱之為 1中第31、銳、娜、銳,), -弟植子电路#31則係包括有第六 五計數電路至第 別輪出時序計數訊號RCl、RC2、RBI、ω2、咖:而Q ^刀 t數子$路之衫D型正反器m均為貞 ^ Q,會回授至各自的輸入❹,而其輸出端Q則電連^向f出 數子電路之及閘邏輯開關132的輸入端。 、、及叶 =能訊號EN輪入至第—計數子電細的觸 :數子祕#32之及間邏輯開闕132和第三計數子電路弟-型正反器134的觸發端,且第—計數子電路_之第六〇 = 25 1265093 反器134會根據致能訊號ΕΝ和其反向輸出端之回授訊號,而自 其輸出端Q輸出時序計數訊號RC1,並將此時序計數訊號RC1 輸入至第二計數子電路#32之及閘邏輯開關132,以進行邏輯運算 (即,第一計數子電路#31之第六D型正反器134的輸出端Q會 電連至第二計數子電路#32之及閘邏輯開關132的輸入端)。 在第二計數子電路#32中,其及閘邏輯開關132的輸入端電 連至訊號產生單元的輸出端(於此附圖中未顯示)和第一計數子 • 電路#32之第六D型正反器134的輸出端Q,即其及閘邏輯開關 132接收時序計數訊號RC1和致能訊號ΕΝ以將其作邏輯運算, 並將運算結果輸出至第六D型正反器134的觸發端和第三計數子 電路#33的及閘邏輯開關132,因而此第二計數子電路#32之第六 D型正反器134會根據其及閘邏輯開關132的輸出和其反向輸出 端Q’之回授訊號,而自其輸出端Q輸出時序計數訊號RC2,並將 此時序計數訊號RC2和其及閘邏輯開關132的輸出輸入至第三計 數子電路#33之及閘邏輯開關132,藉以與致能訊號ΕΝ進行邏輯 ® 運算(即,第二計數子電路#32之及閘邏輯開關132的輸出端和 ^ 其第六D型正反器134的輸出端Q會電連至第三計數子電路#33 - 之及閘邏輯開關132的輸入端)。 在第三計數子電路#33中,其及閘邏輯開關132的輸入端電 連至訊號產生單元的輸出端(於此附圖中未顯示)、第二計數子電 路#32之及閘邏輯開關132的輸出端和第二計數子電路#32之第六 D型正反器134的輸出端Q,以接收致能訊號ΕΝ、第二計數子電 路#32之及閘邏輯開關132的輸出和時序計數訊號RC2以進行邏 輯運算,並將運算結果輸出至其第六D型正反器134的觸發端、 26 1265093 計數子電物的 輯開關132的輪出和其反向 旎’而自其輸出端Q輪出時序計數訊號咖,並將=说 與其及閘邏輯_ 132的輸出輪 子電= 之及問綱關m,以進行邏輯運算(即,第三: 132 D 134 Q會電連至細計數子電糖之及閘邏觸關132的輸入端)。 連至第在一第=^Γ#34中’其及閉邏輯開關132的輸入端電 至弟二计數子%路#33之及閘邏輯開關132的輸出端和第三叶 =電路#33之第六D型正反器134的輪出端q,即其及間 =⑶接收第三計數子電糊之及閉邏輯開關⑶的輪出^ 2推峨腿,簡行邏輯運算,並將運算結果在輪入至其 =、D型正反器m的觸發端和第五計數子電路#35之及間邏輯 =關132 ’換言之,第四計數子電路銳之及閉邏輯開關132的 相端電連至其第六D型正反n 134闕發端和第五計數子電路 5之及閘邏輯開關132的輸入端,且第四計數子電路#34之第丄 ^型正反器134會根據其及閘邏輯開關132的輸出和其反向輪出、 端^之回授訊號,而自其輸出端Q輸出時序計數訊號舰,並將 此時序計數訊號RB2與其及閘邏輯開關132的輸出輸入至第五計 數子電路#35之及閘邏輯開關132,以進行邏輯運算(即,第四計 龟路#34之及閘遊輯開關132的輸出端和其第六d型正反哭 的輪出端Q會電連至第五計數子電路#35之及閘邏輯開關j32 的輸入端)。 27 ^65093 級計數子電斜,即第五計數子電細s # 開邏輯_ 132 子遽35,其及 開關132的輪心〜妓弟二植子電路#33之及鬧邏輯 輪出端和第四H弟Γ數子電綱之及問邏輯開關攻的 Q,以接收第4^Γ34之第六D型正反器134的輪出端
Beg. 十數子电路#33和第四計數子電路#34之及閘邏鮭 計數訊號仙2以進行邏輯運算,並將_ 電娜政器134的觸發端,因而此第五計數子 甘 31正反為134會根據其及閘邏輯開關132的輸 却二°輪出端Q’之回授訊號’而自其輸出端Q輸出時序計數 °札就RB3。 而第一解石馬器141之結構類似於「第12圖」中所示之結構, 其幻一3 ’如「第19圖」所示。參照「第19圖」,此第一解碼器 係為3對8解碼器,其包括有3個反向器151、152、153和 23 卜8)個及閘邏輯開關 16卜 162、163、164、165、i66、167、 168 ;於此,時序計數訊號、仙2、仙3分別輸入至反向器 151、152、153,其中時序計數訊號RBi經反向後輸入至及閘邏 輯開關16卜162、163、164,時序計數訊號RB2經反向後輸入至 及閘邏輯開關161、162、165、166,而時序計數訊號RB3經反向 後輸入至及閘邏輯開關161、163、165、167 ;並且,及閘邏輯開 關161將反向之時序計數訊號RBI、RB2、RB3進行邏輯運算據 以產生第一啟動訊號B1,及閘邏輯開關162將反向之時序計數訊 號RBI、RB2和時序計數訊號RB3進行邏輯運算據以產生第一啟 動訊號B2,及閘邏輯開關163將反向之時序計數訊號RB卜RB3 和時序計數訊號RB2進行邏輯運算據以產生第一啟動訊號B3, 28 1265093 及閘邏輯開關164將反向之時序計數訊號rbi和時序計數訊號 RB2、RB3進行邏輯運算據以產生第一啟動訊號B4,及閘邏輯開 關165將反向之時序計數訊號rb2、rB3和時序計數訊號Re!進 行邏輯運算據以產生第一啟動訊號B5,及閘邏輯開關166將反向 之時序計數訊號RB2和時序計數訊號RBr、RB3進行邏輯運算據 以產生第一啟動訊號B6,及閘邏輯開關167將反向之時序計數訊 號RB3和時序計數訊號RBi、RB2進行邏輯運算據以產生第一啟 修動亂號’而及閘邏輯開關168將時序計數訊號rbi、gjg 2、 RB3進行邏輯運算據以產生第一啟動訊號B8。 第二解碼器142之結構類似於「第13圖」中所示之結構, 其中k=2,如「第20圖」所示。參照「第2〇圖」,此第二解碼器 142係為2對4解碼器,其包括有2個反向器ι71、172和22(=4) 個及閘邏輯開關181、182、183、184 ;於此,時序計數訊號RC1、 RC2分別輸入至反向器Hi、172,其中時序計數訊號RC1經反向 後輸入至及閘邏輯開關181、182,而時序計數訊號RC2經反向後 輸入至及閘邏輯開關18卜183 ;並且,及閘邏輯開關181將反向 之柃序计數成5虎RC1、RC2進行邏輯運算據以產生第二啟動訊號 C1 ’及閘遴輯開關182將反向之時序計數訊號RC1和時序計數訊 唬RC2進行邏輯運算據以產生第二啟動訊號C2,及閘邏輯開關 183將反向之時序計數訊號!^2和時序計數訊號RC1進行邏輯運 异據以產生第—啟動訊號C3,而及閘邏輯開關184將時序計數訊 號RC1、RC2進行邏輯運算據以產生第二啟動訊號c4。 在上述杀構中,各訊號所測得之時序圖如「第21A、圖」 所示。 29 1265093 最後,此些位址訊號A1〜A16、第—啟動辦㈣〜別和第二 啟動吼唬C1〜C4可輸入至喷墨模組2〇〇,以進行 8χ_)個加熱器電路Hl,u、H2u〜Hi6,u、Η0 ,二二 «1;8)1 ^Η2Λ1~Η16)8;1.HU>2.η2;1^η16)1^ΗιΛ2.H2,8^hI682.Hi84 > H2,8,4〜Η_的驅動控制’進而可控制512個嘴孔的運作,如’「’ 22圖」所示。
並且,每一加熱器電路(分別為加熱器電路Hl,u〜Hl6,u〜 氏,8,4〜%6,8,4)包括有及閘邏輯開關(分別為及閘邏輯開關A’/广 Zwu〜Zi,8,4%6,8,4 )、電晶體開關(分別為電晶體開關M1,11〜MW’广 Mm,4〜Mm4)和電阻元件(分別為電阻元件R u,l 八16,1,1 〜Κ4,8,4〜 R16,8,4) ’如「第23圖」所示。其中,每一加熱器電路之結構大致 上相同於「第15圖」所示之結構,故其運作原理於此不再贅述。
其中,加熱器電路氏以即為其及閘邏輯開關Ζι#係接收位 址訊號A1、第一啟動訊號B1和第二啟動訊號C1以進行邏輯運 异,換言之,加熱器電路执山!係透過位址訊號A1、第一啟動訊 號B1和弟一啟動訊號C1的控制而驅動;加熱器電路h2i i即為 其及閘邏輯開關接收位址訊號A1、第一啟動訊號B2和第 二啟動訊號C1以進行邏輯運算,換言之,加熱器電路氏,21係透 過位址訊號A1、第一啟動訊號B2和第二啟動訊號ci的控制而 驅動;以此類推,此加熱器電路H16,M即為其及閘邏輯開關z16,8,4 係接收位址訊號A16、第一啟動訊號B8和第二啟動訊號C4以進 行邏輯運算,換言之,加熱器電路H16,8,4係透過位址訊號A16、 第一啟動訊號B8和第二啟動訊號C4的控制而驅動;如此一來, 即可達到512個喷孔的運作控制。 30 1265093 乃施例,,此移位暫存器120柯根據第一時脈訊號 1二喊峨CK3轉f料Data據以產生—組位址訊號 ’如「第24圖」所示;其中,第三時脈訊號㈤係為第一 =5虎CK!的-半。其中,訊號產生單元ιι〇、計數器13〇、 Γ1、第二解碼器142及喷墨模組_均可採用上述 之Μ構,故其運作原理於此不再贅述。 ,參照「第25Α、25Β圖」,係為移位暫存器之—實 包括有1個移位子電路(為方便說 圖中僅移好至第β奸魏,而於附 中^^至斜移位子電路卿,後、_以此類推),並 私位子電路包括有二D型正及哭 第四㈣DD (為方便_,以下分別稱之為 1正反益122和第五D型正反器124)。 為正^,級移位子電路巾之細D型正反器_ _為負、_發’而母—移位子電财 均採用正緣觸發。 1正反的124則 =此移飾姑12()雜第三_贼C 弟四D型正反器122的觸 铷主母 每一第五^奴反8124^7^—時脈峨-輸入至 D^CT好編21巾’其第四D型正反11122的輪入端 接收貝枓Data,且輪出則電連至第五 端D及下-奇數級移 U4的輸入 之第四M W 卩㈣奸電糊) 之第五D型正二 輪入端D ’因而此第-移位子電細 之社恤心24爾細恤衫 31 1265093 時脈訊號CKl,而自其輸出端Q輸出位址訊號A1。 在第二移位子電路#22中,其第四0型正反器122的輸入端 D接收資料Data,且輸出端Q電連至第五〇型正反器124的輪入 端D及下-偶數級移位子電路(於此,料四移位 之第四d型正反器m的輪人端D,目而此第二移位子電路#2)2 之第五D型正反器12何根據第四D型正反器122的輸出 時脈訊號CIU ’而自其輸出端Q輸出位址訊號A2。 隨後’在奇數級移位子電路(即自第三移位子電路肪開 電路正反器。122的輸入端d電連至前一奇數級移位子 包 四正反器122的輸出端Q,且輸出端Q電連至並第 端D及下一奇數級移位子電路之第-里反:122的輸人端D ’因而其第五_正反器124即可根據 〇、型正反器122的輸出和第—時脈訊號㈤,而自輸出端 她⑽電路,於最後 至前-奇“移器122的輸入端D電連 其第四d型正反界122 ^、122的輸出端Q,而 心, 的輸僅電連至第五D型正及哭 的輸入^ D,因而其第五D型正反器124即 反。。124 122的輪出和第—_ P根據_ D型正反器 同理才二而自輸出端Q輸出位址訊號。 開始)中,其第四D型正反哭122 P 1相移位子電軸 移位子電路之第⑽型正反$] D電連至前-偶數級 轉第五D型正反器124 D Q電連 弟四d型正反器122的輪人端D m純子電路之 叻具弟五0型正反器124即 32 1265093 可根據其第四D型正反器122的輸出和第—時脈 Q=位址訊號;以此類推至最後—偶數級移位 ^連細-偶數級移位子銳之第四D型正衫i22 ^其T D型正反_的輪出端Q僅電連至第五 =!=晴五D型正反器124即根據第❹型 止反态122的輸出和第一時脈翊铼 土 訊號。 °虎CK1,而自輸出端Q輸出位址 此外,在移位暫存1 120中,亦可是 路中之第四1)型正反器122係為 视物位子笔
子電路中之第四D型正反哭122传袁虫'母一偶數級移位 路中之㈣型二「每-移位子電 圖」所示。 細正緣觸發,如「第26A、26B 任音―=之配=要列印的資料和域設計之喷孔數,藉由 持大幅增加嗔孔的數目,且仍可维
H可根據所冑要聊的賴和/或設計 A 計移位子電路的數量和/或計數子電路的數量,來產生所需數^ 位址訊號和時序計數訊號,並搭配適當之 之
2號的解碼’即可產生所需數量之位址訊號、二啟^號= 一啟動訊號’以控制大量之喷孔的運作控制。 JU 器第一解碼11及第二解碼 解瑪器。灶打將弟—㈣器及第二解碼器合併成單- 33 1265093 再者,為進一步減少外部接點的數目,更可將計數器130所 產生=時騎數峨分成三組、雜甚至是衫,並分別搭配一 解碼絲進行解碼。參照「第27A、27B圖」,此多工喷印系統電 路其包括有控制電路漏和喷墨模組·。於此,控制電路勘
匕括有Λ献生單元11()、移位暫存器12Q、計數器⑽及解碼模 組140。並且,解碼模組140包括有N個解碼器(即,第一解碼 裔141、第二解碼器至第N解碼器142〜i4N)。其中,訊號產生單 元110移位暫存為120及噴墨模組2〇〇之結構和運作原理,大 致上相同於上述,故於此不再贅述。 再者,此计數斋130之結構大致上相同於上述之結構,盆包 ^有多,計數子電路(為方便綱,以下分職之為第-計數子 電路至第n+.. .+k+j計數子電路纽、銳、#33、綱〜叫叫、飯、 #3(n+l)〜#3(n+…判)),其中第一計數子電路纽則係包括有第六 D型正反n 134,而第二至第n+..+k+j能子電路粒〜 #3(n+...+k+j)包括有及閘邏輯開關132和第六D型正反器134,藉 以根據致能訊號EN產生N組時序計數訊號狀(即,「第^A、曰 ,圖」所示之第一組時序計數訊號jxRXs、第二組時序計數吒 號b^RXs至第N組時序計數訊號ηχΚχ〇,並且將每一組時序; 數訊號R輪出給相對應之解碼器(即,第—解碼器至第 141 〜14N),如「第 28 圖」。 、、、口口 而每:解碼器均包括有多個反向器及多個閘邏輯開關如「第 29圖」所*,其結構和運作顧係為本賴之技術人孰 故=此不再贅述。於此,每—解·(即,第―解㈣至第 碼益Ml〜MN)分別接收—組時序計數訊號R (即,第—組時序 34 1265093 計數訊號jxRs、第二組時序計數訊號至第n組時序計數訊 號nxRs) ’並將其解碼,以分別輸出一組啟動訊號(即,第一啟 動訊號B1〜B2」、第二啟動訊號C1〜C2k至第N啟動訊號E1〜E2n), 如「第27A、27B圖」所示。 敢後’再將位址訊號A1〜Ai及N組啟動訊號(即,第一啟 動訊號B1〜B2j、第二啟動訊號ci〜C2k至第N啟動訊號E1〜E2n) 輸入至嘴墨模組200,以控制其的運作,也就是說,透過位址訊 φ號A1〜Al及N組啟動訊號(即,第一啟動訊號Β1〜Β2」·、第二啟 動訊號C1〜C2k至第Ν啟動訊號m〜E2n)之任意組合可達到i><2J· x2kx...x2n個加熱器電路的驅動控制,進而可控制ίχ2]χ2、···χ2η個 喷孔的運作。其中,i、j、k和η均為正整數。 蒼第30圖」’係為加熱n電路之—實施例的電路示意圖; 此加熱器電路Hi,2j/,. ·/包括有及閘邏輯關Z此·,2η、電晶體開 關^夕丈…/和電阻元件氏义匕.../。 _ 於此,及閘邏輯開關的輸入端電連至移位暫存器 之一啟動訊號(即,第一啟動訊號 啟動訊號E2n );及閘邏輯開關zy Μ \Λ k „,,___ Ζι,2,2,··.·,2的輸入端電連至電晶體開
120和解碼模組14〇中之每一解碼器(即,第—解碼器至第n解 = =41〜MN),以雛來自移位暫存器12㈣—位址訊號神 刀別來自每—解竭器(即,第—解碼器至第N解碼器141〜剛)
第一啟動訊號B2j、第二啟動訊號C2k至第N 35 1265093 電晶體開關Μβ,··』_極接地,其沒極電連至電阻元件 的-端,並於電阻元件Ri仗,2„的另_端施予一適當的 其中,當位址訊號Ai和每一啟動訊號(即, 拟、第二啟動訊號⑼至第N啟動訊號㈣)同時為 ;“;; 時,經由及f腿輯關秘··』的縣後會纽邏輯高訊们” 触動訊號^此..广以致錢^ 恶,此時,電阻元件才會進入工作狀態而產生数量,進 而驅動相對應支喷嘴發射墨水進行那卩。如此—來,可利用較少 的控制訊號達到透過大幅增加噴孔的數目,且仍可維持外部接點 的數目不致大㈣加。並且’可依照所需要列印的資料中直接萃 取出資料段相對應的喷孔。 為方便說明,於此以利用三個解碼器來達到犯個喷孔的驅 動控制為例’來進行說明。參照「第31A、3m圖」,此多工喷印 _系統電路包括有控制電路1〇〇和喷墨模組·。於此,控制電路 包括有訊號產生單元110、_暫存器12〇、計數器130和解 •碼=組140,亚且此解碼模組140包括有第一解碼器14卜第二解 碼為I42和第三解碼其中,訊號產生單元⑽、移位暫存 器⑽及喷墨模组細之結構和運作原理,大致上相同於上述, 故於此不再贅述。 於此,移位暫存器12〇具有4個移位子電路(分別為第一移 位子包路#21、第二移位子電路#22、第三移位子電路纪3和第四 私位子包路#24),藉以根據資料Data、第二時脈訊號CK2和致能 汛唬EN (或疋根據貧料加、第一時脈訊號㈤和第三時脈訊 36 1265093 號CK3)而產生4個位址訊號A1〜A4 (如「第32A、32B、32c 圖」所示)。而計數器130具有7個移位子電路(分別為第一移位 子包路#3卜第二移位子電路#32、第三移位子電路#33、第四移位 子電路#34、第五移位子電路#35、第六移位子電路約6和第七移 , 位子電路#37),藉以根據致能訊號EN而進行計數據以產生7個 • 時序計數訊號RB1〜RB3、Ra、RC2、RD卜RD2 (如「第33圖」 所示),並將此些時序計數訊號、RC1、RC2、奶丨、奶: _ 匀成二組以分別輸出給第一解碼器141、第二解碼器142和第三 解碼器143。其中,第一解碼器141係為3對8 (=23)解碼器, 其包括有3個反向器151、152、153和8個及閘邏輯開關161〜168, 而透過此些反向器151、152、153和及閘邏輯開關161〜168的組 合,即可根據時序計數訊號RB1〜RB3而產生23 (=8)個第一啟 動吼唬B1〜B8 ’如「第19圖」所示。第二解碼器142係為2對4 (-2 )解碼态’其包括有2個反向器171、172和4個及閘邏輯 籲開關181、182、183、184,而透過此些反向器171、172和及閘 邏輯開關181〜184的組合,即可根據時序計數訊號义^、RC2而 產生22 (=4)個第二啟動訊號C1〜C4,如「第2〇圖」所示。而 第二解碼态143亦採用2對4 (=22)解碼器,其包括有2個反向 裔173、174和4個及閘邏輯開關185、186、187、188,而透過 此些反向器173、174和及閘邏輯開關185〜188的組合,即可根據 時序計數訊號RD1、RD2而產生22(=4)個第三啟動訊號D1〜D4 , 如「第34圖」所示。 最後,再將位址訊號A1〜A4、第一啟動訊號B1〜B8、第二啟 動訊號C1〜C4和第三啟動訊號D1〜D4輸入至喷墨模組200,以控 37 1265093 制其的運作,也就是說,透過位址訊號A1〜A4、第一啟動訊號 B1〜B8、第二啟動訊號C1〜C4和第三啟動訊號D1〜D4之任意組 合可達到4x23x22x22 (=4x8x4x4=512)個加熱器電路hu,u、 H2,l,l,l H4,i,i,l Ηι,ι,2,ι H4,i,4,i Hi,2,i,i H2,2,l,i〜ΪΪ4,2,ι,ι、Hi,2,2,l〜H4,2,4,l〜 Hi,851,1 ^ H258,U^H458?U ^ Η1?8?2?1^Η458Λ1 x Η1?ΐ5ΐ52 > H25U>2^H4?U92 ^ Ηΐ5ΐ52,2^Η4}1Λ2-Ήΐ58?ι?2 - H238jij2^H458j1?2 ^ Η1,852,2~Η438Λ2^Η1?8?ΐ54 > H2j85154^ H4,8,i,4、1^,8,2,4〜H4,8,4,4 的驅動控制,進而可控制 4χ23χ22χ22 (=4x8 _ x4x4=512)個喷孔的運作,如「第35圖」所示。 並且,每一加熱器電路(分別為加熱器電路Hi,u,广仏⑷〜 Ηι,8,Μ〜Η4,8,4,4 )包括有及閘邏輯開關(分別為及閘邏輯開關Ζη η〜 Ζ4,Μ,广Ζΐ58,Μ〜Ζ4,Μ,4 )、電晶體開關(分別為電晶體開關Μ" η〜 Μ4,ι,4,ι〜Μ1Λ1,4〜Μ4,8,4,4 )和電阻元件(分別為電阻元件&丨η〜 仏,1,4,1〜1^1,8,1,4〜^4,8,4,4),如「第36圖」所示。其中,每一加熱器電 路之結構大致上相同於「第15圖」所示之結構,故其運作原理於 此不再贅述。 β 其中,加熱器電路Hu,u即為其及閘邏輯開關係接收 位址訊號A1、第一啟動訊號B1、第二啟動訊號C1和第三啟動訊 •號D1卩進行邏輯運算,換言之,加熱器電路士⑴係透過位址訊 號A1、第一啟動訊號B1、第二啟動訊號α和第三啟動訊號忉 的控制而驅動;以此_,於加鋪電路H4,8a4即為其及閉邏輯 開關Z4,8,4,4係接收位址訊號A4、第一啟動訊號B8、第二啟動部 號C4和第三啟動訊號D4以進行邏輯運算,換言之,加熱器電路 HU,8,4,4係透過位址訊號A4、第一啟動訊號B8、第二啟動訊號 和第二啟動訊號D4的控制而驅動;如此一來,即可達到η】個 38 1265093 喷孔的運作控制。 於此’電晶體開關可採用農右 widtMe„gth) , (Chamiel 進而集中功率於熱阻。Α =生電1^ 一减 大通道寬長此冑神树。纽,;^電紐可為具有 因其喷出單-液酬需的裤需較^ ^^液= 之喊列印頭, 二元件的阻值以使電a元件所產生之 此外,此電晶體M亦可_非_錢半場效電晶體 =達1低驅動電晶體元件阻值及小電^ “ 金氧半場效電晶體的汲極端可為錐 此非對稱 “;_),且1、繼二為“擴散(double碰_ 電阻。且其源糾為健N+型擴散結構,藉以降低寄生 使用=^=_铸_體(_)構成此所 ㈣帝路上^肖=ΓΓ4耗功率’相對即可將整顆噴墨晶片在 才工制电路上的桃功率減少到最低 時間時,其主要影塑喷專日H、w^ Α 田貝印一段相當長 阻元件上,二:=:= 度的元件還是在噴墨模組内的電 熱降到最低=-降低,以將其所產生的 喑黑禮如—币度制件可以很精確讀出因敛阻(即 $墨拉組内的電阻元件)消耗功率而產生的熱。 …阻(即 a雖然本發似㈣之健實施觸露如上,狭 定本發明,任何熟習相像 〜、用以限 内’當可作轉之更二:在不辑發明之精神和範圍 &明奎,ί 飾’因此本發明之專利保護範圍須視 本祝明書所附之申請專利範圍所界定者為準。 39 1265093 【圖式簡單說明】 第1圖係為習知之加熱器電路的示意圖; 第2圖係為習知之加熱器電路的示意圖; 第3圖係為習知之加熱器電路的示意圖; 第4圖係為根據本發明第一實施例之多工喷印系統電路的示 意圖; 第5A圖係為根據本發明之多工喷印系統電路,訊號產生單 _ 元之第一實施例的示意圖; 第5B圖係為「第5A圖」中之訊號產生單元的時序圖; 第6圖係為根據本發明之多工喷印系統電路,訊號產生單元 之第二貫施例的不意圖, 第7A圖係為根據本發明之多工喷印系統電路,訊號產生單 元之第三實施例的示意圖; 第7B圖係為根據本發明之多工喷印系統電路,訊號產生單 元之第四實施例的示意圖; •第8圖係為根據本發明之多工噴印系統電路,移位暫存器之 • 第一實施例的示意圖; - 第9圖係為根據本發明之多工喷印系統電路,移位暫存器之 弟二實施例的不意圖, 第10A圖係為根據本發明之多工喷印系統電路,計數器之第 一實施例的示意圖; 第10B圖係為根據本發明之多工喷印系統電路,計數器之第 二實施例的示意圖; 第10C圖係為根據本發明之多工喷印系統電路,計數器之第 1265093 三實施例的示意圖; 第10D圖係為根據本發明之多工喷印系統電路,計數器之第 四貫施例的不意圖, 第11A圖係為根據本發明之多工喷印系統電路,計數器之第 五實施例的示意圖; 第11B圖係為根據本發明之多工喷印系統電路,計數器之第 六實施例的示意圖; • 第11C圖係為根據本發明之多工喷印系統電路,計數器之第 七實施例的示意圖; 第11D圖係為根據本發明之多工喷印系統電路,計數器之第 八實施例的示意圖; 第12圖係為根據本發明之多工喷印系統電路,第一解碼器 之第一實施例的示意圖; 第13圖係為根據本發明之多工喷印系統電路,第二解碼器 之第一實施例的示意圖; • 第14圖係為根據本發明之多工喷印系統電路,喷墨模組之 ‘ 第一實施例的示意圖; • 第15圖係為「第14圖」之喷墨模組中,加熱器電路之一實 施例的不意圖, 第16圖係為根據本發明第二實施例之多工喷印系統電路的 不意圖, 第17圖係為根據本發明之多工喷印系統電路,移位暫存器 之第三實施例的示意圖; 第18圖係為根據本發明之多工喷印系統電路,計數器之第 41 1265093 九實施例的示意圖; 第I9圖係為根據本發明之多工噴印系統電路 之第二實施例的示意圖; &馬為 第20圖係為根據本發明之多工嘴印系統。 之第二實施例的示意圖; 馬器 第21A、21B圖係為根據本發明第二實施例之多 電路,各個訊號所測得之時序圖; 、I系統 第22圖係為根據本發明之多工嘴印系統電路 第二實施例的示意圖; 、土孩、、且之 第23圖係為「第22圖」之魅模組中,加熱 施例的示意圖; ^ Λ 弟24圖係為根據本發明第二管 示意圖; 例之多讀印系統電路的 第25Α、25Β圖係為根據本發明之多工喷印系統 暫存器之第四實施例的示意圖; 、 ,私位 射六„第,、ΓΒ圖係為根據本發明之多工喷㈣統電路,r位 暫存裔之弟五貫施例的示意圖; 夕 的示意第圖圖係為根據本發明細實施例之㈣印系統電路 示意圖第,_為根據本發邮五實施例之多工噴㈣統電路的 第28 ®係為根據本發明之多工噴印系統電路 十實施例的示意圖; 叶双™之弟 第29圖係為「第27A圖」或「第27B圖」之多工喷印系統 42 1265093 電路中,解碼器之一實施例的示意圖; 恭第3〇圖係為「第27八圖」或「第篇圖」之多工嘴印系統 i路中,組触墨模組之加熱n電路_實施綱示意圖;、 一第31A圖係為根據本發明第六實施例之多工喷印系統電路 的示意圖; 、电 —第31B圖係為根據本發明第七實施例之多工喷印系統電 示意圖;
第32A圖係為根據本發明之多工喷印系統電路,移 之第六實施例的示意圖; 口口 〜第32B目係為根據本發明之多工喷印系統電路,移位暫存器 之第七實施例的示意圖; 第32C圖係為根據本發明之多工喷印系統電路,移位暫 之第八實施例的示意圖; 第33圖係為根據本發明之多工喷印系統電路,計數器之 十一實施例的示意圖; 第34圖係為根據本發明之多工喷印系統電路,第三哭 之一實施例的示意圖; "口 〜f 35圖係為根據本發明之多工喷印系統電路,噴墨模組之 第三實施例的示意圖;以及 第36圖係為「第35圖」之噴墨模組中,加熱器電路之 施例的示意圖。 、 【主要元件符號說明】 100................ 110............ ..........控制電路 ..........訊號產生單元 43 1265093 112...................................................第一 D型正反器 114 ...................................................第二D型正反器 115 ...................................................第三D型正反器 116 ...................................................或閘邏輯開關 118 ...................................................及閘邏輯開關 119 ...................................................反向器 120 ...................................................移位暫存器 122...................................................第四D型正反器 124...................................................第五D型正反器 130...................................................計數器 132...................................................及閘邏輯開關 134...................................................第六D型正反器 136.................................................................................反向器 140 ...................................................解碼模組 141 ...................................................第一解碼器 142 ...................................................第二解碼器 143 ...................................................第三解碼器 14N..................................................第N解碼器 151 ...................................................反向器 152 ...................................................反向器 153·.··...............................................反向器 15j....................................................反向器 161 ...................................................及閘邏輯開關 162 ...................................................及閘邏輯開關 44 1265093 163 ...................................................及閘邏輯開關 164 ...................................................及閘邏輯開關 165 ...................................................及閘邏輯開關 166 ...................................................及閘邏輯開關 167 ...................................................及閘邏輯開關 168 ...................................................及閘邏輯開關 162j..................................................及閘邏輯開關 171 ...................................................反向器 172 ...................................................反向器 173 ...................................................反向器 174 ...................................................反向器 17k...................................................反向器 181...................................................及閘邏輯開關 182 ...................................................及閘邏輯開關 183 ...................................................及閘邏輯開關 184 ...................................................及閘邏輯開關 185 ...................................................及閘邏輯開關 186 ...................................................及閘邏輯開關 187 ....................................................及閘邏輯開關 188······.............................................及閘邏輯開關 182k..................................................及閘邏輯開關 200...................................................喷墨模組 #21...................................................第一移位子電路 #22...................................................第二移位子電路 45 1265093
#23..................................... #24..................................... #215................................... #216................................... #2(i-l)................................ #2i...................................... #31..........................................····· #32..................................... #33..................................... #34..................................... #35..................................... #3(n_l)............................... #3n..................................... #3(n+l).............................. #3(n+…+k+j).................... A卜 A2、A3〜A(i-l)、Ai B1 〜B2j...............................
Cl 〜C2k.............................. CK1................................... CK2................................... D........................................
Data................................... D1 〜D4............................... Ε1 〜Ε2 第三移位子電路 第四移位子電路 第十五移位子電路 第十六移位子電路 第i-Ι移位子電路 第i移位子電路 第一計數子電路 第二計數子電路 第三計數子電路 第四計數子電路 第五計數子電路 第η-I計數子電路 第η計數子電路 第η+1計數子電路 第η+...+k+j計數子電路 位址訊號 第一啟動訊號 第二啟動訊號 第一時脈訊號 第二時脈訊號 輸入端 資料 第三啟動訊號 第Ν啟動訊號 46 1265093 ΕΝ....................................................致能訊號 Ηι,ι,ι、H2,l,l〜HiJJ...........................加熱器電路 Ηι,2,1、H2,2,l〜Hi,2,i〜Hdi................加熱器電路 迅乂丨〜氏/丨、Hu,2 ······...................加熱器電路 ΙΪ2,1,2〜Hi,i,2〜 ϋ12\2........... .................加熱器電路 H2,2j,2〜Hi,2j,2〜Hi,2j,2k..........................加熱器電路 H2,2j,2k〜Hi,2j,2k................................................加熱 電路
Hi6,l,l、H16,2,i〜氏,"......... ...............加熱器電路 H2,8,l〜Hi6,8,l.....................................加熱器電路 H2,l,2〜Hi6,l,2〜Hi,8,2..........................加熱器電路 H2,8,2〜Hi6,8,2〜Hl,8,4.........................加熱器電路 H2,8,4 〜Hi6,8,4............... ......................加熱器電路 Ηυ?1?1^Η4?1Λ1^1,8,1,4~Η4?854?4...............加熱器電路 LA....................................................位址線 LD...................................................•位址啟動線 LL·....................................................有效線 LP....................................................電源線 LQ....................................................選擇線
Ml...................................................第一場效電晶體 M2...................................................第二場效電晶體 M3...................................................場效電晶體 M4...................................................場效電晶體 M5...................................................場效電晶體 M6...................................................場效電晶體 47 1265093
M7................................................ ...功率電晶體 M1?2\2k............................................ ...電晶體開關 Μι?ι?ι-Μι6?151~ Ml58j4-Mi65854 ........ ...電晶體開關 Μι,;ι,ι,ι〜〜M4,8,4,4 ···. .電晶體開關 P.................................................... …訊號 Q................................................... ...輸出端 Q,................................................ ...反向輸出端 R................................................... ...加熱電阻 RBI 〜RBj...................................... ...時序計數訊號 RC1 〜RCk..................................... ...時序計數訊號 RD1.............................................. ...時序計數訊號 RD2.............................................. ...時序計數訊號 RX................................................ ...時序計數訊號 jxRXs............................................ …第一組時序計數訊號 kxRXs........................................... …第二組時序計數訊號 nxRXs........................................... …第N組時序計數訊號 W............................................. ...電阻元件 Rl,l,l〜Rl6,l,l〜Rl,8,4〜Rl6,8,4............ ...電阻元件 Rl,1,1,1 〜^4,1,4,1 〜Rl,8,l,4〜^4,8,4,4.......... 電阻元件 SWi/2k·......................................... ...驅動訊號 厶乂/............................................. ...及閘邏輯開關 Zi,i,i〜 Z16,u〜Zi,8,4〜Z16,8,4............. ...及閘邏輯開關 ...及閘邏輯開關 48
Claims (1)
- l265〇93 十、申請專利範圍: • ~種多工噴印系統之控制電路,用以驅動至少一加熱器電路, 包括有·· 一訊號產生單元,用以根據一第一時脈訊號和一資料而產 生一致能訊號; 一移位暫存器,電連至該訊號產生單元,以根據該致能訊 號和一第二時脈訊號而位移該資料,據以產生i個位址訊號, 其中i係為正整數; 一計數器,電連至該訊號產生單元,以根據該致能訊號而 進行計數’據以產生複數個時序計數訊號;以及 N個解碼器,電連至該計數器,以分別接收該些時序計數 讯號中之一部分,其中每一該解碼器用以將接收到之該些時序 。十數吼唬解碼據以產生複數個啟動訊號,其中N係為大於等於 2之正整數;抑其中,透過該些位址訊號和N組該些啟動訊號而達到該加 熱器電路的驅動控制。 2·如申請專利細第丨項所述之多玉喷印系統之控制電路,其中 该訊號產生單元,包括有: 」D型正反11,該第—D型正反H的反向輸出端回 亥第D型正反㈣輸入端,且該第一 D型正反器的觸 叙立 而接收該第一時脈訊號; 刑-第二D型正反器,與該第—D型正反器並接,該第二 正反器的反向輪出端回授至該第二d型正反器的輸入 销二1)型正反⑽觸發端接輯第-時脈訊號. 49 1265093 —或閘邏輯_,該或_ D型正反器的輸出端和該第二d型正反^^端電連至該第一 —及閘邏輯開關,用以根據該資料和;、别出端,·以及 出而輪出該致能訊號。 、、“或閘邏輯開關的輸 3. 如申邊專利範圍第1項所述多七 該訊號產生單元,包括有·· € W、統之控制電路,其中 複數個反向器; 卓D型正反器,該第一 d型 些反向器中之一而回授至該第一 反严的輪出端經由該 —D i!i T AA ^ i正反态的輸入端,且該第 奸反态的觸發端接收該第一時脈訊號; D D型正反器’與該第—D型正反器並接,該第二 1正反态的輸出端經由該些反向 〇 二D刑π:后的MM 卩T之另一而回授至該第 1正反裔的輸入端,且該第二D型 該第一時脈訊號; 以反_觸發端接收 ,-或閑邏輯開關,該或閉邏輯開關的輸入端電連至該第一 D型正反器的輸出端和該第二〇型正反器的輸出端,·以及 及閘邏輯開關,用以根據該資料和該或閘邏輯開關的 出而輪出該致能訊號。 P刖 4·如申請專利範圍第1項所述之多工嘴印系統之控制電路,其中 該訊號產生單元,包括有: ’、 一第一 D型正反器,該第一 D型正反器的反向輸出端回 授至該第一 D型正反器的輸入端,且該第一 D型正反器的觸 發端接收該第一時脈訊號; 一第二D型正反器,與該第一 ϋ型正反器並接,該第二 50 1265093 端,且該第器出端回授至該第二d型正反器的輸入 /弟-D型正反關觸發端接收 -或閘邏輯開關’該或閘邏輯 ;,唬’ d型正反器的輪㈣和娜^型正反連至該第一 一第三D型正反器,該第三 ^- 收該資料;以及 夂态的輪入端用以接 及閘邏輯開關,該及閘邏輯開關的 趣輯開關的輸出端和該第三〇型&電連至該或閘 :r_輪㈣…一== 5:=;:第:述•噴印系統之控制電路,其中 複數個反向器; 第D型正反器,該第一 D型正反哭 些=器中之-而回授至該第_D型正反端經由該 一D二正反器的觸發端接收該第-時脈訊;輪〜增 弟D型正反器,與該第_ d 。 D型正反器的輪出端經由該些 ^亚接,該第二 二D型正反器的輪入端,且該第」回授至該第 該第一時脈訊號; 反益的觸發端接收 或閘邏輯開關,該或閑邏輯 D型正反器的輪出端和該第二連至該第-收該資料;以及 尘反态的輪入端用以接 51 1265093 及閑4輯開關,該及閘邏輟門的从认 邏輯開_輪㈣和n 騎以端電連至該或間 問邏輯開關的::二〇型正反器的輸出端,以根據該或 的輪出和該弟三D型正反器的輸“ 6.如申請專利範園第I項所述之多工啥" 該移位暫存器,包括有: 、尸系《统之控制電路,其中 们#^子電路,每一該移位子電路,包括有: 收兮第2 D型正反11,鄉四D型正反器的觸發端接 收这弟—時脈訊號;以及 連至^五D型正反器,該第五D型正反器的輸入端電 觸發正f器的輸出端,該第五D型正反器的 收該致能訊號,藉以根據該第四D型正反 =的輪出和該致能訊號輸出該位址訊號; 端用=^第二該移位子電路中,該細D型正反器的輸入 子+㈣μ胃料’以及销二該雜子電路到第i_l該移位 中,該如D型正反師輸出魏連至下-歸位子電 路之该弟四D型正反器的輪入端。 細第i項所述之多工喷㈣統之控制電路,其中 數器,包括有·· 複數個計數子電路,每一該計數子電路,包括有: —第六D型正反器,該第六D型正反器的反向輸出 端回授第六D型正反器的輸人端; 其中’在第-該計數子電路中,該第六〇型正反器的觸發 &用以接收紐能職,據以輪出該時料數訊號;以及 52 ⑽ 5〇93 每二數爾,魏子電路中, 端電連至該 和;==r出 入端電,該及_開關的輪 該時序1數2之該第六D型正反器的輸出端以接收 it:之該第六D型正反器的輸出端和該及二 :::輸:r接收該時序計數— 中其一^在第四該計數子電路至最後一級該計數子電路 路之該第輯,輸入端電連至前一級該計數子電 出蠕,以接㈣的輸出端和該及閘邏輯開關的輸 复 '"寸序5十數訊號和該及閘邏輯開關的輸出, 綱關_ .項所述之多工嘴印系統之控制電路^ 53 1265093 複數個計數子電路,每-該計數子電路,包· 一反向器; 一第六D型正反器,該第六D型正反器的輸 由該反向器而回授至該第六D型正反器的輪入端;^ 其中,在第-該計數子電路中,該第六〇型正反器 端用以接㈣致能訊號’據以輪出料料數職; * 其中’在第二該計數子電路至最後一級該計數 母一該計數子電路更包括有·· T -及閘避輯開關’該及間邏輯開關的輸出端 該第六D型正反器的觸發端;以及 逆主該 和該:開關的輪出 甘 夂„0的輪入而輸出該時序計數訊號; 入端Ct該計數子電路中’該及閘邏輯開關的輪 斤一电連至3亥减產生單元以接收該致能訊號,和電連至 型正反_端以接收 ,ί!:在第三該計數子電路中’該及閘邏輯開關輸入 該為虎產生單元以接收該致能訊號,和電連至第 子電路之該第六D型正反器的輸出端和該及閘 pi 的輸⑸以魏該時序計數減轉及閘邏輯 開關的輪出;以及 、竹 其中’在第四該計數子電路至最後一級該計數子電路 路及閘邏輯開關輸入端電連至前一級該計數子電 ^弟、D型正反器的輸出端和該及閘邏輯開關的輸 54 1265093 出端,以接收該時序計數訊號和該及閘邏輯開關的輸出, 其中,可數級該立子電路之每—該及閘邏輯開關輸入端 更電連线-奇數_賴子魏之敍親輯開關的 輸出端,以該及閘邏輯開關的輪出。 9_如申請專利範圍第i項所述之多工喷印系統之控制電路,更包 括·· 至J-及閘邏輯削I ’電連至該移位暫存器和該些解碼 春 1 ’每-該及閘邏輯_肋將該些位址訊號中之—和各組該 些啟動訊射之-進行邏輯運算,據以產生一驅動訊號,藉以 驅動相對應之該加熱器電路。 10_如申請專利範圍第9項所述之多工噴印系統之控制電路,其中 該些及閘邏朗關之數目係為該些仙^狀數目和各組該 些啟動§fl號之數目的乘積。 11·種夕工喷印系統之控制電路,用以驅動至少一加熱器電路, 包括有: 一讯唬產生單元,用以根據一第一時脈訊號和一資料而產 生一致能訊號; 一私位暫存為,用以根據該第一時脈訊號和一第三時脈訊 號而位移該資料,據以產生i個位址訊號,其中i係為正整數; 一計數器,電連至該訊號產生單元,以根據該致能訊號而 進行計數’據以產生複數個時序計數訊號;以及 N個解碼器,電連至該計數器,以分別接收該些時序計數 訊號中之一部分,其中每一該解碼器用以將接收到之該些時序 計數訊號解碼據以產生複數個啟動訊號,其中N係為大於等於 55 1265093 2之正整數; 其中,透過該些位址訊號和N組該些啟動訊號而達 熱器電路的驅動控制。 』忑加 12.如申請專利範圍第^柄述之多卫喷印系、统之控制電路,直 中該吼號產生單元,包括有: /、 ^ D型正反器,該第—D型正反H的反向輸出端回 該第—D型正反器的輸入端,且該第-D型正反哭的觸 發端接輯第-時脈喊; -第二D型正反器,與該第—D型正反器並接,該 里正反器的反向輪出端回授至該第二D型正 端,該第=型正反器的觸發端接收該第一時脈訊;;輸入 或閘捕開關,該或閘邏輯開_輪人端電連至該 =反器的輸出端和該第二D型正反器的輸出端;以及 出而輪训咖細㈣嶋開關的輸 13:=:=之多,統·路,其 複數個反向器; 岐二:型:反器’該第一 D型正反器的輸出端經由該 生正反為的觸發端接收該第一時脈訊號; D二^:D ’ _第—D型正i器並接,該第二 二D型正反n的輸人端n H之另-而回授至該第 ❿°亥弟—〇型正反器的觸發端接收 56 1265093 該第一時脈訊號; —或閘邏輯關,該賴邏輯_的輸 連 D型正反器的輪出端和該第二D型正反關輸出端;以·及弟 心==,根據該資料和該或閘邏輯開_ 14.=:Γ:述之多,統之_路,其 該 ί 二反= 發端接收該第-時脈訊號; ^反益的觸 D型二器,與該第-D型正反器並接,該第二 1止反☆的反向輪出端回授至轉二 端’且該第二D型正反器的觸發端接收該第^的輸入 -或閑邏輯開關,該或閘邏輯 二 d型正反器的輸_和該第二連至該弟一 一第三D型正反器,該第三〇 端; 收該資料;以及 又正反盗的輸入端用以接 -及間邏輯_,該及閘邏輯 邏輯開關的輸出端和該第三〇型0輪入端電連至該或間 閘邏輯開闕的輸出和該第二D σσ、輪出端,以根據該或 訊號。 ,反态的輪出而輸出該致能 15·如申請專利範圍第項所述之多工+ ^ 中該訊號產生單元,包括有· 贺印系統之控制電路,其 複數個反向器; 57 1265093 一第一 D型正反器,該第一 D型正反器的輸出端經由該 些反向器中之一而回授至該第一 D型正反器的輸入端,且該第 一D型正反器的觸發端接收該第一時脈訊號; 一第二D型正反器,與該第一 D型正反器並接,該第二 D型正反器的輸出端經由該些反向器中之另一而回授至該第 二D型正反器的輸入端,且該第二D型正反器的觸發端接收 該第一時脈訊號; φ 一或閘邏輯開關,該或閘邏輯開關的輸入端電連至該第一 D型正反器的輸出端和該第二D型正反器的輸出端; 一第三D型正反器,該第三D型正反器的輸入端用以接 收該資料;以及 一及閘邏輯開關,該及閘邏輯開關的輸入端電連至該或閘 邏輯開關的輸出端和該第三D型正反器的輸出端,以根據該或 閘邏輯開關的輸出和該第三D型正反器的輸出而輸出該致能 訊號。 • 16.如申請專利範圍第11項所述之多工喷印系統之控制電路,其 • 中該移位暫存器,包括有: - i個移位子電路,每一該移位子電路,包括有: 一第四D型正反器,該第四D型正反器的觸發端接 收該第三時脈訊號;以及 一第五D型正反器,該第五D型正反器的輸入端電 連至該第四D型正反器的輸出端,該第五D型正反器的 觸發端用以接收該第一時脈訊號,藉以根據該第四D型 正反器的輸出和該第一時脈訊號輸出該位址訊號; 58 1265093 四dH絲—該移位子電細第二郷鮮電路中,該第 電路到第⑴亥移位子電路中f f移位子 紐端電輕下—魏_独 四D型正反器的輸入端,且 ^ 型正端電連至下— 伐叙該第四D # D型正反糾輪人端。S數級該移位子電路之該第四 ΐ7.==Γ—一電路,其 複數個計數子電路,每-該計數子電路,包括有. —第六D型正反器,該第六〇 端回授至該第六D型正反器的輸入端;^反向輸出 1 == 一該計數子電路中’該第六D型正反器的觸發 而用以接收紐能訊號,據以輸出該時序計數訊號;以及 n’絲二該賴子電輕最後_級該計 母一該計數子電路更包括有·· -及閘邏輯卩,該及___獅 該弟六D型正反器的觸發端;以及 遷主忒 0 = ^型正反^用以根據該及間邏輯開關的輪出 和^i、D型正反器的輸人而輪岭時序計數訊號; /、中’在弟二断數子電財,該賴 =端電連雄繼生單元以概顧能峨,和電連= 第一該计數子電路之該第六D型 該時序計數訊號; 的輪出端以接收 59 1265093 山命其中,在第三該計數子電路中,該及閘邏輯開關輸入 端^連至該訊號產生單元以接收該致能訊號,和電連至第 囉。十數子電路之該第六D型正反器的輸出端和該及閘 璉輯開關的輸出端以接收該時序計數訊號和該及間邏輯 開關的輪出;以及 >其中’在第四該計數子電路至最後一級該計數子電路 中每-該及卿制麟人端電連至前—、_計數子電 :之該弟六D型正反_輸出端和該及襲輯開關的輸 接收該時序計數訊號和該及騎觸_輸出, ;二奇數—級該移位子電路之每一該及間邏輯開關輸入端 =I奇數級該計數子_之該及開邏輯開關的 輸出為,以該及閘邏輯開關的輸出。 =申__第u酬叙以料緣之控 中該計數器,包括有: /、 複數個計數子電路,每一該計數子電路,包括有: 一反向器; ^ 正反器,該第六D型正反器的輪出端經 由以反向⑽回授至該第六D型正反器的輪入端; 其中,在第-該計數子電路中,該第六〇型正 端用以接收該致能訊號,據以輪出該時序計數訊號.^觸發 每電路至最後-級該計數子電路中, -及閘邏輯開關,It及_輯_的輸 該第六D型正反器的觸發端;以及 电逆主垓 60 1265093 和該D型正反器用以根據該及閘邏輯開關的輪出 龙二型正反器的輸入而輸出該時序計數訊號; /、中,在第二該計數子電路中,該及閘邏輕„二二± 該時路之該第六D型正反器的輸出端以接收 蠕電該計數子電路中,該及閘邏輯開關輪入 二兮心 生單元吨_致能峨,和電連至第 十數子電路之該第六D型正 中,^在帛喊魏子電魅最後―級断數子祕 路m及閉邏輯糊輸入端電連至前一級該計數子電 出r d型正反器的輪出端和該及閘邏輯開關的輸 t’r接收該時序計數訊號和該及閘邏觸關的輸出, 更電連細細關輸入端 計數子電路之該及閘邏輯開關的 則出糕,以该及閘邏輯開關的輸出。 ΐ9.=請專利範圍第11項所述之多工噴印系統之控制電路,更 複數個及閘邏輯開關,電連至該移位暫存器和該些解碼 1,母-該及間邏輯開關用以將該些位址訊號中之一和各組該 些啟動訊號中之一進行邏輯運算,據以產生-驅動訊號,藉以 驅動相對應之該加熱器電路。 61 1265093 20·如申請專利範圍第η項所述之多工喷印系統之控制電路,其 中該些及閘邏輯開關之數目係為該些位址訊號之數目和各組 該些啟動訊號之數目的乘積。 21·如申請專利範圍第η項所述之多工喷印系統之控制電路,其 中5玄弟二時脈訊號係為該第一時脈訊號的一半。 22· -種多工喷印系統電路,用以驅動複數個喷孔,包括有: 一控制電路,包括有: 一訊號產生單元,用以根據一第一時脈訊號和一資料 而產生一致能訊號; 一移位暫存器,電連至該訊號產生單元,以根據該致 能訊號和一第二時脈訊號而位移該資料,據以產生丨個位 址訊號,其中i係為正整數; 一计數斋,電連至該訊號產生單元,以根據該致能訊 號而進行計數,據以產生複數個時料數訊號;以及 N個解碼裔,電連至該計數器,以分別接收該些時序 计數訊號中之-部分,其中每一該解碼器用以將接收到之 該些時序計數職解碼據域生複數個啟動喊,其中n 係為大於等於2之正整數;以及 一喷墨模組,包括有:至少-加熱,對應於該些噴 孔,其中每一該加熱器電路包括有: 口口及閘避輯開關,電連至該移位暫存器和該些解碼 用以將雜位址訊號中之一和各組該些啟動訊號中之 一進行邏輯運算,據以產生-I轉訊號; 包日日體開關’該電晶體開關的閘極電連至該及閘邏 62 1265093 輯開關的輸出端’以根據該驅動訊號而導通;以及 的、感⑨阻70件’ 4 a阻兀件的1電連至該電晶體開關 ^及極’且另—端用以接收—適當的電壓或電流,以^ 屯晶體開關導通時而產生熱量,藉 、μ 請專利範圍第22項所述之多工嘴印 咸產生單元,包財: 具中該訊 —第一 D型正反器,該第一 D型正 长至該第-D型正反器的輸人端,且該第—d =出端回 發端接收該第-時脈訊號; i反$的觸 D二第^型正反器’與該第—D型正反器並接,該第二 孓正反益的反向輪出端回授至該第二!)创 以— 以弟―_正反器的觸發端接_第 —或閘邏輯開關,該或閘邏輯開關才為虎, D型正;i哭&於山i W曰1麴入為電連至該第一 -的輸出端;以及 出而輪出該致能訊號。 4閘德P·的輸 如申明專利範圍第22項所述之多卫 號產生單元,包括有: 、「糸、、先包路,其中該訊 複數個反向器; 弟D型正反器,該第一 d型正反哭沾认 些反向器中之一而回授至該第一 D型正反“^^端經, - D型,反器的觸發端接收該第一時脈訊號;m而且δ亥第 第一D型正反器,與該第一 d型正反哭 D型正反器的輪料_該些反向^ :接’該第二 Υ之另而回授至該第 63 1265093 _型正反器的輪入端,且該第二D型正反器的觸發端接收 〜弟一時脈訊號; D —或閘邏輯開關,該或閘邏輯開關的輸入端電連至該第一 型正反器的輸出端和該第二D型正反器的輸出端;以及 —及閘邏輯開關,用以根據該資料和該或閘邏輯開關的輸 出而輪出該致能訊號。 專利範圍第22項所述之多工喷印系統電路,其中該訊 旒產生單元,包括有: 授至缔:一 D型正反器,該第一 D型正反器的反向輸出端回 :端型正反器的輸入端’且該第一 D型正反器的觸 X、接收5玄弟一時脈訊號; 第一 D型正反器,與該第一 D型正反器並接,二 =正授至該第二D型正反器的輸: 該弟一D型正反器的觸發端接收該第一時脈1號· D型關’該或_開關的輪入端電連至該第-I正,為的輪出端和該第二D型正反器的輪出端; 弟'一 D沒正反器,該第二D型正及哭认 收該資料;以及 反為的輪入端用以接 及間邏輯開關,該及間邏輯開關的輪入 韙輯開關的輸出端和該第三;〇型正反 ψ 閘邏韓間關的於η 的翰出端’以根據該或 心辑開關的輪出和該第三D型正反 訊號。 口口)翰出而輸出該致能 26.如申請專利範圍第22項所述之多工 號產生單元,包括有: 、系,“路,其情訊 64 1265093 複數個反向器; 一第一 D型正反器,該第一 D型正反器的輸出端經由該 些反向器中之一而回授至該第一 D型正反器的輸入端,且該第 一D型正反器的觸發端接收該第一時脈訊號; 一第二D型正反器,與該第一 D型正反器並接,該第二 D型正反器的輸出端經由該些反向器中之另一而回授至該第 二D型正反器的輸入端,且該第二D型正反器的觸發端接收 該第一時脈訊號; 一或閘邏輯開關,該或閘邏輯開關的輸入端電連至該第一 D型正反器的輸出端和該第二D型正反器的輸出端; 一第三D型正反器,該第三D型正反器的輸入端用以接 收該資料;以及 一及閘邏輯開關,該及閘邏輯開關的輸入端電連至該或閘 邏輯開關的輸出端和該第三D型正反器的輸出端,以根據該或 閘邏輯開關的輸出和該第三D型正反器的輸出而輸出該致能 訊號。 27.如申請專利範圍第22項所述之多工喷印系統電路,其中該移 位暫存器,包括有: i個移位子電路,每一該移位子電路,包括有: 一第四D型正反器,該第四D型正反器的觸發端接 收該第二時脈訊號;以及 一第五D型正反器,該第五D型正反器的輸入端電 連至該第四D型正反器的輸出端,該第五D型正反器的 觸發端用以接收該致能訊號,藉以根據該第四D型正反 65 1265093 ^的輪出和該致能訊號輸出位址訊號; 端用第—該移位子電路中,該第四d型正反器的輸入 子電路中,兮笙rw, 于电路到弟1-1该移位 电路中4相D型正反H的輪出 路之該第四㈣正反器的輸人端。 了林位子電 撕狀多m崎路’其中該計 複數個t數子電路,每一該計數子電路,包括有: 弟六D型正反器’該第六D型正反器的反向輪出 技至該第六D型正反器的輪入端; 端用第該计數子電路中,該第六〇型正反器的觸發 、用=接收姐能訊號,據以輪出該時序計數訊號;以及 八中,在第二該計數子電路至最後一級該_數++ 每-該計數子電路更包括有: 、《梢h路中, 斤一及閘邏輯開關,該及閘邏輯開關的輸出端電連至該 該第六D型正反器的觸發端;以及 ζ 韻六D型正反器用以根據該及閘邏輯 和=六D型正反器的輸入而輪出該時序計數訊^輸出 其中,在第二該計數子電路中,該及閘邏輯開關的輪 =端電連域職產生單元以接收紐能訊號,和電連至 第:树數子電路之該第六D型正反器的輸出端以接收 該時序計數訊號; 其中,在第三該計數子電路中,該及閘邏輯開關輸入 端電連至该訊號產生單元以接收該致能訊號,和電連至第 66 1265093 ===路之該第六D型正反器的輸出端和該及間 出的=Γ接收該時序計數訊號和該及閑邏輯 =中’在細該計數子電路至最後—級 出墟,、r型正反☆的輸㈣和該關麵開關的輸 • 時序計數職和該及_輯_的輪出, =可級該=子電路之每—該及閘邏侧輪入端 連至則一可數級該計數子電路之該及閘 輪出端,以該及閘邏輯開關的輪出。 汗卜 =請=圍第22項所述之㈣印一其中該計 複數個計數子電路,每一該計數子電路,包括有: 一反向器; 67 1265093 山二中在第二該計數子電路中,該及間邏輯 ===;號產生單如接收紐能訊號, :時=:;路之該第六。型正反器的一二 二中在第二該計數子電路巾,該及閑邏輯開A 端電^^該訊號產生單元以接_致能 二 二該計數子電路之兮筮丄n咖 々电連至弟 =r:r,:== 其中’在第四該計數子電路至最後一級該 二之母^邏輯開關輸人端電連至前—級該計數= I, 直中,大赵你, 該及閑邏輯開關的輪出, 更電二1 ^移^子電路之每—該及閘邏輯開關輪入端 計數子電路之該及間邏輯開關的 輪出鈿,以该及閘邏輯開關的輸出。 申請專利範圍第22項所述之多工喷印 晶體開關係為—非對稱錢半場效電晶體。 /、中心 31. ,Ι=Ϊ圍第22項所述之多工噴印系統電路,其中該電 2體開關料-場效電晶體,且該場效電晶體具有大通道寬長 32. -種多工喷印系統電路,用以驅動複數個嗔孔,包括有: 一控制電路,包括有: 資料 -訊號產生單元,肋根據_第—時脈訊號和一 68 1265093 而產生一致能訊號; 一私位暫存裔’用以根據該第一時脈訊號和一第三時 脈訊號而位移該資料,據以產生i個位址訊號,其中i係 為正整數;一計數器,電連至該訊號產生單元,以根據該致能訊 號而進行計數’據以產生複數個時序計數訊號;以及 N個解碼H,電連至該雜,时職收該些時序 计數减中之-部分,財每—該解碼器用以將接收到之 該些時序計數訊號解碼據以產生複數個啟動訊號,其中n 係為大於等於2之正整數;以及 - 刀17熱為笔路,對應於該些噴 孔,其中每一該加熱器電路包括有: 、-及閘補開關,電連至該移崎姑和該些解碼 器’用以將該些位址峨巾之—和各_些啟動訊號中之 -進行邏輯運算’據以產生—驅動訊號; 短該電晶體開義閘極電連至該及閘邏 輯開關的輸出端,以根據該驅動訊號㈣通;以及 一電阻元件,該電阻元件的—端電連至該電晶體開關 ★曰,的電壓或電流,以於言 33如申通時而產生熱量’藉以驅動對應之該喷孔。 二:D型正反器的反向輪出端回 °的輪入端,且該第一 D型正反器的觸 69 1265093 發端接收該第一時脈訊號; D型53: ’細—D型正反睛,該第二 端,且m輪r回授至該第二d型正反器的輸入 。型正=r!間邏輯開關的輪入端電連至該第-—及二二=和該弟二〇型正反器的輪出端;以及 出而輪出該致能訊二用以根據該貝科和該或閘邏輯開關的輸 34·如申請專利範圍第%項所诂夕+ 號產生單元,包括有:,印系統電路,其中該訊 複數個反向器; —第一 D型正反器,該第一 D 些反向器令之-而回授至該第一 D型正反反^^出端^ = —1^正反器的觸發端接收該第—時脈訊輪入‘且該弟 -第二D型正反n,與該第—D型正反器 垔正反器的輸出端經由該些反向哭中 二D型正反糾輪⑽,且該第二紅該第 該第一時脈訊號; 反益的觸發端接收 D型^^關,該或閘邏輯開關的輪人端電連至該第一 一^的輸出端和該第二D型正反器的輸出端;以及 出而輪出該致能訊號。 飛錢閘避輯開關的輸 35·如申請專利範圍第32項所述之多 號產生單元,包括有: 、PH电路’其中該訊 1265093 授至該’减D型正反器的反向輪出端回 發端魏該第—時脈訊號; Μ正反器的觸 D型正^^正反器,與該第—D型正反器並接,該第二 反。0的反向輪出端回授至該第-n丨 端,且該第-D… 型正反器的輸入 '“二 =器的觸發端接收該第-時脈訊號; • D型正反關’該或閘邏輯開_輪人端電連至該第- 一=輸出端和該第二D型正反器的輪出端; 收該資料;以^正反器’該第三D型正反器的輸入端用以接 邏輯該端,連 閘邏輯開關的輪出和該 =的輪出端,以根據該或 訊號。 一 孓正反盗的輸出而輸出該致能 36.如申請專利範圍第3 • 號產生單元,包括有:、斤 貝印系統電路,其中該訊 ' 複數個反向器; —第—D φι不 些反向器巾之D型正衫的輸出端經由該 回技至該第一D型正反哭的於 一\型辦__卿-弟 D型正1^^反器,與該第—D型正反器並接,該第二 二D型正;Cff向器中之另-而回授至該第 該第-時脈訊號;认端’且雜—D型正反11的觸發端接收 71 1265093 一或閘邏輯開關,該或閘邏輯開關的輸入端電連至該第一 D型正反器的輸出端和該第二D型正反器的輸出端; 一第三D型正反器,該第三D型正反器的輸入端用以接 收該資料;以及 一及閘邏輯開關,該及閘邏輯開關的輸入端電連至該或閘 邏輯開關的輸出端和該第三D型正反器的輸出端,以根據該或 閘邏輯開關的輸出和該第三D型正反器的輸出而輸出該致能 訊號。 37.如申請專利範圍第32項所述之多工喷印系統電路,其中該移 位暫存器,包括有: i個移位子電路,每一該移位子電路,包括有: 一第四D型正反器,該第四D型正反器的觸發端接 收該第三時脈訊號;以及 一第五D型正反器,該第五D型正反器的輸入端電 連至該第四D型正反器的輸出端,該第五D型正反器的 觸發端用以接收該第一時脈訊號,藉以根據該第四D型 正反器的輸出和該第一時脈訊號輸出該位址訊號; 其中,在第一該移位子電路和第二該移位子電路中,該第 四D型正反器的輸入端用以接收該資料;以及在第三該移位子 電路到第i-Ι該移位子電路中,奇數級該移位子電路之該第四 D型正反器的輸出端電連至下一奇數級該移位子電路之該第 四D型正反器的輸入端,且偶數級該移位子電路之該第四D 型正反器的輸出端電連至下一偶數級該移位子電路之該第四 D型正反器的輸入端。 72 1265093 38 如申清專利範圍第32項所述 + 數器,包括有: I之夕工贺印糸統電路,其中該計 複數個t數子電路,每—該計數子電路,包括有: 端02六=型正反器,該第六D型正反器的反向輪出 长至該第六D型正反器的輸入端; 端用以^收^ t十數子電路中,該第六〇型正反器的觸發 ^ 能訊號’據以輸出該時序計數訊號;以及 备—二·1+&在第—該4數子電路至最後—級該計數子電路中, 母一該计數子電路更包括有: ^ 輯開關’該及間邏輯㈣輸丨端電連至該 該第六D型正反器的觸發端;以及 ^第^ D型正反器用以根據該及閉邏輯開關的輸出 和該D型正反器的輪入而輸出該時序計數訊號; 其中,在第二該計數子電路中,該及閘邏輯開關的輸 =電連至龍·生單灿接_雜_,和電連至 第一匈數子電路之該第六D型正反器的輸出端以接收 該時序計數訊號; 73 1 恭其中,在第三該計數子電路中,該及閘邏輯開關輸入 端電連至該訊號產生單元以接收該致能訊號,和電連至第 二該計數子電路之該第六D型正反器的輸出端和該及閘 邏輯開關的輸出端以接收該時序計數訊號和該及閘邏輯 開關的輪出;以及 /、中’在第四该計數子電路至最後一級該計數子電路 中’母一該及閘邏輯開關輸入端電連至前一級該計數子電 1265093 路之該第六D型正反H的輸出端和該制麵開關的輸 出端,以接收該時序计數訊號和該及閘邏輯開關的輸出, 其中崎數級該移位子電路之每一該及間邏輯開關輸入端 更電連至前-奇數_魏子電路之該及騎輯開關的 輸出端,以該及閘邏輯開關的輸出。 攻,申請專利範園第32項所述之多工喷印系統電路,其中 數器,包括有: 複數個計數子電路,每一該計數子電路,包括有: 一反向器; /、 叫不/、U型止反器的輸出端經 由該反向器而回授至該第六D型正反器的輸入端; 嫂田其中,在第—該計數子電路中,該第六D型正反器的觸發 ^用以接收該致能訊號,據以輸出該時序計數訊號;以及 —其中,在第二該計數子電路至最後一級該計數子電路中, 母一該計數子電路更包括有: f 一輯開關’該及閘邏輯開關的輸出端電連至該 该弟六D型正反器的觸發端;以及 和反^用以根據該及閑邏輯開關的輸出 "其中,在第2二的輸入而輸出該時序計數訊號; 入端電連至該訊號產生單 、爛關的輸 第一該計數子電路之,和電連至 該時序計數訊號; 、反益的輸出端以接收 其中,在第三該計數子電路中,該及閘邏輯開關輸入 Α^65〇93 铋p連至该訊號產生單元以接收該致能訊號,和電連至第 叶數子電路之該第六D型正反器的輸出端和該及閘 璉輯開關的輸出端以接收該時序計數訊號和該及閘 開關的輪出;以及其中,在第四該計數子電路至最後一級該計數子電路 ,每一該及閘邏輯開關輸入端電連至前一級該計數子電 該第六D型正反器的輪出端和該及閘邏輯開關的輸 复端,=接收該時序計數訊號和該及閘邏輯開關的輸出, ^奇數級轉位子電路之每—該及閘邏輯_輸入端 私連至一一奇數級該計數子電路之該及閘邏輯開關的 輪出端,以該及閘邏輯開關的輸出。 级如申請專·圍第32顿述之多卫飾系統電路,其中該電 晶體開關係為-非對稱金氧半場效電晶體。 4=申請細_ 32項所述之多讀印系統電路,其中該電 晶體開關係為一場效電晶體,且該場效電晶體具有大通道寬長 比的一高功率元件。75
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW094147336A TWI265093B (en) | 2005-12-29 | 2005-12-29 | Integrated circuit of inkjet print system and control circuit thereof |
| US11/532,012 US7441851B2 (en) | 2005-12-29 | 2006-09-14 | Circuit of multiplexing inkjet print system and control circuit thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW094147336A TWI265093B (en) | 2005-12-29 | 2005-12-29 | Integrated circuit of inkjet print system and control circuit thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI265093B true TWI265093B (en) | 2006-11-01 |
| TW200724395A TW200724395A (en) | 2007-07-01 |
Family
ID=38122079
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW094147336A TWI265093B (en) | 2005-12-29 | 2005-12-29 | Integrated circuit of inkjet print system and control circuit thereof |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7441851B2 (zh) |
| TW (1) | TWI265093B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI394665B (zh) * | 2010-09-30 | 2013-05-01 | Microjet Technology Co Ltd | 噴墨晶片 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2008139693A1 (ja) * | 2007-04-26 | 2008-11-20 | Sharp Kabushiki Kaisha | 液晶表示装置 |
| TWI430575B (zh) * | 2008-06-20 | 2014-03-11 | Nat Univ Tsing Hua | 用於驅動陣列元件之多維資料登記積體電路 |
| US9019513B2 (en) * | 2008-06-20 | 2015-04-28 | National Tsing Hua University | Multi-dimensional data registration integrated circuit for driving array-arrangement devices |
| US8313163B2 (en) | 2010-05-04 | 2012-11-20 | Xerox Corporation | Method and system to compensate for process direction misalignment of printheads in a continuous web inkjet printer |
| TWI612313B (zh) * | 2014-09-05 | 2018-01-21 | 惠普發展公司有限責任合夥企業 | 監測寄生電阻之技術及相關流體噴出裝置與電子控制器 |
| US9559199B2 (en) * | 2014-12-18 | 2017-01-31 | Silanna Asia Pte Ltd | LDMOS with adaptively biased gate-shield |
| KR20170143084A (ko) * | 2016-06-17 | 2017-12-29 | 에스케이하이닉스 주식회사 | 반도체장치 및 반도체시스템 |
| CN106240161B (zh) * | 2016-09-28 | 2017-10-03 | 杭州旗捷科技有限公司 | 修复芯片、再生芯片、再生墨盒及打印机系统 |
| US10730287B2 (en) | 2017-02-23 | 2020-08-04 | Hewlett-Packard Development Company, L.P. | Fluid ejection fire pulses |
| KR101931130B1 (ko) * | 2018-05-21 | 2018-12-20 | 주식회사 우심시스템 | 프린트 헤드 구동장치 및 이를 포함하는 인쇄장치 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07290707A (ja) * | 1994-04-22 | 1995-11-07 | Canon Inc | 記録ヘッド及び該記録ヘッドを用いたプリンタ装置及びプリント方法 |
| US5635968A (en) * | 1994-04-29 | 1997-06-03 | Hewlett-Packard Company | Thermal inkjet printer printhead with offset heater resistors |
| US6055624A (en) * | 1998-04-07 | 2000-04-25 | International Business Machines Corporation | Millicode flags with specialized update and branch instructions |
| US6315388B1 (en) * | 1998-10-30 | 2001-11-13 | Hewlett-Packard Company | Draft printing |
| US6176569B1 (en) * | 1999-08-05 | 2001-01-23 | Lexmark International, Inc. | Transitional ink jet heater addressing |
| US6312079B1 (en) * | 1999-09-22 | 2001-11-06 | Lexmark International, Inc. | Print head drive scheme for serial compression of I/O in ink jets |
| US6431677B1 (en) * | 2000-06-08 | 2002-08-13 | Lexmark International, Inc | Print head drive scheme |
| US6402279B1 (en) * | 2000-10-30 | 2002-06-11 | Hewlett-Packard Company | Inkjet printhead and method for the same |
| US6820957B2 (en) * | 2002-05-17 | 2004-11-23 | Canon Kabushiki Kaisha | Printhead, printing apparatus comprising said printhead, and print control method thereof |
-
2005
- 2005-12-29 TW TW094147336A patent/TWI265093B/zh not_active IP Right Cessation
-
2006
- 2006-09-14 US US11/532,012 patent/US7441851B2/en not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI394665B (zh) * | 2010-09-30 | 2013-05-01 | Microjet Technology Co Ltd | 噴墨晶片 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7441851B2 (en) | 2008-10-28 |
| TW200724395A (en) | 2007-07-01 |
| US20070153034A1 (en) | 2007-07-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI265093B (en) | Integrated circuit of inkjet print system and control circuit thereof | |
| CN104808862B (zh) | 阵列基板、触控显示面板和阵列基板的驱动方法 | |
| TW495991B (en) | Active matrix circuit, method of driving the same, and surface pressure distribution detecting apparatus | |
| Graunke et al. | Implementation of a crossbar network using quantum-dot cellular automata | |
| TW201110140A (en) | Dual power rail word line driver and word line driver array | |
| TWI330820B (en) | Flat panel display and display panel thereof | |
| JPH06505609A (ja) | プログラム可能な特定用途向け集積回路及び論理セル | |
| TW201001913A (en) | Multi-dimensional data registration integrated circuit for driving array-arrangement devices | |
| US8198158B2 (en) | Method for thin film memory | |
| TW200837698A (en) | Shift register circuit and image display apparatus containing the same | |
| Das et al. | Ultra-low power hybrid CMOS-magnetic logic architecture | |
| CN105118469B (zh) | 扫描驱动电路及具有该电路的液晶显示装置 | |
| CN109192169A (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
| TW200839696A (en) | Differential signal output circuit for a timing controller of a display device | |
| TWI601382B (zh) | 查找表 | |
| CN109565280A (zh) | 半导体装置的电源控制方法 | |
| Tang et al. | TSPC flip-flop circuit design with three-independent-gate silicon nanowire FETs | |
| CN106157898B (zh) | 一种扫描电路、栅极驱动电路及显示装置 | |
| TWI254317B (en) | An intermesh memory device | |
| TW297900B (zh) | ||
| JP6878745B2 (ja) | マーチングメモリ及び計算機システム | |
| TW200917221A (en) | Driver chip | |
| CN205984239U (zh) | 一种行扫描驱动单元和行扫描驱动系统 | |
| JP3580483B2 (ja) | クロックパルス発生器、空間光変調器およびディスプレイ | |
| CN105097009B (zh) | 一种写电路及存储器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |