[go: up one dir, main page]

TWI242931B - Oscillator with improved parameter variation tolerance - Google Patents

Oscillator with improved parameter variation tolerance

Info

Publication number
TWI242931B
TWI242931B TW093133962A TW93133962A TWI242931B TW I242931 B TWI242931 B TW I242931B TW 093133962 A TW093133962 A TW 093133962A TW 93133962 A TW93133962 A TW 93133962A TW I242931 B TWI242931 B TW I242931B
Authority
TW
Taiwan
Prior art keywords
terminal
coupled
transistor
complement
output
Prior art date
Application number
TW093133962A
Other languages
English (en)
Other versions
TW200533075A (en
Inventor
Souza Lewelyn D
Yuwen Swei
Original Assignee
Via Tech Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Via Tech Inc filed Critical Via Tech Inc
Publication of TW200533075A publication Critical patent/TW200533075A/zh
Application granted granted Critical
Publication of TWI242931B publication Critical patent/TWI242931B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/011Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/027Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
    • H03K3/03Astable circuits
    • H03K3/0315Ring oscillators
    • H03K3/0322Ring oscillators with differential cells
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/00019Variable delay
    • H03K2005/00026Variable delay controlled by an analog electrical signal, e.g. obtained after conversion by a D/A converter

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1242似一 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種電子電路,且特別是有關於一 種振盪器,其具有已改良之參數變異耐受度。 【先前技術】 現今許多電子裝置(例如手機、電腦及個人數位助 理(PDA)等)皆需要在高頻的計時信號(ci〇ck signai)下操 作’而通常這些e十時化號乃疋精由鎖相迴路(phase i〇cke(j loops, PLLs)而產生的。 一典型的鎖相迴路包含有一檢相器(phase detector)、 一迴路過濾器(loop filter)以及一電壓控制振盪器(v〇ltage controlled oscillator,VCO)。當所有的元件在執行重要的 功能時,由於此電壓控制振盪器可輸出高頻訊號並可根據 一控制電壓訊號(control voltage signal)以調整此輸出訊號 的頻率,因此,此電壓控制振盪器在鎖相迴路内係扮演著 一核心角色。 當設計一鎖相迴路時,首先則需選擇此電壓控制振 盈器之-輸出頻率值/控制電壓值,此數值係代表當控制 電壓改變某-數值時’此電壓控制振1器之輪出頻率會隨 之對應改變為另-數值,在本文中乃是以KveG之符號表 不此電壓控制振mu之輸出頻率值/控制電壓值。圖】絡 不為習知《器之-種Kve。圖。請參照圖卜圖】之& =表^雜’ Y軸代表輸㈣率,其中Kve。值為圖 中斜線的斜率。當圖1的圖形為一直線時,此時Kvc0 I242m_c/c 在用二Kv:值很有可能會隨著 ^ a也斤S 此Kvco值將不會為一常數。 二 4 了 '德其設計過程,通㈣是會制-固定 播V⑺值來*作貫際Kve。值之近似值,而當選定κ彻 2,就可決定其他鎖相迴路元件之參數。因此,在此種 ’之下’鎖相迴路乃是依據控制振B來設計。 —貞相迴路t,κ彻值的決㈣根據其使用之特 疋白、控制振ill。就此特定的控制缝器而言, 由於此電壓控制振盪ϋ在製程中的變異,故可能具有許多 種不同的Kveo值,而不是因為電壓控織盪設 陷所造成。 、更特別的是,此電壓控制振盪器更包含多個元件(例 如為電晶體等),其中這些元件係藉由某一製程所製造而 成。在理想狀態下,在經由每一次之相同的製程下,應該 皆會製造出特性相同的元件(亦就是具有相同參數的元 件),但是,就實際應用面上而言,這是十分困難的。因 此,組成此電壓控制振盪器的内部元件之參數多少會有些 變異(parameter variation),其中某些元件之參數僅^合^ 低規格(minimum specification),而其他元件將符合或超過 最高規格(maximum specification),至於其他元件則將落 於最低規格與最高規格之間。因此,既使所有的電壓控制 振盪器之設計皆相同,但是由於這些製程的變異,故所製 造出之這些電壓控制振盪器的Kvco值將會不同。所以^ 一鎖相迴路設計者選定一 Kvco值時,其必須根據所有二 壓控制振盪器在可運作下之最低限度來決定,換言之,此 設計者必須選定當電壓控制振盪器在最差狀況下(worst case)時的 Kvco 值。 圖2繪示為習知電壓控制振盪器之kvco圖,其顯示 當此電壓控制振盪器之多個元件產生參數變異時,所可能 顯示之多種不同之Kvco值。請參照圖2,KVC01之圖形 顯示在最差情況下之Kvco值(亦就是當此電壓控制振盪 器之多個元件符合最低規格時),而KVC03之圖形顯示 在最佳情況下之Kvco值(亦即當此電壓控制振盪器之多 個元件符合最高規格時),且KVC02之圖形顯示在一般 情況下之Kvco值。如圖2所示,在最差情況下時之KVC01 圖形的斜率為最高。值得注意的是,由上述可知,一鎖相 迴路設計者必須選擇在最差情況下時之Kvco值,以確保 當所有相同設計之電壓控制振盪器產生參數變異時,此時 鎖相迴路將仍然可以運作。換言之,此設計者必須選定最 高之Kvco值(亦就是KVC01之圖形的斜率)。 然而,在許多實際的應用上,欲選定如此高的KVC0 值是很有問題的。在定義上,此Kvco值係代表當控制電 壓改變某一數值時,此電壓控制振盪器之輸出頻率會隨之 對應改變另一數值。因此,當此Kvco值非常高時,既使 控制電壓只有些許的改變,便會讓輸出頻率產生大幅度的 改變。換言之,當控制電壓具有任何之雜訊成分(n〇ise component)時,這些雜訊成分將會造成輸出頻率的變動幅 度更大(在本文乃是指顫動(jitter)程度)。由於此種顫動 1242931 T4443twf.doc/c 會造成一些元件不當地運作,故要避免此顫動之情形發 生。因此,在一鎖相迴路之設計中,使用過高的Kvco值 將會有上述之重大缺點。 【發明内容】 本發明的目的就是在提供一種反轉遲滯元件,可有 效地減少其在輸出時所產生的顫動(jitter)程度。 本發明的再一目的是提供一種振盪器,可有效地減 少其在輸出時所產生的顫動(jitter)程度。 本發明提出一種反轉遲滯元件(inverting delay component),包括一反轉部(inverting portion)與一遲滯控 制部(delay control portion)。反轉部具有一輸入端(input terminal)、一補數輸入端(c〇mpieinentary input terminal)、 一輸出端(output terminal)及一補數輸出端(complementary output terminal),其中輸入端係接收一輸入訊號,而補數 輸入係用以接收此輸入訊號之一補數,且輸出端係提供 一輸出訊號’而補數輸出端係提供此輸出訊號之一補數, 其中反轉部可執行一反轉功能,使得此輸出端之訊號為此 補數輸入端的一反轉版本(inverted version),且此補數輪 出端之訊號為此輸入端之訊號的一反轉版本。 …此遲滯控制部包括—第—電絲、—第—阻抗元件、 弟二電流源以及-第二阻抗元件,其中第—電流源係 之輸1:而第二電流源趣於此反轉部之 =數輸出&。母-電流源係可接收—控制訊號,以控 w源所產生的電流,使得此遲滯控制部可控制其遲延 12429¾ 3twf.doc/c (delay)。第一電流源具有一 抗元件。同樣地,第二電流源二係輕接於一第一阻 二電流源所具有之輪出阻抗相較於第’且第 遲滞元件,其係串聯地m括;n個數目之反轉 一反轉部與-遲滯Π:;14些反轉遲滯元件包括 數,且純此輸人訊號之-補 輸㈣號之-補提供此 此輸出端之訊號為此補數輸入二==:使得 輸出端之訊號為此輸入端之訊號的-反且此補數 第二; =ίΓ:之輸出端,而第二電流源軸:=、:= :==電;,,滞控制部可控2 樣地’第二電流源具有—第二阻抗, + = 元件。藉由將這些阻抗元件_於這些電流源,以= I242m 3twf.doc/c -電流源可具有較高的輪出阻抗(換言、、 具有之輸出阻抗相較於第一阻抗,古' ^ _ 一電流源所 有之輸出阻抗相較於第二阻抗為高^。¥—電流源所具 由於本發明之反轉獅元件與振H 輸出阻抗較高,故《雜具有較高的參數變之 換句話說,由於電絲之輸b抗較高,減少/了 。的變化,儘管這些變化仍在最差情況(亦料當此二 益之^個元件符合最低規格時)與最錄況(亦就是: 振盡器之多個元件符合最高規格時)標準内。如此一^ =之κ漏值的變化甚小。因此,本發明之㈣器在最 差h況下之Kvco值,將顯著地小於習知的振盪哭在最差 情況下之Kveo值’故可有效地減少缝器在輸出°時所產 生的顫動(jitter)程度。 為讓本發明之上述和其他目的、特徵和優點能更明 顯易f董,下文特舉較佳實施例,並配合所附圖式,作詳細 說明如下。 0 # 【實施方式】 圖3緣示為根據本發明較佳實施例之一種反轉遲滯 元件(inverting delay component)之電路圖。請參照圖3, 此反轉遲滯元件300包括一反轉部302及一遲滯控制部 304 〇 此反轉部302包括一輸入端306、一補數輸入端308、 一輸出端310及一補數輸出端312,其中輸入端306係接 收一輸入訊號,而補數輸入端308係接收此輸入訊號之一 4443twf.doc/c 補數(complement),且輸出端310係提供一輸出訊號,且 補數輸出端312係提供此輸出訊號之一補數。此反轉部302 係可執行一反轉功能,使得此輸出訊號為此輸入訊號之補 數的反轉版本(inverted version)以及此輸出訊號之補數為 輸入訊號之反轉版本。 在一實施例中,反轉部302包括六個電晶體322、324、 326、328、330及332 (在一實施例中,每一電晶體為p 型之金氧半V體%效電晶體(metal_oxide-semiconductor field effect transistor,M0SFET))。電晶體 322 及 328 係 一輸入電晶體(input transistors),以分別接收來自於輸入 端306、308之輸入訊號。較特殊的是,電晶體322具有 一閘極端(gate terminal)、一源極端(s〇urceterminal)以及一 汲極端(drain terminal),其中閘極端係與輸入端3〇6電性 連接,以接收輸入訊號,源極端係與一節點35〇電性連接 (如圖3之電路所示)而耦接於一供應電壓卜 voltage)VDD,且一沒極端係耦接於補數輸出端312。同 樣地,電晶體328亦具有―閘極端、一源極端以及一沒極 端’其中閘極端係與補數輸入端308電性連接,以接收一 補數輸域號,而源極端係與—節點35〇電性連接,且一 汲極端係|禺接於輸出端310。 兩中間電晶體324 * 326係相互跨_接(刪s_ C曰—led)而形成一鎖存器(lateh)。在一實施例中,上些帝 晶體324及326係提供此反轉部3〇2 跨越编接的方式,每-電曰辦轉乍動猎由此 冤日日體324及326的閘極端係耦接 12429¾ 3twf.d〇c/c 於其他電晶體之汲極端。因此, 閘極端係耦接於電極體324 私日日體326之 輸出端3m,而帝日μ /極為(其依序耦接於補數 且電㈣326之祕端軸接於節點350, 電曰曰體326之汲極端係耦接於輸出端310。 330 ^ 332,^^|^#^(latch^
JtM#^(v〇ltage swing) , , ^壓成乎於一常數)。在一實施例中,電晶體33G及332 ^彼此電性耦接以分別作為—有效負載裝置⑽%福 eyce)。更特殊的是,電晶體33〇之閉極端係與其汲極端 耦接,以形成二極體型式之有效負載裝置,而電晶體33〇 ^源極端更耦接於節點350。同樣地,電晶體332之閘極 ^^係麵接於其没極端,以形成二極體型式之有效負載裝 置’且電晶體332之源極端更耦接於節點35〇。 如圖3所示,電晶體322、324及330的汲極端係皆 轉接於補數輸出端312。同樣地,電晶體326、328及332 的及極端係皆耦接於輸出端310。電晶體322、324、330 以及電晶體326、328、332係以如圖3所示之方式耦接並 乂互作用而產生一反轉(inverting)功能。在一實施例中, 輪出端310所提供之訊號為補數輸入端308所接收之訊號 的一反轉版本(inverted version),且補數輸出端312所提 供之訊號為輸入端306所接收之訊號的反轉版本。 12 12429¾ 3twf.doc/c 遲滯控制部3〇4係叙 312,以接收這些端 7出端训及補數輪出端 個反轉遲滞元件300的遲控制部綱可決定整 控制此遲延。 ^ ’其中一控制訊號係可 在一實施例中’遲滞控制部綱 (current source)314盥一坌-年冬 罘屯/瓜源 314#耦接;^弟一琶流源316,其中第一電流源 係耦接於捕輸出端312 於輸出端310。在一〜μ 弟一電机源316係祕 ^ 〇40 ^ , 貝苑例中,第一電流源314為一電晶 體340之型式(在一實施例中,為- Ν型之全氧半^ 場效電晶體_SFET)) 二j之金軋+¥體 沒極端及ϋ碰^冑日日體細具有—閘極端、一 減在紅拉/ 4 八中閑極端係接收此控制訊號,而汲 := 接於補數輸出端312。在一實施例中,第二電流
H i?晶體342之型式(在一實施例中,為一 N i之孟辨導體場效電晶體_SFET))。電晶體342具 =閘,端、-汲極端及—源極端’其中間極端係接收此 =,虎,而汲極端係搞接於輸出端31〇。控制訊號係控 制由母-電流源314及316所產生之電流量,其依序決定 由遲π控制部3〇4所施加的遲延。每一電流源州及316 具有-彼此相互_之阻抗,換言之,即第—電流源314 具有一第一阻抗且第二電流源316具有一第二阻抗。 一在一實施例中,每一電流源314及316具有一阻抗 元件。較特殊的是,阻抗元件318係耦接於電晶體34〇之 源極端,且阻抗元件32〇係耦接於電晶體342之源極端。 在一實施例中,阻抗元件318及320為電阻器等型式。阻 13 1242931 14443twf.doc/c 杬兀件318及320將可顯著地增加電流源314及316的輸 出阻抗(此現象稱為訊源退化(s〇urce degenemti〇n))。較 特殊的是,檢視電晶體340之汲極端,第一電流源314之 輸出阻抗係大於第一電流源314之第一阻抗(在一實施例 中,第一電流源314之輸出阻抗係大於第一電流源314之 第一阻抗的好幾倍)。同樣地,檢視電晶體342之汲極端, 第二電流源316之輸出阻抗係大於第二電流源316之第二 阻抗(在一實施例中,第二電流源316之輸出阻抗係大於 第二電流源316之第二阻抗的好幾倍)。因此,相較於電 流源314及316之一般的輸出阻抗,阻抗元件318及32〇 將可讓電流源314及316呈現出較高的輸出阻抗,其重要 性將詳述如下。 如圖3所示之多個反轉遲滯元件3〇〇可串聯地耦接 於一閉迴路(close loop)中,以形成一振盪器。舉例而言, 如圖4所示之振盪器400,其由三個反轉遲滯元件3〇〇所 構成,當然本發明之振盪器400亦可以由任何整數η之反 轉遲滯元件300所構成,只要η為比1大的奇數即可。 請參照圖4,每一反轉遲滯元件300具有(1)一輸入 端、(2) —補數輸入端、⑶一補數輸出端、⑷一輸出端, 其中⑴輸入端係麵接於一前導的(preceding)反轉遲滞元件 300之補數輸出端。(2)補數輸入端係耦接於此前導的反轉 遲滯元件300之輸出端,而(3)補數輸出端係耦接於此前 導的反轉遲滯元件300之輸入端,且(4)輸出端係耦接於 此後續的(succeeding)反轉遲滯元件300之補數輸入端。 14 1242931 14443twf.doc/c 由於這些反轉遲滯元件300係以一閉迴路的方式耦接在一 起,因此最後之反轉遲滯元件300(3)係作為第一反轉遲滯 元件300(1)的前導之反轉遲滯元件,且第一反轉遲滯元件 300(1)係作為最後之反轉遲滯元件3〇〇(3)的後續之反轉遲 滯元件。 每一反轉遲滯元件300係耦接在一起,以接收一控 制訊號。此控制訊號係控制每一反轉遲滞元件3〇〇的遲延 (delay)。藉由控制此遲延,將可控制振盪器4〇〇之輸出訊 號頻率。 請參照圖3,阻抗元件318及320可讓電流源314及 316產生較高的輸出阻抗。值得注意的是,這些增加的輸 出阻抗將使得振盪器400對於其組成元件(例如為電晶體 322、324、326、328、330、332、340 及 342)的參數變 異具有更大的耐受度。 此增加之耐受度的結果係繪示於圖5,其為本發明一 振盪态400之二條定性的(quaHtative)輸出頻率值/控制電 壓值之關係圖。請參照圖5,KVC01之圖形顯示在最差 情況下之Kvco值(亦就是當此振盪器400之多個元件符 合最低規格時),而KVC03之圖形顯示在最佳情況下之 Kvco值(亦即當此振盪器4〇〇之多個元件符合最高規格 時),且KVC02之圖形顯示在一般情況下之Kvco值。 請同時參照並比較圖5及圖2,將可觀察出下列幾點 不同處。首先,就在最差情況下與最佳狀況下之Kvco值 的圖形而言,圖5的變異顯著地比圖2的變異更小。因此, 15 I2429?J 3twf.d〇c/c ===,= _,高之元 =01圖形的斜率係明顯地5二:::下之 【:⑽圖形的斜率。因此,相較於習知之 專型式’亦可為其他型式的元了:,阻器 此電晶體可當作電_吏用=偏 達成本發明之目的 Ο '' 二圖及3=轉物 之電晶體342 A\ f電晶體,且遲滯控制部304 晶體亦可以為N型1曰: '電;體。當然’反轉部的電 以為p型電晶體,二1 滞控制部之電晶體亦可 圖6,反轉遲滞元件_ —實施例。請參照 ^ 604^ 602 ㈣ 632 M N # ==、觀傷 628、 晶體640及642纟p =曰而遲冰控制部604之多個電 護的範_。〜 電阳體,皆包含在本發明所欲保 電流由於^發明之反轉遲滞元件與振盪器之 耐受度:I可咸二振盪器將具有較高的參數變異 _r)程度有效地減少顧器在輸出時所產生的顫動 16 I2429?J 3twf.doc/c 雖然本發明已以較佳實施例揭露如上,然其並非用 以限^本發明,任何熟習此技藝者,在不脫離本發明之精 範圍内,當可作些許之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 圖Ϊ繪示為習知振盪器之一種Kvco圖。 圖2繪示為習知電壓控制振盪器之多數條Kvc〇圖, 其顯不當此電壓控制振盪器之多個元件產生參數變異時, 所可能顯示之多種不同之KVC0值。 圖3緣示為根據本發明較佳實施例之一種反轉遲滯 元件(inverting delay component)之電路圖。 圖4綠示為根據本發明較佳實施例之一種振盪器之 功能方塊圖,此振盪器係由圖3之反轉遲滯元件所構成。 ^圖5繪示為圖4之振盪器的多數條Kvco圖,其顯示 菖此振盈為之多個元件產生參數變異時,所可能顯示之多 種不同之Kvco值。 圖6繪示為根據本發明另一較佳實施例之一種反轉 遲滯元件之電路圖。 【主要元件符號說明】 300、300(1)、300(2)、300(3):反轉遲滯元件 302 反轉部 304 遲滯控制部 306 輸入端 308 補數輸入端 17 4443twf.doc/c 310 :輸出端 312 :補數輸出端 314 :第一電流源 316 :第二電流源 318、320 :阻抗元件 322、324、326、328、330 及 332 :電晶體 340、342 :電晶體 350 :節點 400 :振盪器 600 :反轉遲滯元件 602 :反轉部 604 :遲滯控制部 618、620 :阻抗元件 622、624、626、628、630 及 632 :電晶體 640、642 :電晶體 VDD :供應電壓 18

Claims (1)

1242931 14443twf.d〇c/c 十、申請專利範® : 一種反轉遲滯元件,包括: 一反轉部,具有·· 一輸入端,以接收一輸入訊號; 補數輸入端,以接收該輸入訊號之一補數; 一輸出端,以提供一輸出訊號;以及 盆 一補數輸出端,以提供該輸出訊號之一補數,
^該反胸可執行—反轉魏㈣,使得 以輸出訊號為該輸入訊號之該補數的一反轉版本^請賴 =Z〇n)以且該輸^K號之該魏為該輸人崎之-反轉 一遲滯控制部,包括: 第 電流源,具有一第一阻抗,而該第一電 =源係麵接於該補數輸出端,以及耦接至接收二 控制訊 一第一阻抗元件,係耦接於該第_ 該第一 ϋ日> -AL ^ /币%流源,而 ^弟阻抗7L件可讓該第一電流源產生一第— 其中該第-輸出阻抗係遠大於該第一阻抗; —第二電流源,具有-第—, 、肌源_接於該輸出端,以及_至接收該控 輸出阻抗
阻抗,而該第二電 制訊號;以 ^ 个―叫饥兀1干,係耦接於該第-兩、X h第二阻抗元件可讓該第二電流源產生二源-其中该第二輪出阻抗係遠大於該第二阻抗。㊉出阻抗 19 1242931 14443twf.d〇c/c 2·如申請專利範圍第1項所述之反轉遲滯元件,其中 該第一電流源包括一第一電晶體,而該第一電晶體包括: 一汲極端,耦接於該補數輸出端; 一閘極端,以接收該控制訊號;以及 一源極端,耦接於該第一阻抗元件。 3·如申請專利範圍第2項所述之反轉遲滯元件,其中 該第二電流源包括一第二電晶體,而該第二電晶體包括: 一及極端,|馬接於該輸出端; 一閘極端,以接收該控制訊號;以及 一源極端,耦接於該第二阻抗元件。 4·如申請專利範圍第3項所述之反轉遲滯元件,其中 "亥第一阻抗元件包括一第一電阻器,且該第二阻抗元件包 括一第二電阻器。 上々5·如申請專利範圍第3項所述之反轉遲滯元件,其中 "亥第阻抗元件包括一第三電晶體,當施加偏壓於該第三 電曰曰體時’此時该第三電晶體可當作一電阻器來使用,且 该第二阻抗元件包括一第四電晶體,當施加偏壓於該第四 電晶體時’此時該第四電晶體可當作一電阻器來使用。 6·如申請專利範圍第1項所述之反轉遲滯元件,其中 該反轉部包括: 一第一電晶體,具有: 一閘極端,耦接於該輸入端; 一汲極端,耦接於該補數輸出端;以及 一源極端,耦接於一第一節點; 20 12429¾ 3twf.doc/c 12429¾ 3twf.doc/c 第二電晶體 一閘極端 一没極端 一源極端 第三電晶體 一閘極端 一汲極端 一源極端 第四電晶體 一閘極端 一没極端 一源極端 具有· 岸禺接於该補數輸入端, 耦接於該輸出端;以及 耦接於該第一節點; 具有· 耦接於該輸出端; 耦接於該補數輸出端;以及 耦接於該第一節點;以及 具有: 事馬接於該補數輸出端; 耦接於該輸出端;以及 耦接於該第一節點。 其中 7. 如申請專利範圍第6項所述之反轉遲滯元件 該反轉部更包括: 一第五電晶體 一閘極端 一没極端 一源極端 一第六電晶體 一閘極端 一没極端 一源極端 具有: 事馬接於該補數輸出端; 柄接於該補數輸出端;以及 耦接於該第一節點;以及 具有: 耦接於該輸出端; 耦接於該輸出端;以及 耦接於該第一節點。 其中 閘極 8. 如申請專利範圍第7項所述之反轉遲滯元件 該第一電流源包括一第七電晶體,具有一汲極端、 21 i242m tWf.d〇c/c i242m tWf.d〇c/c 有一汲極端、一 源極端,其巾概極端_接於該補數輸出端,而 第^極端係用以接收該控制訊號,且該源極端_接於該 、抗元件,以及该第二電流源包括一第八電晶體,且 閘極端與一源極端,其中該汲極端係耦接 訊號’且該源 9·如申請專利範圍第8項所述之反 苴 ^亥第一阻抗元件包括-第—電阻器,且該第二^元;^ 括一第二電阻器。 上j〇·如申請專利範圍第8項所述之反轉遲滯元件,其 中口亥第-阻抗凡件包括—第九電晶體,當施加偏壓於該第 九電f體時’此時該第九電晶體可當作-電阻ϋ來使用, 且該,二阻抗元件包括—第十電晶體,當施加偏壓於該第 十電曰日體時’此時該第十電晶體可當作—電阻器來使用。 11·一種振盪器,包括: η個數目之反轉遲滯元件,係串聯地耦接以形成 一閉迴路(close 1〇ορ),其中η為比i大的一奇數,而每一 該些反轉遲滯元件包括: 一反轉部,具有: 一輸入端,以接收一輸入訊號; 一補數輸入端,以接收該輸入訊號之一補數; 一輪出端’以提供一輸出訊號;以及 一補數輸出端,以提供該輸出訊號之一補數, /、中”玄反轉邛可執行一反轉功能彳匕代出吗如^⑷仙^使得 22 c I2429^4l3twfd〇c/ 該輸出訊號為該輸入訊號之該補數的一反轉版本(inverted version),且該輸出訊號之該補數為該輸入訊號之一反轉 版本;以及 一遲滯控制部,包括: 一第一電流源,具有一第一阻抗,而該第一電 流源係耦接於該補數輸出端,以及耦接至接收一控制訊 號; 玉〇 々 一第一阻抗元件,係耦接於該第一電流源,而 該第-阻抗元件可讓該第—電流源產生—第—輸出阻抗, 其中該第一輪出阻抗係遠大於該第一阻抗; / —第二電流源,具有一第二阻抗,而該第二電 流源係_於雜―,以及減至接_控制訊號;以 及 ‘阻抗元件,係耦接於該第二冤流源,而 抗轉可讓該第二電流源產生—第二輸出阻抗, ’、二—輸出阻抗係遠大於該第二阻抗,而該輸入端盥 =數輸)端係分別地_於—前導(啊eding)l=滯 ί出妾:一輸:端,其中該輸出端與該補數 夕^ 耦接於一後績(succeeding)反轉遲滯元件 之一補數輪入端與一輸入端。 . ^ 兒日日體,而該第一電晶體包括: 一/圣端,耦接於該補數輸出端; 閑極端’以接收該控制訊號;以及 23 12429¾] 3twf.doc/c 一源極端,輕接於該第一阻抗元件。 13·如申請專利範圍第Η項所述之振盪器,其中該第 電流源包括一第二電晶體,該第二電晶體包括: 一汲極端,耦接於該輸出端; 一閘極端,以接收該控制訊號;以及 一源極端,耦接於該第二阻抗元件。 一 =·如申請專利範圍第13項所述之振盪器,其中該第 阻抗7L件包括一第一電阻器,且該第二阻抗元件包括一 第二電阻器。 一 申請專利範圍第13項所述之振盪器,其中該第 1抗7L件包括一第三電晶體,當施加偏壓於該第三電晶 -一日IL此時該第三電晶體可當作一電阻器來使用,且該第 辨 1 -件匕括第四電晶體,當施加偏壓於該第四電晶 體時’此時該第四電晶體可當作-電阻器來使用。 絲加I6·如申請專利範圍第11項所述之振盪器,其中該反 轉部包括: 一第一電晶體,具有: 閘極h,輕接於該輸入端; ;及極鳊,輕接於該補數輸出端;以及 一源極端,耦接於一第一節點; 卓一電晶體,具有: 二閘極端’輸於該補數輸入端; 汲極触,耦接於該輸出端;以及 一源極端,耦接於該第一節點; 24 Ι24291_ 曰曰 第三電 ,具有: 閑極端’耦接於該輸出端; 及極,|馬接於該補數輸出端;以及 # 一源極端,耦接於該第一節點;以及 一第四電晶體,具有: 一閘極端,粞接於該補數輸出端; ;及極端,耦接於該輸出端;以及 一源極端,耦接於該第一節點。 轉部更:括申;'專利耗圍第16項所述之振盪器,其中該反 一苐五電晶體,具有: 一閘極端 一沒極端 一源極端 第/、電晶體 一閘極端 一汲極端 源極端 專禺接於該補數輸出端; ί禺接於該補數輸出端;以及 耦接於該第一節點;以及 具有: 輕接於該輸出端; 耦接於該輸出端;以及 耦接於該第一節點。 -雷^m咖第17項所述之振盤器,其中兮第 電流源包括-第七電晶體,具有—汲_^=第 —源極端’其中該汲極端係雛於該補閘極端與 抗70件,以及該第二電流源包括—第人、 及極端一閘極端與—源極端,其中靱極端係編妾^ 25 1242931 14443twf.doc/c 輸出端,而該閘極端係用以接收該控制訊號,且該源極端 係耦接於該第二阻抗元件。 19·如申請專利範圍第18項所述之振盪器,其中該第 一阻抗元件包括一第一電阻器,且該第二阻抗元件包括一 第二電阻器。 20·如申請專利範圍第18項所述之振盪器,其中該第 一阻抗元件包括一第九電晶體,當施加偏壓於該第九電晶 體時’此時該第九電晶體可當作一電阻器來使用,且該第 二阻抗元件包括一第十電晶體,當施加偏壓於該第十電晶 體時’此時該第十電晶體可當作一電阻器來使用。 26
TW093133962A 2004-03-30 2004-11-08 Oscillator with improved parameter variation tolerance TWI242931B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/815,219 US6965273B2 (en) 2004-03-30 2004-03-30 Oscillator with improved parameters variation tolerance

Publications (2)

Publication Number Publication Date
TW200533075A TW200533075A (en) 2005-10-01
TWI242931B true TWI242931B (en) 2005-11-01

Family

ID=34679450

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093133962A TWI242931B (en) 2004-03-30 2004-11-08 Oscillator with improved parameter variation tolerance

Country Status (3)

Country Link
US (1) US6965273B2 (zh)
CN (1) CN1601906A (zh)
TW (1) TWI242931B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7113048B2 (en) * 2004-11-12 2006-09-26 International Business Machines Corporation Ultra high frequency ring oscillator with voltage controlled frequency capabilities
US20060267659A1 (en) * 2005-05-26 2006-11-30 Jiu-Liang Tsai High-speed, low-noise voltage-controlled delay cell

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4939390A (en) * 1989-01-06 1990-07-03 Vitesse Semiconductor Corporation Current-steering FET logic circuit
US5418498A (en) * 1994-04-15 1995-05-23 Analog Devices, Inc. Low jitter ring oscillators
TW388807B (en) * 1998-10-21 2000-05-01 Via Tech Inc Low voltage and low jitter voltage controlled oscillator

Also Published As

Publication number Publication date
US20050225401A1 (en) 2005-10-13
TW200533075A (en) 2005-10-01
US6965273B2 (en) 2005-11-15
CN1601906A (zh) 2005-03-30

Similar Documents

Publication Publication Date Title
TWI305448B (en) Phase-locked loop integrated circuits having fast phase locking characteristics
US8341201B2 (en) Random number generator
CN101355350B (zh) 具有低本征延迟的相移电路
US10998896B2 (en) Clock doublers with duty cycle correction
TW200908560A (en) Injection-locked frequency divider
TW200427224A (en) Clock multiplier
TWI241763B (en) Multiphase voltage controlled oscillator
TW200913461A (en) Frequency divider and latch circuit and frequency dividing method thereof
US7683683B1 (en) Frequency doubler with duty-cycle correction and associated methods
CN101176254A (zh) 分立时钟发生器和/或定时/频率参考
JPH0888565A (ja) 無抵抗器型の電圧制御発振器
CN107528585A (zh) 具有电超负载保护电路的锁相回路
TW200826504A (en) Digital adjustment of an oscillator
US20060280278A1 (en) Frequency divider circuit with a feedback shift register
TWI242931B (en) Oscillator with improved parameter variation tolerance
TW200945779A (en) Dual supply inverter andring oscillator
CN104641560B (zh) Rf逻辑分频器
Chang et al. A multiphase-output delay-locked loop with a novel start-controlled phase/frequency detector
JP5053413B2 (ja) 同期回路
TW201006133A (en) Digital delay line and application thereof
TW201223131A (en) An ultra low power oscillator
TW201103242A (en) Charge pump and charging/discharging method capable of reducing leakage current
CN108055021A (zh) 振荡器
TWI302058B (en) Power management for low-jitter phase-locked loop in portable application
JP2004072680A (ja) 半導体集積回路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees