[go: up one dir, main page]

TWI241064B - Push-pull buffer amplifier and source driver - Google Patents

Push-pull buffer amplifier and source driver Download PDF

Info

Publication number
TWI241064B
TWI241064B TW094100958A TW94100958A TWI241064B TW I241064 B TWI241064 B TW I241064B TW 094100958 A TW094100958 A TW 094100958A TW 94100958 A TW94100958 A TW 94100958A TW I241064 B TWI241064 B TW I241064B
Authority
TW
Taiwan
Prior art keywords
transistor
source
drain
coupled
type
Prior art date
Application number
TW094100958A
Other languages
English (en)
Other versions
TW200625793A (en
Inventor
Wei-Zen Su
Original Assignee
Denmos Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denmos Technology Inc filed Critical Denmos Technology Inc
Priority to TW094100958A priority Critical patent/TWI241064B/zh
Priority to US11/160,103 priority patent/US7271630B2/en
Priority to JP2005193615A priority patent/JP2006197541A/ja
Application granted granted Critical
Publication of TWI241064B publication Critical patent/TWI241064B/zh
Publication of TW200625793A publication Critical patent/TW200625793A/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/26Push-pull amplifiers; Phase-splitters therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/3022CMOS common source output SEPP amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/30Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
    • H03F3/3001Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor with field-effect transistors
    • H03F3/3022CMOS common source output SEPP amplifiers
    • H03F3/3028CMOS common source output SEPP amplifiers with symmetrical driving of the end stage
    • H03F3/303CMOS common source output SEPP amplifiers with symmetrical driving of the end stage using opamps as driving stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45475Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45366Indexing scheme relating to differential amplifiers the AAC comprising multiple transistors parallel coupled at their gates only, e.g. in a cascode dif amp, only those forming the composite common source transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)
  • Amplifiers (AREA)

Description

1241064 15549twf.doc/g 九、發明說明: 【發明所屬之技術領域】 種轨^是ft關於緩衝放大器,且特別是有關於-動器。 说緩衝放大為及其應用之源極驅 【先前技術】 在電子電路中,往往需要利用緩衝放大器將訊 =-端點,並且驅動下—級電路。例如,液晶顯示二 f亟驅動器中即應用緩衝放大器將液晶面板所需之類比帝 鲜位施加於液晶面板,因此緩衝放A||在源 ^ 重要的角色一個好的緩衝放大器可提供高 準,性。若是在可攜式裝置(例如筆記型電腦、個人數位助 理專)的應用上’則功率消耗將是緩衝放大器之重要考量。 r fff)n第咖846號專職巾’其揭料消除偏移 (〇 set)之運异放大器。該案係運用複雜電路 號:徑而到其目的。然而,除了其複雜電路導致電= 居冋不下之外,,頻繁地切換訊號路徑亦會造成雜訊產生。 另外,在美國第613736〇號專利案中,其揭露應用 rml-to-rad緩衝放大器之電壓追隨器。該案雖不 除之機制,然而其輸出端在驅動下一級電路時之充電速率 與放電速率並不均等。 【發明内容】 本發明的目的就是在提供一種推挽緩衝放大器,以達 到低功率、轨對轨(rail_t〇_rail)輸入/輸出之特性,以及 並且該充電速
1241064 15549twf.doc/g 在驅動下一級電路時能夠達到快速充放電 率與放電速率均等。 本發明的再-目的是提供一種源極驅動器,以使驅動 像素之充電速率與放電速率均等,並達到低功率之特性。 本=明提出-種推挽緩衝放大器,用以傳輸輸入訊號 而產生輸出訊號。此推挽緩衝放大器包括N型比較器、p 型比較器、第-反相器、第二反相器、第—輸出級以及第 -輸出級。其中第-輸出級包含第—電晶體與第二電晶 體’而第二輸出級包含第三電晶體與第四電晶體。N型比 較器比較輸入訊號與輸出訊號,並由互為反相之二 輪出比較結果,其中㈣型比較器之内部係❹㈣晶體 作為其輸人級。P魏較器亦比較輸人訊號與輸出訊號, 並由互為反相之二輸出端輸出比較結果,其中該p型比較 器之内部係以P型電晶體作為其輸入級。第一反相器之輸 ^端耦接至N型比較器之第一輸出端,第二反相器之輸入 裢耦接至P型比較器之第一輸出端。第一電晶體之第一源 //及極耦接至第一電壓線,閘極則耦接至N型比較器之第二 輪出端。第二電晶體之第一源/汲極耦接至第一電晶體之第 二源/汲極,第二電晶體之第二源/汲極耦接至第二電壓 線’第二電晶體之閘極耦接至p型比較器之第二輸出端。 第三電晶體之閘極耦接至第一反相器之輸出端,第三電晶 體之第一源/汲極耦接至第二電壓線,第三電晶體之第二源 /汲極耦接至第一電晶體之第二源/汲極並且產生輸出訊 唬。第四電晶體之第一源/汲極耦接至第三電晶體之第二源 6 1241064 15549twf.doc/g //及極,第四電晶體之第二源/汲極轉接至第一電壓線,第 四電晶體之閘極耦接至第二反相器之輪出端。 、 本發明提出一種源極驅動器,用以驅動顯示面板。此 源極驅動器包括數位類比轉換器以及推挽緩衝放大器。數 位類比轉換器轉換數位之視頻訊號以輸出類比之輸入訊 號。推挽緩衝放大器耦接至數位類比轉換器,用以傳輸輸 入afl ^虎並產生輸出成號以驅動顯不面板。其中推挽緩衝放 _ 大器包括Ν型比較器、Ρ型比較器、第一反相器、第二反 相器以及第一〜第四電晶體。Ν型比較器比較輸入訊號與輸 出訊號,並由互為反相之二輸出端輸出比較結果,其中該 Ν型比較器之内部係以Ν型電晶體作為其輸入級。ρ型比 較器亦比較輸入訊號與輸出訊號,並由互為反相之二輸出 立而輸出比較結果,其中該ρ型比較器之内部係以ρ型電晶 體作為其輸入級。第一反相器之輸入端耦接至Ν型比較器 之第一輸出端,而第二反相器之輸入端耦接至ρ型比較器 之苐輸出端。弟一電晶體之第一源/没極耦接至第一電壓 藝線’第一電晶體之閘極耦接至Ν型比較器之第二輸出端。 第二電晶體之第一源/汲極耦接至第一電晶體之第二源/汲 極’第二電晶體之第二源/汲極耦接至第二電壓線,第二電 晶體之間極耦接至Ρ型比較器之第二輸出端。第三電晶體 之間極麵接至第一反相器之輪出端,第三電晶體之第一源/ 没極搞接至第二電壓線,第三電晶體之第二源/汲極耦接至 第一電晶體之第二源/汲極並且產生輸出訊號。第四電晶體 之第一源/沒極耦接至第三電晶體之第二源/汲極,第四電 7 1241064 15549twf.doc/g 晶體之第一源及極耗接至第_ 耦接至第二反相器之輸出端。 電壓線,第四電晶體之閘極 本發明因結合内部以_電晶體作為其 比較器與内部❹型電日日日體作為其輸人級之P型比較哭 因此達到。raillmU輸人/輸出之特性。另外,因為n ^ P型比較ϋ共同轉第-輸岐以及第二輸出級 ^
驅動下-級電路時能夠達到快速充放電之目的兮 電速率與放電速率均等。 〃凡 為讓本發明之上述和其他目的、特徵和優點能更明領 易懂,下文特舉·實_,並配合所關式,作詳細說 明如下。 【實施方式】 為方便說明本發明,町將⑽晶顯示^為應用範 例,但不應依此限制本發明之應用範圍。圖丨是依照本發 明實施例繪示一種液晶顯示器之部分方塊圖。請參照圖 1,此液晶顯示器包含顯示面板110與源極驅動器、12〇。源 極驅動ϋ 12G包括數位類比轉換g 13G與推挽緩衝放大哭 140 等。 口0 數位類比轉換器130接收多個數位視頻訊號VD,並 依據視頻訊號VD透過數位類比轉換器,以便將視頻訊號 VD轉換為多個類比輪入訊號131。推挽緩衝放大器14^ 耦接至數位類比轉換器130,用以傳輸輸入訊號131並且 產生輸出όίΐ號141以驅動顯示面板11〇。其中推挽緩衝放 大器可以參照圖2實施之。 8 1241064 15549twf.doc/g 圖2是依照本發明實施例說明一種推挽緩衝放大器之 方塊圖。請參照圖2,在此推挽緩衝放大器2〇〇表示圖1 中各推挽緩衝放大器140其中一個。推挽緩衝放大器200 包括N型比較器21〇、p型比較器22〇、第一反相器、 第二反相器240、第一輸出級250以及第二輸出級26〇。其 中第一輸出級250包含P型電晶體T1與N型電晶體丁f 而第二輸出級260包含N型電晶體T3與P型電晶體丁4。 • 於本實施例中所稱之N型比較器,係指其内部 電晶體作為其輸入級之比較器。同理,於本實施例中所稱 之P型比較器,係指其内部以P型電晶體作為其輸入級之 比較器。 推挽緩衝放大器200具有正輸入端「+」、負輸入端 「-」以及輸出端。在此係將輸出端之輸出訊號v〇ut回授 至負輸入端「-」,使得負輸入端訊號Vinm等於輸出訊號 Vout。N型比較器210分別經由正輸入端與負輸入端接^ 輸入訊?虎Vinp與輸出訊號Vout並比較之,然後由互為反 ► 相之第一輸出端(正輸出端)與第二輸出端(負輸出端)輸出 比較結果。例如,當輸入訊號Vinp大於輸出訊號v〇ut, 則第一輸出端輸出高準位訊號,此時反相之第二輸出端輸 出低準位訊號。 P型比較器220與N型比較器210相似,亦具正輸入 端、負輸入端、第一輸出端(正輸出端)與第二輸出端(負輸 出端)。P型比較器220分別經由正輸入端與負輸入端接收 輸入訊號Vinp與輸出訊號Vout並比較之,然後由互為反 9 1241064 15549twf.doc/g 相之第一輸出端與第二輸出端輸出比較結果。例如,當輸 入訊號Vinp小於輸出訊號Vout,則第一輸出端輸出低準 位訊號,此時反相之第二輸出端輸出高準位訊號。 第一反相器230將N型比較器210第一輸出端之輸出 訊號211反相後產生訊號231。相似地,第二反相器240 將P型比較器220第一輸出端之輸出訊號221反相後產生 訊號241。
第一輸出級250中P型電晶體τΐ與N型電晶體T2 分別受控於N型比較器210第二輸出端之輸出訊號212以 及P型比車父為220第二輸出端之輸出訊號222。電晶體τΐ 之源極耦接至第一電壓線(以下將假設是電源電壓線 VLS),其閘極則辆接至比較器21〇之第二輸出端。電晶體 T2之汲極難至電晶體T1之汲極,而電晶體τ2源極搞 接至第一電壓線下將假設是接地電壓線gnd)。電晶體 T2之閘極則耦接至比較器22〇之第二輸出端。
第二輸出級260中N型電晶體T3與p型電晶體丁4 分別受,於第-反相器23〇輸出端之輸出訊號Η丨以及第 : 240巧出端之輸出訊號241。電晶體T3之閘極耦 ⑽Ϊ相^ 23G之輸出端,其源極祕至接地電壓線 =’而^極,接至電晶體T1之淡極。其中= 體D沒極之訊號即為推挽緩衝放大器2〇〇欲輸出 喊Vou卜電晶體丁4之汲極輕接至電晶月J 電晶體T4之源極搞接至電源 、一 / σ,而 电/原電壓線VLS,雷晶轉十μ 極則麵接至第二反相器24〇之輸出端。一 T4之閘 1241064 15549twf.doc/g 當輸入訊號Vinp大於VLS-Vthp (Vthp表示P型電晶 體之臨界電壓)時,由於輸入訊號Vinp不足以開啟(turn on) P型比較器220内之P型電晶體,因此p型比較器220無 法工作。此時輸出訊號221與222皆為低準位,而訊號241 為南準位。因此’電晶體T2與T4皆被關閉(turn off)。在 此同時,因為輸入訊號Vinp大於N型電晶體之臨界電壓
Vthn,因此N型比較器210仍然可以正常工作。此時若輸 入訊號Vinp大於輸出訊號Vout,則輸出訊號211與212 分別為高準位與低準位(此時訊號231為低準位)。因此, 電曰b體T1被開啟而電晶體T3被關閉,此時電源電壓vls 即可經由電晶體T1而對輸出負載(例如圖1顯示面板11〇 之液晶電容)進行充電。反之,若輸入訊號vinp小於輸出 訊號+Vout,則輸出訊號211與212分別為低準位與高準位 (此時訊號231為高準位)。因此,電晶體丁丨被關閉而電晶 體T3被開啟,此B夺輸出負載即可經由電晶體T3而放電至 接地電壓線GND。 當輸^訊號Vinp介於Vthn與VLS_Vthp之間時,由 於輸入訊號Vinp可以開啟p型電晶體與_電晶體,因 此P型比較器220與N型比較器21〇皆可以正常工作。此 日^輸^ Vinp大於輸出訊號ν_,則輪出訊號2ιι ί 訊號231與241為低準位)而輪出訊 唬212,、低準位。因此,電晶體^與以被開啟 晶體Τ2與Τ3被關閉’此時電源電壓犯即可妳由電曰 體TUT4而對輸㈣載進行充電。反之,若輸入訊= 1241064 15549twf.doc/g
Vinp小於輸出訊號Vout,則輸出訊號211與221為低準位 (此時訊號231與241為高準位)而輸出訊號212與222為 高準位。因此,電晶體T1與T4被關閉而電晶體T2與T3 被開啟,此時輸出負載即可經由電晶體T2與T3而放電至 接地電壓線GND。 當輸入訊號Vinp小於Vthn時,由於輸入訊號Vinp 不足以開啟N型比較器210内之N型電晶體,因此N型 比較器210無法工作。此時輸出訊號211與212皆為高準 位,而訊號231為低準位。因此,電晶體T1與T3皆被關 閉。在此同時,因為輸入訊號Vinp超過P型電晶體之臨 界電壓Vthp,因此P型比較器220仍然可以正常工作。此 時若輸入訊號Vinp大於輸出訊號v〇vlt,則輸出訊號221 與222分別為高準位與低準位(此時訊號241為低準位)。 因此,電晶體T4被開啟而電晶體T2被關閉,此時電源電 壓VLS即可經由電晶體Τ4而對輸出負載(例如圖丨顯示面 板no之液晶電容)進行充電。反之,若輸入訊號vinp小 ^輸出訊號Vout,則輸出訊號221與222分別為低準位與 同準位(此日守汛號241為尚準位)。因此,電晶體丁4被關閉 而電晶體Τ2被開啟’此時輸出負載即可經由電晶體τ2而 放電至接地電壓線GND。 上述推挽緩衝放大器200可以參照圖3實施之。圖3 是依照本發明實關說明—種推挽緩衝放大^之電路圖。 推挽緩衝放大器傳輸輸人訊號Vinp而產生輸出訊號 V〇ut。推挽緩衝放大器·包括N型比較器3i〇、p型比 12 1241064 15549twf.doc/g 較為320、第一反相器330、第二反相器34〇、第一輸出級 250以及第二輸出級260。本實施例中第一輸出級25()以及 第二輸出級260係與圖2之第一輸出級250以及第二輸出 級260相同,故不再贅述。 N型比較器310比較輸入訊號Vinp與輸出訊號v〇ut, 並由互為反相之二輸出端輸出比較結果(即圖3中訊號3ιι 與312)。在此,N型比較器310包括N型電晶體T9〜丁 11 以及P型電晶體T12、T13。電晶體T9之源極_至接地 ,壓線GND,其閘極則耦接至第三電壓線(在此例如是預 定準位之N型電晶體偏壓電壓VBN)。電晶體τιο之源極 耦接至電晶體丁9之汲極,而電晶體T1〇之汲極即為 比較的310之苐一輸出端(輸出訊號312)。電晶體τΐο之 閘極即為N型比較n 31G之正輸人端,用以接收輸入訊號
Vinp。電晶體T11之源極耦接至電晶體T9之汲極,而電 晶體τιι之汲極即為Ν型比較器31〇之第一輸出端(輸出 訊,311)。電晶體Τ11之間極即為Ν型比較器31〇之負輸 入端,用以接收負輸入端訊號Vinm (本實施例中係由輸^ 訊號Vout回授提供之)。電晶體T12之汲極耦接至電晶體 =〇之汲極,電晶體Τ12之源極耦接至電源電壓線 電晶體T12之閘極則耦接至電晶體T11之汲極。㊉曰 T13之汲極耦接至電晶體TU之汲極,電晶體τΐ3之源極 减至電源電壓線VLS,而電晶體Τ13之閘 ζ、雷 晶體Τ12之閘極。 ’垵主電 13 1241064 15549twf.doc/g P型比較器320亦比較輸入訊號vi叩與輸出訊號 Vout,並由互為反相之二輪出端輪出比較結果(即圖3 ^ ^ 號321與322)。在此,Ρ型比較器32〇包括ρ型電曰體 Ti4〜Ti6以及Ν型電晶體Τ17、Τ18。電晶體ΤΜ之=極 耦接至電源電壓線VLS,其閘極_接至第四電壓線(在此 例如是預定準位之Ρ型電晶體偏壓電壓VBP)。電晶體 之源極箱接至電晶體T14之汲極,電晶體T15之沒極即為 φ ρ型比較器320之第二輪出端(輸出訊號322)。電晶體m ,閘極即為P型比較器32〇之正輸入端,用以接收輸入訊 號Vmp。電晶體T16之源極耦接至電晶體T14之汲極,電 晶體Τ16之汲極即為Ρ型比較器32〇之第一輸出端(輸出訊 號321)。電晶體Τ16之閘極即為ρ型比較器32〇之負輸入 端,用以接收輸出訊號Vout。電晶體Τ17之汲極接 之汲極’電晶體Τ17之源極耦接至接地電壓: GND,電晶體Τ17之閘極耦接至電晶體τΐ6之汲極。電晶 體Τ18之沒極輕接至電晶體Τ16之汲極,電晶體之源 =3=電壓線_’電晶咖之閉極—至電晶 推挽緩衝放大器3〇〇中第—反相器33〇包括 ^ T5與^型電晶體T6。電晶體乃之閘極即為第一反相 二330之輸入端,並且耦接至Ν型比較器3ι〇之第一輸出 =。電晶體Τ5之源極祕至電源電壓線VLs 極即為第-反相器33〇之輸出端。電晶體刊之沒 轉接至電晶體T5之汲極’電晶體T6之源_接至接地 1241064 15549twf.doc/g 電聖線GND,而電晶體丁6之閘極則輛接至第三電墨線 此例如疋預(準位型電晶體偏壓賴。、、’ 推挽緩衝放大器300中第二反相器34〇包括p型帝曰 體T7與N型電晶體T8。電晶體T7之閘極轉接至第= 壓線(在此例如是預定準位之ρ型電晶體偏壓電壓V : 電晶體Τ 7之源極|禺接至電源電壓線ν L s,而電晶體丁 7之 汲極即為第二反相器34〇之輸出端。電晶體τ8之亟 • 接至電晶體17之祕,電晶體Τ8之源極減至地電壓線 GND’而電晶體τ8之閘極即為第二反相器、姻之輸入端, 並且耦接至Ρ型比較器320之第一輸出端。 在操作過程中,第一輸出級之ρ型電晶體與Ν型電晶 體在同-4間中只有其中一個會被開啟,而另一個則會被 關閉。同樣地,第二輸出級26〇之付型電晶體與ρ型^晶 體在同-時間中亦只有一個會被開啟,而另一個則會被^ 閉:因此,可以達到低功率之目的。另外,因結合以型比 較為與ρ型比較器,當輸入訊號vinp小於Vthn以及當輸 入说唬Vinp大於VLS-Vthp時,N型比較器與P型比較器 二者中至少其一仍可正常工作而驅動第一輸出級以及第二 輸出級,因此達到rail_t0_rail輸入/輸出之特性。另外,因 為N型與ρ型比較器共同驅動第一輸出級以及第二輸出 級,使得在驅動下一級電路時能夠達到快速充放電之目 的’並且該充電速率與放電速率均等。 雖然本發明已以較佳實施例揭露如上,然其並非用以 限定本發明,任何熟習此技藝者,在不脫離本發明之精神 15 1241064 15549twf.doc/g 和範圍内,當可作些許之更動與潤飾, 範圍當視伽之ψ請專㈣圍所界定 s明之保護 【圖式簡單說明】 ~/ 圖1是依照本發明實施例繪 方塊圖。 不 種液晶顯示器之部分 牙重推挽緩衝放大器之 圖2是依照本發明實施例說明一 方塊圖。
圖 電路圖 3是依照本發明實施例說明一 種推挽緩衝放大器之 140、200、300 ·•推挽緩衝放大器 141 :輸出訊號
【主要元件符號說明】 110 顯示面板 120 源極驅動器 130 數位類比轉換器 131 類比輸入訊號 210、 310 : N型比較器 211、 311 ·· N型比較器之正輸出端訊號 212、 312 : N型比較器之負輸出端訊號 220、 320 ·· P型比較器 221、 321 : P型比較器之正輸出端訊號 222、 322 : P型比較器之負輸出端訊號 230、 330 :第一反相器 231、 331 :第一反相器之輸出訊號 16 1241064 15549twf.doc/g 240、 340 :第二反相器 241、 341 ··第二反相器之輸出訊號 250 :第一輸出級 260 ··第二輸出級 Vinm:負輸入端訊號 Vinp ··輸入訊號 Vout :輸出訊號 ΤΙ、T4、T5、T7、T12、T13、T14〜T16 ·· P 型電晶體 T2、T3、T6、T8、T9〜Til、T17、T18 ·· N 型電晶體
17

Claims (1)

1241064 15549twf.doc/g 十、申請專利範圍: 1·一種推挽緩衝放大器,用以傳輸一輸入訊號而產生 一輸出訊號,該推挽緩衝放大器包括: 一N型比較器,用以比較該輸入訊號與該輸出訊號, 並由互為反相之該N型比較器之第一輸出端與該n型比較 為之第二輸出端輸出比較結果,其中該N型比較器之内部 係以N型電晶體作為其輸入級; 一P型比較器,用以比較該輸入訊號與該輸出訊號, 釀並由互為反相之該P型比較器之第一輸出端與該p型比較 器之第二輪出端輪出比較結果,其中該P型比較器之内部 係以P型電晶體作為其輸入級; 一第一反相器,該第一反相器之輸入端I馬接至該N型 比較器之第一輸出端; 一第二反相器,該第二反相器之輸入端耦接至該p型 比較器之第一輸出端; 一第一輸出級,包含·· 11 一第一電晶體,該第一電晶體之第一源/汲極耦接 至一第一電壓線,該第一電晶體之閘極耦接至該N型比較 器之第二輸出端;以及 一第^一電晶體,該第二電晶體之弟一源/沒極搞接 至該第一電晶體之第二源/汲極,該第二電晶體之第二源/ 汲極耦接至一第二電壓線,該第二電晶體之閘極耦接至該 p型比較器之第二輸出端;以及 一第二輸出級,包含: 1241064 15549twf.doc/g 一第二電晶體,該第三電晶體之閘極耦接至該第 二 =輸二’;第三電晶體之第-源/汲_接至該 曰μ 、DX弟二電晶體之第二源7汲極耦接至該第一電 曰曰體之第二源/汲極並且輸出該輸出訊號;以及 至η : Ϊ四電晶體,該第四電晶體之第-源/汲極耦接 則二it电曰曰體之第二源/沒極,1 亥第四電晶體之第二源/ 第:nm胃第""電晶體之·_至該 弟一反相态之輸出端。 中笛如t請專利範圍第1項所述之推挽緩衝放大器,其 ί 體與該第四電晶體係為p型電晶體,以及該 第一as日體與該第三電晶體係為N型電晶體。 中兮3第專利範圍第1項所述之推挽緩衝放大器,其 接線係為電源電壓線,並且該第二線係為 中該4第圍第1項所述之推挽緩衝放大器,其 ❿ 較哭之^五Ϊ晶體’該第五電晶體之閘極搞接至該N型比 輪出端’該第五電晶體之第一源 I::五電晶體之第二—侧 第五電! :I =:第六電晶體之第-源/汲極耦接至該 耦接一w及極,該第六電晶體之第二源/汲極 弟二電壓線,該第六電晶體之間極祕至一第三 19 1241064 15549twf.doc/g 5:如申%專利範圍第4項所述之推挽緩衝放大器,並 中該第五電晶體係為ρ型電晶體,以及該第六電晶為 Ν型電晶體。 门 6·如申請專利範圍第1項所述之推挽緩衝放大器,1 中該第二反相器包括: 一第=電晶體,該第七電晶體之閘極耦接至一第四電 壓,,該第七電晶體之第一源/汲極麵接至該第一電壓線, 該第七電晶體之第二源/汲極即為該第二反相器之輸出 W 端;以及 第八電日日脰,该弟八電晶體之第一源/没極輕接至該 第七電晶體之第二源/汲極,該第八電晶體之第二源/汲極 耦接至該第二電壓線,該第八電晶體之閘極耦接至該p型 比較器之第一輸出端。 7·如申請專利範圍第6項所述之推挽緩衝放大器,其 中該第七電晶體係為P型電晶體,以及該第八電晶體係為 N型電晶體。 # 8·如申請專利範圍第1項所述之推挽緩衝放大器,其 中該N型比較器包括: ^ 一弟九電晶體’该弟九電晶體之第一源/沒極耗接至該 第二電壓線,該第九電晶體之閘極耦接至一第三電壓線; 一弟十電晶體,該苐十電晶體之第一源/;:及極|馬接至該 第九電晶體之第二源/汲極,該第十電晶體之第二源/汲極 即為該N型比較之第二輸出端,該第十電晶體之閘極接 收該輸入訊號; 20 1241064 15549twf.doc/g -第十-電晶體,該第十-電晶體之第一源/沒極輕接 至該第九電晶體之第二源/汲極,該第十一電晶體一、 ^"7 ......... /汲極即為該N型比較器之第一輸出端,該第十一電晶娜、 閘極接收該輸出訊號; * -第十二電晶體,該第十二電晶體之第—源後極 至遠弟十電μ體之苐一源/>及極,該第十二電晶體之第」 /沒極耦接至該第-電壓線,該第十二電晶體之閘極: 該第十一電晶體之第二源/汲極;以及 -第十三電晶體,該第十三電晶體之第—源/没極 至该第十一電晶體之第二源/汲極,該第十三電晶體之第二 源/汲極滅至該第-㈣線,該料三電晶體之閘極^ 至該第十二電晶體之閘極。 9.如申請專利範圍第8項所述之推挽緩衝放大器,发 中該第九電晶體、該第十電晶體與該第十—f晶體^ 型電晶體,以及該第十二電晶體與該第十三電晶體係為 型電晶體。 1〇.如申請專利範圍第1項所述之推挽緩衝放大器,A 中該P型比較器包括: 二第十四電晶體,該第十四電晶體之第—源級極 至該第-電壓線,該第十四電晶體之閘極祕至一第四带 壓線; a -第十五電晶體,該第十五電晶體之第—源/汲極 至該第十四電晶體之第二源/汲極,該第十五電晶體之第二 21 1241064 15549t\vf.doc/g 源/汲極即為該P型比較器之第二輸出端,該第十五電晶體 之閘極接收該輸入訊號; 一第十六電晶體,該第十六電晶體之第一源/汲極耦接 至該第十四電晶體之第二源/汲極,該第十六電晶體之第二 源/汲極即為該P型比較器之第一輸出端,該第十六電晶體 之閘極接收該輸出訊號; 一第十七電晶體,該第十七電晶體之第一源/汲極耦接 至該第十五電晶體之第二源/汲極,該第十七電晶體之第二 源/汲極耦接至該第二電壓線,該第十七電晶體之閘極耦接 至該第十六電晶體之第二源/汲極;以及 一第十八電晶體,該第十八電晶體之第一源/汲極耦接 至該第十六電晶體之第二源/汲極,該第十八電晶體之第二 源/汲極耦接至該第二電壓線,該第十八電晶體之閘極耦接 至該第十七電晶體之閘極。 1L如申請專利範圍第10項所述之推挽緩衝放大器, 其中該第十四電晶體、該第十五電晶體與該第十六電晶體 係為P型電晶體,以及該第十七電晶體與該第十八電晶體 係為N型電晶體。 12.—種源極驅動器,用以驅動一顯示面板,該源極驅 動器包括: 一數位類比轉換器,用以轉換一數位之視頻訊號以輸 出類比之一輸入訊號;以及 22 1241064 15549twf.doc/g 一推挽緩衝放大器,耦接至該數位類比轉換器,用以 傳輸该輸入訊號而產生一輸出訊號以驅動該顯示面板,其 中該推挽緩衝放大器包括: 一 N型比較器,用以比較該輸入訊號與該輸出訊 號,並由互為反相之該N型比較器之第一輸出端與該N型 比較之第二輸出端輸出比較結果,其中該N型比較器之 内部係以N型電晶體作為其輸入級; 一 P型比較器,用以比較該輸入訊號與該輸出訊 號,並由互為反相之該p型比較器之第一輸出端與該p型 比較器之第二輸出端輪出比較結果,其中該p型比較器之 内部係以P型電晶體作為其輸入級; 一第一反相器,該第一反相器之輸入端耦接至該 N型比較為之第一輸出端; 一第二反相器,該第二反相器之輸入端耦接至該 P型比較為之第一輸出端; 々 第—電晶體,該第一電晶體之第一源/汲極耦接 至一第一電壓線’該第一電晶體之閘極耦接至該N型比較 器之第二輸出端; 々 第二電晶體,該第二電晶體之第一源/汲極耦接 至該第一電晶體之第二源/汲極,該第二電晶體之第二源/ /及極耦接至-第二電壓線,該第二電晶體之閘極麵接至該 P型比較H之第二輸出端; _ 第二電晶體,該第三電晶體之閘極耦接至該第 -反相$之輪出端,該第三電晶體之第―源/汲極減至該 23 1241064 15549twf.doc/g 第二電壓線,該第三電晶體之第_ 晶體之第,/汲極並且輸出該。訊號°;以該第—電 第四電晶體,該第四雷曰_笛、m卜 第二反相器之輸出端。弟〜日日體之閉極输至該 專利範㈣12項所述之源極驅動器,a中 :::电曰曰ri該第四電晶體係為?型電晶體,以及該第 一電晶體與該第三電晶體係為Ν型電晶體。 人 14·如中請專利範圍第12項所述之源極 =:電壓線係為電源電壓線,並且該第二電壓線係為: ,第15.二申圍第12項所述之源極驅動器,其中 θ亥第一反相态包括: /、r 較C該第五電晶體之閘極耦接至該N型比 該第五電晶體之第—源/汲_接至兮 芯=線’該第五電晶體之第二源/汲極即為 相/ 口口之輸出端;以及 叉相 第五;體::轉六電晶體之第一源/沒_接至該 _至;;及極’該第六電晶體之第二源/汲極 電壓i 該第六電晶體之閘極麵接至-第三 24 1241064 15549twf.doc/g 16·如申請專利範圍第15項所述之源極驅動器,其中 該第五電晶體係為Ρ型電晶體,以及該第六電晶體係為Ν 型電晶體。 17.如申凊專利範圍第12項所述之源極驅動器,其中 該第二反相器包括: 一第七電晶體,該第七電晶體之閘極耦接至一第四電 壓線,該第七電晶體之第一源/::及極|馬接至該第一電壓線, 该苐七電晶體之第二源及極即為該第二反相器之輸出 ® 端;以及 一第八電晶體,該第八電晶體之第一源/汲極輕接至該 第七電晶體之苐二源/>及極’该弟八電晶體之第二源/沒極 耦接至該第二電壓線,該第八電晶體之閘極搞接至該Ρ型 比較器之第一輸出端。 18·如申請專利範圍第17項所述之源極驅動器,其中 該第七電晶體係為Ρ型電晶體,以及該第八電晶體係為Ν 型電晶體。 Φ 19·如申請專利範圍第12項所述之源極驅動器,其中 該Ν型比較器包括: 一第九電晶體,該第九電晶體之第一源/;:及極|馬接至該 第二電壓線,該第九電晶體之閘極耦接至一第三電壓線 一第十電晶體’該第十電晶體之第一源/;;及極輕接至該 第九電晶體之第二源/汲極,該第十電晶體之第二源/汲^ 即為該Ν型比較器之第二輸出端’該第十電晶體之閘極接 收該輸入訊號; 25 1241064 15549twf.doc/g 一第十一電晶體,該第十一電晶體之第一源/汲極耦接 至該第九電晶體之第二源/汲極,該第十一電晶體之第二源 /汲極即為該N型比較器之第一輸出端,該第十一電晶體之 閘極接收該輸出訊號; 一第十二電晶體,該第十二電晶體之第一源/汲極耦接 至該第十電晶體之第二源/汲極,該第十二電晶體之第二源 /汲極耦接至該第一電壓線,該第十二電晶體之閘極耦接至 該第十一電晶體之第二源/汲極;以及 • 一第十三電晶體,該第十三電晶體之第一源/汲極耦接 至該第十一電晶體之第二源/汲極,該第十三電晶體之第二 源/汲極耦接至該第一電壓線,該第十三電晶體之閘極耦接 至該第十二電晶體之閘極。 20.如申請專利範圍第19項所述之源極驅動器,其中 該第九電晶體、該第十電晶體與該第十一電晶體係為N型 電晶體,以及該第十二電晶體與該第十三電晶體係為P型 電晶體。 • 21.如申請專利範圍第12項所述之源極驅動器,其中 該P型比較器包括: 一第十四電晶體,該第十四電晶體之第一源/汲極耦接 至該第一電壓線,該第十四電晶體之閘極耦接至一第四電 壓線; 一第十五電晶體,該第十五電晶體之第一源/汲極耦接 至該第十四電晶體之第二源/汲極,該第十五電晶體之第二 26 1241064 15549twf.doc/g 源/汲極即為該P型比較器之第二輸出端,該第十五電晶體 之閘極接收該輸入訊號; 一第十六電晶體,該第十六電晶體之第一源/汲極耦接 至該第十四電晶體之第二源/汲極,該第十六電晶體之第二 源/汲極即為該P型比較器之第一輸出端,該第十六電晶體 之閘極接收該輸出訊號; 一第十七電晶體,該第十七電晶體之第一源/汲極耦接 至該第十五電晶體之第二源/汲極,該第十七電晶體之第二 源/汲極耦接至該第二電壓線,該第十七電晶體之閘極耦接 至該第十六電晶體之第二源/汲極;以及 一第十八電晶體,該第十八電晶體之第一源/汲極耦接 至該第十六電晶體之第二源/汲極,該第十八電晶體之第二 源/汲極耦接至該第二電壓線,該第十八電晶體之閘極耦接 至該第十七電晶體之閘極。 22. 如申請專利範圍第21項所述之源極驅動器,其中 該第十四電晶體、該第十五電晶體與該第十六電晶體係為 P型電晶體,以及該第十七電晶體與該第十八電晶體係為 N型電晶體。 23. 如申請專利範圍第12項所述之源極驅動器,其中 該顯示面板係為液晶顯示面板。 27
TW094100958A 2005-01-13 2005-01-13 Push-pull buffer amplifier and source driver TWI241064B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW094100958A TWI241064B (en) 2005-01-13 2005-01-13 Push-pull buffer amplifier and source driver
US11/160,103 US7271630B2 (en) 2005-01-13 2005-06-09 Push-pull buffer amplifier and source driver
JP2005193615A JP2006197541A (ja) 2005-01-13 2005-07-01 プッシュプルバッファ増幅器とソースドライバ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW094100958A TWI241064B (en) 2005-01-13 2005-01-13 Push-pull buffer amplifier and source driver

Publications (2)

Publication Number Publication Date
TWI241064B true TWI241064B (en) 2005-10-01
TW200625793A TW200625793A (en) 2006-07-16

Family

ID=36652660

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094100958A TWI241064B (en) 2005-01-13 2005-01-13 Push-pull buffer amplifier and source driver

Country Status (3)

Country Link
US (1) US7271630B2 (zh)
JP (1) JP2006197541A (zh)
TW (1) TWI241064B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410934B (zh) * 2006-09-05 2013-10-01 Himax Tech Ltd 液晶顯示器中傳輸控制訊號及像素資料訊號至源極驅動元件之方法
TWI702793B (zh) * 2018-11-20 2020-08-21 旺宏電子股份有限公司 運算放大器及其電壓驅動電路

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102005004425A1 (de) * 2005-01-31 2006-08-03 Infineon Technologies Ag Komparator-Schaltungsanordnung, insbesondere für Halbleiter-Bauelemente
JP4579027B2 (ja) * 2005-03-29 2010-11-10 株式会社日出ハイテック 負荷駆動回路
US7385448B2 (en) * 2006-05-17 2008-06-10 Intelleflex Corporation Circuitry for adaptively generating and using a reference voltage
JP4921106B2 (ja) * 2006-10-20 2012-04-25 キヤノン株式会社 バッファ回路
JP4676507B2 (ja) * 2008-02-21 2011-04-27 Okiセミコンダクタ株式会社 負荷容量の駆動回路
JP5089775B2 (ja) * 2008-08-11 2012-12-05 シャープ株式会社 容量負荷駆動回路およびこれを備えた表示装置
US7880514B2 (en) * 2009-01-08 2011-02-01 Himax Technologies Limited Output buffer with high driving ability
JPWO2015198804A1 (ja) * 2014-06-26 2017-04-20 ソニー株式会社 送信装置および通信システム
TWI575500B (zh) * 2015-02-12 2017-03-21 瑞鼎科技股份有限公司 應用於液晶顯示裝置之源極驅動器的放大器電路
US11004387B2 (en) * 2018-12-21 2021-05-11 Samsung Display Co., Ltd. High-efficiency piecewise linear column driver with asynchronous control for displays

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09219636A (ja) * 1996-02-09 1997-08-19 Sharp Corp 駆動回路
JP3476645B2 (ja) 1996-11-08 2003-12-10 シャープ株式会社 差動増幅器、および、ボルテージフォロワ回路
US5959475A (en) * 1998-01-13 1999-09-28 Xerox Corporation Complementary push-pull CMOS source follower analog video buffer
JPH11305735A (ja) 1998-04-17 1999-11-05 Sharp Corp 差動増幅回路及びそれを用いた演算増幅器回路並びにその演算増幅器回路を用いた液晶駆動回路
JP3617816B2 (ja) * 2000-11-29 2005-02-09 シャープ株式会社 インピーダンス変換装置とそれを備えた表示装置の駆動装置
TW571511B (en) * 2001-04-04 2004-01-11 Amic Technology Taiwan Inc Amplifier with compensated driving
JP3791354B2 (ja) * 2001-06-04 2006-06-28 セイコーエプソン株式会社 演算増幅回路、駆動回路、及び駆動方法
TW591580B (en) * 2003-05-15 2004-06-11 Au Optronics Corp Liquid crystal display
KR100620662B1 (ko) * 2003-09-26 2006-09-19 엔이씨 일렉트로닉스 가부시키가이샤 차동 에이비 클래스 증폭 회로 및 이를 이용한 구동 회로

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410934B (zh) * 2006-09-05 2013-10-01 Himax Tech Ltd 液晶顯示器中傳輸控制訊號及像素資料訊號至源極驅動元件之方法
TWI702793B (zh) * 2018-11-20 2020-08-21 旺宏電子股份有限公司 運算放大器及其電壓驅動電路
US11070181B2 (en) 2018-11-20 2021-07-20 Macronix International Co., Ltd. Push-pull output driver and operational amplifier using same
US12101068B2 (en) 2018-11-20 2024-09-24 Macronix International Co., Ltd. Push-pull output driver and operational amplifier using same

Also Published As

Publication number Publication date
US7271630B2 (en) 2007-09-18
JP2006197541A (ja) 2006-07-27
US20060152256A1 (en) 2006-07-13
TW200625793A (en) 2006-07-16

Similar Documents

Publication Publication Date Title
TWI241064B (en) Push-pull buffer amplifier and source driver
CN101217274B (zh) 源极跟随器
US9252775B2 (en) High-voltage level-shifter
CN106652964B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
US7908499B2 (en) Semiconductor integrated circuit comprising master-slave flip-flop and combinational circuit with pseudo-power supply lines
TW200410495A (en) Low voltage differential signal transmission device
CN105845068B (zh) 一种源极驱动模块的供电电路、显示面板和显示装置
TWI530926B (zh) 源極驅動器及顯示裝置
CN102640405B (zh) 电荷泵电路及其控制方法、半导体集成电路
TWI415088B (zh) 用於液晶顯示裝置之源極驅動電路
TW200408859A (en) Level shift circuit, display apparatus and mobile terminal
TWI387180B (zh) 可攜式電子裝置的電源切換電路
CN114095013A (zh) 一种电平转换电路及开关电源
TW200414677A (en) LVDS driving device operated by low power
TWI308455B (en) Clamping circuit
TW201501097A (zh) 一種源極驅動器的輸出緩衝電路
CN101887698B (zh) 低耗电的源极驱动器以及驱动方法
TWI285470B (en) Input circuits including boosted voltages and related methods
JP3326640B2 (ja) レベル変換回路
TWI231648B (en) High output voltage transfer apparatus
WO2023061171A1 (zh) 接口控制电路、集成电路及电子设备
TW201524125A (zh) 轉壓器
TW201113861A (en) Output amplifier of source driver
TWI274471B (en) Operational amplifier circuit having digitally controllable output stage
CN218805661U (zh) 一种电源管理电路、芯片及车辆

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees
MM4A Annulment or lapse of patent due to non-payment of fees