TW202310079A - 三維積體電路封裝件及其形成方法 - Google Patents
三維積體電路封裝件及其形成方法 Download PDFInfo
- Publication number
- TW202310079A TW202310079A TW111101495A TW111101495A TW202310079A TW 202310079 A TW202310079 A TW 202310079A TW 111101495 A TW111101495 A TW 111101495A TW 111101495 A TW111101495 A TW 111101495A TW 202310079 A TW202310079 A TW 202310079A
- Authority
- TW
- Taiwan
- Prior art keywords
- integrated circuit
- structures
- dummy patterns
- package
- circuit package
- Prior art date
Links
Images
Classifications
-
- H10W90/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
-
- H10W20/43—
-
- H10W40/22—
-
- H10W70/611—
-
- H10W70/65—
-
- H10W70/69—
-
- H10W72/20—
-
- H10W74/10—
-
- H10W76/12—
-
- H10W76/40—
-
- H10W90/401—
-
- H10P72/7402—
-
- H10P72/7418—
-
- H10W70/635—
-
- H10W70/685—
-
- H10W72/877—
-
- H10W74/00—
-
- H10W74/117—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W76/60—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Power Engineering (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Geometry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Wire Bonding (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
提供一種三維積體電路封裝件及其形成方法。在實施例中,三維積體電路(3DIC)封裝件包括中介物、多個連接墊、多個虛設圖案、多個積體電路結構以及底部填充層。連接墊佈置在中介物的第一側上且電性連接至中介物的第一側。虛設圖案設置在中介物的第一側上且圍繞多個連接墊。積體電路結構藉由多個第一凸塊電性連接至多個連接墊。底部填充層環繞第一凸塊且覆蓋虛設圖案。
Description
近年來,由於各種電子構件(例如,晶體管、二極體、電阻器、電容器等)的積集度持續提高,半導體行業經歷了快速增長。在很大程度上,積集度的此種提高來自於最小特徵尺寸(minimum feature size)的連續減小,此允許更多的元件整合到給定區域中。
這些較小的電子元件也需要與先前的封裝件相比利用較小區域的較小的封裝件。半導體封裝件的類型的實例包括方形扁平封裝件(quad flat package,QFP)、引腳柵陣列(pin grid array,PGA)封裝件、球柵陣列(ball grid array,BGA)封裝件、倒裝芯片(flip chip,FC)、三維積體電路(three-dimensional integrated circuit,3DIC)、晶圓級封裝(wafer level package,WLP)、層疊封裝(package on package,PoP)裝置等。由於在堆疊的芯片之間的互連的長度降低,3DIC封裝件提供更高的積集度及其他優勢,例如更高的速度及更高的頻寬。然而,還有許多關於3DIC技術的挑戰。
以下公開內容提供用於實施所提供主題的不同特徵的許多不同的實施例或實例。以下闡述元件及排列的具體實例以簡化本公開。當然,這些僅為實例而非旨在進行限制。舉例來說,以下說明中將第二特徵形成在第一特徵“上方”或第一特徵“上”可包括其中第二特徵與第一特徵被形成為直接接觸的實施例,且也可包括其中第二特徵與第一特徵之間可形成有附加特徵、進而使得所述第二特徵與所述第一特徵可能不直接接觸的實施例。另外,本公開內容可能在各種實例中重複參考編號和/或字母。這種重複是出於簡潔及清晰的目的,且不是自身表示所論述的各種實施例和/或配置之間的關係。
此外,為易於說明,本文中可能使用例如“在…下”、“在…下方”、“下部”、“在…上方”、“上部”等空間相對性用語來闡述圖中所示一個元件或特徵與另一(其他)元件或特徵的關係。除附圖中所繪示的定向以外,所述空間相對性用語旨在涵蓋裝置在使用或操作中的不同定向。設備可以其他方式進行定向(旋轉90度或處於其他定向),且本文所使用的空間相對性描述語可同樣相應地進行解釋。
圖1A至圖1I是根據一些實施例的形成3DIC封裝件的方法的剖視圖。應理解,本公開不限於以下描述的方法。可在所述方法之前、期間和/或之後提供額外的操作,並且可在所述方法的額外實施例中替換或消除以下描述的操作中的一些。
參考圖1A,提供中介基底(interposer substrate)110。在一些實施例中,中介基底110在此階段被提供為晶圓型中介基底。在一些實例中,中介基底110被稱為“中介晶圓”。中介基底110可包括多個裝置封裝區域,所述多個裝置封裝區域在隨後的操作中被單體化以形成單獨的中介物(interposer)。
在一些實施例中,中介基底110被配置為提供構件之間的電連接。在一些實施例中,中介基底110是包括嵌置於聚合物層104中的佈線層102的無矽基底。佈線層102包括金屬線和/或金屬通孔。在一些實施例中,每個佈線層102包括Cu、Al、Ti、Ta、W、Ru、Co、Ni、其類似物或其組合。在一些實施例中,晶種層和/或阻障層可設置在每一佈線層102與相鄰的聚合物層104之間。晶種層可包括Ti/Cu。阻障層可包括Ta、TaN、Ti、TiN、CoW或其組合。佈線層102由多個電鍍製程、鑲嵌製程或雙鑲嵌製程形成。在一些實施例中,每一聚合物層104包括有機材料,例如環氧樹脂浸漬的玻璃-纖維層壓板、聚合物浸漬的玻璃-纖維層壓板、預浸漬的複合物纖維、味之素增補膜(Ajinomoto build-up film, ABF)、模製化合物、環氧樹脂、聚苯并噁唑(polybenzoxazole, PBO)、聚酰亞胺(polyimide, PI)、苯並環丁烯(benzocyclobutene, BCB)、其類似物或其組合。在一些實例中,中介基底110可被稱為“有機中介物”。中介基底110的聚合物層104可根據需要由介電層或絕緣層代替。
在一些實施例中,中介基底110具有第一側S1以及與第一側S1相對的第二側S2。在一些實施例中,佈線層102包括與第一側S1毗鄰的第一金屬特徵102a以及與第二側S2毗鄰的第二金屬特徵102b。
在一些實施例中,中介基底110是被動中介物,其用於表達缺乏功能裝置或積體電路裝置。在一些實例中,此種被動中介物被稱為“無裝置的中介物”。
在其他實施例中,中介基底110是主動中介物,其包含至少一個嵌置於聚合物層104中且電性連接至佈線層102的功能裝置或積體電路裝置。在一些實例中,此種主動中介物被稱為“含裝置的中介物”。在一些實施例中,功能裝置包括積體主動裝置、積體被動裝置或其組合。積體主動裝置可包括邏輯裝置、記憶體裝置、金氧半場效電晶體(MOSFET)裝置、互補金屬氧化物半導體(CMOS)裝置、雙極性接面型電晶體(Bipolar Junction Transistor, BJT)裝置、系統芯片(system on chip, SoC)、其類似物或其組合。積體被動裝置可包括電阻器、電容器、電感器、諧振器(resonator)、濾波器、其類似物或其組合。
參考圖1B,在中介基底110的第一側S1之上形成多個連接墊108a、108b和108c(統稱為連接墊108)和多個虛設圖案DP。在一些實例中,連接墊108可被稱為凸塊下金屬(under bump metallization, UBM)墊。在一些實施例中,連接墊108a、108b和108c被配置為分別電性連接至不同的上覆積體電路結構。
連接墊108電性連接至中介基底110的下伏佈線層102,而虛設圖案DP處於浮動電位,且與中介基底110的下伏佈線層102電絕緣。在一些實施例中,虛設圖案DP位於連接墊108旁邊。舉例來說,虛設圖案DP環繞連接墊108。然而,本公開不限於此。在其他實施例中,虛設圖案DP設置在連接墊108的一側。舉例來說,虛設圖案DP設置在與底部填充劑點膠機(dispenser)位置對應的位置處。虛設圖案DP被配置為在隨後的底部填充劑分配步驟中防止底部填充材料蔓延到芯片的暴露表面上,這將在下文詳細描述。在一些實施例中,連接墊108和虛設圖案DP被視為中介基底110的一部分。
在一些實施例中,連接墊108和虛設圖案DP由相同的材料(例如,金屬)製成。舉例來說,連接墊108和虛設圖案DP包括銅、鎳、鈦、其類似物或其組合,且藉由電鍍製程形成。在一些實施例中,連接墊108和虛設圖案DP由同一微影光罩或光罩幕形成。亦即,不需要額外的微影光罩用於形成虛設圖案DP。在一些實施例中,連接墊108和虛設圖案DP在上視圖中具有相似的形狀,但在剖視圖中具有不同的形狀。舉例來說,連接墊108和虛設圖案DP在上視圖中是圓形的,而在剖視圖中,連接墊108具有凹陷形狀,且虛設圖案DP具有水平I型,如圖1B所示。在其他實施例中,連接墊108和虛設圖案DP在上視圖中或在剖視圖中具有相似的形狀。在其他實施例中,連接墊108和虛設圖案DP在上視圖中或剖視圖中具有不同的形狀。
在一些實施例中,連接墊108和虛設圖案DP具有實質上相同的尺寸、大小和/或上視圖面積。舉例來說,連接墊108和虛設圖案DP由相同材料製成,具有實質上相等的厚度,且在相同的製程步驟中同時形成。在其他實施例中,連接墊108和虛設圖案DP具有不同的尺寸、大小或上視圖面積。舉例來說,連接墊108和虛設圖案DP由相同材料或不同材料製成,具有不同的厚度,且在不同的製程步驟中形成。
參考圖1C,多個積體電路結構TD11、TD12和TD13並排佈置,設置在中介基底110的第一側S1之上並接合至中介基底110的第一側S1。在一些實施例中,積體電路結構TD11和積體電路結構TD13是圍繞中心積體電路結構TD12的週邊積體電路結構。在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13(統稱為積體電路結構TD1)分別藉由凸塊B11、凸塊B12和凸塊B13(統稱為凸塊B1)電性連接至中介基底110的連接墊108a、連接墊108b和連接墊108c(統稱為連接墊108)。
積體電路結構TD11、積體電路結構TD12和積體電路結構TD13中的每一者可為單個晶粒或包括多個晶粒的晶粒堆疊。晶粒堆疊中相鄰的晶粒可以藉由焊料接點(solder joint)或混合接合垂直堆疊,所述混合接合包括金屬-對-金屬接合和介電質-對-介電質接合。在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13中的每一者包括積體主動裝置、積體被動裝置或其組合。積體主動裝置可包括邏輯裝置、記憶體裝置、MOSFET裝置、CMOS裝置、BJT裝置、系統芯片(SoC)、其類似物或其組合。積體被動裝置可包括電阻器、電容器、電感器、諧振器、濾波器、其類似物或其組合。在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13中的每一者可為封裝件,例如芯片級(chip-scale)封裝件(CSP)、多芯片模塊(multi-chip module, MCM)封裝件或其類似物。在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13中的至少一者可為虛設晶粒。在本文中,虛設晶粒表示非操作晶粒(non-operating die)、配置為不使用的晶粒(non-use die)、其中沒有裝置的晶粒或配置為將另外兩個構件電耦合在一起、加強封裝結構和/或改善散熱的晶粒。
在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13可根據設計需要具有相同或不同的尺寸和/或功能。當積體電路結構TD11、積體電路結構TD12和積體電路結構TD13具有相同的功能時,所得的封裝件被稱為“同質封裝件(homogeneous package)”。當積體電路結構TD11、積體電路結構TD12和積體電路結構TD13具有不同的功能時,所得的封裝件被稱為“異質封裝件(heterogeneous package)”。
在一些實施例中,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13(統稱為積體電路結構TD1)分別包括形成在其頂部的連接墊P11、連接墊P12和連接墊P13(統稱為連接墊P1)。在一些實施例中,積體電路結構TD11、TD12和TD13的具有連接墊P11、P12和P13的一側被稱為前側。在一些實施例中,連接墊P11、P12和P13包括Cu、Al、Ti、Ta、W、Ru、Co、Ni、其類似物或其組合,且是通過電鍍製程或鑲嵌製程形成。
在一些實施例中,積體電路結構TD1以倒裝芯片的方式設置在中介基底110上。具體而言,積體電路結構TD11、積體電路結構TD12和積體電路結構TD13分別通過凸塊B11、凸塊B12和凸塊B13接合至連接墊108a、連接墊108b和連接墊108c。連接件或凸塊B1可設置在積體電路結構TD1的接合側、中介基底110的接合側或設置在積體電路結構TD1和中介基底110兩者的接合側上。在一些實施例中,凸塊B11、凸塊B12和凸塊B13包括焊料凸塊,和/或可包括金屬柱、形成在金屬柱上的焊料蓋和/或其類似物。金屬柱包括銅、鋁、金、鎳、銀、鈀、錫、其類似物或其組合。在一些實例中,凸塊B11、凸塊B12和凸塊B13被稱為“微凸塊”。凸塊B11、凸塊B12和凸塊B13可由合適的製程形成,例如蒸鍍、電鍍、落球(ball drop)或網版印刷(screen printing)。凸塊B11/B12/B13在中介基底110上的連接墊108a/108b/108c與積體電路結構TD11/TD12/TD13之間形成接點,並將中介基底110與積體電路結構TD11/TD12/TD13電連接。
圖2至圖12是根據一些實施例的3DIC封裝件的簡化上視圖,其中為了圖示的簡單和清楚起見,示出了少量的元件,例如積體電路結構、虛設圖案和中介物。在一些實施例中,圖1C是沿圖2至圖4中每一者的線I-I’截取的剖視圖。
在一些實施例中,如圖2至圖12的上視圖所示,積體電路結構突出於多個積體電路結構中的相鄰積體電路結構。具體而言,從上視圖來看,積體電路結構的外部邊緣與多個積體電路結構中相鄰的積體電路結構的外部邊緣平行但不對齊。更具體而言,積體電路結構的側壁與相鄰積體電路結構的處於相同側的(例如,圖中上視圖的底部側)側壁偏移(例如,不對齊)。如圖2、圖5和圖8至圖9所示,積體電路結構TD12從相鄰的積體電路結構TD11或TD13突出非零距離“d”。如圖3和圖6所示,積體電路結構TD11或TD13從相鄰的積體電路結構TD12突出非零距離“d”。如圖4和圖7所示,積體電路結構TD12在一側(例如,圖中的底部側)從相鄰的積體電路結構TD11或TD13突出非零距離“d1”,而積體電路結構TD12在相對的一側(例如,圖中的頂部側)從相鄰的積體電路結構TD11或TD13凹入非零距離“d2”。如圖10中所示,積體電路結構TD12從相鄰的積體電路結構TD11突出非零距離“d”。如圖11中所示,積體電路結構TD11從相鄰的積體電路結構TD12突出非零距離“d”。如圖12中所示,積體電路結構TD14在一側(例如,圖中的頂部側)從相鄰的積體電路結構TD11或TD13突出非零距離“d1”,且積體電路結構TD15在相對的一側(例如,圖中的底部側)從相鄰的積體電路結構TD11或TD13突出非零距離“d2”。
如圖2至圖12所示,從上視圖來看,虛設圖案DP包圍積體電路結構TD1。在一些實施例中,從上視圖看,虛設圖案DP與積體電路結構TD1中的至少一者交疊。舉例來說,虛設圖案DP的一些部分在最外部的積體電路結構TD1下方延伸非零距離。具體而言,積體電路結構的不與其他積體電路結構相鄰的側邊或側壁與虛設圖案DP中的至少一者交疊。
在上述圖2至圖4的實施例中,虛設圖案DP排列成線式陣列(inline array)(或非交錯陣列),其中相鄰行或列中的虛設圖案DP彼此對齊。然而,本公開不限於此。在圖5至圖7中,虛設圖案DP以交錯的陣列排列,其中相鄰行或列中的虛設圖案DP彼此交錯。
在一些實施例中,虛設圖案DP具有實質上相同的尺寸,如圖2至圖7所示。在其他實施例中,虛設圖案DP可根據製程要求而具有不同尺寸。虛設圖案DP的尺寸可隨著遠離最外部的積體電路結構TD13的邊緣逐漸減小(或增大)。在一些實施例中,一個虛設圖案DP的尺寸不同於與所述一個虛設圖案DP相鄰的另一個虛設圖案DP的尺寸,所述尺寸包括高度、寬度、長度、大小、上視圖面積或其組合。虛設圖案的尺寸和變化不受本公開的限制。
在一些實施例中,虛設圖案DP規則地排列或以規則的陣列排列。舉例來說,兩個相鄰的虛設圖案之間的距離是恆定的,或者虛設圖案的間距(pitch)是恆定的。在其他實施例中,虛設圖案DP不規則或隨機排列。舉例來說,兩個相鄰的虛設圖案之間的距離不是恆定的。虛設圖案的行數或列數以及分佈不限於本公開。
上述圖2至圖7中虛設圖案DP為圓點形式的實施例是為了示例的目的而提供,並不構成對本公開的限制。所述點可以是橢圓形、正方形、矩形、多邊形或具有組合形狀。在其他實施例中,虛設圖案DP呈帶(strip)或條(bar)的形式,如圖8至圖9中所示。帶或條可為直的、彎曲的、波浪形的、蛇形的或具有組合形狀。帶或條可彼此平行或不平行。如圖8中所示,虛設圖案DP的延伸方向與積體電路結構的對應側平行(或對齊)。如圖9中所示,虛設圖案DP的延伸方向與積體電路結構的對應側垂直。在一些實施例中,根據製程要求,一些虛設圖案DP平行於積體電路結構的側邊,而一些虛設圖案DP不平行於(例如,垂直於)積體電路結構的側邊。
在一些實施例中,虛設圖案DP彼此分開。在其他實施例中,至少一些虛設圖案DP彼此連接。虛設圖案的形狀和配置不限於本公開。其他形狀(例如具有網格的網格結構)也可適用,只要以這種形狀形成的虛設圖案能夠防止底部填充材料蔓延到芯片的暴露表面(例如,背側)上即可。
只要虛設圖案防止底部填充材料在底部填充劑分配步驟期間蔓延到不期望的表面上並且最終虛設圖案被底部填充材料覆蓋,則該虛設圖案被認為落入本公開的精神和範圍內。
積體電路結構TD1的數量和配置也不限於上述實施例。積體電路結構TD1的不同數量和配置可適用於本公開,如圖10至圖12所示。圖2至圖9中虛設圖案的排列和形狀可應用於圖10至圖12中的虛設圖案。
仍參考圖1C,從底部填充劑點膠機將底部填充材料分配到中介基底110的第一側S1上。在一些實施例中,點膠機位於虛設圖案DP之上並與虛設圖案DP相對應。然後,底部填充材料被毛細作用牽引,因此形成底部填充層UF1,以覆蓋虛設圖案DP並環繞凸塊B11、B12和B13。具體而言,底部填充層UF1可完全覆蓋虛設圖案DP的頂部和側壁,填充虛設圖案DP之間的空隙,填充中介基底110與積體電路結構TD11、TD12和TD13中的每一者之間的空間以及填充兩個相鄰積體電路結構之間的空間。虛設圖案DP限制了底部填充材料的流動,使得在底部填充劑分配步驟期間,底部填充材料不會沿著積體電路結構TD11、TD12和TD13的側壁流動,更不會蔓延到到積體電路結構TD11、TD12和TD13的背側上。從另一個角度來看,虛設圖案DP起到了“護面塊(armor block)”的作用,將底部填充材料截留在其中,從而防止底部填充材料波流到非期望的構件。在一些實施例或實例中,虛設圖案DP可以被稱為“底部填充劑拖拽結構(underfill dragging structure)”或“底部填充劑耗散塊(underfill dissipating block)”。
參考圖1D,形成包封層E,以包封下方的構件。在一些實施例中,包封層E包括模製化合物、環氧樹脂或其類似物,且可藉由壓模法、轉移模塑或類似方法來施加包封層E。包封層E可形成在中介基底110之上,使得積體電路結構TD11、TD12和TD13被掩埋或被覆蓋。接著固化包封層E。
參考圖1E,在中介基底110的第二側S2上形成連接件或凸塊B2。凸塊B2與中介基底110的第二金屬特徵102b電性連接。在一些實施例中,凸塊B2包括焊料凸塊,和/或可包括金屬柱、形成在金屬柱上的焊料蓋和/或其類似物。金屬柱包括銅、鋁、金、鎳、銀、鈀、錫、其類似物或其組合。在一些實例中,凸塊B2被稱為“受控塌陷芯片連接(controlled collapse chip connection C4)凸塊”。凸塊B2可藉由合適的製程形成,例如蒸鍍、電鍍、落球或網版印刷。在形成凸塊B2之後,可將中介基底110放置在條帶112上用於後續處理操作。
參考圖1F,將包封層E薄化,以暴露出積體電路結構TD11、TD12和TD13的表面(例如,背側)。所述薄化可藉由化學機械研磨、磨削製程或類似製程來完成。在所述薄化後,包封層E的表面與積體電路結構TD11、TD12和TD13的暴露表面實質上齊平。
參考圖1G和圖1H,藉由單體化製程將中介基底110和包封層E單體化,以將第一裝置封裝件100與相鄰的第一裝置封裝件100分開。在圖1G的單體化製程之後,中介基底110被單體化成多個單獨的中介物111,且每個第一裝置封裝件100具有中介物111,如圖1H所示。可在中介基底110在條帶112上時執行單體化。單體化沿著相鄰封裝區域之間的切割道區CL執行。在一些實施例中,單體化製程包括鋸切製程、雷射製程或其組合。
圖1H示出了單體化之後所得的第一裝置封裝件100。作為單體化製程的結果,中介物111的邊緣和包封層E的邊緣共端(coterminous)。換句話說,中介物111的外部側壁與包封層E的外部側壁對齊。
參考圖1I,提供第二積體電路封裝件200,且將第一裝置封裝件100安裝到第二積體電路封裝件200上。在一些實施例中,第一積體電路封裝件100藉由凸塊B2接合至第二積體電路封裝件200。
在一些實施例中,第二積體電路封裝件200是封裝基底或其中具有佈線圖案的板基底(board substrate)。在一些實施例中,第二積體電路封裝件200包括核心層以及位於核心層的相對側的兩個堆積層(build-up layer)。在一些實施例中,核心層包括預浸料(prepreg)(其包含環氧樹脂、樹脂和/或玻璃纖維)、聚酰亞胺、光成像介電質(photo image dielectric, PID)、其類似物或其組合。在一些實施例中,堆積層包括預浸料(其包含環氧樹脂、樹脂和/或玻璃纖維)、聚酰亞胺、聚苯并噁唑(PBO)、苯並環丁烯(BCB)、氮化物(例如氮化矽)、氧化物(例如氧化矽)、磷矽玻璃(PSG)、硼矽玻璃(BSG)、摻硼磷矽玻璃(BPSG)、其類似物或其組合。核心層的材料可與堆積層的材料不同。在一些實施例中,第二積體電路封裝件200包括穿過核心層和堆積層的佈線圖案202,用於在不同的構件之間提供電氣路由(electrical routing)。佈線圖案202包括線、通孔、接墊和/或連接件。在一些實例中,第二積體電路封裝件200被稱為“板基底”或“印刷電路板(PCB)”。在其他實施例中,可根據需要省略第二積體電路封裝件200中的核心層,且此種板基底200被稱為“無芯板基底”。
在其他實施例中,第二積體電路封裝件200包括半導體材料,例如矽、鍺、金剛石或其類似物。或者,也可使用複合材料,例如矽鍺、碳化矽、砷化鎵、砷化銦、磷化銦、碳化矽鍺、磷化鎵砷、磷化鎵銦、這些材料的組合或其類似物。另外,第二積體電路封裝件200可包括SOI基底。第二積體電路封裝件200也可包括設置於半導體基底之上的金屬化層。金屬化層可由介電材料(例如,低介電常數介電材料)和導電材料(例如,銅)的交替層形成,其中通孔互連導電材料層,且金屬化層可藉由任何合適的製程(例如沉積、鑲嵌、雙鑲嵌或類似製程)形成。
在一些實施例中,第二積體電路封裝件200可包括主動裝置和被動裝置(未示出)。可使用多種裝置(例如晶體管、電容器、電阻器、這些的組合或其類似物)來產生為第二積體電路封裝件200所設計的結構和功能需求。在一些實施例中,被動裝置(例如,表面安裝裝置(surface mount device, SMD),未示出)可在第一裝置封裝件100安裝到第二積體電路封裝件200之前附接到第二積體電路封裝件200。被動裝置可與凸塊B2接合到第二積體電路封裝件200的相同表面上。被動裝置可安裝在相鄰的積體電路結構之間或積體電路結構的外部。在一些實例中,此種第二積體電路封裝件200被稱為“第二裝置封裝件”。
在其他實施例中,第二積體電路封裝件200實質上不含主動裝置和被動裝置。在一些實例中,此種第二積體電路封裝件200被稱為“第二封裝基底”。
此後,形成底部填充層UF2,以填充第一裝置封裝件100與第二積體電路封裝件200之間的空間,且環繞凸塊B2。在一些實施例中,底部填充層UF2包括模製化合物(例如,環氧樹脂),且可藉由點膠、注射和/或噴塗製程形成。
在一些實施例中,凸塊B3形成於第二積體電路封裝件200下方且電性連接至第二積體電路封裝件200。具體來說,凸塊B3電性連接至第二積體電路封裝件200的佈線圖案202。在一些實施例中,凸塊B3包括焊料凸塊,和/或可包括金屬柱、形成在金屬柱上的焊料蓋和/或其類似物。金屬柱包括銅、鋁、金、鎳、銀、鈀、錫、其類似物或其組合。在一些實例中,凸塊B3被稱為“球柵陣列(ball grid array, BGA)球”。凸塊B3可藉由合適的製程形成,例如蒸鍍、電鍍、落球或網版印刷。
仍參考圖1I,將散熱器208附接至第二積體電路封裝件200,散熱器208覆蓋並環繞第一裝置封裝件100。在一些實施例中,散熱器208附接到積體電路結構TD11、TD12和TD13的頂部。在一些實施例中,當積體電路結構是晶粒堆疊時,散熱器附接到晶粒堆疊的最頂部積體電路晶粒。散熱器208可由具有高熱導率的材料形成,例如鋼、不銹鋼、銅、其類似物或其組合。在一些實施例中,散熱器208塗覆有另一種金屬,例如金、鎳或其類似物。在一些實施例中,散熱器208是單一的連續材料。在一些實施例中,散熱器208包括多個部件,所述多個部件可為相同材料或不同材料。
散熱器208貼附至第一裝置封裝件100和第二積體電路封裝件200。黏著層210將散熱器208附接至第二積體電路封裝件200。黏著層210可為環氧樹脂、膠水或其類似物,且可為導熱材料。熱介面材料(thermal interface material, TIM)212將散熱器208附接至第一裝置封裝件100。熱介面材料212熱耦合至第一裝置封裝件100和散熱器208。熱介面材料212可為聚合材料、焊料膏、銦焊料膏或其類似物,且可分配在第一裝置封裝件100上,例如分配至積體電路結構TD11、TD12和TD13以及包封層E上。本公開的3DIC封裝件10即已完成。
圖13示出根據一些實施例的形成3DIC封裝件件的方法。儘管該方法被示出和/或描述為一系列動作或事件,但應理解,該方法不限於所示的順序或動作。因此,在一些實施例中,動作可以不同於所示出的順序執行,和/或可同時執行。此外,在一些實施例中,所示的動作或事件可細分為多個動作或事件,其可在不同時間或與其他動作或子動作同時進行。在一些實施例中,可省略一些所示的動作或事件,且可包括其他未示出的動作或事件。
在動作302處,提供中介基底。圖1A示出對應於動作302的一些實施例的剖視圖。
在動作304處,在中介基底之上形成多個連接墊和多個虛設圖案,其中多個虛設圖案設置在多個連接墊旁邊。圖1B示出對應於動作304的一些實施例的剖視圖。
在動作306處,多個積體電路結構藉由多個第一凸塊接合至多個連接墊。圖1C示出對應於動作306的一些實施例的剖視圖。
在動作308處,形成第一底部填充層,以覆蓋多個虛設圖案並環繞多個第一凸塊。圖1C示出對應於動作308的一些實施例的剖視圖。
在動作310處,形成包封層,以包封多個積體電路結構。圖1D至圖1F示出對應於動作310的一些實施例的剖視圖。
在動作312處,將中介基底單體化,以形成多個中介物,其中每個中介物具有形成於其上的所需的積體電路結構。圖1G至圖1H示出對應於動作312的一些實施例的剖視圖。
在動作314處,板基底藉由多個第二凸塊接合至中介物。圖1I示出對應於動作314的一些實施例的剖視圖。
在動作316處,形成第二底部填充層,以填充中介物與板基底之間的空間並環繞多個第二凸塊。圖1I示出對應於動作316的一些實施例的剖視圖。
在動作318處,將散熱器附接到積體電路結構的頂部,其中散熱器覆蓋並環繞積體電路結構和中介物。圖1I示出對應於動作318的一些實施例的剖視圖。
上述虛設圖案和連接墊在同一製程步驟中同時形成的實施例是為了示例的目的而提供,而並不被解釋為對本公開的限制。在其他實施例中,虛設圖案和連接墊可在不同的製程步驟中單獨形成。具體而言,可在形成連接墊的步驟之前或之後形成虛設圖案。
圖14至圖19是根據其他實施例的3DIC封裝件的剖視圖。
圖14中的3DIC封裝件20與圖1I中的3DIC封裝件10類似,區別在於3DIC封裝件20除了虛設圖案DP之外,更包括虛設圖案DP’。虛設圖案DP’可選擇性地設置在兩個相鄰的積體電路結構之間(例如,積體電路結構TD11和TD12之間或積體電路結構TD12和TD13之間),以在底部填充劑分配步驟期間進一步增強毛細吸引力。在一些實施例中,虛設圖案DP’在兩個相鄰積體電路結構中的至少一者下方延伸。在其他實施例中,虛設圖案DP’不與所述兩個相鄰的積體電路結構交疊。
圖15的3DIC封裝件30與圖1I的3DIC封裝件10類似,區別在於3DIC封裝件30的虛設圖案DP1比3DIC封裝件10的虛設圖案DP更厚。在圖1I的3DIC封裝件10中,連接墊108和虛設圖案DP由相同材料製成,具有實質上相等的厚度,且在相同的製程步驟中同時形成。在圖15的3DIC封裝件30中,連接墊108和虛設圖案DP1由相同的材料製成,具有不同的厚度,且在不同的製程步驟中形成。較厚的虛設圖案DP1進一步防止底部填充劑在底部填充劑分配步驟中蔓延到芯片背側上。在一些實施例中,此種較厚的虛設圖案可根據製程要求設置在兩個相鄰的積體電路結構之間。
圖16的3DIC封裝件40與圖1I的3DIC封裝件10類似,區別在於3DIC封裝件40的虛設圖案DP2包含聚合物,而3DIC封裝件10的虛設圖案DP包含金屬。在一些實施例中,虛設圖案DP2是聚合物圓頂(polymer dome),包括模製化合物,例如環氧樹脂、感光材料(例如,聚苯并噁唑(PBO)、聚酰亞胺(PI)或苯並環丁烯(BCB))、其組合或其類似物。虛設圖案DP2藉由點膠、注射和/或噴塗技術來形成。在一些實施例中,這種聚合物虛設圖案可根據製程要求設置在兩個相鄰的積體電路結構之間。虛設圖案DP2的形狀、大小、變化、配置和分佈與針對虛設圖案DP所描述的類似,於此不再贅述。
每個虛設圖案是單一材料虛設圖案(例如,金屬虛設圖案或聚合物虛設圖案)的上述實施例是出於示例的目的而提供,且不解釋為限製本公開。在一些實施例中,虛設圖案中的至少一者可為包括金屬和聚合物的複合物虛設圖案。
如圖17所示,3DIC結構50中的每個虛設圖案DP3包括下部虛設圖案LDP以及位於下部虛設圖案LDP之上的上部虛設圖案UDP。在一些實施例中,下部虛設圖案LDP包括金屬且在連接墊108的形成期間同時形成,且上部虛設圖案UDP包括聚合物且在形成連接墊108之後形成。在一些實施例中,這種複合物虛設圖案可根據製程要求設置在兩個相鄰的積體電路結構之間。虛設圖案DP3的形狀、大小、變化、配置和分佈與針對虛設圖案DP所描述的類似,於此不再贅述。
圖18中的3DIC封裝件60與圖1I中的3DIC封裝件10類似,區別在於3DIC封裝件10的中介物111是有機中介物,而3DIC封裝件60的中介物411是矽中介物。
在一些實施例中,中介物411包括基底400、基底穿孔402和導電結構404。基底400可包括元素半導體,例如矽。基底400可根據需要進行摻雜。基底穿孔402(在一些實例中也被稱為“矽穿孔”)從基底400的前側向基底400的背側延伸。
在一些實施例中,導電結構404可選擇性地設置在基底400的前側之上。在一些實施例中,導電結構404包括介電層和嵌置於介電層的導電特徵。導電特徵包括金屬線、金屬通孔、金屬接墊和/或金屬連接件。在一些實施例中,每個導電特徵包括Cu、Al、Ti、Ta、W、Ru、Co、Ni、其類似物或其組合。在一些實施例中,晶種層和/或阻障層可設置在每個導電特徵和相鄰的聚合物層之間。晶種層可包括Ti/Cu。阻障層可包括Ta、TaN、Ti、TiN、CoW或其組合。在一些實施例中,每個介電層包括氧化矽、氮化矽、氮氧化矽、SiOC、其類似物或其組合。蝕刻停止層可插置於兩個相鄰的介電層之間。第一導電結構404的介電層可根據需要由聚合物層或絕緣層代替。在一些實施例中,每個聚合物層包括感光材料,例如聚苯并噁唑(PBO)、聚酰亞胺(PI)、苯並環丁烯(BCB)、其類似物或其組合。
在一些實施例中,中介物411是主動中介物,其包括至少一個包含在導電結構404中的功能裝置或積體電路裝置。在一些實例中,此種主動中介物被稱為“含裝置的矽中介物”。在一些實施例中,功能裝置包括主動裝置、被動裝置或其組合。功能裝置包括例如但不限於晶體管、電容器、電阻器、二極體、光電二極管、熔絲裝置和/或其他類似的構件。
在其他實施例中,中介物411是被動中介物,其用於表達缺乏功能裝置或積體電路裝置。在一些實例中,此種被動中介物被稱為“無裝置的矽中介物”。
根據製程要求,虛設圖案DP1/DP2/DP3可代替虛設圖案DP應用於圖18的3DIC封裝件60。此外,一些虛設圖案可根據製程要求佈置在兩個相鄰的積體電路結構之間。
圖19中的3DIC封裝件70與圖1I中的3DIC封裝件10類似,區別在於3DIC封裝件70的積體電路結構比3DIC封裝件10的積體電路結構間隔更寬。在此種情況下,虛設圖案DP11可設置為環繞積體電路結構TD11,且虛設圖案DP12可設置為環繞積體電路結構TD12。所形成的底部填充層UF11覆蓋虛設圖案DP11,且所形成的底部填充層UF12覆蓋虛設圖案DP12。在一些實施例中,底部填充層UF11可與底部填充層UF12分開。在其他實施例中,底部填充層UF11可與底部填充層UF12連接。在一些實施例中,虛設壩(dummy dam)(例如,金屬壩或聚合物壩)可在底部填充層UF11和底部填充層UF12之間設置於中介物111上,使得底部填充層UF11通過虛設壩與底部填充層UF12間隔開。
根據製程要求,虛設圖案DP1/DP2/DP3可代替虛設圖案DP應用於圖18的3DIC封裝件70。此外,根據製程要求,一些虛設圖案可佈置在兩個相鄰的積體電路結構之間。根據製程要求,可將矽中介物411代替有機中介物111應用於圖19的3DIC封裝件70。
以下參考圖1I至圖19來說明本公開的3DIC封裝件的結構。
在一些實施例中,3DIC結構10/20/30/40/50/60/70包括中介物111/411、多個連接墊108、多個虛設圖案DP/DP1/DP2/DP3、多個積體電路結構TD1以及底部填充層UF1。連接墊108設置於中介物111/411的第一側S1上且電性連接至中介物111/411的第一側S1。虛設圖案DP/DP1/DP2/DP3設置於中介物111/411的第一側S1上且設置在多個連接墊108周圍。積體電路結構TD1藉由多個第一凸塊B1電性連接至連接墊108。底部填充層UF1環繞第一凸塊B1且覆蓋虛設圖案DP/DP1/DP2/DP3。
在一些實施例中,如圖2至圖12的上視圖所示,積體電路結構從多個積體電路結構中的相鄰積體電路結構突出。
在一些實施例中,如圖2至圖12的上視圖所示,虛設圖案DP/DP1/DP2/DP3中的至少一者與多個積體電路結構TD11/TD12/TD13中的至少一者交疊。在一些實施例中,如圖2至圖12的上視圖所示,虛設圖案DP/DP1/DP2/DP3中的至少一者與積體電路結構TD11/TD12/TD13分開(例如,不交疊)。然而,本公開不限於此。在一些實施例中,從上視圖來看,所有的虛設圖案都不與上覆的積體電路結構交疊。
在一些實施例中,虛設圖案DP/DP1/DP2/DP3沿一個積體電路結構的不與多個積體電路結構中的其他積體電路結構相鄰的側壁設置。在一些實施例中,虛設圖案DP/DP1/DP2/DP3中的一些在多個積體電路結構中的最外部積體電路結構下方延伸(例如,佈置在其下方)。在一些實施例中,虛設圖案DP/DP1/DP2/DP3的高度小於第一凸塊B1的高度。具體而言,本公開的虛設圖案的頂部與上覆積體電路結構的底部分離(例如,不與其物理接觸)。
在一些實施例中,虛設圖案DP/DP1/DP3包括金屬。在一些實施例中,虛設圖案DP2/DP3包括聚合物。在一些實施例中,虛設圖案DP3包括金屬和聚合物。在一些實施例中,虛設圖案的材料為疏水性的,且虛設圖案的接觸角(contact angle)大於矽的接觸角。在一些實施例中,虛設圖案具有20
o或大於20
o(例如20
o至120
o)的水接觸角。舉例來說,虛設圖案的水接觸角例如但不限於約20
o、30
o、40
o、50
o、60
o、70
o、80
o、90
o、100
o、110
o或120
o,包括上述值的任意兩者之間的任何範圍以及大於上述值的任意一者的任何範圍。在一些實例中,虛設圖案可被稱為“疏水性虛設圖案”。虛設圖案具有如此水接觸角,可有效防止底部填充材料蔓延到芯片的暴露表面上。
在一些實施例中,虛設圖案DP/DP1和連接墊108由相同的材料製成。在一些實施例中,虛設圖案DP2/DP3和連接墊108由不同的材料製成。
在一些實施例中,虛設圖案DP/DP1/DP2/DP3與中介物111/411電絕緣。在一些實施例中,虛設圖案DP/DP1/DP2/DP3呈點狀、條狀、網格狀或其組合。
在一些實施例中,虛設圖案中的一些(例如,虛設圖案DP’)設置在多個積體電路結構中的相鄰兩個積體電路結構之間。
在一些實施例中,中介物111是有機中介物。有機中介物有利於降低封裝結構的總製程成本,這是因為有機中介物是低成本的中介物。在一些實施例中,有機中介物的臨界尺寸(例如,線寬或間隔寬度)更接近於至少一個半導體芯片的臨界尺寸。
在一些實施例中,中介物411是矽中介物。矽中介物有利於將一個或多個被動元件(例如電容器)整合到封裝結構中。在一些實施例中,一個或多個被動裝置可根據設計要求嵌置並掩埋在矽中介物中。
在一些實施例中,積體電路結構TD1具有相同的功能,且此種3DIC封裝件被稱為同質封裝件。在一些實施例中,積體電路結構TD1具有不同的功能,且此種3DIC封裝件被稱為異質封裝件。
在一些實施例中,3DIC結構10/20/30/40/50/70包括板基底(例如,第二積體電路封裝件200)、有機中介物111、多個積體電路結構TD1和多個底部填充劑拖拽結構(例如,虛設圖案DP/DP1/DP2/DP3)。有機中介物111設置在板基底上方且電性連接至板基底。積體電路結構TD1設置在有機中介物111之上且電性連接至有機中介物111。底部填充劑拖拽結構設置在有機中介物111之上且沿著多個積體電路結構TD1的週邊或邊界設置。
在一些實施例中,多個底部填充劑拖拽結構的位置與多個積體電路結構中的最外部積體電路結構的位置交疊(例如,部分交疊)。在一些實施例中,多个底部填充劑拖拽結構中的一些的位置與多個積體電路結構中的最外部積體電路結構的位置不交疊(例如,分開)。
根據本公開的一些實施例,3DIC結構10/60包括中介物111/411、多個連接墊108、多個虛設圖案DP以及多個積體電路結構TD1。連接墊108設置在中介物的第一側S1上且電性連接至中介物的第一側S1。虛設圖案DP設置在中介物111/411的第一側上以及多個連接墊108周圍。積體電路結構TD1藉由多個第一凸塊B1電性連接至多個連接墊108。連接墊108和虛設圖案DP由同一個微影光罩形成。因此,連接墊108和虛設圖案DP由相同的材料製成。
在一些實施例中,一個虛設圖案的尺寸不同於與所述一個虛設圖案相鄰的另一個虛設圖案的尺寸。在一些實施例中,虛設圖案的尺寸不同於連接墊的尺寸。所述尺寸包括高度、寬度、長度、大小、上視圖面積或其組合。
綜上所述,在本公開的3DIC封裝件中,在中介物之上UBM接墊旁邊設置多個虛設圖案。虛設圖案被配置為防止底部填充材料在底部填充劑分配步驟期間蔓延到芯片的暴露的側上。此外,本公開的虛設圖案有利於降低底部填充劑蔓延高度(即,底部填充劑的高度小於積體電路結構的高度),從而為生產提供錨固力(anchoring force),解決芯片裂紋問題,且因此提高封裝件的可靠度且增強底部填充劑點膠製程。此外,本公開的虛設圖案在分配步驟中增強毛細吸引力,並因此縮短了底部填充劑分配時間且提高了生產中的每小時晶圓(wafer per hour, WPH)。
根據本公開的一些實施例,3DIC結構包括中介物、多個連接墊、多個虛設圖案、多個積體電路結構和底部填充層。連接墊設置在中介物的第一側上且電性連接至中介物的第一側。虛設圖案設置在中介物的第一側上且圍繞多個連接墊。積體電路結構藉由多個第一凸塊電性連接到連接墊。底部填充層環繞第一凸塊並覆蓋虛設圖案。
根據本公開的一些實施例,3DIC結構包括板基底、有機中介物、多個積體電路結構和多個底部填充劑拖拽結構。有機中介物設置在板基底上方且電性連接至板基底。積體電路結構設置在有機中介物之上且電性連接至有機中介物。底部填充劑拖拽結構設置在有機中介物之上且沿著多個積體電路結構的外周定位。
根據本公開的一些實施例,3DIC結構包括中介物、多個連接墊、多個虛設圖案和多個積體電路結構。連接墊設置在中介物的第一側上且電性連接至中介物的第一側。虛設圖案設置在中介物的第一側並圍繞多個連接墊。積體電路結構藉由多個第一凸塊電性連接到多個連接墊。連接墊和虛設圖案由相同的材料製成。
也可包括其他特徵及製程。舉例來說,可包括測試結構,以幫助對三維(three-dimensional,3D)封裝或3DIC裝置進行驗證測試。所述測試結構可例如包括在重佈線層中或在基底上形成的測試接墊,以使得能夠對3D封裝或3DIC進行測試、對探針和/或探針卡(probe card)進行使用等。可對中間結構以及最終結構執行驗證測試。另外,本文中所公開的結構及方法可結合包括對已知良好晶粒(known good die,KGD)進行中間驗證的測試方法來使用,以提高良率並降低成本。
以上概述了若干實施例的特徵,以使所屬領域中的技術人員可更好地理解本公開的各個方面。所屬領域中的技術人員應理解,其可容易地使用本公開作為設計或修改其他製程及結構的基礎來施行與本文中所介紹的實施例相同的目的和/或實現與本文中所介紹的實施例相同的優點。所屬領域中的技術人員還應認識到,這些等效構造並不背離本公開的精神及範圍,而且他們可在不背離本公開的精神及範圍的條件下對其作出各種改變、代替及變更。
10、20、30、40、60、70:3DIC封裝件
50:3DIC結構
100:第一裝置封裝件/第一積體電路封裝件
102:佈線層
102a:第一金屬特徵
102b:第二金屬特徵
104:聚合物層
108、108a、108b、108c、P1、P11、P12、P13:連接墊
110:中介基底
111、411:中介物
112:條帶
200:第二積體電路封裝件
202:佈線圖案
208:散熱器
210:黏著層
212:熱介面材料
302、304、306、308、310、312、314、316、318:動作
400:基底
402:基底穿孔
404:導電結構
B1、B11、B12、B13、B2、B3:凸塊
CL:切割道區
DP、DP1、DP11、DP12、DP2、DP3、DP’:虛設圖案
E:包封層
LDP:下部虛設圖案
TD1、TD11、TD12、TD13、TD14、TD15:積體電路結構
UDP:上部虛設圖案
UF1、UF11、UF12、UF2:底部填充層
d1、d2:非零距離
I-I’:線
S1:第一側
S2:第二側
結合附圖閱讀以下詳細說明,會最好地理解本公開的各個方面。應注意,根據本行業中的標準慣例,各種特徵並非按比例繪製。事實上,為論述清晰起見,可任意增大或減小各種特徵的尺寸。
圖1A至圖1I是根據一些實施例的形成三維積體電路(3DIC)封裝件的方法的剖視圖。
圖2至圖12是根據一些實施例的3DIC封裝件的簡化上視圖。
圖13示出根據一些實施例的形成3DIC封裝件的方法。
圖14至圖19是根據其他實施例的3DIC封裝件的剖視圖。
302、304、306、308、310、312、314、316、318:動作
Claims (20)
- 一種三維積體電路封裝件,包括: 中介物; 多個連接墊,設置在所述中介物的第一側上且電性連接至所述中介物的所述第一側; 多個虛設圖案,設置在所述中介物的所述第一側上且圍繞所述多個連接墊; 多個積體電路結構,藉由多個第一凸塊電性連接至所述多個連接墊;以及 底部填充層,環繞所述多個第一凸塊且覆蓋所述多個虛設圖案。
- 如請求項1所述的三維積體電路封裝件,其中從上視圖來看,所述多個虛設圖案中的至少一者與所述多個積體電路結構中的至少一者交疊。
- 如請求項1所述的三維積體電路封裝件,其中從上視圖來看,所述多個虛設圖案中的至少一者與所述多個積體電路結構分開。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案與所述多個連接墊由相同材料製成。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案的水接觸角的範圍為20°至120°。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案與所述中介物電絕緣。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案沿著一個積體電路結構的不與所述多個積體電路結構中的其他積體電路結構相鄰的側壁設置。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案中的一些設置在所述多個積體電路結構中的兩個相鄰的積體電路結構之間。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案以非交錯陣列排列。
- 如請求項1所述的三維積體電路封裝件,其中所述多個虛設圖案以交錯陣列排列。
- 一種三維積體電路封裝件,包括: 板基底; 有機中介物,設置在所述板基底之上且電性連接至所述板基底; 多個積體電路結構,設置在所述有機中介物之上且電性連接至所述有機中介物;以及 多個底部填充劑拖拽結構,設置在所述有機中介物之上且沿著所述多個積體電路結構的外周設置。
- 如請求項11所述的三維積體電路封裝件,其中所述多個底部填充劑拖拽結構中的一些的位置與所述多個積體電路結構中的最外部積體電路結構的位置部分交疊。
- 如請求項11所述的三維積體電路封裝件,其中所述多個底部填充劑拖拽結構中的一些的位置不與所述多個積體電路結構中的最外部積體電路結構的位置交疊。
- 如請求項11所述的三維積體電路封裝件,其中從上視圖來看,積體電路結構的外部邊緣與所述多個積體電路結構中的相鄰積體電路結構的外部邊緣平行但不對齊。
- 如請求項11所述的三維積體電路封裝件,其中所述底部填充劑拖拽結構的接觸角大於矽的接觸角。
- 如請求項11所述的三維積體電路封裝件,其中所述多個底部填充劑拖拽結構包括金屬、聚合物或金屬與聚合物的組合。
- 如請求項11所述的三維積體電路封裝件,其中所述多個底部填充劑拖拽結構設置為點狀、條狀、網格狀或其組合。
- 一種三維積體電路封裝件,包括: 中介物; 多個連接墊,設置在所述中介物的第一側上且電性連接至所述中介物的所述第一側; 多個虛設圖案,設置在所述中介物的所述第一側上且圍繞所述多個連接墊;以及 多個積體電路結構,藉由多個第一凸塊電性連接至所述多個連接墊, 其中所述多個連接墊與所述多個虛設圖案由相同材料製成。
- 如請求項18所述的三維積體電路封裝件,其中一個虛設圖案的尺寸不同於與所述一個虛設圖案相鄰的另一虛設圖案的尺寸。
- 如請求項18所述的三維積體電路封裝件,其中所述多個虛設圖案的尺寸不同於所述多個連接墊的尺寸。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/460,353 US12154896B2 (en) | 2021-08-30 | 2021-08-30 | Three-dimensional integrated circuit packages and methods of forming the same |
| US17/460,353 | 2021-08-30 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202310079A true TW202310079A (zh) | 2023-03-01 |
| TWI817320B TWI817320B (zh) | 2023-10-01 |
Family
ID=84463866
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111101495A TWI817320B (zh) | 2021-08-30 | 2022-01-13 | 三維積體電路封裝件及其形成方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US12154896B2 (zh) |
| CN (1) | CN115497925A (zh) |
| TW (1) | TWI817320B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20230343721A1 (en) * | 2022-04-20 | 2023-10-26 | Qorvo Us, Inc. | Multichip module thermal management through backside metal |
| TWI845267B (zh) * | 2023-04-20 | 2024-06-11 | 宜鼎國際股份有限公司 | 高電容量模組 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8797057B2 (en) | 2011-02-11 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Testing of semiconductor chips with microbumps |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| US9281254B2 (en) | 2014-02-13 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuit package |
| US9425126B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy structure for chip-on-wafer-on-substrate |
| US9496189B2 (en) | 2014-06-13 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked semiconductor devices and methods of forming same |
| KR102352677B1 (ko) * | 2014-08-27 | 2022-01-17 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| US9666502B2 (en) | 2015-04-17 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Discrete polymer in fan-out packages |
| US9461018B1 (en) | 2015-04-17 | 2016-10-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out PoP structure with inconsecutive polymer layer |
| US10043769B2 (en) * | 2015-06-03 | 2018-08-07 | Micron Technology, Inc. | Semiconductor devices including dummy chips |
| US9735131B2 (en) | 2015-11-10 | 2017-08-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-stack package-on-package structures |
| US10872871B2 (en) | 2018-12-21 | 2020-12-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure with dummy bump and method for forming the same |
| US10847485B2 (en) | 2018-12-21 | 2020-11-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure and method for forming the same |
| KR102732538B1 (ko) * | 2020-06-08 | 2024-11-19 | 삼성전자주식회사 | 반도체 패키지 |
| KR102798789B1 (ko) * | 2020-07-09 | 2025-04-22 | 삼성전자주식회사 | 반도체 패키지 |
-
2021
- 2021-08-30 US US17/460,353 patent/US12154896B2/en active Active
-
2022
- 2022-01-13 TW TW111101495A patent/TWI817320B/zh active
- 2022-01-17 CN CN202210050349.0A patent/CN115497925A/zh active Pending
-
2024
- 2024-07-29 US US18/786,603 patent/US20240387519A1/en active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US20230063692A1 (en) | 2023-03-02 |
| CN115497925A (zh) | 2022-12-20 |
| US12154896B2 (en) | 2024-11-26 |
| US20240387519A1 (en) | 2024-11-21 |
| TWI817320B (zh) | 2023-10-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12142597B2 (en) | Integrated fan-out package and the methods of manufacturing | |
| US12074148B2 (en) | Heat dissipation in semiconductor packages and methods of forming same | |
| US12334434B2 (en) | Package structure and method of forming the same | |
| US11189603B2 (en) | Semiconductor packages and methods of forming same | |
| CN111799227B (zh) | 半导体器件及其形成方法 | |
| CN113113381B (zh) | 封装结构及其形成方法 | |
| US12230549B2 (en) | Three-dimensional integrated circuit structures and methods of forming the same | |
| US9711474B2 (en) | Semiconductor package structure with polymeric layer and manufacturing method thereof | |
| US12394772B2 (en) | Molded dies in semiconductor packages and methods of forming same | |
| US11164824B2 (en) | Package structure and method of fabricating the same | |
| US20240387519A1 (en) | Three-dimensional integrated circuit packages and methods of forming the same | |
| TWI841187B (zh) | 半導體封裝及方法 | |
| US20250266380A1 (en) | Heat dissipating features for laser drilling process | |
| US20250323182A1 (en) | Semiconductor packages and methods of forming thereof | |
| US20250349772A1 (en) | Semiconductor structure, package structure and manufacturing method of semiconductor structure |