TW202230606A - 半導體裝置 - Google Patents
半導體裝置 Download PDFInfo
- Publication number
- TW202230606A TW202230606A TW110109435A TW110109435A TW202230606A TW 202230606 A TW202230606 A TW 202230606A TW 110109435 A TW110109435 A TW 110109435A TW 110109435 A TW110109435 A TW 110109435A TW 202230606 A TW202230606 A TW 202230606A
- Authority
- TW
- Taiwan
- Prior art keywords
- source
- gate
- fin
- layer
- epitaxial
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6219—Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/01—Manufacture or treatment
- H10D62/021—Forming source or drain recesses by etching e.g. recessing by etching and then refilling
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/797—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/017—Manufacturing their source or drain regions, e.g. silicided source or drain regions
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一個半導體裝置包括從基板延伸的第一鰭片、在第一鰭片上且沿著第一鰭片的側壁的第一閘極堆疊、沿著第一閘極堆疊的側壁配置的第一閘極間隔物以及在第一鰭片中且鄰近第一閘極間隔物的第一磊晶源極/汲極區域,第一磊晶源極/汲極區域的外表面在第一平面具有多於八個晶面,第一平面正交於基板的頂表面。
Description
無
半導體裝置使用在多種電子產品中,例如個人電腦、手機、數位相機和其他電子設備。半導體裝置的製造通常藉由依序在半導體基板上方沉積絕緣層或介電層、導電層和半導體層的材料,並使用微影技術圖案化多種材料層以在半導體基板上形成電路組件和元件。
半導體工業藉由持續縮減最小特徵尺寸以持續改善多種電子組件(例如電晶體、二極體、電阻器、電容器等)的積體密度,從而允許更多組件集成在給定區域中。
無
為了實現提及主題的不同特徵,以下公開內容提供了許多不同的實施例或示例。以下描述組件、配置等的具體示例以簡化本公開。當然,這些僅僅是示例,而不是限制性的。例如,在以下的描述中,在第二特徵之上或上方形成第一特徵可以包括第一特徵和第二特徵以直接接觸形成的實施例,並且還可以包括在第一特徵和第二特徵之間形成附加特徵,使得第一特徵和第二特徵可以不直接接觸的實施例。另外,本公開可以在各種示例中重複參考數字和/或字母。此重複是為了簡單和清楚的目的,並且本身並不表示所討論的各種實施例和/或配置之間的關係。
此外,本文可以使用空間相對術語,諸如「在…下面」、「在…下方」、「下部」、「在…上面」、「上部」等,以便於描述一個元件或特徵與如圖所示的另一個元件或特徵的關係。除了圖中所示的取向之外,空間相對術語旨在包括使用或操作中的裝置的不同取向。裝置可以以其他方式定向(旋轉90度或在其他方向上),並且同樣可以相應地解釋在此使用的空間相對描述符號。
根據多個實施例提供鰭式場效應電晶體 (Fin Field-Effect Transistor,finFET)和其形成方法。形成finFET的中間階段繪示如圖式。本文討論的一些實施例是關於使用後閘極(gate-last)(有時稱為替代閘極製程)製程形成finFET的內容。在其他實施例中,可使用前閘極(gate-first)製程。一些實施例的變化亦在本文的討論中。另外,一些實施例實現平面裝置的觀點,例如平面FET。本領域技術人員應理解其他修改的實現不脫離其他實施例的範疇。儘管本文討論的方法實施例以特定順序執行,其他多種方法實施例可以依據任何邏輯順序執行,且可包括相比本文描述更少或更多的步驟。
在具體描述繪示的實施例前,將大致描述本公開實施例的一些優勢特徵和觀點。大體而言,本公開是關於半導體裝置和其形成方法,藉由減少半導體裝置的源極/汲極接觸電阻而改善finFET裝置的性能。在揭露的實施例中,源極/汲極區域包括具有放大的接觸著陸區域(contact landing area)的多晶面磊晶源極/汲極區域,以減少接觸和源極/汲極區域之間的電阻。在一些實施例中,單一鰭片的磊晶源極/汲極區域包括八個或更多個晶面平面(facet plane)。藉由具有多個晶面平面的磊晶源極/汲極區域,磊晶源極/汲極區域的頂表面(接觸著陸區域的所在位置)更平坦且允許更大的接觸著陸區域。在源極/汲極區域的磊晶生長製程期間,可藉由配置蝕刻劑前驅物對沉積前驅物的流速比例,以形成磊晶源極/汲極區域中的多個晶面平面。例如,藉由具有蝕刻劑前驅物對沉積前驅物的極低流速比例,可增加晶面的數量。本公開揭露的製程和結構可改善finFET裝置的性能和可靠性。
一些實施例在製造製程期間可實施於n型裝置(例如n型finFET)和p型裝置(例如p型finFET)兩者。因此,一些實施例可實現互補裝置的形成。下文的圖式可能繪示單一裝置,但本領域技術人員應理解在製程期間可形成多個裝置,其中可包括不同裝置類型。下文將討論形成互補裝置的一些觀點,然而其觀點並不一定需要繪示於圖式中。
根據一些實施例,第1圖繪示finFET示例的三維視圖。finFET包括在基板50(例如半導體基板)上的鰭片52。隔離區域56配置在基板50中,且鰭片52從相鄰的隔離區域56之間凸起並位於其上方。儘管隔離區域56在描述或繪示中與基板50分離,本文使用的術語「基板」可用以代表僅僅是半導體基板或包括隔離區域的半導體基板。另外,儘管鰭片52繪示為和基板50相同單一且連續的材料,鰭片52及/或基板50可包括單一材料或複數個材料。在本文中,鰭片52代表在相鄰的隔離區域56之間延伸的部分。
閘極介電層92沿著鰭片52的側壁並位於鰭片52的頂表面之上,且閘極電極94位於閘極介電層92之上。源極/汲極區域82配置在鰭片52相對於閘極介電層92和閘極電極94的兩側。第1圖進一步繪示後續圖式使用的參考截面。截面A-A沿著閘極電極94的縱軸,且例如垂直於finFET的源極/汲極區域82之間的電流方向。截面B-B垂直於截面A-A且沿著鰭片52的縱軸,例如在finFET的源極/汲極區域82之間的電流方向上。截面C-C平行於截面A-A且延伸穿過finFET的源極/汲極區域82。為清楚的目的,後續圖式將代表這些參考截面。
本文討論的一些實施例是關於使用後閘極製程形成finFET的內容。在其他實施例中,可使用前閘極製程。另外,一些實施例實現平面裝置的觀點,例如平面FET、奈米結構(例如奈米片、奈米導線、閘極全環繞或類似者)場效應電晶體(nanostructure FET,NSFET)或類似者。
根據一些實施例,第2圖至第17B圖是finFET製造中間階段的截面圖。第2圖至第7圖沿著第1圖中的參考截面A-A繪示,但繪示多個鰭片或多個finFET。第8A圖、第9A圖、第10A圖、第12A圖、第13A圖、第14A圖、第15A圖、第16A圖和第17A圖沿著第1圖中的參考截面A-A繪示,且第8B圖、第9B圖、第10B圖、第12B圖、第13B圖、第14B圖、第15B圖、第15C圖、第16B圖和第17B圖沿著第1圖中的相似截面B-B繪示沿著,但繪示多個鰭片或多個finFET。第10C圖、第10D圖、第11A圖、第11B圖、第11C圖和第17C圖沿著第1圖中的參考截面C-C繪示,但第10C圖至第10D圖繪示多個鰭片或多個finFET。
在第2圖中,提供基板50。基板50可以是半導體基板,例如塊材半導體、絕緣體上半導體(semiconductor-on-insulator,SOI)基板或類似者,其中半導體基板可以是摻雜(例如具有p型或n型摻雜劑)或未摻雜的。基板50可以是晶圓,例如矽晶圓。普遍地,SOI基板是形成在絕緣層上的半導體材料層。絕緣層可以例如是埋藏式氧化物(buried oxide,BOX)層、氧化矽層或類似者。絕緣層在基板上,通常是矽或玻璃基板。亦可使用其他基板,例如多層或漸變基板。在一些實施例中,基板50的半導體材料可包括矽、鍺、化合物半導體(包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦或銻化銦)、合金半導體(包括矽鍺、砷磷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦及/或砷磷化鎵銦)或上述的組合。
基板50具有n型區域50N和p型區域50P。n型區域50N可以形成n型裝置,例如NMOS電晶體(n型finFET)。p型區域50P可以形成p型裝置,例如PMOS電晶體(p型finFET)。n型區域50N可以從p型區域50P(如所繪示的分隔物51)物理性分離,且任何數量的裝置特徵(例如其他主動裝置、摻雜區域、隔離結構等)可以配置在n型區域50N和p型區域50P之間。
在第3圖中,鰭片52形成在基板50中。鰭片52是條狀半導體。在一些實施例中,可以藉由在基板50中蝕刻凹槽以形成鰭片52在基板50中。蝕刻可以是任何可接受的蝕刻製程,例如反應離子蝕刻(reactive ion etch,RIE)、中性束蝕刻(neutral beam etch,NBE)、類似者或上述的組合。蝕刻可以是各向異性的。
鰭片可以藉由任何適合的方法圖案化。例如,鰭片52可以使用一或多個光刻製程圖案化,包括雙次圖案化或多次圖案化製程。普遍地,雙次圖案化或多次圖案化製程結合光刻和自對準製程,允許形成的圖案具有例如間距小於使用單一、直接光刻製程獲得的間距。例如,在一個實施例中,犧牲層形成在基板上方且使用光刻製程圖案化。沿著圖案化犧牲層的側邊並使用自對準製程形成間隔物。接著移除犧牲層,且保留的間隔物可接著用以圖案化鰭片。在一些實施例中,遮罩(或其他層)可保留在鰭片52上。
在第4圖中,絕緣材料54形成在基板50上方和相鄰的鰭片52之間。絕緣材料54可以是氧化物(例如氧化矽)、氮化物、類似者或上述的組合,且可以藉由高密度電漿化學氣相沉積(high density plasma chemical vapor deposition,HDP-CVD)、可流動CVD(flowable CVD,FCVD)(例如在可控電漿系統中基於CVD的材料沉積和後固化以使其轉化成其他材料,例如氧化物)、類似者或上述的組合形成。可使用任何可接受的製程形成其他絕緣材料。在繪示的實施例中,絕緣材料54是藉由FCVD製程形成的氧化矽。一旦形成絕緣材料可執行退火製程。在一個實施例中,形成絕緣材料54以使得多餘的絕緣材料54覆蓋鰭片52。儘管絕緣材料54繪示為單一層,一些實施例可使用多層。例如,在一些實施例中可首先沿著基板50和鰭片52的表面形成內襯(未示出)。接著,可以在內襯上方形成填充材料(例如上方討論的材料)。
在第5圖中,移除製程施加在絕緣材料54上以移除鰭片52上方多餘的絕緣材料54。在一些實施例中,可使用平坦化製程,例如化學機械研磨(chemical mechanical polish,CMP)、回蝕製程、上述的組合或類似者。平坦化製程暴露鰭片52,使得在完成平坦化製程後鰭片52和絕緣材料54的頂表面齊平。在遮罩保留於鰭片52上的實施例中,平坦化製程可暴露遮罩或移除遮罩,使得在完成平坦化製程後遮罩或鰭片52的頂表面分別和絕緣材料54齊平。
在第6圖中,凹陷絕緣材料54以形成淺溝槽隔離(Shallow Trench Isolation,STI)區域56。凹陷絕緣材料54使得在n型區域50N和p型區域50P中的鰭片52的上部從相鄰的隔離區域56之間凸起。進一步地,隔離區域56的頂表面可具有平坦表面(如圖式所繪示)、凸表面、凹表面(例如凹陷(dishing))或上述的組合。可藉由適當的蝕刻形成平坦的、凸起的及/或凹陷的隔離區域56的頂表面。可使用可接受的蝕刻製程凹陷隔離區域56,例如對絕緣材料54的材料具有選擇性的蝕刻製程(例如和鰭片52的材料相比,以更快的速率蝕刻絕緣材料54的材料)。例如,可使用稀釋的氫氟酸(dilute hydrofluoric,dHF)移除氧化物。
和第2圖至第6圖相關描述的製程只是一種如何可形成鰭片52的示例。在一些實施例中,可以藉由磊晶生長製程形成鰭片52。例如,可在基板50的頂表面上形成介電層,且可穿過介電層蝕刻凹槽以暴露下方的基板50。同質磊晶結構可在凹槽中磊晶生長,且可凹陷介電層使得同質磊晶結構從介電層凸起以形成鰭片52。另外,在一些實施例中,可使用異質磊晶結構的鰭片52。例如,可凹陷在第5圖中的鰭片52,且可磊晶生長和鰭片52不同的材料在凹陷的鰭片52上。在這樣的實施例中,鰭片52包括凹陷的材料和配置在凹陷材料上的磊晶生長材料。在進一步實施例中,介電層可形成在基板50的頂表面上,且可蝕刻凹槽穿過介電層。異質磊晶結構可接著使用不同於基板50的材料磊晶生長在凹槽中,且可凹陷介電層使得異質磊晶結構從介電層凸起以形成鰭片52。在一些磊晶生長同質磊晶或異質磊晶結構的實施例中,儘管可一起使用原位和佈植摻雜,磊晶生長材料在生長期間可以原位摻雜,其中可防止先前和後續的佈植。
更進一步地,在n型區域50N(例如NMOS區域)中磊晶生長的材料不同於p型區域50P(例如PMOS區域)中的材料可以是優勢。在多種實施例中,鰭片52的上部可以由矽鍺(Si
xGe
1-x,其中x可以在0至1的範圍中)、碳化矽、純粹或實質上純鍺、III-V族化合物半導體、II-VI族化合物半導體或類似者形成。例如,形成III-V族化合物半導體的可用材料包括但不限於砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化銦鋁、銻化鎵、銻化鋁、磷化鋁、磷化鎵和類似者。
進一步在第6圖中,適當的阱(未示出)可以形成在鰭片52及/或基板50中。在一些實施例中,P阱可以形成在n型區域50N中,且N阱可以形成在p型區域50P中。在一些實施例中,P阱或N阱形成在n型區域50N和p型區域50P兩者中。
在具有不同阱類型的實施例中,n型區域50N和p型區域50P的不同佈植步驟的實現可以使用光阻及/或其他遮罩(未示出)。例如,光阻可以形成在n型區域50N中的鰭片52和隔離區域56上。圖案化光阻以暴露基板50的p型區域。可使用旋塗技術形成光阻,並可使用可接受的光刻技術圖案化。一旦圖案化光阻,在p型區域50P中執行n型雜質佈植,且光阻可做為遮罩以實質上避免n型雜質佈植進n型區域50N。n型雜質可以是磷、砷、銻或類似者佈植在區域中至濃度等於或小於10
18cm
-3,例如介於約10
16cm
-3和約10
18cm
-3之間。在佈植後,移除光阻,例如藉由可接受的灰化製程。
接續p型區域50P的佈植,光阻形成在p型區域50P中的鰭片52和隔離區域56上。圖案化光阻以暴露基板50的n型區域50N。可使用旋塗技術形成光阻,且可使用可接受的光刻技術圖案化。一旦圖案化光阻,可在n型區域50N中執行p型雜質的佈植,且光阻可做為遮罩以實質上避免p型雜質佈植進p型區域50P。p型雜質可以是硼、氟化硼、銦或類似者佈植在區域中至濃度等於或小於10
18cm
-3,例如介於約10
16cm
-3和約10
18cm
-3之間。在佈植後,可移除光阻,例如藉由可接受的灰化製程。
在n型區域50N和p型區域50P的佈植後,可執行退火以修復佈植損傷並活化佈植的p型及/或n型雜質。在一些實施例中,儘管可一起使用原位和佈植摻雜,磊晶鰭片的生長材料在生長期間可以原位摻雜,其中可防止佈植。
在第7圖中,虛擬介電層60形成在鰭片52上。虛擬介電層60可例如氧化矽、氮化矽、上述的組合或類似者,且可以根據可接受的技術沉積或熱生長虛擬介電層60。虛擬閘極層62形成在虛擬介電層60之上,且遮罩層64形成在虛擬閘極層62之上。虛擬閘極層62可以沉積在虛擬介電層60上並接著平坦化,例如藉由CMP。遮罩層64可以沉積在虛擬閘極層62之上。虛擬閘極層62可以是導電或非導電材料,且可以是選自包括非晶矽、多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)、金屬氮化物、金屬矽化物、金屬氧化物和金屬的群組。可以藉由物理氣相沉積(physical vapor deposition,PVD)、CVD、濺鍍沉積或其他技術沉積所選擇的材料,以沉積虛擬閘極層62。虛擬閘極層62可以由其他材料形成,其材料和隔離區域(例如隔離區域56及/或虛擬介電層60)的蝕刻相比具有高蝕刻選擇性。遮罩層64可包括一或多個層,例如氮化矽、氮氧化矽或類似者。在此示例中,橫跨n型區域50N和p型區域50P形成單一虛擬閘極層62和單一遮罩層64。應注意,為了繪示的目的,示出的虛擬介電層60僅覆蓋鰭片52。在一些實施例中,可以沉積虛擬介電層60,使得虛擬介電層60覆蓋隔離區域56、延伸超過隔離區域56以及位於虛擬閘極層62和隔離區域56之間。
第8A圖至第17B圖繪示製造實施例裝置中的多種額外步驟。第8A圖至第17B圖繪示n型區域50N或p型區域50P其一之中的特徵。例如,第8A圖至第17B圖中繪示的結構可以應用至n型區域50N和p型區域50P兩者。內文中結合各個圖式描述n型區域50N和p型區域50P的結構中的差異(如果存在的話)。
在第8A圖和第8B圖中,遮罩層64(參考第7圖)可以使用可接受的光刻和蝕刻技術進行圖案化以形成遮罩74。遮罩74的圖案接著可轉移至虛擬閘極層62。在一些實施例中(未繪示),遮罩74的圖案亦可藉由可接受的蝕刻技術轉移至虛擬介電層60以形成虛擬閘極72。虛擬閘極72覆蓋鰭片52的個別通道區域58。可使用遮罩74的圖案以物理性分隔各個虛擬閘極72和其鄰近的虛擬閘極。虛擬閘極72亦可具有縱長(lengthwise)方向實質上垂直於個別磊晶鰭片52的縱長方向。
進一步在第8A圖和第8B圖中,閘極封裝間隔物80可形成在虛擬閘極72、遮罩74及/或鰭片52的暴露表面上。熱氧化或沉積和接續的各向異性蝕刻可形成閘極封裝間隔物80。閘極封裝間隔物80可以由氧化矽、氮化矽、氮氧化矽或類似者形成。
在形成閘極封裝間隔物80後,可以執行輕度摻雜源極/汲極(lightly doped source/drain,LDD)區域(未明確繪示)的佈植。在不同裝置類型的實施例中,類似於上方第6圖中討論的佈植,遮罩(例如光阻)可以形成在n型區域50N之上,同時暴露p型區域50P,並且可以將適當類型(例如p型)雜質佈植進p型區域50P中暴露的鰭片52。接著可移除遮罩。接續地,遮罩(例如光阻)可以形成在p型區域50P之上,同時暴露n型區域50N,並且可將適當類型雜質(例如n型)佈植進n型區域50N中暴露的鰭片52。接著可移除遮罩。n型雜質可以是任何先前討論的n型雜質,且p型雜質可以是任何先前討論的p型雜質。輕度摻雜源極/汲極區域可具有雜質濃度從約10
15cm
-3至約10
19cm
-3。可使用退火以修復佈植損傷和活化佈植的雜質。
在第9A圖和第9B圖中,閘極間隔物86沿著虛擬閘極72和遮罩74的側壁形成在閘極封裝間隔物80上。可以藉由共形沉積絕緣材料和接續地各向異性蝕刻絕緣材料形成閘極間隔物86。閘極間隔物86的絕緣材料可以是氧化矽、氮化矽、氮氧化矽、碳氮化矽、上述的組合或類似者。
應注意,上方揭露的內容通常描述形成間隔物和LDD區域的製程。可使用其他製程和順序。例如,可以使用更少或額外的間隔物、可使用不同步驟順序(例如形成閘極間隔物86之前可不蝕刻閘極封裝間隔物80以生成「L型」閘極封裝間隔物、可以形成和移除間隔物及/或類似者)。進一步地,可以使用不同結構和步驟形成n型和p型裝置。例如,形成閘極封裝間隔物80之前可以形成n型裝置的LDD區域,而形成閘極封裝間隔物80之後可形成p型裝置的LDD區域。
在第9A圖、第9B圖、第10A圖、第10B圖、第10C圖、第10D圖、第11A圖、第11B圖和第11C圖中,源極/汲極區域82形成在鰭片52中以在個別的通道區域58中施加應力,從而改善性能。源極/汲極區域82形成在鰭片52中,使得各個虛擬閘極72配置在分別相鄰成對的源極/汲極區域82之間。在一些實施例中,源極/汲極區域82可延伸進鰭片52,且亦可穿透鰭片52。在一些實施例中,使用閘極間隔物86以藉由適當橫向距離分離源極/汲極區域82和虛擬閘極72,使源極/汲極區域82不會造成在所得finFET中後續形成的閘極短路。
可以藉由獨特製程形成源極/汲極區域82,使得源極/汲極區域82可以具有不同於各個區域中的材料且可以由獨特製程形成。當使用獨特製程時,可使用多種遮蔽步驟以遮蔽和暴露適當區域。
首先參考第9A圖和第9B圖,在鰭片52上執行圖案化製程以在鰭片52的源極/汲極區域中形成凹槽85。可執行圖案化製程以使凹槽85形成在相鄰的虛擬閘極堆疊(包括虛擬閘極72和遮罩74)之間(在鰭片52的內部區域中),或是在隔離區域56和鄰近的虛擬閘極堆疊之間(在鰭片52的末端區域中)。在一些實施例中,圖案化製程可包括適合的各向異性乾式蝕刻製程,同時使用虛擬閘極堆疊、閘極間隔物86及/或隔離區域56做為組合遮罩。適合的各向異性乾式蝕刻製程可包括反應離子蝕刻、中性束蝕刻、類似者或上述的組合。在一些在第一圖案化製程中使用RIE的實施例中,可選擇製程變數(例如製程氣體混合物、偏壓和射頻能源)使得蝕刻主要由物理性蝕刻(例如離子撞擊)執行而非化學性蝕刻(例如透過化學反應的自由基蝕刻)。在一些實施例中,可增加偏壓以增加離子撞擊製程中使用的離子能量,並因此增加物理性蝕刻的速率。由於物理性蝕刻本質上是各向異性的且化學性蝕刻本質上是各向同性的,物理性蝕刻製程具有垂直方向上的蝕刻速率大於橫向方向上的蝕刻速率。在一些實施例中,可以使用製程氣體混合物包括氟甲烷、甲烷、溴化氫、氧、氬、上述的組合或類似者執行各向異性蝕刻製程。在一些實施例中,圖案化製程形成的凹槽85具有U型底表面。凹槽85亦可稱為U型凹槽85,如第9B圖中所示的示例凹槽85。在一些實施例中,凹槽85的深度從鰭片52的頂表面開始測量在約35 nm至約60 nm的範圍內。
在第10A圖至第10D圖中,源極/汲極區域82形成在凹槽85中。在一些實施例中,源極/汲極區域82包括比典型源極/汲極區域還要多的晶面(參考第11A圖)。在源極/汲極區域82的磊晶生長製程的期間,可藉由配置蝕刻劑前驅物對沉積前驅物的流速比例,形成磊晶源極/汲極區域82中的多個晶面平面。例如,藉由具有蝕刻劑前驅物對沉積前驅物的極低流速比例,可增加晶面的數量。
n型區域50N中的磊晶源極/汲極區域82的形成可以藉由遮蔽p型區域50P和蝕刻n型區域50N中鰭片52的源極/汲極區域,以形成鰭片52中的凹槽。接著,n型區域50N中的磊晶源極/汲極區域82磊晶生長在凹槽中。磊晶源極/汲極區域82可包括任何可接受的材料,例如適合n型finFET的材料。例如,當鰭片52是矽,n型區域50N中的磊晶源極/汲極區域82可包括施加拉伸應變在通道區域58中的材料,例如矽、碳化矽、摻雜磷的碳化矽、磷化矽或類似者。n型區域50N中的磊晶源極/汲極區域82可具有從鰭片52的個別表面升起的表面且可具有晶面。
在n型區域50N中源極/汲極區域82的實施例中,可由蝕刻劑前驅物對沉積前驅物的流速比例在0.05/1至0.25/1的範圍內磊晶生長源極/汲極區域82。如果蝕刻劑前驅物對沉積前驅物的流速比例小於0.05/1,磊晶製程可能失去選擇性,使得磊晶製程生長在不希望的位置。如果蝕刻劑前驅物對沉積前驅物的流速比例大於0.25/1,晶面的數量將小於八個,且將減少源極/汲極區域的接觸著陸區域。在一些實施例中,在環境溫度從500°C至700°C的範圍內生長n型區域50N中的源極/汲極區域82。如果磊晶製程期間的溫度低於500°C,n型區域50N中源極/汲極區域82的晶面可能減少。在一些實施例中,蝕刻劑前驅物包括HCl、Cl
2、類似者或上述的組合。在一些實施例中,沉積前驅物包括矽烷、二氯矽烷(dichlorosilane,DCS)、PH
3、類似者或上述的組合。
形成p型區域50P中的磊晶源極/汲極區域82可以藉由遮蔽n型區域50N和蝕刻p型區域50P中鰭片52的源極/汲極區域以形成鰭片52中的凹槽。接著,在凹槽中磊晶生長p型區域50P中的磊晶源極/汲極區域82。磊晶源極/汲極區域82可包括任何可接受的材料,例如適合p型finFET的材料。例如,當鰭片52是矽,p型區域50P中的磊晶源極/汲極區域82可包括施加壓縮應變在通道區域58中的材料,例如矽鍺、摻雜硼的矽鍺、鍺、鍺錫或類似者。p型區域50P中的磊晶源極/汲極區域82可具有從鰭片52的個別表面升起的表面且可具有晶面。
在p型區域50P中源極/汲極區域82的實施例中,可由蝕刻劑前驅物對沉積前驅物的流速比例在0.05/1至0.25/1的範圍內磊晶生長源極/汲極區域82。如果蝕刻劑前驅物對沉積前驅物的流速比例小於0.05/1,磊晶製程可能失去選擇性,使得磊晶製程生長在不希望的位置。如果蝕刻劑前驅物對沉積前驅物的流速比例大於0.25/1,晶面的數量將小於八個,且將減少源極/汲極區域的接觸著陸區域。在一些實施例中,在環境溫度從500°C至700°C的範圍內生長p型區域50P中的源極/汲極區域82。如果磊晶製程期間的溫度低於500°C,p型區域50P中源極/汲極區域82的晶面可能減少。在一些實施例中,蝕刻劑前驅物包括蝕刻劑前驅物包括氯化氫(HCl)、Cl
2、其他含氯蝕刻劑、類似者或上述的組合。在一些實施例中,沉積前驅物包括矽烷、二氯矽烷、GeH
4、B
2H
6、類似者或上述的組合。
歸因於用以形成n型區域50N和p型區域50P中的磊晶源極/汲極區域82的磊晶製程,磊晶源極/汲極區域82的上表面具有晶面向外橫向擴張至鰭片52的側壁之外。在一些實施例中,這些晶面造成相同finFET的鄰近源極/汲極區域82合併如第10C圖所繪示。在其他實施例中,在完成磊晶製程之後,鄰近源極/汲極區域82保持分隔如第10D圖所繪示。在第10C圖至第10D圖繪示的實施例中,形成閘極間隔物86覆蓋延伸高於隔離區域56的鰭片52的部分側壁,從而阻擋磊晶生長。在一些其他實施例中,可調整用以形成閘極間隔物86的間隔物蝕刻以移除間隔物材料,允許磊晶生長區域延伸至隔離區域56的表面。
第11A圖、第11B圖和第11C圖是單一源極/汲極區域82的詳細視圖。在第11A圖中,繪示源極/汲極區域82的晶面平面84。具體而言,晶面平面84A位於源極/汲極區域82的頂部,且在一些實施例中,晶面平面84A沿著(100)平面。晶面平面84B是截面圖中圍繞源極/汲極區域82的其他晶面平面,且晶面平面84B包括沿著(11X)平面的晶面,例如(111)、(113)和(119)平面。在一些實施例中,各個源極/汲極區域82在截面圖中可具有多於八個晶面。在一些實施例中,各個源極/汲極區域82在截面圖中可具有八個晶面至十二個晶面。
鄰近的晶面平面84B交錯以形成鄰近晶面平面84B之間的角度。在第11A圖的截面圖中,在源極/汲極區域82的最寬部分交錯的晶面平面84B形成角度θ。在一些實施例中,角度θ大於140º。在一些實施例中,角度θ在從140º至180º的範圍內。
在第11A圖、第11B圖和第11C圖繪示的截面圖中,蝕刻劑對沉積前驅物的極低流速比例可造成具有多於八個晶面的源極/汲極區域82。通過具有更多晶面平面84的磊晶源極/汲極區域82,磊晶源極/汲極區域82的頂表面(接觸著陸區域的位置)更平坦,並因此允許更大的接觸著陸區域。在第11B圖中,磊晶源極/汲極區域82的頂表面上的距離D1定義成兩個頂部晶面平面84B的外側邊緣之間的距離,其中兩個頂部晶面平面84B在頂部晶面平面84A的相對側上。在第11B圖中,距離D2定義成第11B圖的截面圖中源極/汲極區域82的最大寬度。在一些實施例中,距離D1高至距離D2的70%。在一些實施例中,距離D1在從距離D2的30%至70%的範圍內。
在一些實施例中,各個源極/汲極區域82包括多個內層82A和外層82B,如第11C圖所繪示。在第11C圖中,內層82A形成在鰭片52的凹槽85中,且外層82B形成在內層82A之上。在一些實施例中,內層82A具有四個晶面在(111)平面上,且外層82B如上文所述具有多於八個晶面在(11X)平面上。
在一些實施例中,源極/汲極磊晶外層82B具有不同於內層82A的材料組成。在一些實施例中,源極/汲極磊晶內層82A具有鍺濃度高於源極/汲極磊晶外層82B和硼濃度低於源極/汲極磊晶外層82B。在一些實施例中,源極/汲極磊晶內層82A具有鍺濃度在40%至80%的範圍內,且具有硼濃度在3E20 cm
-3至5E20 cm
-3的範圍內。在一些實施例中,源極/汲極磊晶外層82B具有鍺濃度在20%至60%的範圍內,且具有硼濃度在6E20 cm
-3至1E21 cm
-3的範圍內。在一些實施例中,源極/汲極區域內層82A和外層82B可以在生長期間原位摻雜。在一些實施例中,源極/汲極區域內層82A和外層82B可以藉由佈植製程摻雜。在原位摻雜和佈植摻雜兩者中,製程可以是接續退火製程。
在一些實施例中,一旦生長外層82B,內層82A和外層82B之間的介面無法區分。如第10B圖中所繪示,源極/汲極區域82物理性接觸閘極間隔物86。在一些實施例中,源極/汲極區域82可不物理性接觸閘極間隔物86。
在一些實施例中,p型區域50P中的源極/汲極區域82包括內層82A和外層82B兩者,而n型區域50N中的源極/汲極區域82並不包括多個層。在一些實施例中,p型區域50P和n型區域50N兩者的源極/汲極區域82中包括相同數量的層。
上文所描述形成源極/汲極區域82的方法可藉由減少半導體裝置的源極/汲極接觸電阻,改善finFET 裝置的性能。在本文揭露的實施例中,源極/汲極區域82包括具有放大接觸著陸區域的多晶面磊晶源極/汲極區域82以減少後續形成的接觸和源極/汲極區域82之間的電阻。在一些實施例中,單一鰭片的磊晶源極/汲極區域82包括八個或更多個晶面平面84。由於磊晶源極/汲極區域82具有多個晶面平面,磊晶源極/汲極區域82的頂表面(接觸著陸區域的位置)更平坦,並因此允許更大的接觸著陸區域。在源極/汲極區域82的磊晶生長製程期間,可藉由配置蝕刻劑前驅物對沉積前驅物的流速比例形成磊晶源極/汲極區域82中的多個晶面平面84。例如,藉由具有蝕刻劑前驅物對沉積前驅物的極低流速比例,可增加晶面平面84的數量。
在第12A圖和第12B圖中,第一層間介電(interlayer dielectric,ILD)88沉積在第10A圖和第10B圖繪示的結構上。第一層間介電質88可以由介電材料所形成,且可以由任何適合的方法所沉積,例如CVD、電漿增強CVD(plasma-enhanced CVD,PECVD)或FCVD。介電材料可包括摻雜磷的矽酸鹽玻璃(phospho-silicate glass,PSG)、摻雜硼的矽酸鹽玻璃(boro-silicate glass,BSG)、摻雜硼磷的矽酸鹽玻璃(boron-doped phospho-silicate glass,BPSG)、未摻雜的矽酸鹽玻璃(undoped silicate glass,USG)或類似者。可使用由任何可接受的製程形成的其他絕緣材料。在一些實施例中,接觸蝕刻停止層(contact etch stop layer,CESL)87配置在第一層間介電質88和磊晶源極/汲極區域82、遮罩74、閘極間隔物86之間。接觸蝕刻停止層87可包括介電材料具有蝕刻速率低於上方第一層間介電質88的材料,例如氮化矽、氧化矽、氮氧化矽或類似者。
在第13A圖和第13B圖中,可執行平坦化製程(例如CMP)以使第一層間介電質88的頂表面和虛擬閘極72或遮罩74的頂表面齊平。平坦化製程亦可移除虛擬閘極72上的遮罩74,以及沿著遮罩74的側壁的部分閘極封裝間隔物80和閘極間隔物86。在平坦化製程之後,虛擬閘極72、閘極封裝間隔物80、閘極間隔物86和第一層間介電質88的頂表面齊平。因此,通過第一層間介電質88暴露虛擬閘極72的頂表面。在一些實施例中,可保留遮罩74,其中平坦化製程使第一層間介電質88的頂表面和遮罩74的頂表面齊平。
在第14A圖和第14B圖中,在蝕刻步驟中移除虛擬閘極72(和如果存在的遮罩74),以形成凹槽90。亦可移除凹槽90中的部分虛擬介電層60。在一些實施例中,只移除虛擬閘極72,且保留虛擬介電層60並由凹槽90暴露虛擬介電層60。在一些實施例中,從晶粒(die)的第一區域(例如核心邏輯區域)中的凹槽90移除虛擬介電層60,並在晶粒的第二區域(例如輸入/輸出區域)中的凹槽90保留虛擬介電層60。在一些實施例中,可藉由各向異性乾式蝕刻製程移除虛擬閘極72。例如,蝕刻製程可包括使用選擇性蝕刻虛擬閘極72的反應氣體的乾式蝕刻製程,其反應氣體少許或不蝕刻第一層間介電質88或閘極間隔物86。各個凹槽90暴露及/或位於個別鰭片52的通道區域58上方。各個通道區域58配置在相鄰成對的磊晶源極/汲極區域82之間。在移除過程中,蝕刻虛擬閘極72時可使用虛擬介電層60做為蝕刻停止層。在移除虛擬閘極72後可選擇移除虛擬介電層60。
在第15A圖和第15B圖中,形成閘極介電層92和閘極電極94以替代閘極。第15C圖繪示第15B圖的區域89的詳細視圖。閘極介電層92是沉積在凹槽90中的一或多個層,例如在鰭片52的頂表面和側壁上、閘極封裝間隔物80或閘極間隔物86的側壁上。閘極介電層92亦可形成在第一層間介電質88的頂表面上。在一些實施例中,閘極介電層92包括一或多個介電層,例如一或多個層的氧化矽、氮化矽、金屬氧化物、金屬矽化物或類似者。例如,在一些實施例中,閘極介電層92包括藉由熱氧化或化學氧化形成的氧化矽和其上的高介電常數介電材料(例如金屬氧化物或鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛的矽化物和上述的組合)之間的介面層。閘極介電層92可包括具有介電常數大於約7.0的介電層。閘極介電層92的形成方法可包括分子束沉積(Molecular-Beam Deposition,MBD)、ALD、PECVD和類似者。在部分虛擬介電層60保留於凹槽90內的實施例中,閘極介電層92包括虛擬介電層60的材料(例如SiO
2)。
閘極電極94分別沉積在閘極介電層92上並填充凹槽90的保留部分。閘極電極94可包括含金屬材料,例如氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、上述的組合或上述的多層材料。舉例而言,儘管第15B圖中繪示單層的閘極電極94,閘極電極94可包括任何數量的內襯層94A、任何數量的功函數調整層94B和填充材料94C,如第15C圖所繪示。在填充凹槽90後,可執行平坦化製程(例如CMP)以移除多餘的閘極介電層92和閘極電極94的材料,其中多餘的部分位於第一層間介電質88的頂表面之上。因此,閘極電極94和閘極介電層92的材料的保留部分形成所得finFET的替代閘極。閘極電極94和閘極介電層92可以是整體稱為「閘極堆疊」。閘極和閘極堆疊可沿著鰭片52的通道區域58的側壁延伸。
可同時在n型區域50N和p型區域50P中形成閘極介電層92,使得各個區域中的閘極介電層92由相同材料形成,且可同時在n型區域50N和p型區域50P中形成閘極電極94,使得各個區域中的閘極電極94由相同材料形成。在一些實施例中,各個區域中的閘極介電層92可以由獨特製程形成,使得各個區域中的閘極介電層92 可以是不同材料,而且/或者閘極電極94可以由獨特製程形成,使得各個區域中的閘極電極94可以是不同材料。當使用獨特製程時,可使用多種遮蔽步驟以遮蔽和暴露適當區域。
在第16A圖和第16B圖中,閘極遮罩96形成在閘極堆疊(包括閘極介電層92和相應的閘極電極94)上,且閘極遮罩96可以是配置在閘極間隔物86的相對部分之間。在一些實施例中,形成閘極遮罩96包括凹陷閘極堆疊以使凹槽形成在閘極堆疊正上方和閘極間隔物86的相對部分之間。閘極遮罩96包括一或多個層的介電材料(例如氮化矽、氮氧化矽或類似者)填充在凹槽中,並接續平坦化製程以移除介電材料延伸在第一層間介電質88上的多餘部分。
亦如第16A圖和第16B圖中所繪示,第二層間介電質108沉積在第一層間介電質88之上。在一些實施例中,第二層間介電質108是由可流動CVD方法形成的可流動薄膜。在一些實施例中,第二層間介電質108由介電材料(例如PSG、BSG、BPSG、USG或類似者)所形成,且可以由任何適合的方法(例如CVD和PECVD)所沉積。接續形成的閘極接觸110(如第17A圖和第17B圖所示)穿過第二層間介電質108和閘極遮罩96以接觸凹陷的閘極電極94的頂表面。
根據一些實施例,在第17A圖、第17B圖和第17C圖中,穿過第二層間介電質108和第一層間介電質88形成閘極接觸110和源極/汲極接觸112。穿過第一層間介電質88和第二層間介電質108形成源極/汲極接觸112的開口,且穿過第二層間介電質108和閘極遮罩96形成閘極接觸110的開口。可以使用可接受的光刻和蝕刻技術形成開口。在開口中形成例如擴散阻障層、黏附層或類似者的內襯層(未示出)和導電材料。內襯層可包括鈦、氮化鈦、鉭、氮化鉭或類似者。導電材料可以是銅、銅合金、銀、金、鎢、鈷、鋁、鎳或類似者。可執行平坦化製程(例如CMP)以從第二層間介電質108的表面移除多餘的材料。保留的內襯層和導電材料在開口中形成源極/汲極接觸112和閘極接觸110。可執行退火製程以在磊晶源極/汲極區域82和源極/汲極接觸112之間的介面形成矽化物。如第17C圖中所繪示,在一些實施例中,磊晶源極/汲極區域82和源極/汲極接觸112之間的介面長度和第11B圖的截面圖中繪示的距離D1相等。在一些實施例中,磊晶源極/汲極區域82和源極/汲極接觸112之間的介面長度大於第11B圖的截面圖中繪示的距離D1。在一些實施例中,源極/汲極接觸112和源極/汲極區域82之間的介面是曲形且沿著源極/汲極區域82的晶面外表面(參考第17C圖)。在一些實施例中,源極/汲極接觸112和源極/汲極區域82之間的介面是平坦且並非沿著源極/汲極區域82的晶面外表面。源極/汲極接觸112物理性和電性耦接至磊晶源極/汲極區域82,且閘極接觸110物理性和電性耦接至閘極電極106。源極/汲極接觸112和閘極接觸110可以在不同製程中形成,或可以在相同製程中形成。雖然示出的源極/汲極接觸112和閘極接觸110形成在相同截面,應理解各個源極/汲極接觸112和閘極接觸110可以是形成在不同截面,其可避免接觸之間的短路。
本文的實施例可實現優勢。本文揭露的半導體裝置和其形成方法藉由減少半導體裝置的源極/汲極接觸電阻,改善finFET裝置的性能。在本文揭露的實施例中,源極/汲極區域包括具有放大的接觸著陸區域的多晶面磊晶源極/汲極區域,以減少接觸和極/汲極區域之間的電阻。在一些實施例中,單一鰭片的磊晶源極/汲極區域包括八個或更多個晶面平面。由於磊晶源極/汲極區域具有多個晶面平面,磊晶源極/汲極區域的頂表面(接觸著陸區域的位置)更平坦,且因此允許更大的接觸著陸區域。在源極/汲極區域的磊晶生長製程期間,可以藉由配置蝕刻劑前驅物對沉積前驅物的流速比例,形成磊晶源極/汲極區域中的多個晶面平面。例如,藉由具有蝕刻劑前驅物對沉積前驅物的極低流速比例,可增加晶面的數量。本文揭露的製程和結構可改善finFET裝置的性能和可靠性。
本文揭露的finFET實施例也可應用於奈米結構裝置,例如奈米結構(例如奈米片、奈米導線、閘極全環繞或類似者)場效應電晶體(nanostructure field effect transistor,NSFET)。在NSFET的實施例中,藉由圖案化通道層和犧牲層的交替層堆疊,形成奈米結構以替代鰭片。虛擬閘極堆疊和源極/汲極區域的形成方式類似於上文描述的實施例。在移除虛擬閘極堆疊後,可部分或完整移除在通道區域中的犧牲層。替代閘極結構的形成方式類似於上文描述的實施例,替代閘極結構可部分或完整填充移除犧牲層之後留下的開口,並且替代閘極結構可部分或完整圍繞NSFET裝置的通道區域中的通道層。接觸替代閘極結構和源極/汲極區域的層間介電質和接觸的形成方式可類似於上文描述的實施例。
一個實施例包括從基板延伸的第一鰭片。裝置也包括在第一鰭片上且沿著第一鰭片的側壁的第一閘極堆疊。裝置也包括沿著第一閘極堆疊的側壁配置的第一閘極間隔物。裝置也包括在第一鰭片中且鄰近第一閘極間隔物的第一磊晶源極/汲極區域,第一磊晶源極/汲極區域的外表面在第一平面具有多於八個晶面,第一平面正交於基板的頂表面。
實施例可包括一或多個下述特徵。裝置的第一磊晶源極/汲極區域包括在第一鰭片上的第一磊晶層和在第一磊晶層上的第二磊晶層,第一磊晶層具有硼的第一摻雜濃度,第二磊晶層具有硼的第二摻雜濃度,第二摻雜濃度大於第一摻雜濃度。第一磊晶層具有鍺濃度高於第二磊晶層。裝置進一步包括從基板延伸的第二鰭片、在第二鰭片上且沿著第二鰭片的側壁的第二閘極堆疊、沿著第二閘極堆疊的側壁配置的第二閘極間隔物,和在第二鰭片中且鄰近第二閘極間隔物的第二磊晶源極/汲極區域,第二源極/汲極區域包括第三磊晶層,第三磊晶層具有和第一磊晶層與第二磊晶層不同的材料組成。第一磊晶源極/汲極區域的外表面上的晶面沿著(111)、(113)和(119)平面。裝置進一步包括在第一磊晶源極/汲極區域上和第一閘極間隔物的側壁上的蝕刻停止層、在蝕刻停止層上的第一層間介電質、在第一層間介電質上的第二層間介電質,和延伸穿過第一層間介電質、第二層間介電質質和蝕刻停止層的第一導電接觸,第一導電接觸電性耦接至第一磊晶源極/汲極區域。第一磊晶源極/汲極區域接觸第一閘極間隔物。第一磊晶源極/汲極區域的外表面上的鄰近晶面交錯形成第一角度,第一角度在從140°至180°的範圍內。
一個實施例包括沉積第一虛擬閘極在第一鰭片上和沿著第一鰭片的側壁,第一鰭片從基板延伸。方法也包括形成第一閘極間隔物沿著第一虛擬閘極的側壁。方法也包括形成第一凹槽在鄰近第一閘極間隔物的第一鰭片中。方法也包括磊晶生長第一源極/汲極區域在第一凹槽中,第一源極/汲極區域的外表面在第一平面具有多於八個晶面,第一平面正交於基板的頂表面。
實施例可包括一或多下述特徵。方法中磊晶生長第一源極/汲極區域在第一凹槽中,包括以蝕刻劑前驅物對沉積前驅物的第一比例磊晶生長第一源極/汲極區域在第一凹槽中,第一比例在0.05/1至0.25/1的範圍內。第一源極/汲極區域的外表面上的鄰近晶面交錯形成第一角度,第一角度在140°至180°的範圍內。磊晶生長第一源極/汲極區域在第一凹槽中包括磊晶生長第一層在第一凹槽中和磊晶生長第二層在第一層上,第一層延伸至高於第一鰭片頂表面,第一層具有第一摻雜劑濃度的第一摻雜劑,第二層具有第二摻雜劑濃度的第一摻雜劑,第二摻雜劑濃度大於第一摻雜劑濃度。第一摻雜劑是硼。方法進一步包括以配置在第一鰭片上和沿著第一鰭片的側壁的功能閘極堆疊替代第一虛擬閘極。方法進一步包括形成蝕刻停止層在第一源極/汲極區域上和第一閘極間隔物的側壁上、形成第一層間介電質在蝕刻停止層上、形成第二層間介電質在第一層間介電質上、蝕刻孔洞穿過第一層間介電質、第二層間介電質和蝕刻停止層,以及形成第一導電接觸在孔洞中,第一導電接觸電性耦接至第一源極/汲極區域。第一導電接觸在第一平面以第一距離物理性接觸第一源極/汲極區域的頂表面,第一平面正交於基板的頂表面且垂直於第一鰭片的縱長軸,第一源極/汲極區域在第一平面的最寬部分以第二距離分離,第一距離在第二距離的30%至70%的範圍內。第一源極/汲極區域的外表面上的晶面沿著(111)、(113)和(119)平面。
一個實施例包括形成第一虛擬閘極在從基板向上延伸的第一鰭片上和沿著第一鰭片的側壁。方法也包括形成第一閘極間隔物沿著第一虛擬閘極的側壁。方法也包括蝕刻第一凹槽在鄰近第一閘極間隔物的第一鰭片中。方法也包括以蝕刻劑前驅物對沉積前驅物的第一比例磊晶生長第一源極/汲極區域在第一凹槽中,第一比例在0.05/1至0.25/1的範圍內。方法也包括以配置在第一鰭片上和沿著第一鰭片的側壁的第一功能閘極堆疊替代第一虛擬閘極。
實施例可包括一或多個下述特徵。方法中磊晶生長第一源極/汲極區域在第一凹槽中進一步包括從第一凹槽中的第一鰭片磊晶生長第一磊晶層,以及從第一磊晶層磊晶生長第二磊晶層,第二磊晶層具有硼濃度大於第一磊晶層。第一源極/汲極區域的外表面在第一平面具有多於八個晶面,第一平面正交於基板的頂表面。
前面概述一些實施例的特徵,使得本領域技術人員可更好地理解本公開的觀點。本領域技術人員應該理解,他們可以容易地使用本公開作為設計或修改其他製程和結構的基礎,以實現相同的目的和/或實現與本文介紹之實施例相同的優點。本領域技術人員還應該理解,這樣的等同構造不脫離本公開的精神和範圍,並且在不脫離本公開的精神和範圍的情況下,可以進行各種改變、替換和變更。
50:基板
50N:n型區域
50P:p型區域
51:分隔物
52:鰭片
54:絕緣材料
56:隔離區域
58:通道區域
60:虛擬介電層
62:虛擬閘極層
64:遮罩層
72:虛擬閘極
74:遮罩
80:閘極封裝間隔物
82:源極/汲極區域
82A:內層
82B:外層
84,84A,84B:晶面平面
85:凹槽
86:閘極間隔物
87:接觸蝕刻停止層
88:第一層間介電質
89:區域
90:凹槽
92:閘極介電層
94:閘極電極
94A:內襯層
94B:功函數調整層
94C:填充材料
96:閘極遮罩
108:第二層間介電質
110:閘極接觸
112:源極/汲極接觸
A-A,B-B,C-C:截面
D1,D2:距離
θ:角度
當結合附圖閱讀時,從以下詳細描述中可以最好地理解本公開的各方面。應注意,根據工業中的標準方法,各種特徵未按比例繪製。實際上,為了清楚地討論,可任意增加或減少各種特徵的尺寸。
第1圖根據一些實施例繪示鰭式場效應電晶體的示例的三維視圖。
第2圖、第3圖、第4圖、第5圖、第6圖、第7圖、第8A圖、第8B圖、第9A圖、第9B圖、第10A圖、第10B圖、第10C圖、第10D圖、第11A圖、第11B圖、第11C圖、第12A圖、第12B圖、第13A圖、第13B圖、第14A圖、第14B圖、第15A圖、第15B圖、第15C圖、第16A圖、第16B圖、第17A圖、第17B圖和第17C圖是根據一些實施例的鰭式場效應電晶體製造中間階段的截面圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
52:鰭片
56:隔離區域
82:源極/汲極區域
87:接觸蝕刻停止層
88:第一層間介電質
108:第二層間介電質
112:源極/汲極接觸
Claims (20)
- 一種裝置,包括: 一第一鰭片從一基板延伸; 一第一閘極堆疊在該第一鰭片上且沿著該第一鰭片的側壁; 一第一閘極間隔物沿著該第一閘極堆疊的側壁設置;及 一第一磊晶源極/汲極區域在該第一鰭片中且鄰近該第一閘極間隔物,該第一磊晶源極/汲極區域的一外表面在一第一平面具有多於八個晶面,該第一平面正交於該基板的一頂表面。
- 如請求項1所述之裝置,其中該第一磊晶源極/汲極區域包括: 一第一磊晶層在該第一鰭片上,該第一磊晶層具有硼的一第一摻雜濃度;及 一第二磊晶層在該第一磊晶層上,該第二磊晶層具有硼的一第二摻雜濃度,該第二摻雜濃度大於該第一摻雜濃度。
- 如請求項2所述之裝置,其中該第一磊晶層具有鍺濃度大於該第二磊晶層。
- 如請求項2所述之裝置,進一步包括: 一第二鰭片從該基板延伸; 一第二閘極堆疊在該第二鰭片上且沿著該第二鰭片的側壁; 一第二閘極間隔物沿著該第二閘極堆疊的側壁設置;及 一第二磊晶源極/汲極區域在該第二鰭片中且鄰近該第二閘極間隔物,該第二磊晶源極/汲極區域包括一第三磊晶層,該第三磊晶層具有不同於該第一磊晶層和該第二磊晶層的材料組成。
- 如請求項1所述之裝置,其中該第一磊晶源極/汲極區域的該外表面上的該些晶片沿著(111)、(113)和(119)平面。
- 如請求項1所述之裝置,進一步包括: 一蝕刻停止層在該第一磊晶源極/汲極區域上和該第一閘極間隔物的側壁上; 一第一層間介電質在該蝕刻停止層上; 一第二層間介電質在該第一層間介電質上;及 一第一導電接觸延伸穿過該第一層間介電質、該第二層間介電質和該蝕刻停止層,該第一導電接觸電性耦接至該第一磊晶源極/汲極區域。
- 如請求項1所述之裝置,其中該第一磊晶源極/汲極區域接觸該第一閘極間隔物。
- 如請求項1所述之裝置,其中該第一磊晶源極/汲極區域的該外表面上鄰近的該些晶面交錯形成一第一角度,該第一角度在140°至180°的範圍內。
- 一種方法,包括: 在一第一鰭片上和沿著該第一鰭片的側壁沉積一第一虛擬閘極,該第一鰭片從一基板延伸; 沿著該第一虛擬閘極的側壁形成一第一閘極間隔物; 在鄰近該第一閘極間隔物的該第一鰭片中形成一第一凹槽;及 在該第一凹槽中磊晶生長一第一源極/汲極區域,該第一源極/汲極區域的一外表面在一第一平面具有多於八個晶面,該第一平面正交於該基板的一頂表面。
- 如請求項9所述之方法,其中在該第一凹槽中磊晶生長該第一源極/汲極區域包括以蝕刻劑前驅物對沉積前驅物的一第一比例在該第一凹槽中磊晶生長該第一源極/汲極區域,該第一比例在0.05/1至0.25/1的範圍內。
- 如請求項9所述之方法,其中該第一源極/汲極區域的該外表面上鄰近的該些晶面交錯形成一第一角度,該第一角度在140°至180°的範圍內。
- 如請求項9所述之方法,其中在該第一凹槽中磊晶生長該第一源極/汲極區域包括: 在該第一凹槽中磊晶生長一第一層,該第一層延伸至高於該第一鰭片的一頂表面,該第一層具有一第一摻雜劑濃度的一第一摻雜劑;及 在該第一層上磊晶生長一第二層,該第二層具有一第二摻雜劑濃度的該第一摻雜劑,該第二摻雜劑濃度大於該第一摻雜劑濃度。
- 如請求項12所述之方法,其中該第一摻雜劑是硼。
- 如請求項9所述之方法,進一步包括以配置在該第一鰭片上和沿著該第一鰭片的側壁的一功能閘極堆疊替代該第一虛擬閘極。
- 如請求項9所述之方法,進一步包括: 在該第一源極/汲極區域上和該第一閘極間隔物的側壁上形成一蝕刻停止層; 在該蝕刻停止層上形成一第一層間介電質; 在該第一層間介電質上形成一第二層間介電質; 蝕刻一孔洞穿過該第一層間介電質、該第二層間介電質和該蝕刻停止層;及 在該孔洞中形成一第一導電接觸,該第一導電接觸電性耦接至該第一源極/汲極區域。
- 如請求項15所述之方法,其中該第一導電接觸在該第一平面以一第一距離物理性接觸該第一源極/汲極區域的一頂表面,該第一平面正交於該基板的該頂表面且垂直於該第一鰭片的縱長軸,該第一源極/汲極區域在該第一平面的最寬部分以一第二距離分離,該第一距離在該第二距離的30%至70%的範圍內。
- 如請求項9所述之方法,其中該第一源極/汲極區域的該外表面上的該些晶面沿著(111)、(113)和(119)平面。
- 一種方法,包括: 在從一基板向上延伸的一第一鰭片上和沿著該第一鰭片的側壁形成一第一虛擬閘極; 沿著該第一虛擬閘極的側壁形成一第一閘極間隔物; 在鄰近該第一閘極間隔物的該第一鰭片中蝕刻一第一凹槽; 以蝕刻劑前驅物對沉積前驅物的一第一比例,在該第一凹槽中磊晶生長一第一源極/汲極區域,該第一比例在0.05/1至0.25/1的範圍內;及 以配置在該第一鰭片上和沿著該第一鰭片的側壁的一第一功能閘極堆疊替代該第一虛擬閘極。
- 如請求項18所述之方法,其中在該第一凹槽中磊晶生長該第一源極/汲極區域進一步包括: 從該第一凹槽中的該第一鰭片磊晶生長一第一磊晶層;及 從該第一磊晶層磊晶生長一第二磊晶層,該第二磊晶層具有硼濃度大於該第一磊晶層。
- 如請求項18所述之方法,其中該第一源極/汲極區域的一外表面在一第一平面具有多於八個晶面,該第一平面正交於該基板的一頂表面。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/161,978 | 2021-01-29 | ||
| US17/161,978 US12068322B2 (en) | 2021-01-29 | 2021-01-29 | Method of forming a multi-layer epitaxial source/drain region having varying concentrations of boron and germanium therein |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW202230606A true TW202230606A (zh) | 2022-08-01 |
Family
ID=81668845
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110109435A TW202230606A (zh) | 2021-01-29 | 2021-03-16 | 半導體裝置 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US12068322B2 (zh) |
| CN (1) | CN114551578A (zh) |
| TW (1) | TW202230606A (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20210265350A1 (en) * | 2020-02-26 | 2021-08-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
Family Cites Families (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9236267B2 (en) | 2012-02-09 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut-mask patterning process for fin-like field effect transistor (FinFET) device |
| US9105490B2 (en) | 2012-09-27 | 2015-08-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9236300B2 (en) | 2012-11-30 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact plugs in SRAM cells and the method of forming the same |
| US9136106B2 (en) | 2013-12-19 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for integrated circuit patterning |
| US9406804B2 (en) | 2014-04-11 | 2016-08-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs with contact-all-around |
| US9443769B2 (en) | 2014-04-21 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Wrap-around contact |
| US9831183B2 (en) | 2014-08-07 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure and method of forming |
| US9450047B1 (en) * | 2015-03-31 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure having enlarged regrowth regions and manufacturing method of the same |
| US10032873B2 (en) * | 2015-09-15 | 2018-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of forming the same |
| US9520482B1 (en) | 2015-11-13 | 2016-12-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of cutting metal gate |
| US9548366B1 (en) | 2016-04-04 | 2017-01-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self aligned contact scheme |
| US10522359B2 (en) * | 2016-11-29 | 2019-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of forming |
| US11476349B2 (en) * | 2016-12-15 | 2022-10-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET structures and methods of forming the same |
| US10269648B1 (en) * | 2017-11-17 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of fabricating a semiconductor device structure |
| US10879128B2 (en) * | 2018-08-31 | 2020-12-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of forming same |
| US10991630B2 (en) * | 2018-09-27 | 2021-04-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US11171209B2 (en) * | 2018-09-27 | 2021-11-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method of manufacture |
| US10950725B2 (en) * | 2018-09-28 | 2021-03-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxial source/drain structure and method of forming same |
| US10950730B2 (en) * | 2018-10-31 | 2021-03-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Merged source/drain features |
| US11257928B2 (en) * | 2018-11-27 | 2022-02-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for epitaxial growth and device |
-
2021
- 2021-01-29 US US17/161,978 patent/US12068322B2/en active Active
- 2021-03-16 CN CN202110280302.9A patent/CN114551578A/zh active Pending
- 2021-03-16 TW TW110109435A patent/TW202230606A/zh unknown
Also Published As
| Publication number | Publication date |
|---|---|
| US20220246611A1 (en) | 2022-08-04 |
| US12068322B2 (en) | 2024-08-20 |
| CN114551578A (zh) | 2022-05-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11217679B2 (en) | Semiconductor device and method | |
| TWI831110B (zh) | 半導體裝置及其製造方法 | |
| TWI770789B (zh) | 電晶體、半導體裝置及形成方法 | |
| TW202129840A (zh) | 半導體裝置及其形成方法 | |
| CN112086514A (zh) | 半导体装置 | |
| US11682711B2 (en) | Semiconductor device having multi-layered gate spacers | |
| US12107149B2 (en) | Air spacer and method of forming same | |
| US12002717B2 (en) | Semiconductor device and method | |
| US20240363443A1 (en) | Source/Drain Structures and Method of Forming | |
| TW202133327A (zh) | 半導體裝置 | |
| US20250351528A1 (en) | Semiconductor devices and methods of manufacture | |
| TW202322399A (zh) | 半導體裝置及其製造方法 | |
| TWI807706B (zh) | 半導體裝置及其製造方法 | |
| TW202230528A (zh) | 半導體元件及其製造方法 | |
| TWI865137B (zh) | 半導體裝置的形成方法 | |
| US12068322B2 (en) | Method of forming a multi-layer epitaxial source/drain region having varying concentrations of boron and germanium therein | |
| US20220367717A1 (en) | Semiconductor Device and Method of Manufacture | |
| US20220344508A1 (en) | Semiconductor device and method | |
| TWI873637B (zh) | 半導體裝置及其形成方法 | |
| KR102623749B1 (ko) | 갭충전 구조물 및 그 제조 방법 | |
| US20240395810A1 (en) | Semiconductor device and method | |
| US20260040621A1 (en) | Semiconductor device and method | |
| TW202341287A (zh) | 半導體裝置及其製造方法 |