TW202224232A - 圖像顯示裝置之製造方法及圖像顯示裝置 - Google Patents
圖像顯示裝置之製造方法及圖像顯示裝置 Download PDFInfo
- Publication number
- TW202224232A TW202224232A TW110133964A TW110133964A TW202224232A TW 202224232 A TW202224232 A TW 202224232A TW 110133964 A TW110133964 A TW 110133964A TW 110133964 A TW110133964 A TW 110133964A TW 202224232 A TW202224232 A TW 202224232A
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- insulating film
- layer
- wiring
- image display
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/832—Electrodes characterised by their material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/857—Interconnections, e.g. lead-frames, bond wires or solder balls
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/013—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials
- H10H20/0137—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials the light-emitting regions comprising nitride materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/018—Bonding of wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/822—Materials of the light-emitting regions
- H10H20/824—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP
- H10H20/825—Materials of the light-emitting regions comprising only Group III-V materials, e.g. GaP containing nitrogen, e.g. GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/831—Electrodes characterised by their shape
- H10H20/8312—Electrodes characterised by their shape extending at least partially through the bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/832—Electrodes characterised by their material
- H10H20/835—Reflective materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/851—Wavelength conversion means
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/852—Encapsulations
- H10H20/854—Encapsulations characterised by their material, e.g. epoxy or silicone resins
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H29/00—Integrated devices, or assemblies of multiple devices, comprising at least one light-emitting semiconductor element covered by group H10H20/00
- H10H29/10—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00
- H10H29/14—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00 comprising multiple light-emitting semiconductor components
- H10H29/142—Two-dimensional arrangements, e.g. asymmetric LED layout
-
- H10W90/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/013—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials
- H10H20/0133—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials with a substrate not being Group III-V materials
- H10H20/01335—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials with a substrate not being Group III-V materials the light-emitting regions comprising nitride materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/032—Manufacture or treatment of electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/036—Manufacture or treatment of packages
- H10H20/0361—Manufacture or treatment of packages of wavelength conversion means
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/036—Manufacture or treatment of packages
- H10H20/0364—Manufacture or treatment of packages of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/819—Bodies characterised by their shape, e.g. curved or truncated substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/819—Bodies characterised by their shape, e.g. curved or truncated substrates
- H10H20/82—Roughened surfaces, e.g. at the interface between epitaxial layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/84—Coatings, e.g. passivation layers or antireflective coatings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/84—Coatings, e.g. passivation layers or antireflective coatings
- H10H20/841—Reflective coatings, e.g. dielectric Bragg reflectors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/851—Wavelength conversion means
- H10H20/8511—Wavelength conversion means characterised by their material, e.g. binder
- H10H20/8512—Wavelength conversion materials
- H10H20/8513—Wavelength conversion materials having two or more wavelength conversion materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/851—Wavelength conversion means
- H10H20/8515—Wavelength conversion means not being in contact with the bodies
Landscapes
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electroluminescent Light Sources (AREA)
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Led Device Packages (AREA)
Abstract
本發明提供一種使發光元件之轉印步驟縮短且良率提高之圖像顯示裝置之製造方法及圖像顯示裝置。
本發明之實施方式之圖像顯示裝置之製造方法具備如下步驟:準備半導體層;將上述半導體層介隔第1金屬層與第1基板接合;於透光性基板上貼合上述半導體層;去除上述第1基板,對上述半導體層進行蝕刻而形成包含發光面及上表面之發光元件;對上述第1金屬層進行蝕刻而形成覆蓋上述上表面之遮光電極;形成覆蓋上述發光元件及上述遮光電極之第1絕緣膜;於上述第1絕緣膜上形成電路元件;形成覆蓋上述第1絕緣膜及上述電路元件之第2絕緣膜;形成貫通上述第1絕緣膜及上述第2絕緣膜之第1通孔;及於上述第2絕緣膜上形成第1配線層。
Description
本發明之實施方式係關於一種圖像顯示裝置之製造方法及圖像顯示裝置。
人們期望實現高亮度、廣視角、高對比度且低耗電之薄型之圖像顯示裝置。為了應對此種市場需求,業界正推進利用自發光元件之顯示裝置之開發。
人們期待出現一種使用微型LED(Light Emitting Diode,發光二極體)作為自發光元件之顯示裝置,上述微型LED係微細發光元件。作為使用微型LED之顯示裝置之製造方法,介紹有將逐個形成之微型LED依次轉印至驅動電路之方法。然而,當隨著全高畫質(Full Hi-Vision)或4K、8K等高畫質之出現而微型LED之元件數量變多時,若逐個形成多個微型LED並依次轉印至形成有驅動電路等之基板,則轉印步驟需要大量時間。進而,擔心微型LED與驅動電路等出現連接不良等而導致良率降低。
已知有一種技術,其係使包含發光層之半導體層於Si基板上生長,並於半導體層上形成電極之後,貼合於形成有驅動電路之電路基板上(例如參照專利文獻1)。
[先前技術文獻]
[專利文獻]
[專利文獻1]日本專利特開2002-141492號公報
[發明所欲解決之問題]
本發明之一實施方式提供一種使發光元件之轉印步驟縮短且良率提高之圖像顯示裝置之製造方法及圖像顯示裝置。
[解決問題之技術手段]
本發明之一實施方式之圖像顯示裝置之製造方法具備如下步驟:準備包含發光層之半導體層;將上述半導體層介隔第1金屬層與第1基板接合;於透光性基板之第1面上貼合上述半導體層;去除上述第1基板;對上述半導體層進行蝕刻,形成包含上述第1面上之發光面及設置於上述發光面之相反側之上表面的發光元件;對上述第1金屬層進行蝕刻,形成覆蓋上述上表面且與上述上表面電性連接之遮光電極;形成覆蓋上述第1面、上述發光元件及上述遮光電極之第1絕緣膜;於上述第1絕緣膜上形成電路元件;形成覆蓋上述第1絕緣膜及上述電路元件之第2絕緣膜;形成貫通上述第1絕緣膜及上述第2絕緣膜之第1通孔;及於上述第2絕緣膜上形成第1配線層。上述第1通孔設置於上述第1配線層與上述遮光電極之間,將上述第1配線層與上述遮光電極電性連接。
本發明之一實施方式之圖像顯示裝置之製造方法具備如下步驟:準備包含發光層之半導體層;於透光性基板之第1面貼合上述半導體層;於去除上述第1基板之步驟之後在上述半導體層上形成第2金屬層;對上述半導體層進行蝕刻,形成包含上述第1面上之發光面及設置於上述發光面之相反側之上表面的發光元件;對上述第2金屬層進行蝕刻,形成覆蓋上述上表面且與上述上表面電性連接之遮光電極;形成覆蓋上述第1面、上述發光元件及上述遮光電極之第1絕緣膜;於上述第1絕緣膜上形成電路元件;形成覆蓋上述電路元件及上述第1絕緣膜之第2絕緣膜;形成貫通上述第1絕緣膜及上述第2絕緣膜之第1通孔;及於上述第2絕緣膜上形成第1配線層。上述第1通孔設置於上述第1配線與上述遮光電極之間,將上述第1配線與上述遮光電極電性連接。
本發明之一實施方式之圖像顯示裝置具備:透光性構件,其具有第1面;發光元件,其包含上述第1面上之發光面及上述發光面之相反側之上表面;遮光電極,其覆蓋上述上表面上且與上述上表面電性連接;第1絕緣膜,其覆蓋上述第1面、上述發光元件及上述遮光電極;電路元件,其設置於上述第1絕緣膜上;第2絕緣膜,其覆蓋上述第1絕緣膜及上述電路元件;第1通孔,其貫通上述第1絕緣膜及上述第2絕緣膜而設置;及第1配線層,其設置於上述第2絕緣膜上。上述第1通孔設置於上述第1配線層與上述遮光電極之間,將上述第1配線層與上述遮光電極電性連接。
本發明之一實施方式之圖像顯示裝置具備:透光性構件,其具有第1面;第1半導體層,其於上述第1面上包含可形成複數個發光區域之發光面;複數個發光層,其等設置於上述第1半導體層上且相隔而設;複數個第2半導體層,其等分別設置於上述複數個發光層上,具有與上述第1半導體層不同之導電型;複數個遮光電極,其等分別設置於上述複數個第2半導體層上,且與上述複數個第2半導體層電性連接;第1絕緣膜,其覆蓋上述第1面、上述第1半導體層、上述複數個發光層、上述複數個第2半導體層及上述複數個遮光電極;複數個電晶體,其等相互隔開地設置於上述第1絕緣膜上;第2絕緣膜,其覆蓋上述第1絕緣膜及上述複數個電晶體;複數個第1通孔,其等貫通上述第1絕緣膜及上述第2絕緣膜而設置;及第1配線層,其設置於上述第2絕緣膜上。上述複數個第2半導體層及上述複數個發光層藉由上述第1絕緣膜而分離。上述複數個第1通孔分別設置於上述第1配線層與上述複數個遮光電極之間,將上述第1配線層與上述複數個遮光電極分別電性連接。
本發明之一實施方式之圖像顯示裝置具備:透光性構件,其具有第1面;複數個發光元件,其等包含上述第1面上之發光面及上述發光面之相反側之上表面;複數個遮光電極,其等覆蓋上述上表面上且與上述上表面電性連接;第1絕緣膜,其覆蓋上述第1面、上述複數個發光元件及上述複數個遮光電極;電路元件,其設置於上述第1絕緣膜上;第2絕緣膜,其覆蓋上述第1絕緣膜及上述電路元件;複數個第1通孔,其等貫通上述第1絕緣膜及上述第2絕緣膜而設置;及第1配線層,其設置於上述第2絕緣膜上。上述複數個第1通孔設置於上述第1配線層與上述複數個遮光電極之間,將上述第1配線層與上述複數個遮光電極分別電性連接。
[發明之效果]
根據本發明之一實施方式,可實現使發光元件之轉印步驟縮短且良率提高之圖像顯示裝置之製造方法。
根據本發明之一實施方式,可實現使發光元件之轉印步驟縮短且良率提高之圖像顯示裝置。
以下,參照圖式對本發明之實施方式進行說明。
再者,圖式係模式性或概念性之圖,各部分之厚度與寬度之關係、部分間之尺寸之比率等未必與實物相同。又,即便於表示相同部分之情形時,亦有根據圖式而將相互之尺寸或比率差別表示之情形。
再者,於本案說明書與各圖中,對與上文關於已出現之圖所描述之要素相同之要素標註相同符號並適當省略詳細之說明。
(第1實施方式)
圖1係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖1中模式性地表示本實施方式之圖像顯示裝置之子像素20之構成。本實施方式及下述其他實施方式中之第2實施方式、第5實施方式及第6實施方式中,表示未安裝彩色濾光片之情形之例,因此例如於將該等情形時之圖像顯示裝置設為單色圖像顯示裝置等之情形時,子像素為1個像素。本說明書中,不論是由1個子像素形成1個像素之情形時,還是由複數個子像素形成1個像素之情形時,均將包含1個發光元件之發光要素稱為子像素。
以下,有時使用XYZ之三維座標系統進行說明。如下述圖9所示,發光元件150呈二維平面狀排列。每個子像素20均設置有發光元件150。將排列有子像素20之二維平面設為XY平面。子像素20沿著X軸方向及Y軸方向排列。圖1表示下述圖3之AA'線處之沿箭頭方向觀察之剖面,且係將與XY平面垂直之複數個平面處之剖面於1個平面上相連而得之剖視圖。其他圖中,亦如圖1所示,於與XY平面垂直之複數個平面處之剖視圖中,未圖示出X軸及Y軸,而示出與XY平面垂直之Z軸。即,該等圖中,將與Z軸垂直之平面設為XY平面。
以下,有時將Z軸之正方向稱作「上」或「上方」,將Z軸之負方向稱作「下」或「下方」,沿著Z軸之方向不限於施加重力之方向。有時將沿著Z軸之方向之長度稱為高度。
子像素20具有與XY平面大致平行之發光面151S。發光面151S係主要朝向與XY平面正交之Z軸之負方向放射光之面。本實施方式及下述所有實施方式中,發光面均朝向Z軸之負方向放射光。
如圖1所示,圖像顯示裝置之子像素20包含基板102、發光元件150、遮光電極160a、第1層間絕緣膜156、電晶體(電路元件)103、第2層間絕緣膜108、通孔161a及第1配線層110。
本實施方式中,基板102具有2個面,於一面102a上,設置有貼合層303。貼合層303具有第1面103a。第1面103a係與XY平面大致平行之平坦面。於在本實施方式之圖像顯示裝置中設置彩色濾光片之情形時,彩色濾光片形成於基板102之另一面102b上。另一面102b係一面102a之相反側之面。關於下述其他實施方式,於未設置彩色濾光片之情形時,亦與上述情形相同,可於基板之2個面中之形成有發光元件之面的相反側之面上設置彩色濾光片。
基板102係透光性構件,例如為玻璃基板。貼合層303係由具有透光性之材料形成,例如由SiO
2等無機材料之氧化物或氮化物形成之層。貼合層303提供平坦面,以便於第1面103a上排列多個發光元件150。貼合層303係出於如下目的而設置,即,於本實施方式之圖像顯示裝置之製造方法之晶圓貼合步驟中,容易進行貼合。
發光元件150設置於第1面103a上。發光元件150由介隔第1層間絕緣膜156設置之電晶體103驅動。電晶體103係薄膜電晶體(Thin Film Transistor,TFT),形成於第1層間絕緣膜156上。於大型玻璃基板上形成包含TFT之電路元件之製程係為了製造液晶面板或有機EL面板等而確立,有可利用現有設備之優點。
以下,對子像素20之構成進行詳細說明。
發光元件150包含設置於第1面103a上之發光面151S。發光元件150包含設置於發光面151S之相反側之上表面153U。該例中,發光面151S及上表面153U之XY俯視下之外周形狀為方形或長方形,發光元件150係於第1面103a上具有發光面151S之角柱狀之元件。角柱之剖面亦可為五邊形以上之多邊形。發光元件150不限於角柱狀之元件,亦可為圓柱狀之元件。
發光元件150包含n型半導體層151、發光層152及p型半導體層153。n型半導體層151、發光層152及p型半導體層153係從發光面151S朝向上表面153U依序積層。n型半導體層151即發光面151S與第1面103a相接地設置。因此,發光元件150介隔貼合層303及基板102,朝Z軸之負方向放射光。
n型半導體層151包含連接部151a。連接部151a以於第1面103a上從n型半導體層151朝一方向突出之方式設置。連接部151a之距第1面103a之高度與n型半導體層151之距第1面103a之高度相同,且低於n型半導體層151之距第1面103a之高度。n型半導體層151包含連接部151a。連接部151a係n型半導體層151之一部分。連接部151a連接於通孔161k之一端,n型半導體層151經由連接部151a而電性連接於通孔161k。
於發光元件150為角柱狀之形狀之情形時,發光元件150之XY俯視之形狀例如為大致正方形或長方形。於發光元件150之XY俯視之形狀為包含方形之多邊形之情形時,發光元件150之角部亦可具有弧度。於發光元件150之XY俯視之形狀為圓柱狀之形狀之情形時,發光元件150之XY俯視之形狀不限於圓形,例如亦可為橢圓形。藉由適當地選定俯視下之發光元件之形狀或配置等,配線佈局等之自由度提高。
發光元件150例如適宜使用包含In
XAl
YGa
1 - X - YN(0≦X,0≦Y,X+Y<1)等發光層之氮化鎵系化合物半導體。以下,有時將上述氮化鎵系化合物半導體簡稱為氮化鎵(GaN)。本發明之一實施方式之發光元件150係所謂之發光二極體。發光元件150發出之光之波長只要是從近紫外線區域至可見光區域之範圍之波長即可,例如為467 nm±30 nm左右。發光元件150發出之光之波長亦可設為410 nm±30 nm左右之藍紫色發光。發光元件150發出之光之波長可設為適當之值,而不限於上述值。
遮光電極160a遍佈上表面153U上而設置。遮光電極160a設置於上表面153U與通孔161a之一端之間。遮光電極160a由具有遮光性之導電材料形成,且以足夠之厚度形成以便發揮遮光性。遮光電極160a實現了與p型半導體層153歐姆連接,且遮斷了朝上方之放射光或散射光。藉由設置有遮光電極160a,可抑制光到達設置於較發光元件150靠上方之電晶體103。
第1層間絕緣膜(第1絕緣膜)156覆蓋第1面103a、發光元件150及遮光電極160a。第1層間絕緣膜156將鄰接地配置之發光元件150電性分離。第1層間絕緣膜156亦將經電性分離之發光元件150上所設置之遮光電極160a電性分離。第1層間絕緣膜156將發光元件150及遮光電極160a從電晶體103等電路元件電性分離。第1層間絕緣膜156提供用以形成包含電晶體103等電路元件之電路101之平坦面。第1層間絕緣膜156藉由覆蓋發光元件150,而保護發光元件150免受形成電晶體103等時之熱應力等之影響。
第1層間絕緣膜156由有機絕緣材料形成。第1層間絕緣膜156所使用之有機絕緣材料較佳為白色樹脂。藉由採用白色樹脂作為第1層間絕緣膜156,可反射發光元件150之橫向出射光、或者因貼合層303或基板102彼此之界面等引起之返回光。因此,發光元件150之發光效率實質性地提高。
白色樹脂係藉由使具有米氏(Mie)散射效應之散射性微粒子分散於SOG(Spin On Glass,旋塗式玻璃)等矽系樹脂或酚醛清漆型酚系樹脂等透明樹脂中而形成。散射性微粒子為無色或白色,具有發光元件150發出之光之波長之1/10左右至數倍左右之直徑。適宜使用之散射性微粒子具有光之波長之1/2左右之直徑。例如,作為此種散射性微粒子,可例舉TiO
2、Al
2O
3、ZnO等。
或者,白色樹脂亦可藉由有效利用分散於透明樹脂內之多個微細之孔洞等而形成。於使第1層間絕緣膜156變為白色時,可疊加於SOG等,例如使用藉由ALD(Atomic-Layer-Deposition,原子層沈積)或CVD(Chemical Vapor Deposition,化學氣相沈積)形成之SiO
2膜等。
第1層間絕緣膜156亦可為黑色樹脂。藉由使第1層間絕緣膜156成為黑色樹脂,可抑制子像素20之光散射,可更有效地抑制雜散光。雜散光得到抑制之圖像顯示裝置可顯示更清晰之圖像。
於整個第1層間絕緣膜156上形成有TFT下層膜106。TFT下層膜106係出於以下目的設置,即,於形成電晶體103時確保平坦性,並且於加熱處理時保護電晶體103之TFT通道104免受污染等。TFT下層膜106例如為SiO
2等絕緣膜。
電晶體103形成於TFT下層膜106上。於TFT下層膜106上,除形成有電晶體103以外,還形成有其他電晶體、電容器等電路元件,藉由配線等構成電路101。例如,下述圖2中,電晶體103對應於驅動電晶體26。此外,圖2中,選擇電晶體24及電容器28等為電路元件。電路101包含TFT通道104、絕緣層105、第2層間絕緣膜108、通孔111s、111d及第1配線層110。
電晶體103於該例中為p通道之TFT。電晶體103包含TFT通道104、閘極107。TFT通道104較佳為藉由低溫多晶矽(Low Temperature Poly Silicon,LTPS)製程而形成。LTPS製程中,TFT通道104係藉由使TFT下層膜106上所形成之非晶Si區域多晶化並活化而形成。例如,非晶Si區域之多晶化、活化係使用藉由雷射進行之雷射退火。藉由LTPS製程而形成之TFT具有足夠高之遷移率。
TFT通道104包含區域104s、104i、104d。區域104s、104i、104d均設置於TFT下層膜106上。區域104i設置於區域104s與區域104d之間。區域104s、104d摻雜了硼離子(B
+)或氟化硼離子(BF
2 +)等p型雜質,與通孔111s、111d歐姆連接。
閘極107介隔絕緣層105設置於TFT通道104上。絕緣層105係為了將TFT通道104與閘極107絕緣,並且使其等與鄰接之其他電路元件絕緣而設置。當對閘極107施加較區域104s低之電位時,於區域104i形成通道,藉此可控制在區域104s、104d間流動之電流。
絕緣層105例如為SiO
2。絕緣層105可根據所覆蓋之區域而為包含SiO
2或Si
3N
4等之多層絕緣層。
閘極107例如可由多晶Si形成,亦可由W、Mo等高熔點金屬形成。於利用多晶Si膜形成閘極107之情形時,例如藉由CVD等而形成。
第2層間絕緣膜108設置於閘極107及絕緣層105上。第2層間絕緣膜108例如由與第1層間絕緣膜156相同之材料形成。即,第2層間絕緣膜108由白色樹脂或SiO
2等無機膜等形成。第2層間絕緣膜108亦作為用以形成第1配線層110之平坦化膜發揮功能。
通孔111s、111d貫通第2層間絕緣膜108及絕緣層105而設置。第1配線層110形成於第2層間絕緣膜108上。第1配線層110包含電位可能不同之複數個配線。該例中,第1配線層110包含配線110s、110d、110k。該等配線110s、110d、110k分離地形成。
配線110s之一部分設置於區域104s之上方。配線110s之其他部分與例如下述圖2所示之電源線3連接。配線(第1配線)110d之一部分設置於區域104d之上方。配線110d之其他部分設置於上表面153U之上方。配線(第2配線)110k之一部分設置於連接部151a之上方。配線110k之其他部分與例如下述圖2之電路所示之接地線4連接。
圖1之後之剖視圖中,只要未特別說明,則於構成配線層之配線之旁側標記表示該配線層之符號。
通孔111s設置於配線110s與區域104s之間,將配線110s與區域104s電性連接。通孔111d設置於配線110d與區域104d之間,將配線110d與區域104d電性連接。
配線110s經由通孔111s而連接於區域104s。區域104s係電晶體103之源極區域。因此,電晶體103之源極區域經由通孔111s及配線110s而電性連接於電源線3。
配線110d經由通孔111d而連接於區域104d。區域104d係電晶體103之汲極區域。
通孔(第1通孔)161a貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔161a設置於配線(第1配線)110d與遮光電極160a之間,將配線110d與遮光電極160a電性連接。因此,p型半導體層153經由遮光電極160a、通孔161a、配線110d及通孔111d而電性連接於電晶體103之汲極區域。
通孔(第2通孔)161k貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔161k設置於配線(第2配線)110k與連接部151a之間,將配線110k與連接部151a電性連接。因此,n型半導體層151經由連接部151a、通孔161k及配線110k而電性連接於例如圖2之電路之接地線4。
第1配線層110及通孔111s、111d、161k例如由Al或Al之合金、Al與Ti等之積層膜等形成。例如,於Al與Ti之積層膜中,於Ti之薄膜上積層有Al,進而於Al上積層有Ti。
亦可於整個第2層間絕緣膜108及第1配線層110上,設置覆蓋其等之保護層,以保護其等免受外部環境影響。
圖2係例示本實施方式之圖像顯示裝置之模式性方塊圖。
如圖2所示,本實施方式之圖像顯示裝置1具備顯示區域2。於顯示區域2,排列有子像素20。子像素20例如排列成格子狀。例如,子像素20沿著X軸排列有n個,沿著Y軸排列有m個。
圖像顯示裝置1進而具有電源線3及接地線4。電源線3及接地線4依照子像素20之排列而呈格子狀佈線。電源線3及接地線4電性連接於各子像素20,自連接於電源端子3a與GND(ground,接地)端子4a之間之直流電源對各子像素20供給電力。電源端子3a及GND端子4a分別設置於電源線3及接地線4之端部,與顯示區域2之外部所設之直流電源電路連接。以GND端子4a為基準對電源端子3a供給正電壓。
圖像顯示裝置1進而具有掃描線6及信號線8。掃描線6於與X軸平行之方向上佈線。即,掃描線6依照子像素20之列方向之排列佈線。信號線8於與Y軸平行之方向上佈線。即,信號線8依照子像素20之行方向之排列佈線。
圖像顯示裝置1進而具有列選擇電路5及信號電壓輸出電路7。列選擇電路5及信號電壓輸出電路7沿著顯示區域2之外緣設置。列選擇電路5沿著顯示區域2之外緣之Y軸方向設置。列選擇電路5經由掃描線6而電性連接於各行之子像素20,對各子像素20供給選擇信號。
信號電壓輸出電路7沿著顯示區域2之外緣之X軸方向設置。信號電壓輸出電路7經由信號線8而電性連接於各列之子像素20,對各子像素20供給信號電壓。
子像素20包含發光元件22、選擇電晶體24、驅動電晶體26及電容器28。圖2及下述圖3中,有時將選擇電晶體24表示為T1,將驅動電晶體26表示為T2,將電容器28表示為Cm。
發光元件22與驅動電晶體26串聯連接。本實施方式中,驅動電晶體26係p通道之TFT,於驅動電晶體26之汲極電極連接有發光元件22之陽極電極。驅動電晶體26及選擇電晶體24之主電極為汲極電極及源極電極。發光元件22之陽極電極連接於p型半導體層。發光元件22之陰極電極連接於n型半導體層。發光元件22及驅動電晶體26之串聯電路連接於電源線3與接地線4之間。驅動電晶體26對應於圖1中之電晶體103,發光元件22對應於圖1中之發光元件150。發光元件22中流通之電流係由施加至驅動電晶體26之閘極-源極間之電壓決定,發光元件22以與發光元件22中流通之電流對應之亮度發光。
選擇電晶體24經由主電極而連接於驅動電晶體26之閘極電極與信號線8之間。選擇電晶體24之閘極電極連接於掃描線6。於驅動電晶體26之閘極電極與電源線3之間連接有電容器28。
列選擇電路5從m列之子像素20之排列中選擇1列,對掃描線6供給選擇信號。信號電壓輸出電路7對所選擇之列之各子像素20供給具有所需類比電壓值之信號電壓。對所選擇之列之子像素20之驅動電晶體26之閘極-源極間施加信號電壓。信號電壓由電容器28保持。驅動電晶體26使與信號電壓對應之電流流入發光元件22。發光元件22以與流入之電流對應之亮度發光。
列選擇電路5依次切換所選擇之列並供給選擇信號。即,列選擇電路5對由子像素20排列而成之列進行掃描。依序經掃描之子像素20之發光元件22中流入與信號電壓對應之電流而發光。子像素20之亮度由發光元件22中流通之電流決定。子像素20以基於所決定之亮度之色調發光,於顯示區域2中顯示出圖像。
圖3係例示本實施方式之圖像顯示裝置之一部分之模式性俯視圖。
圖3中,AA'線表示圖1等剖視圖中之切斷線。本實施方式中,發光元件150及驅動用電晶體103介隔第1層間絕緣膜156於Z軸方向上積層。發光元件150對應於圖2中之發光元件22。驅動用電晶體103對應於圖2中之驅動電晶體26,亦記載為T2。
如圖3所示,發光元件150之陰極電極由連接部151a提供。連接部151a設置於較電晶體103或第1配線層110靠下層。連接部151a經由通孔161k而電性連接於配線110k。更具體而言,通孔161k之一端連接於連接部151a。通孔161k之另一端經由接觸孔161k1而連接於配線110k。
發光元件150之陽極電極由圖1所示之p型半導體層153提供。遮光電極160a設置於p型半導體層153之上表面153U上。遮光電極160a經由通孔161a而連接於配線110d。更具體而言,通孔161a之一端連接於遮光電極160a。通孔161a之另一端經由接觸孔161a1而連接於配線110d。
配線110d之另一端經由圖1所示之通孔111d而連接於電晶體103之汲極電極。電晶體103之汲極電極係圖1所示之區域104d。電晶體103之源極電極經由圖1所示之通孔111s而連接於配線110s。電晶體103之源極電極係圖1所示之區域104s。該例中,第1配線層110包含電源線3,配線110s連接於電源線3。
該例中,接地線4設置於較第1配線層110靠上層。圖1中雖省略圖示,但於第1配線層110上進而設置有層間絕緣膜。接地線4設置於最上層之層間絕緣膜上,與電源線3絕緣。
如此,發光元件150藉由使用通孔161k、161a,可與設置於較發光元件150靠上層之第1配線層110電性連接。
對本實施方式之圖像顯示裝置1之製造方法進行說明。
圖4A~圖5B係表示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
如圖4A所示,於本實施方式之圖像顯示裝置1之製造方法中,準備半導體生長基板1194。半導體生長基板1194包含晶體生長用基板1001及半導體層1150。晶體生長用基板1001例如為Si基板或藍寶石基板等。較佳為使用Si基板作為晶體生長用基板1001。又,於如下所述利用低溫濺鍍法等低溫晶體生長製程之情形時,亦可使用價格更低廉之玻璃基板等。
半導體層1150形成於晶體生長用基板1001上。半導體層1150包含n型半導體層1151、發光層1152及p型半導體層1153。n型半導體層1151、發光層1152及p型半導體層1153從晶體生長用基板1001側依序積層。
半導體層1150之形成例如可使用氣相沈積法(Chemical Vapor Deposition,CVD法),適宜使用有機金屬氣相沈積法(Metal Organic Chemical Vapor Deposition,MOCVD法)。或者,藉由使用低溫濺鍍法,於700℃以下之製程溫度下亦能實現半導體層1150之晶體外延生長。藉由利用此種低溫濺鍍法,可使用耐熱性低之玻璃基板或裝置,因此可實現製造成本之降低。
半導體層1150例如包含GaN,更詳細而言,包含In
XAl
YGa
1 - X - YN(0≦X,0≦Y,X+Y<1)等。
晶體生長初期有時會因晶格常數失配而產生晶體缺陷,產生晶體缺陷之晶體呈n型。因此,當如上例那樣於晶體生長用基板1001上由n型半導體層1151形成半導體層1150時,生產製程上可獲得較大裕度,因此有容易提高良率之優勢。
於p型半導體層1153上形成有金屬層(第1金屬層)1161。金屬層1161形成於p型半導體層1153之露出面1153E上。
於晶體生長用基板1001上形成半導體層1150時,亦可介隔緩衝層而形成半導體層1150。緩衝層係使用例如AlN等氮化物。藉由介隔緩衝層使半導體層1150於晶體生長用基板1001上晶體生長,可緩和GaN之晶體與晶體生長用基板1001之界面處之失配。因此,可期待半導體層1150之半導體晶體之品質提高。另一方面,本實施方式中,由於要將n型半導體層1151貼合於第1面103a,故於貼合之前追加去除緩衝層之步驟。下述其他實施方式之情形時亦同樣如此。
如圖4B所示,準備支持基板(第1基板)1190。支持基板1190於一面1190E上形成有金屬層(第1金屬層)1162。支持基板1190例如由石英玻璃或Si等形成。
半導體生長基板1194以使半導體生長基板1194上形成之金屬層1161與支持基板1190上形成之金屬層1162對向之方式配置。半導體層1150介隔金屬層1161、1162與支持基板1190接合。金屬層1161、1162只要是具有遮光性之導電材料,則可為相同材料,亦可為不同材料。關於金屬層,於在圖1所示之遮光電極160a上成形時,只要形成為具有遮光性之足夠之厚度,則可形成於半導體生長基板1194或支持基板1190之任一者。
於介隔金屬層(第1金屬層)1163將支持基板1190與半導體層1150接合之後,去除晶體生長用基板1001,如圖5A所示,形成基板1195。金屬層1163係2個金屬層1161、1162之接合形成物。例如使用濕式蝕刻或雷射舉離來去除圖4B所示之晶體生長用基板1001。
基板1195之半導體層1150貼合於作為透光性基板之基板102之第1面103a。貼合於第1面103a之面係n型半導體層1151之露出面1151E。其後,如圖5B所示,去除支持基板1190。亦使用濕式蝕刻或雷射舉離來去除支持基板1190。
基板貼合步驟中,例如藉由將各基板加熱並熱壓接而使基板彼此貼合。除上述方法以外,亦可利用化學機械研磨(Chemical Mechanical Polishing,CMP)等使各基板之貼合面平坦化,之後於真空中藉由電漿處理使貼合面變清潔後,使其等密接。
於將半導體層1150貼合於基板102之情形時,有時將1個半導體層1150貼合於1片基板102,有時將複數個半導體層1150貼合於1片基板102。將1個半導體層1150貼合於1個基板102時,基板102之尺寸可為例如數10 mm見方至150 mm見方左右之長方形或正方形等。此情形時,基板1195上所形成之半導體層1150可為與基板102之尺寸對應之尺寸。
將複數個半導體層1150貼合於1個基板102時,基板102例如可使用1500 mm×1800 mm左右之大致長方形之玻璃基板。基板1195上所形成之半導體層1150為數10 mm見方至150 mm見方左右之長方形或正方形,以晶圓大小計,例如可為4英吋至6英吋左右之尺寸。基板102之尺寸可對應於圖像顯示裝置之尺寸等適當選定。
圖6係例示本實施方式之圖像顯示裝置之製造方法之一部分的立體圖。
圖6模式性地表示將複數個半導體層1150貼合於1片基板102時之例。
圖6之箭頭之上之圖表示複數個基板1195呈格子狀配置。圖6之箭頭下之圖表示配置有形成了貼合層303之基板102。圖6藉由箭頭表示將呈格子狀配置之複數個基板1195貼合於2點鏈線之位置。
於半導體層1150之端部及其附近,半導體晶體之品質下降,因此須留意勿於半導體層1150之端部及其附近形成發光元件150。
如圖6所示,半導體層1150之端部形成為與支持基板1190之端部大致一致。因此,複數個基板1195以鄰接之基板1195彼此儘可能不產生間隙之方式,例如如圖6之實線所示,呈格子狀與基板102對向地配置。如圖6之2點鏈線所示,半導體層1150貼合於基板102之第1面103a上。
於在1個基板102上貼合有複數個半導體層1150之情形時,可於其後之步驟中,將貼合有複數個半導體層1150之基板102分割,而形成與分割數對應之數量及尺寸之圖像顯示裝置。半導體晶體之品質降低之半導體層1150之端部較佳為成為顯示區域之端部,因此分割之單位較佳為以與基板1195之形狀一致之方式設定。
形成半導體生長基板1194之前之步驟及進行形成基板1195之後之處理之步驟可利用同一設備執行,亦可利用不同設備執行。例如,亦可利用第1設備來製造基板1195,並將基板1195搬入至與第1設備不同之第2設備,來執行貼合步驟。
將半導體層1150貼合於基板102之方法不限於上述方法,亦可採用以下方法。即,於晶體生長用基板1001上形成半導體層1150之後,將該半導體層1150收納於容器中,例如於容器內安裝並保管於支持基板1190上。保管後,將半導體層1150從容器取出,並貼合於基板102上。又,不將半導體層1150安裝於支持基板1190,而是保管於容器中。保管後,將半導體層1150從容器取出,直接貼合於基板102。
圖7A~圖8B係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
如圖7A所示,圖5B所示之金屬層1163藉由蝕刻而加工成所期望之形狀,形成遮光電極160a。遮光電極160a之形成係採用乾式蝕刻或濕式蝕刻。
藉由蝕刻將圖5B所示之半導體層1150加工成所期望之形狀,形成發光元件150。於發光元件150中,形成連接部151a,其後,進而藉由蝕刻來形成其他部分。藉此,可形成具有連接部151a之發光元件150,該連接部151a於第1面103a上從n型半導體層151朝X軸之正方向突出。發光元件150之形成例如採用乾式蝕刻製程,較佳為採用各向異性電漿蝕刻(Reactive Ion Etching(反應式離子蝕刻),RIE)。
第1層間絕緣膜(第1絕緣膜)156以覆蓋第1面103a、發光元件150及遮光電極160a之方式形成。
如圖7B所示,TFT下層膜106例如藉由CVD等而形成於第1層間絕緣膜156上。於所形成之TFT下層膜106上形成Si層1104。Si層1104於成膜時為非晶Si層,於成膜後,例如藉由掃描複數次準分子雷射脈衝而形成多晶Si層1104。
如圖8A所示,圖7B所示之多晶Si層1104經加工成島嶼狀,形成TFT通道104。以覆蓋TFT下層膜106及TFT通道104之方式形成絕緣層105。絕緣層105作為閘極絕緣膜發揮功能。於TFT通道104上介隔絕緣層105而形成閘極107。對閘極107,選擇性地摻雜B
+等雜質,並使雜質熱活化,藉此形成電晶體(電路元件)103。區域104s、104d形成為p型活性區域,分別作為電晶體103之源極區域、汲極區域發揮功能。區域104i形成為n型活性區域,作為通道發揮功能。
使用LTPS製程之情形時,以此方式於TFT下層膜106上之所期望之位置形成電晶體103。
如圖8B所示,第2層間絕緣膜(第2絕緣膜)108以覆蓋絕緣層105及閘極107之方式設置。第2層間絕緣膜108之形成係根據第2層間絕緣膜108之材質來應用適當之製法。例如,於第2層間絕緣膜108由SiO
2形成之情形時,使用ALD或CVD等技術。
第2層間絕緣膜108之平坦度可為能夠形成第1配線層110之程度,未必要執行平坦化步驟。於未對第2層間絕緣膜108實施平坦化步驟之情形時,可減少步驟數。例如,於在發光元件150之周圍,存在第2層間絕緣膜108之厚度變薄之部位之情形時,可令供形成通孔161a、161k之導孔之深度變淺,因此可確保充分之孔徑。因此,容易確保利用通孔之電性連接,可抑制因電性特性之不良引起之良率降低。
貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而形成通孔161a、161k。通孔(第1通孔)161a以到達遮光電極160a之方式形成。通孔(第2通孔)161k以到達連接部151a之方式形成。
貫通第2層間絕緣膜108及絕緣層105而形成通孔111s、111d。通孔111s以到達區域104s之方式形成。通孔111d以到達區域104d之方式形成。用以形成通孔161a、161k、111s、111d之導孔形成例如使用RIE等。
第1配線層110形成於第2層間絕緣膜108上。形成有配線110k、110d、110s。配線110k連接於通孔161k之一端。配線110d連接於通孔161a之一端及通孔111d之一端。配線110s連接於通孔111s之一端。第1配線層110亦可與通孔161k、111d、111s同時形成。
以此方式形成子像素20,從而形成圖像顯示裝置。
圖9係例示本實施方式之圖像顯示裝置之模式性立體圖。
如圖9所示,本實施方式之圖像顯示裝置於基板102上設置有具有多個發光元件150之發光電路部172。發光電路部172係除包含發光元件150以外,還包含圖1所示之遮光電極160a及覆蓋其等之第1層間絕緣膜156之構造體。於發光電路部172上,設置有驅動電路部100。驅動電路部100係包含圖1所示之電路101、第2層間絕緣膜及TFT下層膜106之構造體。如上所述,發光電路部172及驅動電路部100由通孔161a、161k電性連接。
圖9所示之構成係第1實施方式之圖像顯示裝置之例,且係未設置有彩色濾光片之情形之例。於下述其他實施方式中應用於未設置彩色濾光片之情形。
對本實施方式之圖像顯示裝置1之效果進行說明。
本實施方式之圖像顯示裝置1之製造方法中,於基板102上貼合半導體層1150後,對半導體層1150進行蝕刻而形成發光元件150。其後,利用第1層間絕緣膜156覆蓋發光元件150,於第1層間絕緣膜156上,構建包含將發光元件150驅動之電晶體103等電路元件之電路101。因此,與將經單片化之發光元件逐個轉印至基板102相比,製造步驟顯著縮短。
例如,於4K畫質之圖像顯示裝置中,子像素之數量超過2400萬個,於8K畫質之圖像顯示裝置之情形時,子像素之數量超過9900萬個。若相應地逐個形成大量發光元件,並安裝於電路基板,則需要大量時間。因此,難以以切實際之成本實現由微型LED形成之圖像顯示裝置。又,若逐個安裝大量發光元件,則會因安裝時之連接不良等導致良率降低,無法避免成本進一步升高,但就本實施方式之圖像顯示裝置之製造方法而言可獲得如下所述之效果。
如上所述,於本實施方式之圖像顯示裝置1之製造方法中,將半導體層1150整體貼合於基板102之後,藉由蝕刻形成發光元件,因此,轉印步驟1次便完成。因此,相對於先前之製造方法,本實施方式之圖像顯示裝置1之製造方法可縮短轉印步驟之時間,減少步驟數。
進而,將半導體層1150以晶圓級貼合於基板102上,而不預先使其單片化或於與電路元件對應之位置形成電極。因此,於貼合階段無須進行對位。因此,可於短時間內容易地進行貼合步驟。由於貼合時無須進行對位,故亦容易使發光元件150變得小型,適合於高解析度之顯示器。
本實施方式中,例如,可利用第1層間絕緣膜156覆蓋以如上方式形成之玻璃基板,採用LTPS製程等於平坦化之面形成包含TFT等之驅動電路或掃描電路等。因此,有可利用現有之平板顯示器之製造製程或設備之優點。
本實施方式中,藉由形成貫通第1層間絕緣膜156、TFT下層膜106、絕緣層105及第2層間絕緣膜108之通孔161a、161k,可將形成於較電晶體103等靠下層之發光元件150與形成於上層之電源線或接地線、驅動用電晶體等電性連接。藉由如此使用技術上已確立之多層配線技術,可容易地實現均勻之連接構造,可提高良率。因此,可抑制因發光元件等之連接不良引起之良率降低。
本實施方式之圖像顯示裝置1中,於發光元件150之上方形成有電晶體103,且遍佈發光元件150之上表面153U上形成有遮光電極160a。因此,可抑制從發光元件150放射之朝上方之散射光等因遮光電極160a而到達電晶體103。因此,可防止電晶體103誤動作。
遮光電極160a可藉由適當地選定導電材料,而具有較高之光反射性。藉由遮光電極160a具有光反射性,可將朝上方之散射光等朝發光面151S側反射,可提高實際之發光效率。
(第2實施方式)
圖10係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
如圖10所示,本實施方式之圖像顯示裝置具備子像素220,子像素220與上述其他實施方式之情形之不同點在於,p型半導體層253提供發光面253S。本實施方式中,發光元件250之構成與上述其他實施方式之情形不同,因此將發光元件250驅動之電晶體203之構成亦不同。對與其他實施方式之情形相同之構成要素標註相同符號並適當省略詳細說明。
本實施方式之圖像顯示裝置之子像素220包含基板102、發光元件250、遮光電極260k、第1層間絕緣膜156、電晶體203、第2層間絕緣膜108、通孔261k及第1配線層110。
發光元件250設置於第1面103a上。發光元件250包含設置於第1面103a上之發光面253S。發光面253S與第1面103a相接。發光元件250包含設置於發光面253S之相反側之上表面251U。發光元件250與上述其他實施方式之情形同樣,為角柱狀或圓柱狀之元件。
發光元件250包含p型半導體層253、發光層252及n型半導體層251。p型半導體層253、發光層252及n型半導體層251從發光面253S朝向上表面251U依序積層。本實施方式中,發光面253S由p型半導體層253提供。
發光元件250包含連接部253a。連接部253a以於第1面103a上從p型半導體層253朝一方向突出之方式設置。連接部253a之距第1面103a之高度與p型半導體層253之距第1面103a之高度相同或較其低。連接部253a為p型,與p型半導體層253電性連接。連接部253a連接於通孔261a之一端,將p型半導體層253與通孔261a電性連接。
發光元件250具有與上述其他實施方式之發光元件150相同之XY俯視之形狀。根據電路元件之佈局等,選定適當之形狀。
發光元件250係與上述其他實施方式之發光元件150相同之發光二極體。即,發光元件250發出之光之波長例如為467 nm±30 nm左右之藍色發光、或410 nm±30 nm左右之藍紫色發光。發光元件250發出之光之波長可設為適當之值,而不限於上述值。
電晶體203設置於TFT下層膜106上。電晶體203係n通道之TFT。電晶體203包含TFT通道204、閘極107。較佳為,電晶體203與上述其他實施方式同樣,藉由LTPS製程等形成。本實施方式中,電路101包含TFT通道204、絕緣層105、第2層間絕緣膜108、通孔111s、111d及第1配線層110。
TFT通道204包含區域204s、204i、204d。區域204s、204i、204d設置於TFT下層膜106上。區域204s、204d摻雜有磷離子(P
-)等n型雜質。區域204s與通孔111s歐姆連接。區域204d與通孔111d歐姆連接。
閘極107介隔絕緣層105設置於TFT通道204上。絕緣層105將TFT通道204與閘極107絕緣。
對於電晶體203,當對閘極107施加較區域204s高之電壓時,於區域204i會形成通道。區域204s、204d間流通之電流受到閘極107相對於區域204s之電壓控制。TFT通道204或閘極107係藉由與上述其他實施方式之情形之TFT通道104或閘極107相同之材料、製法形成。
第1配線層110包含配線210s、210d、210a。配線210a(第2配線)之一部分設置於連接部253a之上方。配線210a之其他部分與例如下述圖11所示之電源線3連接。
通孔111s、111d貫通第2層間絕緣膜108而設置。通孔111s設置於配線110s與區域204s之間。通孔111s將配線110s及區域204s電性連接。通孔111d設置於配線110d與區域204d之間。通孔111d將配線110d與區域204d電性連接。通孔111s、111d係藉由與上述其他實施方式之情形相同之材料及製法形成。
通孔261k係貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔261k設置於配線210d與遮光電極260k之間,將配線210d與遮光電極260k電性連接。因此,n型半導體層251經由遮光電極260k、通孔261k、配線210d及通孔111d,與電晶體203之汲極區域電性連接。
通孔261a貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔261a設置於配線210a與連接部253a之間,將配線210a與連接部253a電性連接。因此,p型半導體層253經由連接部253a、通孔261a及配線210a,與例如圖11之電路之電源線3電性連接。
圖11係例示本實施方式之圖像顯示裝置之模式性方塊圖。
如圖11所示,本實施方式之圖像顯示裝置201具有顯示區域2、列選擇電路205及信號電壓輸出電路207。於顯示區域2,與上述其他實施方式之情形同樣,例如子像素220於XY平面上排列成格子狀。
子像素220包含發光元件222、選擇電晶體224、驅動電晶體226及電容器228。圖11中,有時將選擇電晶體224表示為T1,將驅動電晶體226表示為T2,將電容器228表示為Cm。
本實施方式中,發光元件222設置於電源線3側,與發光元件222串聯連接之驅動電晶體226設置於接地線4側。即,驅動電晶體226連接於較發光元件222更低電位側。驅動電晶體226係n通道電晶體。
於驅動電晶體226之閘極電極與信號線208之間,連接有選擇電晶體224。電容器228連接於驅動電晶體226之閘極電極與接地線4之間。
列選擇電路205及信號電壓輸出電路207為了驅動n通道電晶體即驅動電晶體226,而將與上述其他實施方式不同極性之信號電壓供給至信號線208。
本實施方式中,由於驅動電晶體226之極性為n通道,故信號電壓之極性等與上述其他實施方式之情形不同。即,列選擇電路205係以從m列之子像素220之排列中依次選擇1列之方式,對掃描線206供給選擇信號。信號電壓輸出電路207對所選擇之列之各子像素220供給具有所需類比電壓值之信號電壓。所選擇之列之子像素220之驅動電晶體226使與信號電壓對應之電流流入發光元件222。發光元件222以與流入發光元件222之電流對應之亮度發光。
對本實施方式之圖像顯示裝置之製造方法進行說明。
圖12A~圖13係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
如圖12A所示,於本實施方式之圖像顯示裝置之製造方法中,準備半導體生長基板1194。半導體生長基板1194已關聯圖4A進行了說明,本實施方式中,未於半導體層1150上形成金屬層。
其次,如圖12B所示,將半導體生長基板1194之半導體層1150貼合於基板102。於該貼合步驟中,將p型半導體層1153之露出面1153E貼合於第1面103a。
其後,從半導體生長基板1194去除晶體生長用基板1001,如圖13所示,於貼合於第1面103a之半導體層1150上形成金屬層(第2金屬層)1164。金屬層1164形成於n型半導體層1151之露出面1151E上。金屬層1164可使用與上述其他實施方式之情形之金屬層1161、1162相同之材料。
圖14A~圖15B係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖14A~圖15B所示之步驟中,與圖12A~圖13所示之步驟不同,將半導體層1150轉印至支持基板1190之後,貼合於基板102。金屬層1161、1162係於將半導體層1150與基板102貼合之前形成。
如圖14A所示,準備半導體生長基板1294。半導體生長基板1294具有與圖4A或圖12A所示之半導體生長基板1194不同之構成。於半導體生長基板1294中,半導體層1150從晶體生長用基板1001側起,按照p型半導體層1153、發光層1152及n型半導體層1151之順序積層。金屬層1161形成於n型半導體層1151之露出面1151E上。
其次,如圖14B所示,準備支持基板1190。支持基板1190於一面1190E形成有金屬層1162。半導體層1150經由金屬層1161、1162與支持基板1190接合。
其後,去除晶體生長用基板1001,如圖15A所示,將基板1295貼合於基板102。基板1295於支持基板1190上介隔金屬層1163接合有半導體層1150。與第1面103a之貼合面係p型半導體層1153之露出面1153E。
如圖15B所示,去除支持基板1190。支持基板1190之去除係使用濕式蝕刻或雷射舉離,此點與上述其他實施方式之情形相同。以此方式,可將p型半導體層1153貼合於基板102。
圖16A~圖17B係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
如圖16A所示,圖13及圖15B所示之金屬層1163、1164係藉由蝕刻而加工成所期望之形狀,形成遮光電極260k。
圖13及圖15B所示之半導體層1150被加工成所期望之形狀,形成發光元件250。於發光元件250之形成中,與上述其他實施方式之情形同樣,形成連接部253a,且形成其他部分。
遮光電極260k及發光元件250之形成係利用與上述其他實施方式之情形相同之蝕刻製程。
第1層間絕緣膜156覆蓋第1面103a、發光元件250及遮光電極260k而形成。
如圖16B所示,於第1層間絕緣膜156上形成TFT下層膜106。於TFT下層膜106上形成非晶Si層,藉由準分子雷射等進行雷射退火而形成多晶Si層1104。
如圖17A所示,圖16B所示之多晶Si層1104如圖3所示之電晶體103那樣被加工成島嶼狀,形成TFT通道204。以覆蓋TFT下層膜106及TFT通道204之方式形成絕緣層105。於TFT通道204上介隔絕緣層105形成閘極107。對閘極107選擇性地摻雜P
-等雜質,並使雜質熱活化,藉此形成電晶體203。區域204s、204d形成為n型活性區域,分別作為電晶體203之源極區域、汲極區域發揮功能。區域204i形成為p型活性區域,作為通道發揮功能。
如圖17B所示,第2層間絕緣膜108以覆蓋絕緣層105及閘極107之方式設置。貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而形成有通孔261k、261a。通孔261k以到達遮光電極260k之方式形成。通孔261a以到達連接部253a之方式形成。
貫通第2層間絕緣膜108及絕緣層105而形成通孔111s、111d。通孔111s以到達區域204s之方式形成。通孔111d以到達區域204d之方式形成。
第1配線層110形成於第2層間絕緣膜108上。形成有配線210a、210d、210s。配線210a連接於通孔261a之一端。配線210d連接於通孔261k之一端及通孔111d之一端。配線210s連接於通孔111s之一端。第1配線層110亦可與通孔261a、261k、111d、111s同時形成。
以此方式形成子像素220,從而形成圖像顯示裝置201。
對本實施方式之圖像顯示裝置之效果進行說明。
與上述其他實施方式之情形同樣,本實施方式之圖像顯示裝置可縮短用以形成發光元件250之轉印步驟之時間,減少步驟數。此外,於半導體層1150之晶體生長步驟中,使晶體從n型半導體層1151開始生長之情形時,可無需向支持基板1190之轉印,因此可減少步驟數。
於本實施方式之圖像顯示裝置201中,可將p型半導體層253作為發光面253S,因此,增加了電路構成上之自由度,可提高製品之設計效率。
(第3實施方式)
圖18係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
本實施方式中,與上述其他實施方式之情形之不同點在於,利用n型電晶體203來驅動將n型半導體層151作為發光面151S1之發光元件150。本實施方式中,包含遮光層330。本實施方式中,於發光面151S1側安裝有彩色濾光片180。對與上述其他實施方式之情形相同之構成要素標註相同符號並適當省略詳細之說明。
如圖18所示,本實施方式之圖像顯示裝置之子像素320包含彩色濾光片180、發光元件150、遮光電極160a、第1層間絕緣膜156、電晶體203、第2層間絕緣膜108、遮光層330、通孔361a及第1配線層110。電晶體203係n通道之TFT。發光元件150提供由n型半導體層151形成之發光面151S1。本實施方式中,發光面151S1表面經粗糙化。
彩色濾光片180包含遮光部181及色轉換部182。由於彩色濾光片(透光性構件)180如此包含具有透光性之色轉換部182,故為透光性之構件。色轉換部182對應於發光面151S1之形狀,設置於發光元件150之發光面151S1之正下方。於彩色濾光片180中,將色轉換部182以外之部分設為遮光部181。遮光部181係所謂之黑矩陣,可減少因從鄰接之色轉換部182發出之光之混色等引起之模糊,可顯示清晰之圖像。
色轉換部182為1層或2層以上。圖18中示出色轉換部182為2層之情形。色轉換部182是1層還是2層係由子像素320發出之光之顏色、即波長決定。於子像素320之發光色為紅色之情形時,色轉換部182較佳為色轉換層183及供紅色之光通過之濾光片層184這兩層。子像素320之發光色為綠色之情形時,色轉換部182較佳為色轉換層183及供綠色之光通過之濾光片層184這兩層。於子像素320之發光色為藍色之情形時,較佳為1層。
於色轉換部182為2層之情形時,第1層為色轉換層183,第2層為濾光片層184。第1層之色轉換層183設置於更靠近發光元件150之位置。濾光片層184積層於色轉換層183上。
色轉換層183係將發光元件150發出之光之波長轉換為所期望之波長。於發出紅色光之子像素320之情形時,將發光元件150所發出之波長467 nm±30 nm之光轉換為例如630 nm±20 nm左右之波長之光。於發出綠色光之子像素320之情形時,將發光元件150所發出之波長467 nm±30 nm之光轉換為例如532 nm±20 nm左右之波長之光。
濾光片層184將未利用色轉換層183進行色轉換而殘存之藍色發光之波長分量遮斷。
於子像素320發出之光之顏色為藍色之情形時,子像素320可經由色轉換層183輸出光,亦可不經由色轉換層183而直接輸出光。於發光元件150發出之光之波長為467 nm±30 nm左右之情形時,子像素320亦可不經由色轉換層183而輸出光。將發光元件150發出之光之波長設為410 nm±30 nm之情形時,為了將輸出之光之波長轉換為467 nm±30 nm左右,較佳為設置1層色轉換層183。
即便於藍色之子像素320之情形時,子像素320亦可具有濾光片層184。藉由於藍色之子像素320設置供藍色光透過之濾光片層184,可抑制於發光元件150之表面產生之藍色光以外之微小之外界光反射。
彩色濾光片180具有第1面180a。於第1面180a上,設置有透明薄膜接著層188。發光元件150及第1層間絕緣膜156介隔透明薄膜接著層188設置於第1面180a上。
於發光元件150中,發光面151S1表面經粗糙化。於發光面151S1與透明薄膜接著層188之間,設置有透明平坦化膜155。透明平坦化膜155於表面粗糙化之發光面151S1上平坦化。
發光元件150係包含發光面151S1及上表面153U之角柱狀或圓柱狀之元件。發光面151S1介隔透明平坦化膜155與透明薄膜接著層188相接。上表面153U係設置於發光面151S1之相反側之面。
發光元件150包含n型半導體層151、發光層152及p型半導體層153。n型半導體層151、發光層152及p型半導體層153從發光面151S1朝向上表面153U依序積層。
發光元件150包含連接部151a。連接部151a以從n型半導體層151朝一方向突出之方式介隔透明薄膜接著層188形成於第1面180a上。透明平坦化膜155亦設置於連接部151a與透明薄膜接著層188之間。連接部151a係n型半導體層,與n型半導體層151連接。連接部151a連接於通孔361k之一端,具有將n型半導體層151經由通孔361k與較發光元件150靠上層之第1配線層110連接之功能,此點與上述其他實施方式之情形相同。發光元件150之構成除了發光面151S1表面經粗糙化以外,與上述第1實施方式之情形相同,因此省略進而詳細之說明。
遮光電極160a設置於整個上表面153U上。遮光電極160a設置於上表面153U與通孔361a之一端之間。遮光電極160a具有遮斷發光元件150之朝上表面153U側之散射光等之功能,此點與上述第1實施方式之情形相同,省略進而詳細之說明。
本實施方式中,於TFT下層膜106上形成有n通道之電晶體203。電晶體203係TFT,其構成等與上述第2實施方式之情形相同,省略詳細之說明。
本實施方式中,遮光層330設置於第1層間絕緣膜156與第2層間絕緣膜108之間。該例中,遮光層330設置於第1層間絕緣膜156上之除一部分以外之整個面。遮光層330不管是否具有導電性,只要為具有遮光性之材料即可,例如由具有光反射性之金屬材料形成。遮光層330亦可由黑色樹脂形成。於藉由黑色樹脂形成遮光層330之情形時,可不預先形成直徑較通孔之直徑大之貫通孔,而與第1層間絕緣膜156等一起形成通孔。
通孔361a、361k貫通第1層間絕緣膜156及第2層間絕緣膜108而設置,因此於遮光層330設置有具有較通孔361a、361k之直徑大之直徑之貫通孔331a、331k。通孔361a貫通於貫通孔331a,通孔361k貫通於貫通孔331k。
遮光層330包含第1部分330a,TFT通道204設置於第1部分330a上。第1部分330a具有於XY俯視下,將TFT通道204投影至第1部分330a時,包含TFT通道204之外周之區域。藉由第1部分330a,即便於從設置在TFT通道204之下方之發光元件150放射出朝上方之散射光等之情形時,亦可利用第1部分330a遮斷散射光等,散射光等幾乎無法到達TFT通道,因此可抑制電晶體203之誤動作。
遮光層330就遮光性之觀點而言,較理想為如此例一樣設置於第1層間絕緣膜156之整個面,遮光層330不限於物理上為1個構件之情形。例如,遮光層330亦可分離地設置於TFT通道204之正下方部分及發光元件150之正上方部分。該例中,遮光層330未連接於任何電位,但亦可連接於接地電位或電源電位等特定之電位。於遮光層330具有分離之複數個部分之情形時,可使所有部分為共通電位,亦可逐一部分地連接於不同電位。
通孔111s設置於配線310s與區域204s之間,將配線310s與區域204s電性連接。通孔111d設置於配線310d與區域204d之間,將配線310d與區域204d電性連接。
配線310s經由通孔111s連接於區域204s。區域204s係電晶體203之源極區域。因此,電晶體203之源極區域經由通孔111s及配線310s電性連接於接地線4。
配線310d經由通孔111d連接於區域204d。區域204d係電晶體203之汲極區域。
通孔361k貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔361k設置於配線310d與連接部151a之間,將配線310d與連接部151a電性連接。因此,電晶體203之汲極區域經由通孔111d、配線310d、通孔361k及連接部151a而電性連接於n型半導體層151。
通孔361a貫通第2層間絕緣膜108、絕緣層105、TFT下層膜106及第1層間絕緣膜156而設置。通孔361a設置於配線310a與遮光電極160a之間,將配線310a與遮光電極160a電性連接。因此,p型半導體層153經由遮光電極160a、通孔361a及配線310a而電性連接於電源線3。
圖19係例示本實施方式之圖像顯示裝置之模式性方塊圖。
如圖19所示,本實施方式之圖像顯示裝置301中,於顯示區域2排列有子像素320。子像素320例如呈格子狀排列。例如,子像素320沿著X軸排列有n個,沿著Y軸排列有m個。
像素10包含發出不同顏色之光之複數個子像素320。子像素320R發出紅色光。子像素320G發出綠色光。子像素320B發出藍色光。藉由使3種子像素320R、320G、320B以所期望之亮度發光,而決定1個像素10之發光色及亮度。
1個像素10包含3個子像素320R、320G、320B,子像素320R、320G、320B例如呈直線狀排列於X軸上。各像素10可使相同顏色之子像素排列於同一行,亦可如該例般於每一行排列不同顏色之子像素。
本實施方式之圖像顯示裝置301中,電源線3、接地線4、掃描線206及信號線208之構成與上述第2實施方式之情形相同。於圖像顯示裝置301中,使3種子像素分別以所設定之亮度發光,來決定1個像素10之發光色及亮度,此點與第2實施方式之情形不同。除用於此目的之信號之構成等可能不同以外,其他方面與第2實施方式之情形之圖11之例相同,因此省略對電路構成之詳細說明。
對本實施方式之圖像顯示裝置之製造方法進行說明。
圖20A~圖23B係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
於本實施方式之圖像顯示裝置之製造方法中,將半導體層轉印至支持基板而準備圖5A所示之基板1195之前之步驟與上述第1實施方式之情形相同。以下,從形成有基板1195之圖4B之下一步驟起進行說明。
如圖20A所示,使圖4B所示之晶體生長用基板100被去除後露出之n型半導體層1151表面粗糙化,形成表面經粗糙化之露出面1151E1。於表面經粗糙化之整個露出面1151E1上形成透明平坦化膜1155,透明平坦化膜1155之露出面1155E被平坦化。露出面1155E之平坦化例如使用CMP。
如圖20B所示,將半導體層1150貼合於基板102。對半導體層1150而言,貼合面係透明平坦化膜1155之露出面1155E,對基板102而言,貼合面係貼合層303之第1面103a。
上述內容係對在半導體層1150及支持基板1190之至少一者形成金屬層,介隔金屬層將半導體層1150轉印至支持基板1190之後,將半導體層1150貼合於基板102之步驟進行之說明。如第2實施方式中使用圖12A~圖13所作說明,亦可於將半導體層1150貼合於基板102之後,在半導體層1150上形成金屬層,而非將半導體層1150轉印至支持基板1190。
如圖21A所示,圖20B所示之金屬層1163及半導體層1150被蝕刻為所期望之形狀,形成遮光電極160a及發光元件150。遮光電極160a及發光元件150之形成步驟與上述其他實施方式之情形相同。透明平坦化膜155係與發光元件150之形成同時地對圖20B所示之加工前之透明平坦化膜1155進行加工而形成。
第1層間絕緣膜156覆蓋第1面103a、發光元件150及遮光電極160a而形成。於透明平坦化膜155在發光元件150之側面露出之情形時,第1層間絕緣膜156亦覆蓋於透明平坦化膜155上而設置。
於第1層間絕緣膜156上形成遮光層330。於遮光層330之形成步驟中,藉由蝕刻等而形成貫通孔331a、331k。遮光層330中之除貫通孔331a、331k以外之部分殘留於第1層間絕緣膜156上,於之後之步驟中要形成電晶體之部位設置有第1部分330a。於採用黑色樹脂等絕緣物形成遮光層330之情形時,無須使遮光層330與通孔絕緣,因此無須形成貫通孔331a、331k。
如圖21B所示,藉由CVD等於遮光層330上形成TFT下層膜106。形成有貫通孔331a、331k之部位由TFT下層膜106嵌埋,而使TFT下層膜106之表面平坦化。於平坦化之TFT下層膜106上,形成多晶Si層1104。
如圖22A所示,對圖21B所示之Si層1104進行加工,形成TFT通道204,形成絕緣層105,形成閘極107,並形成TFT通道204之各區域204s、204d、204i。該等製造步驟與上述第2實施方式之情形相同。較佳為採用LTPS製程。
如圖22B所示,形成通孔111s、111d、361k、361a,形成第1配線層110。該等製造步驟與上述第2實施方式之情形相同。
如圖23A所示,於第2層間絕緣膜108及第1配線層110上形成接著層1170,於接著層1170接著補強基板1180。其後,將圖22B所示之基板102與貼合層303一起去除,使彩色濾光片180之形成面1192A露出。基板102及貼合層303之去除係使用濕式蝕刻或雷射舉離。
如圖23B所示,經由透明薄膜接著層188將彩色濾光片(波長轉換構件)180接著於形成面1192A。
去除基板102及貼合層303之目的在於減少來自發光面151S1之放射光之透過損耗。因此,去除基板102及貼合層303時,不限於將其等全部去除,例如亦可將基板102之一部分去除而形成彩色濾光片180。所謂去除基板102之一部分係指藉由蝕刻等使基板102變薄。
圖24A~圖24D係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖24A~圖24D中示出藉由噴墨方式形成彩色濾光片之方法。該製造步驟亦可代替上述圖23B所示之步驟而應用。
如圖24A所示,去除基板102及貼合層303,準備露出有形成面1192A之構造體1192。構造體1192如圖23A中所作說明,包含發光元件150、第1層間絕緣膜156、遮光層330、TFT下層膜106、TFT通道204、絕緣層105、閘極107、通孔111s、111d、361k、361a及第1配線層110。
如圖24B所示,於彩色濾光片之形成面1192A上之不包含發光面151S1之區域形成遮光部181。遮光部181係例如使用網版印刷或光微影技術等而形成。
如圖24C所示,從噴墨噴嘴噴出與發光色對應之螢光體,形成色轉換層183。螢光體將彩色濾光片之形成面1192A上未形成有遮光部181之區域著色。螢光體可採用例如使用了通常之螢光體材料或鈣鈦礦螢光體材料、量子點螢光體材料之螢光塗料。於使用鈣鈦礦螢光體材料或量子點螢光體材料之情形時,能夠實現各發光色,並且單色性較高,可提高色再現性,因而較佳。於利用噴墨噴嘴進行繪圖之後,以適當之溫度及時間進行乾燥處理。著色時之塗膜之厚度設定為較遮光部181之厚度薄。
如已作說明,關於藍色發光之子像素,於不形成色轉換部之情形時,不形成色轉換層183。又,關於藍色發光之子像素,於形成藍色之色轉換層時,色轉換部宜為1層之情形時,藍色螢光體之塗膜之厚度較佳為於色轉換層183上積層有濾光片層184之厚度,且設為與遮光部181之厚度相同程度。
如圖24D所示,從噴墨噴嘴噴出用於濾光片層184之塗料。塗料疊加地塗佈於螢光體之塗膜上。將螢光體及塗料之塗膜之合計厚度設為與遮光部181之厚度相同程度。
不論是薄膜型彩色濾光片,還是噴墨式彩色濾光片,為了提高色轉換效率,色轉換層183較理想的是儘可能地厚。另一方面,若色轉換層183過厚,則經色轉換之光之出射光近似於朗伯型(Lambertian),與此相對,未經色轉換之藍色光之出射角受到遮光部181限制。因此,會產生如下問題,即,顯示圖像之顯示色產生視角依存性。為了使設置色轉換層183之子像素之光之配光與未經色轉換之藍色光之配光一致,色轉換層183之厚度較理想的是遮光部181之開口尺寸一半左右。
例如於250 ppi左右之高解析度圖像顯示裝置之情形時,子像素20之間距為30 μm左右,因此色轉換層183之厚度較理想的是15 μm左右。此處,於色轉換材料包含球狀螢光體粒子之情形時,較佳為呈最密構造狀積層,以抑制從發光元件150漏光。因此,必須至少使粒子層為3層。因此,構成色轉換層183之螢光體材料之粒徑例如較佳為設為5 μm左右以下,進而較佳為設為3 μm左右以下。
圖25係例示本實施方式之圖像顯示裝置之模式性立體圖。
如圖25所示,本實施方式之圖像顯示裝置於彩色濾光片180上設置有具有多個發光元件150之發光電路部172。於發光電路部172上設置有驅動電路部100。驅動電路部100係包含圖18所示之電路101之構造體。如上所述,發光電路部172及驅動電路部100藉由通孔361a、361k而電性連接。
本實施方式中,雖設置彩色濾光片180後可構成全彩圖像顯示裝置301,但亦可與上述其他實施方式之情形同樣,不設置彩色濾光片地構成圖像顯示裝置。此情形時,例如亦可不去除基板102及貼合層303而保持原狀殘留。
對本實施方式之圖像顯示裝置301之效果進行說明。
本實施方式之圖像顯示裝置301之製造方法與上述其他實施方式之情形同樣,具有可縮短用以形成發光元件150之轉印步驟之時間,減少步驟數之效果,此外,由於將發光面151S1設為電阻較p型低之n型半導體層151,故可使n型半導體層151形成得較厚,可使發光面151S1充分地表面粗糙化。
本實施方式之圖像顯示裝置301中,藉由使發光面151S1表面粗糙化而使放射光擴散,因此即便是小型發光元件150,亦可用作發光面積充分之光源。
本實施方式之圖像顯示裝置301中,可利用n通道之電晶體203來驅動發光元件150,該發光元件150用n型半導體層151作為發光面151S1。因此,可增加電路構成之自由度,提高設計效率。
本實施方式之圖像顯示裝置301中,將遮光層330設置於第1層間絕緣膜156與第2層間絕緣膜108之間。即,遮光層330設置於發光元件150與電晶體203之間。因此,即便從發光元件150放射朝上方之散射光等,放射光亦難以到達TFT通道204,可防止電晶體203之誤動作。
遮光層330可由金屬等導電材料形成,可將遮光層330與任一電位連接。例如亦可藉由將遮光層330之一部分配置於電晶體203等開關元件等之正下方,並與接地電位或電源電位等連接,而於雜訊抑制上發揮作用。
遮光層330不限於應用於本實施方式之情形,亦可共通地應用於上述其他實施方式或下述其他實施方式之子像素。於應用於其他實施方式之情形時,亦可獲得與上述相同之效果。
上述例中,對具有表面經粗糙化之發光面之發光元件之構成及製造方法進行了說明。於具有連接部之發光元件中,如本實施方式之情形,可應用表面經粗糙化之發光面。於具體之應用中,為第1實施方式之情形時之發光元件150、第2實施方式之情形時之發光元件250、下述第5實施方式之情形時之發光元件550及第6實施方式之半導體層650。藉由對該等發光元件之構成要素應用發光面之表面粗糙化,可具有上述效果。
(第4實施方式)
圖26係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
本實施方式中,於發光元件150與第1面403a之間包含第2配線層440。第2配線層440係由具有透光性之導電膜形成,與發光元件150電性連接。發光元件150於發光面151S與第2配線層440連接。本實施方式中,與上述其他實施方式之情形之不同點在於,於有機透明樹脂之基板402上形成有包含發光元件150之構造物,且介隔基板402設置有彩色濾光片180。其他方面與上述其他實施方式之情形相同,對相同構成要素標註相同符號,並適當省略詳細之說明。
如圖26所示,本實施方式之圖像顯示裝置之子像素420包含基板402、第2配線層440、發光元件150、遮光電極160a、第1層間絕緣膜156、電晶體103、第2層間絕緣膜108、通孔161k、第1配線層110及彩色濾光片180。
基板402係透光性構件,且係透明樹脂製之基板。較佳為,如該例般於基板402之一面402a上形成有Si化合物層403。於基板402之另一面(第2面)402b設置有彩色濾光片180。層403作為用以貼合半導體層之貼合層發揮功能。將層403之2個面中之與設置有基板402之面對向之面設為第1面403a。
第2配線層440設置於第1面403a上。第2配線層440包含配線440a。配線440a設置於發光元件150與第1面403a之間。第2配線層440對應於複數個發光元件150,包含複數個配線440a,該例中,各配線440a分離。
第2配線層440係由具有透光性之導電膜形成。導電膜例如設為ITO或ZnO等透明導電膜。配線440a亦由相同材料形成。
第2配線層440及配線440a與第1面403a相接。發光元件150於發光面151S與配線440a相接,電性連接於配線440a。配線440a之外周設定為於XY俯視下,將發光元件150投影至配線440a時,包含發光元件150之外周。配線440a以於第1面403a上從發光面151S之正下方朝一方向突出之方式設置。於配線440a突出之區域,連接有通孔161k之一端。因此,n型半導體層151經由配線440a、通孔161k及配線110k,電性連接於例如下述圖27之電路之接地線4。
彩色濾光片180設置於基板402之另一面402b上。彩色濾光片180與第3實施方式中所說明者相同。彩色濾光片180可為經貼附之膜形式,亦可以噴墨方式形成。
其他構成與第1實施方式之情形相同,省略詳細之說明。
圖27係例示本實施方式之圖像顯示裝置之模式性方塊圖。
如圖27所示,於本實施方式之圖像顯示裝置401中,在顯示區域2排列有子像素420。子像素420例如呈格子狀排列。例如子像素420沿著X軸排列有n個,沿著Y軸排列有m個。
像素10包含發出不同顏色之光之複數個子像素420。子像素420R發出紅色光。子像素420G發出綠色光。子像素420B發出藍色光。藉由使3種子像素420R、420G、420B以所期望之亮度發光,來決定1個像素10之發光色及亮度。各色之配置等與第3實施方式之情形相同。
本實施方式之圖像顯示裝置401中,電源線3、接地線4、掃描線6及信號線8之構成與上述第1實施方式之情形相同。於圖像顯示裝置401中,使3種子像素分別以所設定之亮度發光,來決定1個像素10之發光色及亮度,此點與第1實施方式之情形不同。除用於此目的之信號之構成等可能不同以外,其他方面與第1實施方式之情形時之圖2之例相同,因此省略對電路構成之詳細之說明。
對本實施方式之圖像顯示裝置之製造方法進行說明。
圖28A~圖31係例示本實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
於本實施方式之圖像顯示裝置之製造方法中,應用第1實施方式中使用圖4A及圖4B加以說明之步驟,將以下說明應用於圖4B之後之步驟。
如圖28A所示,於半導體層1150上形成具有透光性之導電層1440。導電層1440形成於n型半導體層1151之露出面1151E上。
如圖28B所示,半導體層1150介隔導電層1440而貼合於第1面403a。
如圖29A所示,圖28B所示之金屬層1163與半導體層1150藉由蝕刻而分別加工成所期望之形狀,分別形成遮光電極160a與發光元件150。
圖28B所示之導電層1440被加工成包含配線440a之形狀,形成第2配線層440。第2配線層440及配線440a之形成步驟可處於遮光電極160a及發光元件150之形成步驟之前,亦可處於遮光電極160a及發光元件150之形成步驟之後。
其後,如其他實施方式之情形那樣,形成第1層間絕緣膜156。第1層間絕緣膜156覆蓋第1面403a、第2配線層440、發光元件150及遮光電極160a。
如圖29B所示,於第1層間絕緣膜156上形成TFT下層膜106,於TFT下層膜106上形成多晶Si層1104。
其後,利用LTPS製程等將Si層1104加工成島嶼狀,如圖30A所示,形成TFT通道104、絕緣層105、閘極107及各區域104s、104d、104i。
如圖30B所示,形成通孔111s、111d、161a、161k,於第2層間絕緣膜108上形成第1配線層110。通孔(第2通孔)161k係用導電材料填充以到達配線440a之方式形成之導孔而形成。通孔161k將配線110k與配線440a電性連接。
圖29A~圖30B之各製造步驟之詳細情況可應用已於其他實施方式之圖像顯示裝置之製造方法中加以說明之技術。
如圖31所示,於第2層間絕緣膜及第1配線層110上設置有接著層1170,藉由接著層1170而接著補強基板1180。圖30B所示之基板102係使用濕式蝕刻或雷射舉離去除。彩色濾光片(波長轉換構件)180形成於基板402之另一面(第2面)402b。
本實施方式中,亦可代替有機透明樹脂之基板402,而與第3實施方式之情形同樣地,使玻璃基板變薄或將玻璃基板全部去除,在玻璃基板經去除之面設置彩色濾光片180。
對本實施方式之圖像顯示裝置401之效果進行說明。
本實施方式之圖像顯示裝置401與上述其他實施方式之情形同樣,具有可縮短用以形成發光元件150之轉印步驟之時間,減少步驟數之效果。
第2配線層440及配線440a由ITO等具有透光性之導電膜形成,因此容易加工,有時可縮短發光元件150、遮光電極160a及第2配線層440之一系列製造步驟。
本實施方式中,使用第2配線層440及配線440a,將發光面151S側之電極引出,因此可製成垂直型發光元件150。垂直型發光元件150中,可對在半導體層中流通之電流減少沿著XY平面之方向之分量,使之為大致沿著Z軸之方向,因此有可減少半導體層中之損耗之優點。
本實施方式中,基板402由有機透明樹脂形成,因此具有可撓性。因此,圖像顯示裝置401可彎曲加工,可協調地實現向曲面之貼附、或對可穿戴終端等之利用等。
本實施方式中,圖像顯示裝置具有彩色濾光片180,但亦可設為如上述其他實施方式那樣不具備彩色濾光片之構成。
(第5實施方式)
圖32係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
本實施方式中,發光元件550之構成與其他實施方式之情形不同。其他構成要素與上述其他實施方式之情形相同。對相同之構成要素標註相同之符號,適當省略詳細之說明。
如圖32所示,第2配線層440包含配線540a。第2配線層440及配線540a與第1面103a相接。發光元件550於發光面551S與配線540a相接,電性連接於配線540a。配線540a之外周設定為於XY俯視下,將發光元件550投影至配線540a時,包含發光元件550之外周。配線540a以從發光面551S之正下方於第1面103a上朝一方向突出之方式設置。於配線540a突出之區域,連接有通孔161k之一端。因此,n型半導體層551經由配線540a、通孔161k及配線110k,電性連接於例如上述圖2之電路之接地線4。
本實施方式中,將遮光層330設置於TFT下層膜106與第1層間絕緣膜156之間。遮光層330與於第3實施方式中使用圖18所作說明者相同。遮光層330包含第2部分530a。第2部分530a具有於XY俯視下,將TFT通道104投影至第2部分530a時,包含TFT通道104之外周之區域。
發光元件550設置於配線540a上。發光元件550係以朝向Z軸之正方向,XY俯視下之面積變小之方式形成之角錐台狀或圓錐台狀之元件。發光元件550包含第1面103a上之發光面551S、及設置於發光面551S之相反側之上表面553U。發光面551S設置於第1面103a上。發光元件550包含n型半導體層551、發光層552及p型半導體層553。n型半導體層551、發光層552及p型半導體層553從第1面103a側起依序積層。於整個上表面553U上,設置有遮光電極560a。
圖33係圖32之發光元件550之局部放大圖,示出第1面103a與發光元件550之詳細之位置關係。
如圖33所示,第1面103a係與XY平面大致平行之平面。發光元件550設置於第1面103a上,發光面551S係與第1面103a大致平行之面。於第1面103a上,設置有配線540a,發光面551S介隔配線540a設置於第1面103a上。配線540a之厚度足夠薄,光之反射及吸收足夠小。
發光元件550具有側面555a。側面555a係上表面553U與第1面103a之間之面,且係鄰接於發光面551S之面。側面555a與第1面103a之間所成之角度之內角θ小於90°。較佳為,內角θ為70°左右。進而較佳為,內角θ較基於發光元件550之折射率及第1層間絕緣膜156之折射率決定之側面555a之臨界角小。發光元件550由第1層間絕緣膜156覆蓋,側面555a與第1層間絕緣膜156相接。
發光元件550之側面555a與第1面103a所成之內角θ之臨界角θc例如以如下方式決定。
當設為發光元件550之折射率n0及第1層間絕緣膜156之折射率n1時,從發光元件550出射至第1層間絕緣膜156之光之臨界角θc係使用以下之式(1)求出。
θc=90°-sin
-1(n1/n0) (1)
例如,已知丙烯酸系樹脂等通常之透明有機絕緣材料之折射率為1.4~1.5前後。因此,於發光元件550由GaN形成,第1層間絕緣膜156由通常之透明有機絕緣材料形成之情形時,可設為發光元件550之折射率n0=2.5,第1層間絕緣膜156之折射率n=1.4。藉由將該等值代入式(1),獲得臨界角θc=56°。
這表示,於將第1面103a與側面555a所成之內角θ設為θc=56°之情形時,從發光層552放射之光中之與第1面103a平行之光由側面555a全反射。又,從發光層552放射之光中之具有Z軸之正方向之分量之光亦由側面555a全反射。上文中,為了簡化說明,採用透明樹脂作為第1層間絕緣膜156,但即便是使透明樹脂成為白色樹脂之情形時,用於白色樹脂之散射性微粒子對折射率之影響亦較小,因此上述計算中忽略不計。
另一方面,從發光層552放射之光中之具有Z軸之負方向之分量之光於側面555a以與折射率對應之出射角度從側面555a出射。入射至第1層間絕緣膜156之光以由第1層間絕緣膜156之折射率決定之角度從第1層間絕緣膜156出射。
經側面555a全反射之光由遮光電極560a再次反射,再次反射之光中之具有Z軸之負方向之分量之光從發光面551S及側面555a出射。與第1面103a平行之光及具有Z軸之正方向之分量之光由側面555a全反射。
如此一來,從發光層552放射之光中之與第1面103a平行之光及具有Z軸之正方向之分量之光藉由側面555a及遮光電極160a轉換成具有朝向Z軸之負方向之分量之光。因此,從發光元件550出射之光中,朝向發光面551S之比率增加,發光元件550之實際之發光效率提高。
藉由設為θ<θc,可使具有與第1面103a平行之分量之光幾乎全部於發光元件550內全反射。當將第1層間絕緣膜156之折射率設為n=1.4時,臨界角θc為56°左右,因此所設定之內角θ更佳為45°或30°等。又,折射率n更大之材料其臨界角θc更小。但,即便將內角θ設定為70°左右,亦可將具有Z軸之負方向之分量之光幾乎全部轉換成具有Z軸之正方向之分量之光,因此,考慮到製造偏差等,例如亦可將內角θ設定為80°以下等。
對本實施方式之圖像顯示裝置之製造方法進行說明。
本實施方式中,發光元件550及遮光電極560a之製造步驟與其他實施方式之情形不同,其他製造步驟可應用上述其他實施方式之情形。以下,對製造步驟中之不同部分進行說明。
本實施方式中,為了獲得圖32所示之發光元件550之形狀,執行以下步驟。
將圖28B所示之半導體層1150貼合於第1面103a之後,藉由蝕刻將其加工成圖32所示之發光元件550之形狀。為了成形發光元件550,以圖33所示之側面555a相對於第1面103a之面形成內角θ之方式,選定蝕刻速率。例如,關於蝕刻,越是接近上表面553U,則選定越高之蝕刻速率。較佳為,蝕刻速率設定為從發光面551S側朝向上表面553U側線性増大。
具體而言,例如,於曝光時設法使乾式蝕刻時之抗蝕劑遮罩圖案朝向其端部逐漸變薄。藉此,可於乾式蝕刻時從抗蝕劑較薄之部分慢慢地後退,從發光面551S朝向上表面553U側使蝕刻量變大。藉此,發光元件550之側面555a形成為相對於第1面103a成固定之角度。因此,發光元件550中,從上表面553U起,各層之XY俯視之面積形成為按照p型半導體層553、發光層552、n型半導體層551之順序變大。
其後,與其他實施方式之情形同樣地形成子像素520。
對本實施方式之圖像顯示裝置之效果進行說明。
本實施方式之圖像顯示裝置與上述其他實施方式之圖像顯示裝置同樣,具有可縮短用以形成發光元件550之轉印步驟之時間,減少步驟數之效果,此外還發揮以下效果。
本實施方式之圖像顯示裝置中,以具有相對於設置有發光元件550之第1面103a形成內角θ之側面555a之方式,形成發光元件550。內角θ小於90°,係基於由發光元件550及第1層間絕緣膜156各自之材質之折射率決定之臨界角θc而設定。內角θ可使從發光層552放射之光中之朝向發光元件550之側方或上方之光轉換為朝向發光面551S側之光而出射。藉由使內角θ充分變小,於發光元件550中,實際之發光效率提高。
本實施方式中,發光元件550為垂直型元件,使用第2配線層440與通孔161k連接。不限於此,發光元件亦可設置有形成於第1面103a上之連接部,經由連接部與通孔161k。
(第6實施方式)
圖34係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
本實施方式中,圖像顯示裝置與其他實施方式之不同點在於,具備1個發光面包含複數個發光區域之子像素群620。對相同之構成要素標註相同符號並適當省略詳細之說明。
如圖34所示,本實施方式之圖像顯示裝置具備子像素群620。子像素群620包含基板102、半導體層650、複數個遮光電極660a1、660a2、第1層間絕緣膜156、複數個電晶體103-1、103-2、第2層間絕緣膜108、複數個通孔(第1通孔)661a1、661a2、第1配線層110。半導體層650設置於第1面103a上。
本實施方式中,藉由將p通道之電晶體103-1、103-2接通,而經由第1配線層110及通孔661a1、661a2從半導體層650之一側注入電洞。藉由使p通道之電晶體103-1、103-2接通,而經由第1配線層110從半導體層650之另一側注入電子。半導體層650被注入電洞及電子,藉由電洞及電子之結合而使分離之發光層652a1、652a2發光。用以驅動發光層652a1、652a2之驅動電路應用了例如圖2所示之電路構成。亦可設為使用第2實施方式之例,將半導體層之n型半導體層與p型半導體層調換,利用n通道之電晶體來驅動半導體層之構成。此情形時,驅動電路中應用圖11之電路構成。
對子像素群620之構成進行詳細說明。
半導體層650具有與第1面103a相接之發光面651S。發光面651S係n型半導體層651之面。發光面651S包含複數個發光區域651R1、651R2。
半導體層650包含n型半導體層651、發光層652a1、652a2、及p型半導體層653a1、653a2。發光層652a1設置於n型半導體層651上。發光層652a1與發光層652a2分離而分開地設置於n型半導體層651上。p型半導體層653a1設置於發光層652a1上。p型半導體層653a2與p型半導體層653a1分離而分開地設置於發光層652a2上。
p型半導體層653a1具有設置於與設有發光層652a1之面為相反側的上表面653U1。p型半導體層653a2具有設置於與設有發光層652a2之面為相反側的上表面653U2。
發光區域651R1與發光面651S中之上表面653U1之相反側之區域大致一致。發光區域651R2與發光面651S中之上表面653U2之相反側之區域大致一致。
圖35係例示本實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖35係用以說明發光區域651R1、651R2之模式圖。
如圖35所示,發光區域651R1、651R2係發光面651S上之面。圖35中,將半導體層650中之包含發光區域651R1、651R2之部分分別稱為發光部R1、R2。發光部R1包含n型半導體層651之一部分、發光層652a1及p型半導體層653a1。發光部R2包含n型半導體層651之一部分、發光層652a2及p型半導體層653a2。
半導體層650包含連接部R0。連接部R0設置於發光部R1、R2之間,係n型半導體層651之一部分。於連接部R0,連接有通孔661k之一端,連接部R0提供從通孔661k至發光部R1、R2之電流路徑。
發光部R1中,經由連接部R0供給之電子被供給至發光層652a1。發光部R1中,經由遮光電極660a1供給之電洞被供給至發光層652a1。供給至發光層652a1之電子及電洞結合後發光。由發光層652a1發出之光透過發光部R1之n型半導體層651之部分而到達發光面651S。光於發光部R1內沿著Z軸方向大致直線前進,因此,發光面651S中發光的是發光區域651R1。因此,該例中,發光區域651R1與XY俯視下,投影至發光面651S之發光層652a1之外周所包圍之區域大致一致。
發光部R2亦與發光部R1一樣。即,發光部R2中,經由連接部R0供給之電子被供給至發光層652a2。發光部R2中,經由遮光電極660a2供給之電洞被供給至發光層652a2。供給至發光層652a2之電子及電洞結合後發光。由發光層652a2發出之光透過發光部R2之n型半導體層651之部分而到達發光面651S。光於發光部R2內沿著Z軸方向大致直線前進,因此,發光面651S中發光的是發光區域651R2。因此,該例中,發光區域651R2與XY俯視下,投影至發光面651S之發光層652a2之外周所包圍之區域大致一致。
如此,可使半導體層650中共有n型半導體層651,於發光面651S上形成複數個發光區域651R1、651R2。
本實施方式中,於半導體層650之複數個發光層652a1、652a2及複數個p型半導體層653a1、653a2中,將n型半導體層651之一部分設為連接部R0,藉此可形成半導體層650。因此,能以與上述第1實施方式或第2實施方式等情形時之發光元件150、250之形成方法相同之方式來形成半導體層650。
返回至圖34繼續進行說明。
第1層間絕緣膜156(第1絕緣膜)覆蓋第1面103a、半導體層650、遮光電極660a1、660a2而設置。
於整個第1層間絕緣膜156上,形成有TFT下層膜106。使TFT下層膜106平坦化,於TFT下層膜106上形成有TFT通道104-1、104-2等。
絕緣層105覆蓋TFT下層膜106及TFT通道104-1、104-2。閘極107-1介隔絕緣層105而設置於TFT通道104-1上。閘極107-2介隔絕緣層105而設置於TFT通道104-2上。電晶體103-1包含TFT通道104-1及閘極107-1。電晶體103-2包含TFT通道104-2及閘極107-2。
第2層間絕緣膜(第2絕緣膜)108覆蓋絕緣層105、閘極107-1、107-2。
TFT通道104-1包含摻雜成p型之區域104s1、104d1,區域104s1、104d1係電晶體103-1之源極區域、汲極區域。區域104i1經摻雜成n型,形成電晶體103-1之通道。TFT通道104-2亦同樣地包含摻雜成p型之區域104s2、104d2,區域104s2、104d2係電晶體103-2之源極區域、汲極區域。區域104i2經摻雜成n型,形成電晶體103-2之通道。本實施方式中,電路101包含TFT通道104-1、104-2、絕緣層105、第2層間絕緣膜108、通孔111s1、111d1、111s2、111d2及第1配線層110。
第1配線層110設置於第2層間絕緣膜108上。第1配線層110包含配線610s1、610d1、610k、610d2、610s2。
配線610k設置於n型半導體層651之上方。通孔661k設置於配線610k與n型半導體層651之間,將配線610k與n型半導體層651電性連接。配線610k連接於例如圖2之電路之接地線4。
通孔111d1、111s1、111d2、111s2貫通第2層間絕緣膜108及絕緣層105而設置。通孔111d1設置於區域104d1與配線610d1之間,將區域104d1與配線610d1電性連接。通孔111s1設置於區域104s1與配線610s1之間,將區域104s1與配線610s1電性連接。通孔111d2設置於區域104d2與配線610d2之間,將區域104d2與配線610d2電性連接。通孔111s2設置於區域104s2與配線610s2之間,將區域104s2與配線610s2電性連接。配線610s1、610s2連接於例如圖2之電路之電源線3。
配線610d1設置於遮光電極660a1之上方。通孔661a1設置於配線610d1與遮光電極660a1之間,將配線610d1與遮光電極660a1電性連接。因此,p型半導體層653a1經由遮光電極660a1、通孔661a1、配線610d1及通孔111d1,電性連接於電晶體103-1之汲極區域。
配線610d2設置於遮光電極660a2之上方。通孔661a2設置於配線610d2與遮光電極660a2之間,將配線610d2與遮光電極660a2電性連接。因此,p型半導體層653a2經由遮光電極660a2、通孔661a2、配線610d2及通孔111d2,電性連接於電晶體103-2之汲極區域。
例如,電晶體103-1、103-2係鄰接之子像素之驅動電晶體,其等依次被驅動。從電晶體103-1供給之電洞注入至發光層652a1,從配線610k供給之電子注入至發光層652a1時,發光層652a1發光,從發光區域651R1放射光。從電晶體103-2供給之電洞注入至發光層652a2,從配線610k供給之電子注入至發光層652a2時,發光層652a2發光,從發光區域651R2放射光。
對本實施方式之圖像顯示裝置之效果進行說明。
本實施方式之圖像顯示裝置與上述其他實施方式之圖像顯示裝置同樣,發揮縮短用以形成半導體層650之轉印步驟之時間,減少步驟數之效果。此外,複數個發光部R1、R2可共有連接部R0,因此可減少設置於連接部R0之通孔661k之數量。藉由減少通孔之個數,可將構成子像素群620之發光部R1、R2之間距縮小,可製成小型、高解析度之圖像顯示裝置。該例中,對2個發光區域之情形進行了說明,但形成於發光面之發光區域之數量不限於2個,可為3個以上之任意數量。
(第7實施方式)
關於上述圖像顯示裝置,作為具有適當像素數之圖像顯示模組,例如可設為電腦用顯示器、電視、智慧型手機之類之攜帶用終端或汽車導航等。
圖36係例示本實施方式之圖像顯示裝置之方塊圖。
圖36中示出電腦用顯示器之構成之主要部分。
如圖36所示,圖像顯示裝置701具備圖像顯示模組702。圖像顯示模組702係例如具備上述第1實施方式之情形之構成的圖像顯示裝置。圖像顯示模組702圖像顯示模組702包含顯示區域2、列選擇電路5及信號電壓輸出電路7,該顯示區域2由包含子像素20之複數個子像素排列而成。
圖像顯示裝置701進而具備控制器770。控制器770輸入經未圖示之介面電路分離、產生之控制信號,對列選擇電路5及信號電壓輸出電路7控制各子像素之驅動及驅動順序。
(變化例)
關於上述圖像顯示裝置,作為具有適當像素數之圖像顯示模組,例如可設為電腦用顯示器、電視、智慧型手機之類之攜帶用終端、或汽車導航等。
圖37係例示本實施方式之變化例之圖像顯示裝置之方塊圖。
圖37中示出高解析度薄型電視之構成。
如圖37所示,圖像顯示裝置801具備圖像顯示模組802。圖像顯示模組802係例如具備上述第1實施方式之情形之構成的圖像顯示裝置1。圖像顯示裝置801具備控制器870及圖框記憶體880。控制器870基於藉由匯流排840供給之控制信號,控制顯示區域2之各子像素之驅動順序。圖框記憶體880儲存1圖框量之顯示資料,用於順利地播放動畫等處理。
圖像顯示裝置801具有I/O(Input/Output,輸入/輸出)電路810。圖37中,將I/O電路810簡單記作「I/O」。I/O電路810提供用以與外部之終端或裝置等連接之介面電路等。I/O電路810中包含例如連接外部安裝之硬碟裝置等之USB(Universal Serial Bus,通用串列匯流排)介面或聲頻介面等。
圖像顯示裝置801具有接收部820及信號處理部830。於接收部820連接有天線822,自天線822所接收到之電波中分離、產生所需之信號。信號處理部830包含DSP(Digital Signal Processor,數位信號處理器)、或CPU(Central Processing Unit,中央處理單元)等,經接收部820分離、產生之信號藉由信號處理部830而分離、產生為圖像資料或音頻資料等。
藉由將接收部820及信號處理部830作為行動電話之收發用或WiFi用、GPS(Global Positioning System,全球定位系統)接收器等高頻通信模組,亦可製成其他圖像顯示裝置。例如,可將具備適當之畫面尺寸及解像度之圖像顯示模組之圖像顯示裝置作為智慧型手機或汽車導航系統等攜帶型資訊終端。
本實施方式之情形時之圖像顯示模組不限於第1實施方式之情形時之圖像顯示裝置之構成,亦可設為其他變化例或其他實施方式之情形。本實施方式及變化例之情形時之圖像顯示模組如圖9及圖25所示,構成為包含多個子像素。
根據以上所說明之實施方式,可實現發光元件之轉印步驟縮短,良率提高之圖像顯示裝置之製造方法及圖像顯示裝置。
以上,對本發明之若干實施方式進行了說明,但該等實施方式係作為示例而提出,並不意圖限定發明之範圍。該等新穎之實施方式能夠以其他各種形態實施,可於不脫離發明主旨之範圍內進行各種省略、置換、變更。該等實施方式或其變化包含於發明之範圍或主旨中,並且包含於申請專利範圍所記載之發明及其均等物之範圍內。又,上述各實施方式可相互組合而實施。
1:圖像顯示裝置
2:顯示區域
3:電源線
3a:電源端子
4:接地線
4a:GND端子
5:列選擇電路
6:掃描線
7:信號電壓輸出電路
8:信號線
10:像素
20:子像素
22:發光元件
24(T1):選擇電晶體
26(T2):驅動電晶體
28(Cm):電容器
100:驅動電路部
101:電路
102:基板
102a:一面
102b:另一面
103:電晶體
103-1:電晶體
103-2:電晶體
103a:第1面
104:通道
104-1:通道
104-2:通道
104d:區域
104d1:區域
104d2:區域
104i:區域
104i1:區域
104i2:區域
104s:區域
104s1:區域
104s2:區域
105:絕緣層
106:TFT下層膜
107:閘極
107-1:閘極
107-2:閘極
108:第2層間絕緣膜
110:第1配線層
110d:配線
110k:配線
110s:配線
111d:通孔
111d1,111d2,111s1,111s2:通孔
111s:通孔
150:發光元件
151:n型半導體層
151a:連接部
151S:發光面
151S1:發光面
152:發光層
153:p型半導體層
153U:上表面
156:第1層間絕緣膜
160a:遮光電極
161a:通孔
161a1:接觸孔
161k:通孔
161k1:接觸孔
172:發光電路部
180:彩色濾光片
180a:第1面
181:遮光部
182:色轉換部
183:色轉換層
184:濾光片層
188:透明薄膜接著層
201:圖像顯示裝置
203:電晶體
204:TFT通道
204d:區域
204i:區域
204s:區域
205:列選擇電路
206:掃描線
207:信號電壓輸出電路
208:信號線
210a:配線
210d:配線
210s:配線
220:子像素
222:發光元件
224(T1):選擇電晶體
226(T2):驅動電晶體
228(Cm):電容器
250:發光元件
251:n型半導體層
251U:上表面
252:發光層
253:p型半導體層
253a:連接部
253S:發光面
260k:遮光電極
261a:通孔
261k:通孔
301:圖像顯示裝置
303:貼合層
310a:配線
310d:配線
310s:配線
320:子像素
320B,320G,320R:子像素
330:遮光層
330a:第1部分
331a,331k:貫通孔
361a:通孔
361k:通孔
401:圖像顯示裝置
402:基板
402a:一面
402b:另一面(第2面)
403:Si化合物層
403a:第1面
420:子像素
420B,420G,420R:子像素
440:第2配線層
440a:配線
520:子像素
530a:第2部分
540a:配線
550:發光元件
551:n型半導體層
551S:發光面
552:發光層
553:p型半導體層
553U:上表面
555a:側面
560a:遮光電極
620:子像素群
610d1:配線
610d2:配線
610k:配線
610s1:配線
610s2:配線
650:半導體層
651:n型半導體層
651R1:發光區域
651R2:發光區域
651S:發光面
652a1:發光層
652a2:發光層
653a1:p型半導體層
653a2:p型半導體層
653U1:上表面
653U2:上表面
660a1:遮光電極
660a2:遮光電極
661a1:通孔
661a2:通孔
661k:通孔
701:圖像顯示裝置
702:圖像顯示模組
770:控制器
801:圖像顯示裝置
802:圖像顯示模組
810:I/O電路
820:接收部
822:天線
830:信號處理部
840:匯流排
870:控制器
880:圖框記憶體
1001:晶體生長用基板
1104:Si層
1150:半導體層
1151:n型半導體層
1151E:露出面
1151E1:露出面
1152:發光層
1153:p型半導體層
1153E:露出面
1155:透明平坦化膜
1155E:露出面
1161:金屬層
1162:金屬層
1163:金屬層
1164:金屬層
1170:接著層
1180:補強基板
1190:支持基板
1190E:一面
1192:構造體
1192A:形成面
1194:半導體生長基板
1195:基板
1294:半導體生長基板
1295:基板
1440:導電層
R0:連接部
R1,R2:發光部
θ:內角
圖1係例示第1實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖2係例示第1實施方式之圖像顯示裝置之模式性方塊圖。
圖3係例示第1實施方式之圖像顯示裝置之一部分之模式性俯視圖。
圖4A係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖4B係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖5A係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖5B係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖6係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性立體圖。
圖7A係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖7B係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖8A係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖8B係例示第1實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖9係例示第1實施方式之圖像顯示裝置之模式性立體圖。
圖10係例示第2實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖11係例示第2實施方式之圖像顯示裝置之模式性方塊圖。
圖12A係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖12B係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖13係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖14A係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖14B係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖15A係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖15B係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖16A係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖16B係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖17A係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖17B係例示第2實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖18係例示第3實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖19係例示第3實施方式之圖像顯示裝置之模式性方塊圖。
圖20A係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖20B係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖21A係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖21B係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖22A係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖22B係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖23A係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖23B係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖24A係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖24B係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖24C係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖24D係例示第3實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖25係例示第3實施方式之圖像顯示裝置之模式性立體圖。
圖26係例示第4實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖27係例示第4實施方式之圖像顯示裝置之模式性方塊圖。
圖28A係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖28B係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖29A係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖29B係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖30A係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖30B係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖31係例示第4實施方式之圖像顯示裝置之製造方法之一部分的模式性剖視圖。
圖32係例示第5實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖33係例示第5實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖34係例示第6實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖35係例示第6實施方式之圖像顯示裝置之一部分之模式性剖視圖。
圖36係例示第7實施方式之圖像顯示裝置之方塊圖。
圖37係例示第7實施方式之變化例之圖像顯示裝置之方塊圖。
20:子像素
101:電路
102:基板
102a:一面
102b:另一面
103:電晶體
103a:第1面
104:通道
104d:區域
104i:區域
104s:區域
105:絕緣層
106:TFT下層膜
107:閘極
108:第2層間絕緣膜
110:第1配線層
110d:配線
110k:配線
110s:配線
111d:通孔
111s:通孔
150:發光元件
151:n型半導體層
151a:連接部
151S:發光面
152:發光層
153:p型半導體層
153U:上表面
156:第1層間絕緣膜
160a:遮光電極
161a:通孔
161k:通孔
303:貼合層
Claims (22)
- 一種圖像顯示裝置之製造方法,其具備如下步驟: 準備包含發光層之半導體層; 將上述半導體層介隔第1金屬層與第1基板接合; 於透光性基板之第1面上貼合上述半導體層; 去除上述第1基板; 對上述半導體層進行蝕刻,形成包含上述第1面上之發光面及設置於上述發光面之相反側之上表面的發光元件; 對上述第1金屬層進行蝕刻,形成覆蓋上述上表面且與上述上表面電性連接之遮光電極; 形成覆蓋上述第1面、上述發光元件及上述遮光電極之第1絕緣膜; 於上述第1絕緣膜上形成電路元件; 形成覆蓋上述第1絕緣膜及上述電路元件之第2絕緣膜; 形成貫通上述第1絕緣膜及上述第2絕緣膜之第1通孔;及 於上述第2絕緣膜上形成第1配線層; 上述第1通孔設置於上述第1配線層與上述遮光電極之間,將上述第1配線層與上述遮光電極電性連接。
- 如請求項1之圖像顯示裝置之製造方法,其中準備上述半導體層之步驟包含在上述半導體層上形成上述第1金屬層之步驟。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備如下步驟:於將上述半導體層接合於上述第1基板之步驟之前,在上述第1基板之接合面上形成上述第1金屬層。
- 一種圖像顯示裝置之製造方法,其具備如下步驟: 準備包含發光層之半導體層; 於透光性基板之第1面上貼合上述半導體層; 於去除上述第1基板之步驟之後在上述半導體層上形成第2金屬層; 對上述半導體層進行蝕刻,形成包含上述第1面上之發光面及設置於上述發光面之相反側之上表面的發光元件; 對上述第2金屬層進行蝕刻,形成覆蓋上述上表面且與上述上表面電性連接之遮光電極; 形成覆蓋上述第1面、上述發光元件及上述遮光電極之第1絕緣膜; 於上述第1絕緣膜上形成電路元件; 形成覆蓋上述電路元件及上述第1絕緣膜之第2絕緣膜; 形成貫通上述第1絕緣膜及上述第2絕緣膜之第1通孔;及 於上述第2絕緣膜上形成第1配線層; 上述第1通孔設置於上述第1配線與上述遮光電極之間,將上述第1配線與上述遮光電極電性連接。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備如下步驟:於貼合上述半導體層之步驟之前,使上述半導體層之露出面表面粗糙化,遍佈表面經粗糙化之面上形成具有透光性之膜。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備形成貫通上述第1絕緣膜及上述第2絕緣膜之第2通孔的步驟, 上述發光元件包含連接部, 上述第2通孔設置於上述第1配線層與上述連接部之間,將上述第1配線層與上述連接部電性連接。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備如下步驟: 於貼合上述半導體層之步驟之前,在上述半導體層上形成具有透光性之導電層;及 於去除上述第1基板之步驟之後,對上述導電層進行蝕刻而形成第2配線層。
- 如請求項7之圖像顯示裝置之製造方法,其進而具備形成貫通上述第1絕緣膜及上述第2絕緣膜之第2通孔的步驟, 上述第2通孔設置於上述第1配線層與上述第2配線層之間,將上述第1配線層與上述第2配線層電性連接。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備如下步驟:於形成上述電路元件之步驟之前,於上述第1絕緣膜上形成遮光層。
- 如請求項1之圖像顯示裝置之製造方法,其中上述半導體層包含氮化鎵系化合物半導體。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備於上述第1面之相反側之第2面上形成波長轉換構件之步驟。
- 如請求項1之圖像顯示裝置之製造方法,其進而具備如下步驟:去除上述透光性基板,代替上述透光性基板而形成波長轉換構件。
- 一種圖像顯示裝置,其具備: 透光性構件,其具有第1面; 發光元件,其包含上述第1面上之發光面及上述發光面之相反側之上表面; 遮光電極,其覆蓋上述上表面上且與上述上表面電性連接; 第1絕緣膜,其覆蓋上述第1面、上述發光元件及上述遮光電極; 電路元件,其設置於上述第1絕緣膜上; 第2絕緣膜,其覆蓋上述第1絕緣膜及上述電路元件; 第1通孔,其貫通上述第1絕緣膜及上述第2絕緣膜而設置;及 第1配線層,其設置於上述第2絕緣膜上; 上述第1通孔設置於上述第1配線層與上述遮光電極之間,將上述第1配線層與上述遮光電極電性連接。
- 如請求項13之圖像顯示裝置,其進而具備貫通上述第1絕緣膜及上述第2絕緣膜而設置之第2通孔, 上述發光元件包含上述第1面上所形成之連接部, 上述第1配線層包含第1配線、及與上述第1配線分離之第2配線, 上述第1通孔設置於上述第1配線與上述遮光電極之間,將上述第1配線與上述遮光電極電性連接, 上述第2通孔設置於上述第2配線與上述連接部之間,將上述第2配線與上述連接部電性連接。
- 如請求項13之圖像顯示裝置,其中上述發光面表面經粗糙化。
- 如請求項13之圖像顯示裝置,其進而具備: 第2配線層,其設置於上述第1面與上述發光面之間且具有透光性;及 第2通孔,其貫通上述第1絕緣膜及上述第2絕緣膜而設置; 上述第1配線層包含第1配線、及與上述第1配線分離之第2配線, 上述第1通孔設置於上述第1配線與上述遮光電極之間,將上述第1配線與上述遮光電極電性連接, 上述第2通孔設置於上述第2配線與上述第2配線層之間,將上述第2配線與上述第2配線層電性連接。
- 如請求項16之圖像顯示裝置,其中上述第1面與上述發光元件之側面所成之內角小於90°。
- 如請求項13之圖像顯示裝置,其進而具備設置於上述第1絕緣膜與上述第2絕緣膜之間之遮光層。
- 如請求項13之圖像顯示裝置,其中上述發光元件包含氮化鎵系化合物半導體。
- 如請求項13之圖像顯示裝置,其中上述透光性構件包含波長轉換構件。
- 一種圖像顯示裝置,其具備: 透光性構件,其具有第1面; 第1半導體層,其包含上述第1面上之可形成複數個發光區域之發光面; 複數個發光層,其等設置於上述第1半導體層上且相隔而設; 複數個第2半導體層,其等分別設置於上述複數個發光層上,具有與上述第1半導體層不同之導電型; 複數個遮光電極,其等分別設置於上述複數個第2半導體層上,且與上述複數個第2半導體層電性連接; 第1絕緣膜,其覆蓋上述第1面、上述第1半導體層、上述複數個發光層、上述複數個第2半導體層及上述複數個遮光電極; 複數個電晶體,其等相互隔開地設置於上述第1絕緣膜上; 第2絕緣膜,其覆蓋上述第1絕緣膜及上述複數個電晶體; 複數個第1通孔,其等貫通上述第1絕緣膜及上述第2絕緣膜而設置;及 第1配線層,其設置於上述第2絕緣膜上; 上述複數個第2半導體層及上述複數個發光層藉由上述第1絕緣膜而分離, 上述複數個第1通孔分別設置於上述第1配線層與上述複數個遮光電極之間,將上述第1配線層與上述複數個遮光電極分別電性連接。
- 一種圖像顯示裝置,其具備: 透光性構件,其具有第1面; 複數個發光元件,其等包含上述第1面上之發光面及上述發光面之相反側之上表面; 複數個遮光電極,其等覆蓋上述上表面上且與上述上表面電性連接; 第1絕緣膜,其覆蓋上述第1面、上述複數個發光元件及上述複數個遮光電極; 電路元件,其設置於上述第1絕緣膜上; 第2絕緣膜,其覆蓋上述第1絕緣膜及上述電路元件; 複數個第1通孔,其等貫通上述第1絕緣膜及上述第2絕緣膜而設置;及 第1配線層,其設置於上述第2絕緣膜上; 上述複數個第1通孔設置於上述第1配線層與上述複數個遮光電極之間,將上述第1配線層與上述複數個遮光電極分別電性連接。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020-156716 | 2020-09-17 | ||
| JP2020156716 | 2020-09-17 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202224232A true TW202224232A (zh) | 2022-06-16 |
| TWI893210B TWI893210B (zh) | 2025-08-11 |
Family
ID=80776905
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110133964A TWI893210B (zh) | 2020-09-17 | 2021-09-13 | 圖像顯示裝置之製造方法及圖像顯示裝置 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US20230207768A1 (zh) |
| EP (1) | EP4216289A4 (zh) |
| JP (1) | JP7801659B2 (zh) |
| CN (1) | CN116134630A (zh) |
| TW (1) | TWI893210B (zh) |
| WO (1) | WO2022059527A1 (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2025142183A1 (ja) * | 2023-12-28 | 2025-07-03 | 株式会社ジャパンディスプレイ | 表示装置 |
Family Cites Families (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006100500A (ja) * | 2004-09-29 | 2006-04-13 | Sanken Electric Co Ltd | 半導体発光素子及びその製造方法 |
| JP5171016B2 (ja) * | 2006-10-27 | 2013-03-27 | キヤノン株式会社 | 半導体部材、半導体物品の製造方法、その製造方法を用いたledアレイ |
| JP5428142B2 (ja) * | 2007-09-11 | 2014-02-26 | カシオ計算機株式会社 | 表示パネルの製造方法 |
| WO2010082286A1 (ja) * | 2009-01-13 | 2010-07-22 | 株式会社小糸製作所 | 発光モジュールおよび灯具ユニット |
| JP2012043946A (ja) * | 2010-08-18 | 2012-03-01 | Toyohashi Univ Of Technology | 光電子半導体装置及びその製造方法 |
| JP2012195435A (ja) * | 2011-03-16 | 2012-10-11 | Stanley Electric Co Ltd | 半導体発光素子の製造方法 |
| JP5935643B2 (ja) * | 2012-10-10 | 2016-06-15 | サンケン電気株式会社 | 半導体発光装置 |
| JP5368620B1 (ja) * | 2012-11-22 | 2013-12-18 | 株式会社東芝 | 半導体発光素子及びその製造方法 |
| TW201438218A (zh) * | 2013-03-27 | 2014-10-01 | 鴻海精密工業股份有限公司 | 覆晶式固態發光顯示器 |
| CN104716091B (zh) * | 2013-12-13 | 2018-07-24 | 昆山国显光电有限公司 | 阵列基板的制备方法、阵列基板和有机发光显示器件 |
| CN104752470B (zh) * | 2013-12-30 | 2018-08-07 | 昆山国显光电有限公司 | 一种有机发光显示装置及其制备方法 |
| TW201614870A (en) * | 2014-10-08 | 2016-04-16 | Toshiba Kk | Semiconductor light emitting device and method for manufacturing the same |
| US9871060B2 (en) * | 2015-02-16 | 2018-01-16 | Kabushiki Kaisha Toshiba | Semiconductor light emitting device |
| JP6612119B2 (ja) * | 2015-02-16 | 2019-11-27 | 株式会社東芝 | 半導体発光装置 |
| JP2015216408A (ja) * | 2015-09-01 | 2015-12-03 | 株式会社東芝 | 半導体発光装置 |
| KR102631260B1 (ko) * | 2016-04-08 | 2024-01-31 | 삼성디스플레이 주식회사 | 표시장치 및 표시장치 제조방법 |
| KR102400901B1 (ko) * | 2017-05-29 | 2022-05-23 | 엘지전자 주식회사 | 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법 |
| KR102486391B1 (ko) * | 2017-11-09 | 2023-01-09 | 삼성전자주식회사 | 고해상도 디스플레이 장치 |
| CN109273479B (zh) * | 2018-09-20 | 2021-07-23 | 上海天马微电子有限公司 | 一种显示面板及其制作方法 |
| US20200119085A1 (en) * | 2018-10-10 | 2020-04-16 | Glo Ab | Vertical stacks of light emitting diodes and control transistors and method of making thereof |
| KR102698293B1 (ko) * | 2018-11-27 | 2024-08-23 | 삼성전자주식회사 | 디스플레이 장치 및 제조 방법 |
-
2021
- 2021-09-03 EP EP21869214.3A patent/EP4216289A4/en active Pending
- 2021-09-03 CN CN202180059922.8A patent/CN116134630A/zh active Pending
- 2021-09-03 JP JP2022550476A patent/JP7801659B2/ja active Active
- 2021-09-03 WO PCT/JP2021/032527 patent/WO2022059527A1/ja not_active Ceased
- 2021-09-13 TW TW110133964A patent/TWI893210B/zh active
-
2023
- 2023-02-24 US US18/173,937 patent/US20230207768A1/en active Pending
Also Published As
| Publication number | Publication date |
|---|---|
| US20230207768A1 (en) | 2023-06-29 |
| EP4216289A1 (en) | 2023-07-26 |
| EP4216289A4 (en) | 2024-10-23 |
| TWI893210B (zh) | 2025-08-11 |
| JPWO2022059527A1 (zh) | 2022-03-24 |
| JP7801659B2 (ja) | 2026-01-19 |
| WO2022059527A1 (ja) | 2022-03-24 |
| CN116134630A (zh) | 2023-05-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP7669643B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| US12211883B2 (en) | Method for manufacturing image display device and image display device | |
| JP7585602B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| US20240030399A1 (en) | Image display device and method for manufacturing image display device | |
| US20250248173A1 (en) | Image display device manufacturing method and image display device | |
| CN114342092A (zh) | 图像显示装置的制造方法以及图像显示装置 | |
| JP7728516B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| JP7523738B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| US20240021773A1 (en) | Image display device and method for manufacturing image display device | |
| TWI893210B (zh) | 圖像顯示裝置之製造方法及圖像顯示裝置 | |
| JP7647012B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| CN115885332B (zh) | 图像显示装置的制造方法以及图像显示装置 | |
| JP7531089B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| JP7796318B2 (ja) | 画像表示装置の製造方法および画像表示装置 | |
| CN116420240B (zh) | 图像显示装置的制造方法以及图像显示装置 | |
| US20240014249A1 (en) | Image display device and method for manufacturing image display device | |
| CN116420240A (zh) | 图像显示装置的制造方法以及图像显示装置 |