TW202207468A - 半導體裝置及方法 - Google Patents
半導體裝置及方法 Download PDFInfo
- Publication number
- TW202207468A TW202207468A TW110120070A TW110120070A TW202207468A TW 202207468 A TW202207468 A TW 202207468A TW 110120070 A TW110120070 A TW 110120070A TW 110120070 A TW110120070 A TW 110120070A TW 202207468 A TW202207468 A TW 202207468A
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- fin
- spacer
- layer
- gate dielectric
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0243—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/021—Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0128—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0184—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/791—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
- H10D30/797—Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0181—Manufacturing their gate insulating layers
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
在一實施例中,一種裝置包含:一第一鰭片,其自一基板延伸;一第二鰭片,其自該基板延伸;一閘極間隔件,其在該第一鰭片及該第二鰭片上方;一閘極介電質,其具有一第一部分、一第二部分及一第三部分,該第一部分沿著該第一鰭片之一第一側壁延伸,該第二部分沿著該第二鰭片之一第二側壁延伸,該第三部分沿著該閘極間隔件之一第三側壁延伸,該第三部分與該第一部分形成一第一銳角,該第三部分與該第二部分形成一第二銳角;及一閘極電極,其在該閘極介電質上。
Description
本發明實施例係有關半導體裝置及方法。
半導體裝置用於各種電子應用中,諸如(例如)個人電腦、蜂巢式電話、數位相機及其他電子設施。通常藉由以下步驟製造半導體裝置:在一半導體基板上方循序沉積絕緣或介電層、導電層及半導體材料層;及使用微影術圖案化各種材料層以在其上形成電路組件及元件。
半導體工業繼續藉由不斷減小最小構件大小來改良各種電子組件(例如,電晶體、二極體、電阻器、電容器等)之整合密度,此容許將更多組件整合至一給定區域中。
根據本發明的一實施例,一種裝置包含:一第一鰭片,其自一基板延伸;一第二鰭片,其自該基板延伸;一閘極間隔件,其在該第一鰭片及該第二鰭片上方;一閘極介電質,其具有一第一部分、一第二部分及一第三部分,該第一部分沿著該第一鰭片之一第一側壁延伸,該第二部分沿著該第二鰭片之一第二側壁延伸,該第三部分沿著該閘極間隔件之一第三側壁延伸,該第三部分與該第一部分形成一第一銳角,該第三部分與該第二部分形成一第二銳角;及一閘極電極,其在該閘極介電質上。
根據本發明的一實施例,一種裝置包含:一第一鰭片,其自一基板延伸;一第一閘極間隔件,其在該第一鰭片上方;一第二閘極間隔件,其在該第一鰭片上方;一閘極介電質,其在該第一閘極間隔件與該第二閘極間隔件之間,該閘極介電質包含摻雜有一偶極誘發元素之一介電材料,該閘極介電質具有一第一隅角部分、一第二隅角部分及一中間部分,該第一隅角部分相鄰於該第一閘極間隔件,該第二隅角部分相鄰於該第二閘極間隔件,該中間部分在該第一隅角部分與該第二隅角部分之間沿著該第一鰭片延伸,該第一隅角部分及該第二隅角部分具有該偶極誘發元素之一第一濃度,該中間部分具有該偶極誘發元素之一第二濃度,該第二濃度小於該第一濃度;及一閘極電極,其在該閘極介電質上。
根據本發明的一實施例,一種方法包含:在一鰭片之一通道區上方形成一虛設閘極;相鄰於該虛設閘極形成閘極間隔件;使該虛設閘極凹陷以暴露該等閘極間隔件之側壁;執行一間隔件處理製程,該間隔件處理製程使該等閘極間隔件之該等側壁朝向彼此彎曲;移除該虛設閘極之剩餘部分以暴露該通道區;及在該通道區及該等閘極間隔件之該等側壁上形成一閘極介電質。
以下揭露提供用於實施本發明之不同特徵之諸多不同實施例或實例。下文描述組件及配置之特定實例以簡化本揭露。當然,此等僅僅係實例且並非意欲於限制性。例如,在以下描述中一第一構件形成於一第二構件上方或上可包含其中第一及第二構件經形成為直接接觸之實施例,且亦可包含其中額外構件可經形成於第一與第二構件之間使得第一及第二構件可不直接接觸之實施例。另外,本揭露可在各項實例中重複元件符號及/或字母。此重複出於簡化及清楚之目的且本身不規定所論述之各項實施例及/或構形之間的一關係。
此外,為便於描述,空間相對術語(諸如「下方」、「在…下」、「下」、「上方」、「上」及類似者)可在本文中用來描述一個元件或構件與另一(些)元件或構件之關係,如圖中所繪示。空間相對術語意欲於涵蓋除圖中所描繪之定向以外之使用或操作中裝置之不同定向。該設備可以其他方式定向(旋轉90度或按其他定向)且據此可同樣解釋本文中所使用之空間相對描述符。
根據各種實施例,使虛設閘極凹陷,且在沿著虛設閘極之側壁延伸之閘極間隔件上執行一間隔件處理製程。間隔件處理製程導致閘極間隔件在俯視圖中彎曲。接著,移除虛設閘極,且替換為金屬閘極。增加閘極間隔件之彎曲可容許金屬閘極之材料更充分地沉積。可避免在金屬閘極周圍形成間隙或空隙,從而降低FinFET之閘極電阻(Rg
)。
圖1繪示根據一些實施例之一三維視圖中之簡化鰭式場效電晶體(FinFET)之一實例。為繪示清晰起見,省略FinFET之一些其他構件(下文論述)。所繪示FinFET可經電連接或耦合,使得作為例如一個電晶體或多個電晶體(諸如兩個電晶體)操作。
FinFET包含從一基板50延伸之鰭片52。淺溝槽隔離(STI)區56放置於基板50上方,且鰭片52在相鄰STI區56上方且從相鄰STI區56之間突出。儘管STI區56被描述/繪示為與基板50分離,然如本文中使用,術語「基板」可用於指代僅半導體基板或包含隔離區之一半導體基板。另外,儘管鰭片52被繪示為基板50之一單一連續材料,然鰭片52及/或基板50可包含一單一材料或複數個材料。在此內容脈絡中,鰭片52指代在相鄰STI區56之間延伸之部分。
閘極介電質112沿著側壁且在鰭片52之頂表面上方,且閘極電極114在閘極介電質112上方。源極/汲極區88放置於鰭片52相對於閘極介電質112及閘極電極114之相對側中。閘極間隔件82將源極/汲極區88與閘極介電質112及閘極電極114分離。一層間介電質(ILD) 92放置於源極/汲極區88及STI區56上方。在其中形成多個電晶體之實施例中,可在各種電晶體之間共用源極/汲極區88。在其中由多個鰭片52形成一個電晶體之實施例中,相鄰源極/汲極區88可電連接,諸如透過藉由磊晶生長來合併源極/汲極區88,或透過使用一相同源極/汲極接點耦合源極/汲極區88。
圖1進一步繪示若干參考剖面。剖面A-A沿著一鰭片52之一縱向軸且在例如FinFET之源極/汲極區88之間的一電流流動之一方向上。剖面B-B垂直於剖面A-A且沿著一閘極電極114之一縱向軸且在例如垂直於FinFET之源極/汲極區88之間的電流流動方向之一方向上。剖面D-D平行於剖面B-B且延伸穿過FinFET之源極/汲極區88。為清晰起見,後續圖參考此等參考剖面。
圖2至圖19B係根據一些實施例中之製造FinFET之中間階段之各種視圖。圖2及圖3係三維視圖。圖6A、圖7A、圖8A、圖9A、圖10A、圖11A、圖12A、圖13A、圖14A、圖15A、圖16A、圖16D、圖17A、圖18A及圖19A係沿著圖1中之參考剖面A-A繪示之剖面圖,除了展示三個閘極結構外。圖6B、圖7B、圖8B、圖9B、圖10B、圖11B、圖12B、圖13B、圖14B、圖15B、圖16B、圖17B、圖18B及圖19B係沿著圖1中之參考剖面B-B繪示之剖面圖,除了僅展示兩個鰭片52外。圖7C及圖7D係沿著圖1中之參考剖面D-D繪示之剖面圖,除了僅展示兩個鰭片52外。
在圖2中,提供一基板50。基板50可為一半導體基板,諸如一塊狀半導體、一絕緣體上覆半導體(SOI)基板或類似者,其可經摻雜(例如,具有一p型或一n型摻雜劑)或未經摻雜。基板50可為一晶圓,諸如一矽晶圓。一般言之,一SOI基板係形成於一絕緣體層上之一半導體材料之一層。絕緣體層可為例如一埋入式氧化物(BOX)層、氧化矽層或類似者。在一基板(通常,一矽基板或玻璃基板)上提供絕緣體層。亦可使用其他基板,諸如一多層或梯度基板。在一些實施例中,基板50之半導體材料可包含:矽;鍺;一化合物半導體,其包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;一合金半導體,其包含矽鍺、磷砷化鎵、砷化鋁鎵、砷化銦鎵、磷化銦鎵及/或磷砷化銦鎵;或其等之組合。
基板50具有一n型區50N及一p型區50P。n型區50N可用於形成n型裝置,諸如NMOS電晶體,例如,n型FinFET。p型區50P可用於形成p型裝置,諸如PMOS電晶體,例如,p型FinFET。n型區50N可與p型區50P實體分離,且任何數目個裝置構件(例如,其他主動裝置、摻雜區、隔離結構等)可放置在n型區50N與p型區50P之間。
在基板50中形成鰭片52。鰭片52係半導體條帶。在一些實施例中,可藉由在基板50中蝕刻溝槽而在基板50中形成鰭片52。蝕刻可為任何可接受蝕刻製程,諸如一反應性離子蝕刻(RIE)、中性射束蝕刻(NBE)、類似者或其等之一組合。蝕刻可為各向異性。
可藉由任何適合方法圖案化鰭片。例如,可使用一或多個光微影製程(包含雙重圖案化或多重圖案化製程)圖案化結構。一般言之,雙重圖案化或多重圖案化製程組合光微影與自對準製程,從而容許產生具有例如小於原本可使用一單一直接光微影製程獲得之間距之圖案。例如,在一項實施例中,在一基板上方形成一犧牲層且使用一光微影製程圖案化該犧牲層。使用一自對準製程與圖案化犧牲層並排形成間隔件。接著移除犧牲層,且接著可使用剩餘間隔件以圖案化鰭片。在一些實施例中,遮罩(或其他層)可保留在鰭片52上。
在基板50上方及相鄰鰭片52之間形成STI區56。作為形成STI區56之一實例,可在基板50上方及相鄰鰭片52之間形成一絕緣材料。絕緣材料可為氧化物(諸如氧化矽)、氮化物、類似者或其等之一組合,且可藉由一高密度電漿化學氣相沉積(HDP-CVD)、可流動CVD (FCVD) (例如,一遠端電漿系統中之一基於CVD之材料沉積及後固化以使其轉換為另一材料,諸如氧化物)、類似者或其等之一組合形成。可使用藉由任何可接受製程形成之其他絕緣材料。在一些實施例中,絕緣材料係藉由FCVD形成之氧化矽。一旦形成絕緣材料,便可執行一退火製程。在一實施例中,絕緣材料經形成,使得過量絕緣材料覆蓋鰭片52。儘管STI區56被繪示為一單一層,然一些實施例可利用多個層。例如,在一些實施例中,可首先沿著基板50及鰭片52之一表面形成一襯層(未展示)。此後,可在襯層上方形成一填充材料,諸如上文論述之彼等。接著將一移除製程應用於絕緣材料以移除鰭片52上方之過量絕緣材料。在一些實施例中,可利用一平坦化製程,諸如一化學機械拋光(CMP)、一深蝕刻製程、其等之組合或類似者。平坦化製程暴露鰭片52,使得在平坦化製程完成之後,鰭片52及絕緣材料之頂表面共面(在製程變化內)。在其中一遮罩保留在鰭片52上之實施例中,平坦化製程可暴露遮罩或移除遮罩,使得在平坦化製程完成之後,遮罩或鰭片52 (分別)及絕緣材料之頂表面共面(在製程變化內)。使絕緣材料凹陷以形成STI區56。絕緣材料接著經凹陷,使得n型區50N及p型區50P中之鰭片52之上部分從相鄰STI區56之間突出。此外,STI區56之頂表面可具有如繪示之一平坦表面、一凸表面、一凹表面(諸如碟形)或其等之一組合。STI區56之頂表面可藉由一適當蝕刻形成為平坦、凸的及/或凹的。可使用一可接受蝕刻製程使STI區56凹陷,諸如對絕緣材料之材料具有選擇性(例如,以比鰭片52之材料更快之一速率蝕刻絕緣材料之材料)之蝕刻製程。例如,可使用例如稀氫氟酸(dHF)移除氧化物。
關於圖2描述之製程僅為可如何形成鰭片52之一個實例。在一些實施例中,可藉由一磊晶生長製程形成鰭片52。例如,可在基板50之一頂表面上方形成一介電層,且可使溝槽蝕刻穿過介電層以暴露下層基板50。可在溝槽中磊晶地生長同質磊晶結構,且可使介電層凹陷,使得同質磊晶結構從介電層突出以形成鰭片。另外,在一些實施例中,異質磊晶結構可用於鰭片52。例如,鰭片52可為凹陷的,且可在凹陷材料上方磊晶地生長不同於鰭片52之一材料。在此等實施例中,鰭片52包括凹陷材料以及放置於凹陷材料上方之磊晶生長材料。在一更進一步實施例中,可在基板50之一頂表面上方形成介電層,且可使溝槽蝕刻穿過介電層。接著可使用不同於基板50之一材料在溝槽中磊晶地生長異質磊晶結構,且可使介電層凹陷,使得異質磊晶結構從介電層突出以形成鰭片52。在其中磊晶地生長同質磊晶或異質磊晶結構之一些實施例中,可在生長期間原位摻雜磊晶生長材料,此可避免先前及後續植入,但原位及植入摻雜可一起使用。
此外,在n型區50N (例如,一NMOS區)中磊晶地生長不同於p型區50P (例如,一PMOS區)中之材料之一材料可為有利的。在各種實施例中,鰭片52之上部分可由矽鍺(Six
Ge1-x
,其中x可在0至1之範圍內)、碳化矽、純或實質上純鍺、一III-V族化合物半導體、一II-VI族化合物半導體或類似者形成。例如,用於形成III-V族化合物半導體之可用材料包含(但不限於)砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化銦鋁、銻化鎵、銻化鋁、磷化鋁、磷化鎵及類似者。
此外,可在鰭片52及/或基板50中形成適當井(未展示)。在一些實施例中,可在n型區50N中形成一p型井,且可在p型區50P中形成一n型井。在一些實施例中,在n型區50N及p型區50P兩者中形成p型井或一n型井。
在具有不同井類型之實施例中,n型區50N及p型區50P之不同植入步驟可使用一光阻劑及/或其他遮罩(未展示)來達成。例如,可在n型區50N中之鰭片52及STI區56上方形成一光阻劑。圖案化光阻劑以暴露p型區50P。可藉由使用一旋塗技術形成光阻劑且可使用可接受光微影技術對其圖案化。一旦圖案化光阻劑,便在p型區50P中執行一n型雜質植入,且光阻劑可用作一遮罩以實質上防止n型雜質植入至n型區50N中。N型雜質可為在該區中植入至等於或小於約1018
cm-3
(諸如在約1016
cm-3
至約1018
cm-3
之範圍內)之一濃度之磷、砷、銻或類似者。在植入之後,諸如藉由一可接受灰化製程移除光阻劑。
在p型區50P之植入之後,在p型區50P中之鰭片52及STI區56上方形成一光阻劑。圖案化光阻劑以暴露n型區50N。可藉由使用一旋塗技術形成光阻劑且可使用可接受光微影技術對其圖案化。一旦圖案化光阻劑,便可在n型區50N中執行一p型雜質植入,且光阻劑可用作一遮罩以實質上防止p型雜質植入至p型區50P中。P型雜質可為在該區中植入至等於或小於1018
cm-3
(諸如在約1016
cm-3
至約1018
cm-3
之範圍內)之一濃度之硼、氟化硼、銦或類似者。在植入之後,可諸如藉由一可接受灰化製程移除光阻劑。
在n型區50N及p型區50P之植入之後,可執行一退火以修復植入損傷且活化所植入之p型及/或n型雜質。在一些實施例中,可在生長期間原位摻雜磊晶鰭片之生長材料,此可避免植入,但原位及植入摻雜可一起使用。
在圖3中,在鰭片52上形成一虛設介電層62。虛設介電層62可為例如氧化矽、氮化矽、其等之一組合或類似者,且可根據可接受技術沉積或熱生長。在虛設介電層62上方形成一虛設閘極層64,且在虛設閘極層64上方形成一遮罩層66。虛設閘極層64可沉積於虛設介電層62上方,且接著諸如藉由一CMP來平坦化。遮罩層66可沉積於虛設閘極層64上方。虛設閘極層64可為一導電或非導電材料且可選自包含非晶矽、多晶矽(polysilicon)、多晶矽鍺(多晶SiGe)、金屬氮化物、金屬矽化物、金屬氧化物及金屬之一群組。虛設閘極層64可藉由物理氣相沉積(PVD)、CVD、濺鍍沉積或用於沉積選定材料之其他技術來沉積。虛設閘極層64可由具有自隔離區(例如,STI區56及/或虛設介電層62)之蝕刻之一高蝕刻選擇性之其他材料製成。遮罩層66可包含例如氮化矽、氮氧化矽或類似者之一或多個層。在此實例中,跨n型區50N及p型區50P形成一單一虛設閘極層64及一單一遮罩層66。在所繪示實施例中,虛設介電層62覆蓋STI區56,在STI區56上方及虛設閘極層64與STI區56之間延伸。在另一實施例中,虛設介電層62僅覆蓋鰭片52。
在圖4中,可使用可接受光微影及蝕刻技術圖案化遮罩層66以形成遮罩76。接著,可將遮罩76之圖案轉印至虛設閘極層64以形成虛設閘極74。在一些實施例中,亦可藉由一可接受蝕刻技術將遮罩76之圖案轉印至虛設介電層62以形成虛設介電質72。虛設閘極74覆蓋鰭片52之各自通道區58。遮罩76之圖案可用於實體地分離虛設閘極74與鄰近虛設閘極74。虛設閘極74亦可具有實質上垂直於鰭片52之長度方向之一長度方向。
圖5係根據一些實施例之FinFET之一俯視圖。為了繪示清楚,省略一些構件。根據各種實施例,鰭片52形成為鰭片群組52G。各鰭片群組52G包含間隔開一第一距離S1
之鰭片52,且鰭片群組52G間隔開一第二距離S2
,其中第二距離S2
大於第一距離S1
。鰭片群組52G可含有任何所要數量之鰭片52,諸如兩個鰭片52、三個鰭片52或類似者。諸如一電晶體之一裝置可由多個鰭片52形成,諸如由一鰭片群組52G之一些或全部鰭片52形成。形成鰭片群組52G之區(例如,含有鰭片52之區)可被稱為密緻區50D,且鰭片群組52G之間的區(例如,無鰭片之區)可被稱為稀疏區50S。稀疏區50S之各者放置在兩個密緻區50D (例如,兩個鰭片群組52G)之間。
隨後將用用於FinFET之替換閘極(諸如金屬閘極)替換虛設閘極74。替換閘極製程包含移除虛設閘極74之材料之蝕刻,及形成替換閘極之材料之沉積。隨著技術縮小,在密緻區50D (例如,具有小鰭片至鰭片間距之該等區)中執行蝕刻及沉積愈加具有挑戰性。因此,在相鄰鰭片群組52G之鰭片52之間的虛設閘極74之部分比在鰭片群組52G之鰭片52之間的虛設閘極74之部分更容易替換。換言之,稀疏區50S中之虛設閘極部分74S比密緻區50D中之虛設閘極部分74D更容易替換。如下文將更詳細地論述,用於替換虛設閘極74之製程包含輔助密緻區50D中之虛設閘極部分74D之替換之一間隔件處理製程。
圖6A至圖19B繪示製造實施例裝置中之各種額外步驟。圖6A、圖6B、圖7A、圖7B、圖7C、圖7D、圖8A、圖8B、圖9A、圖9B、圖10A、圖10B、圖11A、圖11B、圖12A、圖12B、圖13A、圖13B、圖14A、圖14B、圖15A、圖15B、圖16A、圖16B、圖16D、圖17A、圖17B、圖18A、圖18B、圖19A及圖19B係繪示n型區50N及p型區50P中任一者之構件之剖面圖。例如,所繪示之結構可適用於n型區50N及p型區50P兩者。n型區50N及p型區50P之結構中之差異(若存在)在隨附於各圖之文字中描述。圖6C、圖11C、圖15C及圖16C係繪示圖5之一區10之一詳細視圖之俯視圖,包含一稀疏區50S及一相鄰密緻區50D中之構件。
在圖6A及圖6B中,在虛設閘極74及遮罩76之側壁上形成閘極間隔件82。可藉由保形地沉積一或多個絕緣材料且隨後蝕刻該(等)絕緣材料來形成閘極間隔件82。該(等)絕緣材料可由低介電係數材料形成,諸如氧化矽、氮化矽、碳氮化矽、氮碳氧化矽、其等之一組合或類似者,其等可藉由一保形沉積製程形成,諸如化學氣相沉積(CVD)、電漿輔助化學氣相沉積(PECVD)、原子層沉積(ALD)或類似者。當蝕刻時,該(等)絕緣材料具有留在虛設閘極74及遮罩76之側壁上之部分(因此形成閘極間隔件82)。在蝕刻之後,閘極間隔件82可具有筆直側壁(如繪示)或可具有彎曲側壁(未繪示)。
根據各種實施例,閘極間隔件82各包含多個層,例如,一第一間隔件層80A及一第二間隔件層80B。在一些實施例中,第一間隔件層80A及第二間隔件層80B各由氮碳氧化矽(例如,SiOx
Ny
C1-x-y
,其中x和y在0至1之範圍內)形成。在一些實施例中,第一間隔件層80A之氮碳氧化矽具有與第二間隔層80B之氮碳氧化矽不同之一組合物。
在形成閘極間隔件82期間或之後,可執行用於輕度摻雜源極/汲極(LDD)區86之植入。在具有不同裝置類型之實施例中,類似於先前論述之用於井之植入,可在n型區50N上方形成一遮罩(諸如一光阻劑),同時暴露p型區50P,且可將適當類型(例如,p型)雜質植入至p型區50P中之經暴露鰭片52中。接著,可移除遮罩。隨後,可在p型區50P上方形成一遮罩(諸如一光阻劑),同時暴露n型區50N,且可將適當類型雜質(例如,n型)植入至n型區50N中之經暴露鰭片52中。接著,可移除遮罩。n型雜質可為先前論述之n型雜質之任何者,且p型雜質可為先前論述之p型雜質之任何者。LDD區86可具有在約1015
cm-3
至約1019
cm-3
之範圍內之一雜質濃度。一退火可用於修復植入損傷且活化所植入雜質。
參考圖6C,展示一俯視圖中之虛設閘極74之輪廓形狀。圖6C沿圖4中之參考剖面C-C繪示,以便更具體地繪示鰭片52之間的虛設閘極74之構件。在虛設閘極74之圖案化期間,圖案負載效應可導致接近鰭片52之虛設閘極74之部分之側壁經蝕刻少於遠離鰭片52之虛設閘極74之部分之側壁。因此,虛設閘極74在一俯視圖中具有一彎曲輪廓形狀,使得接近鰭片52之虛設閘極74之部分具有大於遠離鰭片52之虛設閘極74之部分之一寬度W1
。當期望具有小通道長度之裝置時,寬度W1
可在約5 nm至約20 nm之範圍內,且當期望具有大通道長度之裝置時,寬度W1
可在約20 nm至約150 nm之範圍內。在一對鰭片52之間的虛設閘極74之各部分在與鰭片52等距之一點處具有一最小寬度W1
。
亦展示俯視圖中之閘極間隔件82之輪廓形狀。閘極間隔件82沿虛設閘極74之側壁成對地形成。因此,虛設閘極82在一俯視圖中亦具有一彎曲輪廓形狀,使得遠離鰭片52之虛設閘極82之部分彼此向內彎曲一距離D1
,從接近鰭片52之閘極間隔件82之部分量測距離D1
。距離D1
可在約0.5 nm至約5 nm之範圍內。由於向內彎曲,閘極間隔件82之側壁各與平行於鰭片52之側壁之一平面形成一銳角θ1
。銳角θ1
可在約45度至約85度之範圍內。
在所繪示之實施例中,稀疏區50S中之虛設閘極部分74S具有與密緻區50D中之虛設閘極部分74D相同之寬度W1
,且稀疏區50S中之閘極間隔件部分82S向內彎曲與密緻區50D中之閘極間隔件部分82D相同之距離D1
。在另一實施例中,稀疏區50S中之虛設閘極部分74S具有與密緻區50D中之虛設閘極部分74D不同之一寬度,且稀疏區50S中之閘極間隔件部分82S向內彎曲與密緻區50D中之閘極間隔件部分82D不同之一距離。例如,圖案負載效應(諸如上文論述之彼等)可導致稀疏區50S中之虛設閘極部分74S比密緻區50D中之虛設閘極部分74D蝕刻更多且因此具有一更小寬度。因此,稀疏區50S中之閘極間隔件部分82S可向內彎曲比密緻區50D中之閘極間隔件部分82D更大之一距離。
如下文將更詳細地論述,隨後將執行一間隔件處理製程以增加閘極間隔件82之部分向內彎曲之距離D1
。應注意,間隔件處理製程將使密緻區50D中之閘極間隔件部分82D之彎曲增加大於其使稀疏區50S中之閘極間隔件部分82S之彎曲增加。因此,形成在密緻區50D中之替換閘極將具有小於形成在稀疏區50S中之替換閘極之一寬度。
在圖7A及圖7B中,在鰭片52中形成磊晶源極/汲極區88。磊晶源極/汲極區88經形成在鰭片52中,使得各虛設閘極74 (及對應通道區58)放置於在磊晶源極/汲極區88之各自相鄰對之間。在一些實施例中,磊晶源極/汲極區88可延伸至鰭片52中且亦可穿透鰭片52。在一些實施例中,閘極間隔件82用於將磊晶源極/汲極區88與虛設閘極74分離一適當橫向距離,使得磊晶源極/汲極區88不會使所得FinFET之隨後形成閘極短路。可選擇磊晶源極/汲極區88之一材料以在各自通道區58中施加應力,藉此改良效能。
可藉由遮蔽p型區50P並蝕刻n型區50N中之鰭片52之源極/汲極區以在鰭片52中形成凹槽來形成n型區50N中之磊晶源極/汲極區88。接著,在凹槽中磊晶地生長n型區50N中之磊晶源極/汲極區88。磊晶源極/汲極區88可包含任何可接受材料,諸如適合於n型FinFET。例如,若鰭片52係矽,則n型區50N中之磊晶源極/汲極區88可包含在通道區58中施加一拉伸應變之材料,諸如矽、碳化矽、磷摻雜碳化矽、磷化矽或類似者。n型區50N中之磊晶源極/汲極區88可具有從鰭片52之各自表面凸起之表面,且可具有刻面。
可藉由遮蔽n型區50N且蝕刻p型區50P中之鰭片52之源極/汲極區以在鰭片52中形成凹槽而形成p型區50P中之磊晶源極/汲極區88。接著,在凹槽中磊晶地生長p型區50P中之磊晶源極/汲極區88。磊晶源極/汲極區88可包含任何可接受材料,諸如適合於p型FinFET。例如,若鰭片52係矽,則p型區50P中之磊晶源極/汲極區88可包含在通道區58中施加一壓縮應變之材料,諸如矽鍺、硼摻雜矽鍺、鍺、鍺錫或類似者。p型區50P中之磊晶源極/汲極區88可具有從鰭片52之各自表面凸起之表面,且可具有刻面。
磊晶源極/汲極區88及/或鰭片52可經植入具有摻雜劑以形成源極/汲極區,類似於先前論述之用於形成LDD區86之製程,其後接著一退火。源極/汲極區可具有在約1019
cm-3
與約1021
cm-3
之間的一雜質濃度。用於源極/汲極區之n型及/或p型雜質可為先前論述之雜質之任何者。在一些實施例中,可在生長期間原位摻雜磊晶源極/汲極區88。
由於用於在n型區50N及p型區50P中形成磊晶源極/汲極區88之磊晶製程,磊晶源極/汲極區之上表面具有橫向向外擴展超過鰭片52之側壁的刻面。在一些實施例中,此等刻面導致相鄰磊晶源極/汲極區88合併,如由圖7C繪示。在一些實施例中,鄰近磊晶源極/汲極區88在磊晶製程完成之後保持分離,如由圖7D繪示。例如,同一鰭片群組52G (參見圖5)中之鰭片52之鄰近磊晶源極/汲極區88可(或可不)合併。用於形成閘極間隔件82之間隔件蝕刻可經調整以亦在鰭片52之側壁上形成鰭片間隔件84。在所繪示之實施例中,鰭片間隔件84覆蓋在STI區56上方延伸之鰭片52之側壁之一部分,藉此阻止磊晶生長。鄰近鰭片52之間的鰭片間隔件84可合併(如展示),或可經蝕刻使得其等分離。在另一實施例中,調整用於形成閘極間隔件82之間隔件蝕刻以不在STI區56上形成閘極間隔件82,以便容許磊晶生長區延伸至STI區56之表面。
在圖8A及圖8B中,將一第一ILD 92沉積於磊晶源極/汲極區88、閘極間隔件82、STI區56及遮罩76 (若存在)或虛設閘極74上方。第一ILD 92可由一介電材料形成,且可藉由任何適合方法沉積,諸如CVD、電漿輔助CVD (PECVD)或FCVD。可接受介電材料可包含磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼摻雜磷矽酸鹽玻璃(BPSG)、未摻雜矽酸鹽玻璃(USG)或類似者。可使用藉由任何可接受製程形成之其他絕緣材料。在一些實施例中,在第一ILD 92與磊晶源極/汲極區88、閘極間隔件82、STI區56及遮罩76 (若存在)或虛設閘極74之間形成一接觸蝕刻停止層(CESL)。CESL可包括具有低於第一ILD 92之材料之一蝕刻速率之一介電材料,諸如氮化矽、氧化矽、氮氧化矽或類似者。
在圖9A及圖9B中,可執行一平坦化製程(諸如一CMP)以使第一ILD 92之頂表面與遮罩76 (若存在)或虛設閘極74之頂表面齊平。平坦化製程亦可移除虛設閘極74上之遮罩76及沿著遮罩76之側壁之閘極間隔件82之部分。在平坦化製程之後,虛設閘極74、閘極間隔件82及第一ILD 92之頂表面共面(在製程變化內)。因此,虛設閘極74之頂表面透過第一ILD 92暴露。在一些實施例中,遮罩76可保留,在此情況中,平坦化製程使第一ILD 92之頂表面與遮罩76之頂表面齊平。
在圖10A及圖10B中,移除遮罩76 (若存在),且在一或多個蝕刻步驟中使虛設閘極74凹陷,使得在閘極間隔件82之相對部分之間形成凹槽94。凹槽94暴露閘極間隔件82之側壁。在一些實施例中,虛設閘極74藉由一各向異性乾式蝕刻製程凹陷。例如,蝕刻製程可包含使用(若干)反應氣體之一乾式蝕刻製程,反應氣體選擇性地蝕刻虛設閘極74而極少蝕刻或不蝕刻第一ILD 92或閘極間隔件82。各凹槽94上覆於一各自鰭片52之一通道區58。可使用定時蝕刻製程來在凹槽94達到一所要深度之後停止對虛設閘極74之蝕刻。具體言之,控制凹槽94之深度,使得移除大部分虛設閘極74,但在形成凹槽94之後,鰭片52及虛設介電質72保持被覆蓋。在一些實施例中,形成凹槽94會將虛設閘極74之高度減小約80%至約90%。
在圖11A及圖11B中,執行一間隔件處理製程96以增加閘極間隔件82之彎曲。具體言之,間隔件處理製程96使閘極間隔件82之側壁朝向彼此彎曲。間隔件處理製程96在閘極間隔件82之材料中誘發應力,藉此導致其等在俯視圖中彎曲(下文將更詳細地論述)。在一些實施例中,間隔件處理製程96使閘極間隔件82擴展(例如,增大其等之體積),使得其等在凹槽94中擴展時彎曲。在各種實施例中,間隔件處理製程96包含氮化製程、氧化製程、其等之組合或類似者。
在一些實施例中,間隔件處理製程96包含氮化處理製程,諸如氨浸漬製程,其中閘極間隔件82暴露於氨(NH3
)。可在諸如一蝕刻腔室之一腔室中執行氨浸漬製程。將一氣體源施配在腔室中。氣體源包含氨氣及一載氣。載氣可為一惰性氣體,諸如氬(Ar)、氦(He)、氙(Xe)、氖(Ne)、氪(Kr)、氡(Rn)等或其等之組合。在一些實施例中,氨氣為氣體源之約5%至約20%,且載氣為氣體源之約80%至約95%。氣體源可以約50 sccm至約500 sccm之一流速施配。氨中之氮容易與閘極間隔件82之矽原子之任何開鍵鍵合,藉此硝化閘極間隔件82且產生氫副產物,其等可從腔室排出。氨保持在腔室中,直至閘極間隔件82已硝化一所要量。在一些實施方案中,氨浸漬製程在約300ºC至約600ºC之一溫度下執行且達約5秒至約300秒之一持續時間。
在一些實施例中,間隔件處理製程96包含氮化處理製程,諸如氮基處理製程,其中閘極間隔件82暴露於氮自由基。可在諸如一蝕刻腔室之一腔室中執行氮基處理製程。將一氣體源施配於腔室中。氣體源包含複數個基前體氣體及一載氣。基前驅物氣體包含H2
及N2
。載氣可為一惰性氣體,諸如氬(Ar)、氦(He)、氙(Xe)、氖(Ne)、氪(Kr)、氡(Rn)等或其等之組合。在一些實施例中,H2
為氣體源之約5%至約20%,N2
為氣體源之約5%至約20%,且載氣為氣體源之約60%至約90%。氣體源可以約50 sccm至約500 sccm之一流速施配。從氣體源產生一電漿。電漿可由一電漿產生器產生,諸如一變壓器耦合電漿產生器、電感耦合電漿系統、磁增強反應性離子蝕刻系統、電子迴旋諧振系統、遠端電漿產生器等。電漿產生器產生射頻功率,其藉由將高於起弧電壓之一電壓施加至含有氣體源之腔室中之電極而由氣體源產生一電漿。當產生電漿時,產生氮自由基及對應離子。氮自由基容易與閘極間隔件82之矽原子之任何開鍵鍵合,藉此硝化閘極間隔件82。氮自由基保持在腔室中,直至閘極間隔件82已硝化一所要量。在一些實施方案中,氮基處理製程在約300ºC至約600ºC之一溫度下針對約5秒至約300秒之一持續時間且在約1托至約50托之一壓力下執行。
在一些實施例中,間隔件處理製程96包含氮化處理製程,諸如一低溫退火製程,其中閘極間隔件82在低溫下在氧氣中退火。例如,一快速熱退火(RTA)可在含有氧氣及惰性氣體之一環境中執行。惰性氣體可為氬(Ar)、氦(He)、氙(Xe)、氖(Ne)、氪(Kr)、氡(Rn)等或其等之組合。在一些實施例中,氧氣為環境之約5%至約20%,且惰性氣體為環境之約80%至約95%。熱氧化可在約150ºC至約500ºC之一溫度下執行且達約5秒至約300秒之一持續時間。
參考圖11C,展示在間隔件處理製程96之後之在一俯視圖中之閘極間隔件82之輪廓形狀。稀疏區50S中之閘極間隔件部分82S向內彎曲之距離增加至一距離D2
,其大於距離D1
(參見圖6C)。類似地,密緻區50D中之閘極間隔件部分82D向內彎曲之距離增加至一距離D3
,其大於距離D1
(參見圖6C)。距離D2
可在約1 nm至約10 nm之範圍內,且距離D3
可在約1.5 nm至約15 nm之範圍內。間隔件處理製程96導致密緻區50D中之閘極間隔件部分82D向內彎曲大於稀疏區50S中之閘極間隔件部分82S。例如,由於密緻區50D中之鰭片52之高密度,故閘極間隔件82在密緻區50D中之擴展之空間極小,且因此其等向外彎曲而非在原地擴展。因而,距離D3
可大於距離D2
。距離D3
可比距離D2
大約5%至約50%。
稀疏區50S中之凹槽部分94S具有隅角94SC
,其等由稀疏區50S中之閘極間隔件部分82S之側壁及鰭片52之側壁界定。隅角94SC
形成一銳角θ2
,其中角度θ2
小於角度θ1
(參見圖6C)。類似地,密緻區50D中之凹槽部分94D具有隅角94DC
,其等由密緻區50D中之閘極間隔件部分82D之側壁及鰭片52之側壁界定。隅角94DC
形成一銳角θ3
,其中角度θ3
小於角度θ1
(參見圖6C)。角度θ2
可在約65度至約85度之範圍內,且角度θ3
可在約45度至約70度之範圍內。由於類似於關於距離D2
、D3
論述之原因,角度θ2
大於角度θ3
。角度θ2
可比角度θ3
大約10%至約40%。如下文將更詳細論述,減小角度θ2
、θ3
之大小輔助在一隨續閘極替換製程中替換密緻區50D中之虛設閘極部分74D。
在圖12A及圖12B中,在一或多個蝕刻步驟中移除虛設閘極74之剩餘部分,使得凹槽94擴展。亦可移除凹槽94中之虛設介電質72之部分。在一些實施例中,僅移除虛設閘極74,且虛設介電質72保留並藉由凹槽94暴露。在一些實施例中,虛設介電質72在晶粒之一第一區(例如,一核心邏輯區)中自凹槽94移除,且在晶粒之一第二區(例如,一輸入/輸出區)中保留於凹槽94中。在一些實施例中,虛設閘極74藉由一各向異性乾式蝕刻製程移除。例如,蝕刻製程可包含使用(若干)反應氣體之一乾式蝕刻製程,反應氣體選擇性地蝕刻虛設閘極74而極少蝕刻或不蝕刻第一ILD 92或閘極間隔件82。在一些實施例中,用於移除虛設閘極74之剩餘部分之蝕刻製程使用與用於使虛設閘極74凹陷之蝕刻製程(上文針對圖10A及圖10B所論述)相同之(若干)反應氣體。在移除期間,當蝕刻虛設閘極74時,虛設介電質72可用作蝕刻停止層。接著,在移除虛設閘極74之後,可視情況移除虛設介電質72。
在圖13A及圖13B中,將一第一閘極介電層102A沉積在凹槽94中,諸如沉積在鰭片52之頂表面及側壁上以及閘極間隔件82之側壁上。第一閘極介電層102A亦可形成在第一ILD 92之頂表面上。在一些實施例中,第一閘極介電層102A包含氧化矽、氮化矽、金屬氧化物、金屬矽酸鹽或類似者之一或多個層。例如,在一些實施例中,第一閘極介電層102A包含藉由熱或化學氧化形成之氧化矽之一界面層及一上覆高介電係數材料,諸如金屬氧化物或鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛及其等組合之矽酸鹽。第一閘極介電層102A可包含具有大於約7.0之一k值之一介電層。第一閘極介電層102A之形成方法可包含分子束沉積(MBD)、ALD、PECVD及類似者。在虛設介電質72之部分保留在凹槽94中之實施例中,第一閘極介電層102A包含虛設介電質72之一材料(例如,氧化矽)。
在圖14A及圖14B中,在第一閘極介電層102A上方形成一偶極摻雜層104。偶極摻雜層104可由諸如鑭、鋁、鈧、釕、鋯、鉺、鎂、鍶或類似者之一偶極誘發元素之氧化物、氮化物或碳化物形成。偶極摻雜層104可藉由PVD、CVD、ALD或其他適當沉積方法形成。在一些實施例中,偶極摻雜層104由鑭之氧化物(例如LaOx
)形成。在形成偶極摻雜層104之後,執行一退火製程以將偶極摻雜層104之偶極誘發元素驅動至第一閘極介電層102A中。一旦退火完成,第一閘極介電層102A便用偶極摻雜層104之偶極誘發元素(例如鑭)摻雜。
儘管偶極摻雜層104繪示為一單一層,但一些實施例可利用多個層。在一些實施例中,在一第一區(例如,n型區50N)中形成一第一偶極摻雜層104,且在一第二區(例如,p型區50P)中形成一第二偶極摻雜層104。n型區50N及p型區50P中之偶極摻雜層104可具有不同厚度及/或由不同偶極誘發元素形成。偶極摻雜層之厚度及材料可基於FinFET之所要臨限值電壓而改變。
在具有不同偶極摻雜層之實施例中,可使用一光阻劑及/或其他遮罩(未展示)來形成不同層。例如,可在n型區50N中之第一閘極介電層102A上方形成一光阻劑。圖案化光阻劑以暴露p型區50P中之第一閘極介電層102A。光阻劑可藉由使用一旋塗技術形成,且可使用可接受之光微影技術圖案化。一旦對光阻劑進行圖案化,便在p型區50P上沉積一第一偶極摻雜層,且光阻劑可用作一遮罩以實質上防止第一偶極摻雜層沉積於n型區50N上。在沉積之後,諸如藉由一可接受灰化製程移除光阻劑。
在p型區50P中沉積第一偶極摻雜層之後,在p型區50P中之第一閘極介電層102A上方形成一光阻劑。圖案化光阻劑以暴露n型區50N中之第一閘極介電層102A。光阻劑可藉由使用一旋塗技術形成,且可使用可接受之光微影技術圖案化。一旦對光阻劑進行圖案化,便在n型區50N上沉積一第二偶極摻雜層,且光阻劑可用作一遮罩以實質上防止第二偶極摻雜層沉積於p型區50P上。在沉積之後,可諸如藉由一可接受灰化製程移除光阻劑。
在圖15A及圖15B中,移除偶極摻雜層104之過量部分。移除可藉由一可接受蝕刻製程進行,諸如對偶極摻雜層104之材料具有選擇性之一濕式蝕刻。在一些實施例中,蝕刻製程係使用稀鹽酸、鹽酸及去離子水中過氧化氫或稀鹽酸及氫氧化鎂之一濕式蝕刻。蝕刻製程可在約25ºC至約180ºC之範圍內之一溫度下執行且達約1分鐘至約10分鐘之範圍內之一持續時間。
在移除偶極摻雜層104之後,在第一閘極介電層102A上沉積一第二閘極介電層102B。第二閘極介電層102B可由從第一閘極介電層102A之候選材料之相同群組選擇之材料形成,其可使用從用於形成第一閘極介電層102A之材料之候選方法之相同群組選擇之方法形成。在一些實施例中,第一閘極介電層102A包含氧化矽之一界面層及高介電係數材料(例如,氧化鉿)之一第一層,而第二閘極介電層102B包含高介電係數材料(例如,氧化鉿)之一第二層。第一閘極介電層102A及第二閘極介電層102B共同界定一閘極介電層102。
關於圖12A至圖15B描述之製程僅為可如何形成並用一偶極誘發元素摻雜閘極介電層102之一個實例。可使用其他技術來形成摻雜閘極介電層。例如,可首先藉由其他方式在凹槽94中形成一偶極誘發元素,接著可在偶極誘發元素上方沉積閘極介電層,且可執行一退火。同樣地,第一閘極介電層102A及第二閘極介電層102B可在其等摻雜有偶極誘發元素之前沉積。
參考圖15C,展示一俯視圖中之閘極介電層102之輪廓形狀。圖15C沿圖4中之參考剖面C-C繪示,以便更具體地繪示鰭片52之間的閘極介電層102之構件。如上文論述,間隔件處理製程96有助於減小隅角94SC
、94DC
之角度θ2
、θ3
。減小角度θ2
、θ3
有利地容許閘極介電層102 (例如,第一閘極介電層102A及第二閘極介電層102B)更充分地沉積在隅角94SC
、94DC
中。可避免在替換閘極周圍形成間隙或空隙(例如,隅角94SC
、94DC
中之空隙)。替換閘極之閘極電阻(Rg
)可因此降低,從而改良FinFET之效能。
由於摻雜閘極介電層102之製程,雜質106 (例如,偶極誘發元素)保留在閘極介電層102中。然而,第二閘極介電層102B可不以相同於第一閘極介電層102A之方式摻雜。在此等實施例中,第一閘極介電層102A包含雜質106,而第二閘極介電層102B實質上不含雜質106。
因為閘極介電層102經保形沉積,故其繼承凹槽94之下層形狀。因此,閘極介電層102在凹槽94之隅角94SC
、94DC
(參見圖11C)中具有隅角部分102C,且具有沿著凹槽94之側壁(例如,閘極間隔件82之側壁及鰭片52之側壁)延伸之中間部分102M。中間部分102M之側壁形成銳角,例如角度θ2
、θ3
。沿著閘極間隔件82 (或更一般言之,一第一方向)延伸之閘極介電層102之中間部分102M具有與閘極間隔件82相同之彎曲輪廓形狀。沿著鰭片52 (或更一般言之,垂直於第一方向之一第二方向)延伸之閘極介電層102之中間部分102M係筆直的且不具有一彎曲輪廓形狀。
如上文論述,間隔件處理製程96有助於減小角度θ2
、θ3
。減小角度θ2
、θ3
有利地容許在閘極介電層102之隅角部分102C中形成比中間部分102M中更多之雜質106。例如,由於擁擠,用於移除偶極摻雜層104之製程可在隅角94SC
、94DC
中留下比凹槽94之其他區中更多之殘留偶極誘發元素。因此,閘極介電層102之隅角部分102C具有比閘極介電層102之中間部分102M更大之一雜質濃度。因此,替換閘極之功函數可在通道區58之中心及邊緣處不同,從而容許通道區58更均勻地導通。可藉由基於FinFET之所要臨限值電壓控制用於移除偶極摻雜層104之蝕刻製程之參數(例如,持續時間)來控制閘極介電層102之隅角部分102C中之雜質106之量。在一些實施例中,閘極介電層102之隅角部分102C中之雜質106之濃度係閘極介電層102之中間部分102M中之雜質106之濃度之約1倍至約2.5倍。例如,閘極介電層102之隅角部分102C中之雜質106可具有約0.06×1015
至約800×1018
個原子/cm2
之範圍內之一濃度,且閘極介電層102之中間部分102M中之雜質106可具有在約0至約60×1016
個原子/cm2
之範圍內之一濃度。
在圖16A及圖16B中,在閘極介電層102上沉積一閘極電極層108,並填充凹槽94之剩餘部分。圖16D繪示圖16A之區12之一詳細視圖。閘極電極層108可包含一含金屬材料,諸如氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、其等之組合或其等之多層。例如,儘管在圖16A及圖16B中繪示一單層閘極電極108,但閘極電極層108可包括任何數目個襯層108A、任何數目個功函數調諧層108B及一填充材料108C,如藉由圖16C及圖16D繪示。
襯層108A (有時稱為罩蓋層)包含任何可接受之材料以促進黏著且防止擴散。例如,襯層108A可由一金屬或諸如氮化鈦、鋁化鈦、氮化鈦鋁、矽摻雜氮化鈦(TiSiN)、氮化鉭或類似者之金屬氮化物形成,其可藉由ALD、CVD、PVD或類似者沉積。在一些實施例中,可沉積、移除(例如,藉由蝕刻)及再沉積襯層108A之一或多者,此有助於移除可保留在閘極介電層102之頂表面上之殘餘偶極誘發元素(例如,鑭)。
功函數調諧層108B包含任何可接受材料以鑑於待形成之裝置之應用而將裝置之一功函數調諧至一所要量,且可使用任何可接受沉積製程來沉積。例如,功函數調諧層108B可由鋁、氮化鋁、鋁化鈦、鉭鋁、氮化鈦碳或類似者形成,其可藉由ALD、CVD、PVD或類似者沉積。在一些實施例中,在一第一區(例如,p型區50P)中形成一第一功函數調諧層,且在一第二區(例如,n型區50N)中形成一第二功函數調諧層。作為形成功函數調諧層108B之一實例,可在p型區50P及n型區50N兩者中沉積一第一功函數調諧層。可從n型區50N移除(例如,藉由蝕刻)第一功函數調諧層,且接著可在p型區50P及n型區50N兩者中沉積一第二功函數調諧層。因此,p型區50P可含有一第一功函數調諧層及一第二功函數調諧層兩者,而n型區50N含有第二功函數調諧層但非第一功函數調諧層。可基於FinFET之所要臨限值電壓形成各種功函數調諧層。
填充材料108C包含任何可接受之低電阻材料。例如,填充材料108C可由諸如鎢(W)、鋁(Al)、鈷(Co)、釕(Ru)及其等之組合或類似者之一金屬形成,其可藉由ALD、CVD、PVD或類似者沉積。在一些實施例中,在填充材料108C與功函數調諧層108B之間形成一黏著或膠合層。填充材料108C填充凹槽94之剩餘部分。
參考圖16C,展示一俯視圖中之閘極介電層108之輪廓形狀。圖16C沿圖4中之參考剖面C-C繪示,以便更具體地繪示鰭片52之間的閘極介電層108之構件。
因為襯層108A及功函數調諧層108B經保形沉積,故其等繼承凹槽94之下層形狀。因此,類似於閘極介電層102,襯層108A及功函數調諧層108B亦具有凹槽94之隅角94SC
、94DC
(參見圖11C)中之隅角部分,且具有沿著凹槽94之側壁延伸之中間部分。襯層108A及功函數調諧層108B之隅角部分及中間部分橫向包圍填充材料108C。襯層108A及功函數調諧層108B之中間部分亦具有與閘極間隔件82相同之彎曲輪廓形狀。
如上文論述,間隔件處理製程96有助於減小隅角94SC
、94DC
之角度θ2
、θ3
(參見圖11C)。減小角度θ2
、θ3
有利地容許閘極介電層102、襯層108A及功函數調諧層108B之隅角部分形成為較大厚度。具體言之,閘極介電層102、襯層108A及功函數調諧層108B之隅角部分之厚度T1
大於閘極介電層102、襯層108A及功函數調諧層108B之中間部分之厚度T2
。在一些實施例中,厚度T1
係厚度T2
之約1.2倍至約1.6倍。因此,替換閘極之功函數可在通道區58之中心及邊緣處不同,從而容許通道區58更均勻地導通。
在所繪示之實施例中,稀疏區50S中之隅角部分具有與密緻區50D中之隅角部分相同之厚度T1
,且稀疏區50S中之中間部分具有與密緻區50D中之中間部分相同之厚度T2
。在另一實施例中,稀疏區50S中之隅角部分具有與密緻區50D中之隅角部分不同之一厚度,且稀疏區50S中之中間部分具有與密緻區50D中之中間部分不同之一厚度。
在圖17A及圖17B中,執行一平坦化製程(諸如一CMP)以移除閘極介電層102及閘極電極層108之過量部分,該等過量部分位於第一ILD 92之頂表面上方。凹槽94中之閘極介電層102之剩餘部分形成閘極介電質112。凹槽94中之閘極電極層108之剩餘部分形成閘極電極114。閘極介電質112及閘極電極114形成FinFET之替換閘極。閘極介電質112及閘極電極114可各被統稱為一「閘極結構」。閘極結構沿著鰭片52之一通道區58之側壁延伸。
在圖18A及圖18B中,將一第二ILD 122沉積在閘極間隔件82、第一ILD 92及閘極介電質112以及閘極電極114上方。在一些實施例中,第二ILD 122係藉由一可流動CVD方法形成之一可流動膜。在一些實施例中,第二ILD 122由一介電材料形成,諸如PSG、BSG、BPSG、USG或類似者,且可藉由任何適合方法沉積,諸如CVD及PECVD。
視情況,在形成第二ILD 122之前,在閘極結構(包含閘極介電質112及對應閘極電極114)上方形成閘極遮罩120。閘極遮罩120放置在閘極間隔件82之相對部分之間。在一些實施例中,形成閘極遮罩120包含使閘極結構凹陷,使得在閘極結構正上方及閘極間隔件82之相對部分之間形成凹槽。一或多個介電材料層(諸如氮化矽、氮氧化矽等)填充在凹槽中,接著進行一平坦化製程以移除在第一ILD 92上方延伸之介電材料之過量部分。閘極遮罩120包含保留在凹槽中之介電材料之部分。隨後形成之閘極接點將穿透閘極遮罩120及第二ILD 122以接觸凹陷閘極電極114之頂表面。
在圖19A及圖19B中,源極/汲極接點124及閘極接點126經形成以分別接觸磊晶源極/汲極區88及閘極電極114。源極/汲極接點124之開口經形成穿過第一ILD 92及第二ILD 122,且閘極接點126之開口經形成穿過閘極遮罩120及第二ILD 122。可使用可接受光微影及蝕刻技術形成開口。在開口中形成一襯層(未展示) (諸如一擴散阻障層、一黏著層或類似者)及一導電材料。襯層可包含鈦、氮化鈦、鉭、氮化鉭或類似者。導電材料可為銅、一銅合金、銀、金、鎢、鈷、鋁、鎳或類似者。可執行一平坦化製程(諸如一CMP)以從第二ILD 122之一表面移除過量材料。剩餘襯層及導電材料形成開口中之源極/汲極接點124及閘極接點126。可執行一退火製程以在磊晶源極/汲極區88與源極/汲極接點124之間的界面處形成矽化物。源極/汲極接點124實體且電耦合至磊晶源極/汲極區88,且閘極接點126實體且電耦合至閘極電極114。源極/汲極接點124及閘極接點126可在不同製程中形成,或可在相同製程中形成。儘管展示為以相同剖面形成,但應瞭解,源極/汲極接點124及閘極接點126之各者可以不同剖面形成,此可避免接點短路。
實施例可達成優點。使虛設閘極74凹陷(如上文針對圖10A及圖10B所論述)且接著執行間隔件處理製程96 (如上文針對圖11A及圖11B所論述)有助於增加閘極間隔件82之彎曲。因此,凹槽94之隅角94SC
、94DC
之角度θ2
、θ3
(參見圖11C)可減小,此可容許閘極介電層102更充分地沉積在隅角94SC
、94DC
中。可避免在替換閘極周圍形成間隙或空隙(例如,隅角94SC
、94DC
中之空隙)。替換閘極之閘極電阻(Rg
)可因此降低,從而改良FinFET之效能。
所揭示FinFET實施例亦可應用於奈米結構裝置,諸如奈米結構(例如,奈米薄片、奈米線、環繞式閘極或類似者)場效電晶體(NSFET)。在一NSFET實施例中,由藉由圖案化通道層及犧牲層之交替層之一堆疊而形成之奈米結構替換鰭片。以類似於上文描述之實施例之一方式形成虛設閘極結構及源極/汲極區。在移除虛設閘極結構之後,可在通道區中部分或完全移除犧牲層。以類似於上文描述之實施例之一方式形成替換閘極結構,替換閘極結構可部分或完全填充藉由移除犧牲層而留下之開口,且替換閘極結構可部分或完全包圍NSFET裝置之通道區中之通道層。以類似於上文描述之實施例之一方式形成至替換閘極結構及源極/汲極區之ILD及接點。可形成一奈米結構裝置,如美國專利申請公開案第2016/0365414號中揭示,該案之全部內容以引用的方式併入本文中。
在一實施例中,一種裝置包含:一第一鰭片,其自一基板延伸;一第二鰭片,其自該基板延伸;一閘極間隔件,其在該第一鰭片及該第二鰭片上方;一閘極介電質,其具有一第一部分、一第二部分及一第三部分,該第一部分沿著該第一鰭片之一第一側壁延伸,該第二部分沿著該第二鰭片之一第二側壁延伸,該第三部分沿著該閘極間隔件之一第三側壁延伸,該第三部分與該第一部分形成一第一銳角,該第三部分與該第二部分形成一第二銳角;及一閘極電極,其在該閘極介電質上。
在該裝置之一些實施例中,該第一鰭片及該第二鰭片沿著一第一方向延伸,且該閘極間隔件沿著一第二方向延伸,該閘極介電質之該第一部分及該第二部分沿著該第一方向筆直,該閘極介電質之該第三部分沿著該第二方向彎曲。在該裝置之一些實施例中,該閘極介電質具有一第四部分及一第五部分,該第四部分沿著該閘極間隔件之該第三側壁延伸,該第五部分沿著該第一鰭片之一第五側壁延伸,該第五側壁與該第一側壁相對,該第四部分與該第五部分形成一第三銳角,該第三銳角大於該第一銳角及該第二銳角。在該裝置之一些實施例中,該第一銳角及該第二銳角在45度至85度之一範圍內,且該第三銳角在65度至85度之一範圍內。在一些實施例中,該裝置進一步包含:一第三鰭片,其自該基板延伸,其中該閘極間隔件之一第一部分放置在該第一鰭片與該第二鰭片之間,且該閘極間隔件之一第二部分放置在該第一鰭片與該第三鰭片之間,該閘極間隔件之該第一部分向內彎曲一第一距離,該閘極間隔件之該第二部分向內彎曲一第二距離,該第二距離小於該第一距離。在該裝置之一些實施例中,該第一鰭片與該第二鰭片分離一第三距離,且該第一鰭片與該第三鰭片分離一第四距離,該第四距離大於該第三距離。
在一實施例中,一種裝置包含:一第一鰭片,其自一基板延伸;一第一閘極間隔件,其在該第一鰭片上方;一第二閘極間隔件,其在該第一鰭片上方;一閘極介電質,其在該第一閘極間隔件與該第二閘極間隔件之間,該閘極介電質包含摻雜有一偶極誘發元素之一介電材料,該閘極介電質具有一第一隅角部分、一第二隅角部分及一中間部分,該第一隅角部分鄰近於該第一閘極間隔件,該第二隅角部分鄰近於該第二閘極間隔件,該中間部分在該第一隅角部分與該第二隅角部分之間沿著該第一鰭片延伸,該第一隅角部分及該第二隅角部分具有該偶極誘發元素之一第一濃度,該中間部分具有該偶極誘發元素之一第二濃度,該第二濃度小於該第一濃度;及一閘極電極,其在該閘極介電質上。
在該裝置之一些實施例中,該第一隅角部分及該第二隅角部分具有一第一厚度,且該中間部分具有一第二厚度,該第二厚度小於該第一厚度。在該裝置之一些實施例中,該第一厚度對該第二厚度之一比在1.2至1.6之一範圍內。在該裝置之一些實施例中,該閘極電極包含該閘極介電質上之一功函數調諧層,該功函數調諧層具有鄰近於該第一隅角部分及該第二隅角部分之一第一厚度,該功函數調諧層具有鄰近於該中間部分之一第二厚度,該第二厚度小於該第一厚度。在該裝置之一些實施例中,該第一濃度對該第二濃度之一比在1至2.5之一範圍內。在該裝置之一些實施例中,該介電材料係氧化鉿且該偶極誘發元素係鑭。在該裝置之一些實施例中,該第一隅角部分及該第二隅角部分各放置在具有一銳角之一各自隅角中。在該裝置之一些實施例中,該銳角在45度至85度之一範圍內。
在一實施例中,一種方法包含:在一鰭片之一通道區上方形成一虛設閘極;鄰近於該虛設閘極形成閘極間隔件;使該虛設閘極凹陷以暴露該等閘極間隔件之側壁;執行一間隔件處理製程,該間隔件處理製程使該等閘極間隔件之該等側壁朝向彼此彎曲;移除該虛設閘極之剩餘部分以暴露該通道區;及在該通道區及該等閘極間隔件之該等側壁上形成一閘極介電質。
在該方法之一些實施例中,該間隔件處理製程包含一氨浸漬製程。在該方法之一些實施例中,該間隔件處理製程包含一氮基處理製程。在該方法之一些實施例中,該間隔件處理製程包含一低溫退火製程。在該方法之一些實施例中,該等閘極間隔件之該等側壁與該鰭片之側壁形成隅角,該等隅角具有角度,該間隔件處理製程減小該等隅角之該等角度。在該方法之一些實施例中,形成該閘極介電質包含:將第一閘極介電層沉積在該通道區及該等閘極間隔件之該等側壁上;將一摻雜層沉積在該第一閘極介電層上;使該摻雜層退火以將一摻雜劑自該摻雜層驅動至該第一閘極介電層中;移除該摻雜層,其中該摻雜劑之殘餘物保留在該等隅角中;及將一第二閘極介電層沉積在該第一閘極介電層上。
前文概述若干實施例之特徵,使得熟習此項技術者可更好地理解本揭露之態樣。熟習此項技術者應瞭解,其等可容易地使用本揭露作為設計或修改用於實行本文中介紹之實施例之相同目的及/或達成相同優點之其他製程及結構之一基礎。熟習此項技術者亦應認知,此等等效構造不脫離本揭露之精神及範疇,且其等可在不脫離本揭露之精神及範疇的情況下在本文中進行各種改變、替換及更改。
10:區
12:區
50:基板
50D:密緻區
50N:n型區
50P:p型區
50S:稀疏區
52:鰭片
52G:鰭片群組
56:淺溝槽隔離(STI)區
58:通道區
62:虛設介電層
64:虛設閘極層
66:遮罩層
72:虛設介電質
74:虛設閘極
74D:虛設閘極部分
74S:虛設閘極部分
76:遮罩
80A:第一間隔件層
80B:第二間隔件層
82:閘極間隔件
82D:閘極間隔件部分
82S:閘極間隔件部分
86:輕度摻雜源極/汲極(LDD)區
88:磊晶源極/汲極區
92:層間介電質(ILD)
94:凹槽
94D:凹槽部分
94DC
:隅角
94S:凹槽部分
94SC
:隅角
96:間隔件處理製程
102:閘極介電層
102A:第一閘極介電層
102B:第二閘極介電層
102C:隅角部分
102M:中間部分
104:偶極摻雜層
106:雜質
108:閘極電極層
108A:襯層
108B:功函數調諧層
108C:填充材料
112:閘極介電質
114:閘極電極
120:閘極遮罩
122:第二層間介電質(ILD)
124:源極/汲極接點
126:閘極接點
D1
:距離
D2
:距離
D3
:距離
S1
:第一距離
S2
:第二距離
T1
:厚度
T2
:厚度
W1
:寬度
θ1
:銳角/角度
θ2
:銳角/角度
θ3
:銳角/角度
當結合隨附圖式閱讀時自下列實施方式更佳地理解本揭露之態樣。應注意,根據行業中之標準實踐,各種構件不按比例繪製。事實上,為清晰論述,各種構件之尺寸可任意增大或減小。
圖1繪示一三維視圖中之一FinFET之一實例。
圖2至圖19B係根據一些實施例中之製造FinFET之中間階段之各種視圖。
50:基板
52:鰭片
56:淺溝槽隔離(STI)區
82:閘極間隔件
88:源極/汲極區
92:層間介電質(ILD)
112:閘極介電質
114:閘極電極
Claims (20)
- 一種裝置,其包括: 一第一鰭片,其自一基板延伸; 一第二鰭片,其自該基板延伸; 一閘極間隔件,其在該第一鰭片及該第二鰭片上方; 一閘極介電質,其具有一第一部分、一第二部分及一第三部分,該第一部分沿著該第一鰭片之一第一側壁延伸,該第二部分沿著該第二鰭片之一第二側壁延伸,該第三部分沿著該閘極間隔件之一第三側壁延伸,該第三部分與該第一部分形成一第一銳角,該第三部分與該第二部分形成一第二銳角;及 一閘極電極,其在該閘極介電質上。
- 如請求項1之裝置,其中該第一鰭片及該第二鰭片沿著一第一方向延伸,且該閘極間隔件沿著一第二方向延伸,該閘極介電質之該第一部分及該第二部分沿著該第一方向筆直,該閘極介電質之該第三部分沿著該第二方向彎曲。
- 如請求項1之裝置,其中該閘極介電質具有一第四部分及一第五部分,該第四部分沿著該閘極間隔件之該第三側壁延伸,該第五部分沿著該第一鰭片之一第五側壁延伸,該第五側壁與該第一側壁相對,該第四部分與該第五部分形成一第三銳角,該第三銳角大於該第一銳角及該第二銳角。
- 如請求項3之裝置,其中該第一銳角及該第二銳角在45度至85度之一範圍內,且該第三銳角在65度至85度之一範圍內。
- 如請求項3之裝置,其進一步包括: 一第三鰭片,其自該基板延伸,其中該閘極間隔件之一第一部分放置在該第一鰭片與該第二鰭片之間,且該閘極間隔件之一第二部分放置在該第一鰭片與該第三鰭片之間,該閘極間隔件之該第一部分向內彎曲一第一距離,該閘極間隔件之該第二部分向內彎曲一第二距離,該第二距離小於該第一距離。
- 如請求項5之裝置,其中該第一鰭片與該第二鰭片分離一第三距離,且該第一鰭片與該第三鰭片分離一第四距離,該第四距離大於該第三距離。
- 一種裝置,其包括: 一第一鰭片,其自一基板延伸; 一第一閘極間隔件,其在該第一鰭片上方; 一第二閘極間隔件,其在該第一鰭片上方; 一閘極介電質,其在該第一閘極間隔件與該第二閘極間隔件之間,該閘極介電質包括摻雜有一偶極誘發元素之一介電材料,該閘極介電質具有一第一隅角部分、一第二隅角部分及一中間部分,該第一隅角部分相鄰於該第一閘極間隔件,該第二隅角部分相鄰於該第二閘極間隔件,該中間部分在該第一隅角部分與該第二隅角部分之間沿著該第一鰭片延伸,該第一隅角部分及該第二隅角部分具有該偶極誘發元素之一第一濃度,該中間部分具有該偶極誘發元素之一第二濃度,該第二濃度小於該第一濃度;及 一閘極電極,其在該閘極介電質上。
- 如請求項7之裝置,其中該第一隅角部分及該第二隅角部分具有一第一厚度,且該中間部分具有一第二厚度,該第二厚度小於該第一厚度。
- 如請求項8之裝置,其中該第一厚度對該第二厚度之一比在1.2至1.6之一範圍內。
- 如請求項7之裝置,其中該閘極電極包括該閘極介電質上之一功函數調諧層,該功函數調諧層具有相鄰於該第一隅角部分及該第二隅角部分之一第一厚度,該功函數調諧層具有相鄰於該中間部分之一第二厚度,該第二厚度小於該第一厚度。
- 如請求項7之裝置,其中該第一濃度對該第二濃度之一比在1至2.5之一範圍內。
- 如請求項7之裝置,其中該介電材料係氧化鉿且該偶極誘發元素係鑭。
- 如請求項7之裝置,其中該第一隅角部分及該第二隅角部分各放置在具有一銳角之一各自隅角中。
- 如請求項13之裝置,其中該銳角在45度至85度之一範圍內。
- 一種方法,其包括: 在一鰭片之一通道區上方形成一虛設閘極; 相鄰於該虛設閘極形成閘極間隔件; 使該虛設閘極凹陷以暴露該等閘極間隔件之側壁; 執行一間隔件處理製程,該間隔件處理製程使該等閘極間隔件之該等側壁朝向彼此彎曲; 移除該虛設閘極之剩餘部分以暴露該通道區;及 在該通道區及該等閘極間隔件之該等側壁上形成一閘極介電質。
- 如請求項15之方法,其中該間隔件處理製程包括一氨浸漬製程。
- 如請求項15之方法,其中該間隔件處理製程包括一氮自由基處理製程。
- 如請求項15之方法,其中該間隔件處理製程包括一低溫退火製程。
- 如請求項15之方法,其中該等閘極間隔件之該等側壁與該鰭片之側壁形成隅角,該等隅角具有角度,該間隔件處理程序減小該等隅角之該等角度。
- 如請求項19之方法,其中形成該閘極介電質包括: 將第一閘極介電層沉積在該通道區及該等閘極間隔件之該等側壁上; 將一摻雜層沉積在該第一閘極介電層上; 使該摻雜層退火以將一摻雜劑自該摻雜層驅動至該第一閘極介電層中; 移除該摻雜層,其中該摻雜劑之殘餘物保留在該等隅角中;及 將一第二閘極介電層沉積在該第一閘極介電層上。
Applications Claiming Priority (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202063065557P | 2020-08-14 | 2020-08-14 | |
| US63/065,557 | 2020-08-14 | ||
| US202063082530P | 2020-09-24 | 2020-09-24 | |
| US63/082,530 | 2020-09-24 | ||
| US17/211,109 US11862638B2 (en) | 2020-08-14 | 2021-03-24 | Semiconductor device and method |
| US17/211,109 | 2021-03-24 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202207468A true TW202207468A (zh) | 2022-02-16 |
| TWI804880B TWI804880B (zh) | 2023-06-11 |
Family
ID=78731084
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110120070A TWI804880B (zh) | 2020-08-14 | 2021-06-02 | 半導體裝置及方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US11862638B2 (zh) |
| CN (1) | CN113745223B (zh) |
| TW (1) | TWI804880B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI852395B (zh) * | 2022-06-15 | 2024-08-11 | 台灣積體電路製造股份有限公司 | 半導體裝置與其形成方法 |
| US12557371B2 (en) | 2023-01-09 | 2026-02-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and method for manufacturing the same |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114121613B (zh) * | 2022-01-27 | 2022-04-22 | 广东省大湾区集成电路与系统应用研究院 | 一种改善fdsoi外延生长的薄膜工艺优化方法 |
| US12426309B2 (en) * | 2022-05-24 | 2025-09-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing semiconductor devices and semiconductor devices |
| US20250015167A1 (en) * | 2023-07-07 | 2025-01-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-gate device and related methods |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120264284A1 (en) * | 2011-04-14 | 2012-10-18 | Wang shao-wei | Manufacturing method for metal gate structure |
| US9153668B2 (en) * | 2013-05-23 | 2015-10-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tuning tensile strain on FinFET |
| US9406746B2 (en) * | 2014-02-19 | 2016-08-02 | International Business Machines Corporation | Work function metal fill for replacement gate fin field effect transistor process |
| US9716161B2 (en) * | 2014-10-01 | 2017-07-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structure having designed profile and method for forming the same |
| US9799649B2 (en) | 2015-12-17 | 2017-10-24 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor device and manufacturing method thereof |
| US9882013B2 (en) * | 2016-03-31 | 2018-01-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US11081356B2 (en) | 2018-06-29 | 2021-08-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for metal gate cut and structure thereof |
| US10879393B2 (en) * | 2018-08-14 | 2020-12-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Methods of fabricating semiconductor devices having gate structure with bent sidewalls |
-
2021
- 2021-03-24 US US17/211,109 patent/US11862638B2/en active Active
- 2021-06-02 TW TW110120070A patent/TWI804880B/zh active
- 2021-08-13 CN CN202110932235.4A patent/CN113745223B/zh active Active
-
2023
- 2023-07-31 US US18/362,749 patent/US12166041B2/en active Active
-
2024
- 2024-07-25 US US18/784,484 patent/US20240379682A1/en active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI852395B (zh) * | 2022-06-15 | 2024-08-11 | 台灣積體電路製造股份有限公司 | 半導體裝置與其形成方法 |
| US12557371B2 (en) | 2023-01-09 | 2026-02-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and method for manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113745223B (zh) | 2024-05-03 |
| US20220052045A1 (en) | 2022-02-17 |
| US12166041B2 (en) | 2024-12-10 |
| CN113745223A (zh) | 2021-12-03 |
| TWI804880B (zh) | 2023-06-11 |
| US11862638B2 (en) | 2024-01-02 |
| US20240021617A1 (en) | 2024-01-18 |
| US20240379682A1 (en) | 2024-11-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI768678B (zh) | 半導體結構及其形成方法 | |
| TWI776514B (zh) | 半導體裝置及方法 | |
| TWI804880B (zh) | 半導體裝置及方法 | |
| US12283609B2 (en) | Gate structure of transistor including a plurality of work function layers and oxygen device and method | |
| CN112086514A (zh) | 半导体装置 | |
| US12237402B2 (en) | Methods of forming semiconductor devices | |
| US12278267B2 (en) | Semiconductor devices having funnel-shaped gate structures | |
| US11195717B2 (en) | Semiconductor device and method | |
| KR20210141312A (ko) | 반도체 디바이스 및 방법 | |
| TWI852433B (zh) | 半導體裝置及其製造方法 | |
| TWI760052B (zh) | 形成閘電極的方法、半導體裝置及製造半導體裝置的方法 |