TW202141478A - 具有溫度感測器之積體電路 - Google Patents
具有溫度感測器之積體電路 Download PDFInfo
- Publication number
- TW202141478A TW202141478A TW109145574A TW109145574A TW202141478A TW 202141478 A TW202141478 A TW 202141478A TW 109145574 A TW109145574 A TW 109145574A TW 109145574 A TW109145574 A TW 109145574A TW 202141478 A TW202141478 A TW 202141478A
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- integrated circuit
- reference voltage
- temperature
- current
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
- G01K7/01—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using semiconducting elements having PN junctions
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
- G01K7/42—Circuits effecting compensation of thermal inertia; Circuits for predicting the stationary value of a temperature
- G01K7/425—Thermal management of integrated systems
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B51/00—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
- H10B51/40—Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the peripheral circuit region
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
一種積體電路,包括記憶體陣列、周邊電路以及溫度感測器,周邊電路用於自動調節操作電壓。溫度感測器包括參考產生電路,參考產生電路產生具有第一非零溫度係數的第一參考電壓,以及具有數值不同於第一非零溫度係數的第二溫度係數的第二參考電壓。以及檢測電路,檢測電路具有溫度及製程變化補償,其將第一和第二參考電壓的差轉換成指示積體電路之溫度的數位訊號。
Description
本發明是有關於一種使用於電壓隨溫度變化而操作之積體電路,以及適用於積體電路之溫度感測器。
在包括記憶體裝置的許多積體電路中,電路中的記憶體陣列單元的行為受積體電路晶片溫度的影響。期望提供適合在積體電路上實施的電路,以提供溫度資訊,並使用此資訊來調整施加到積體電路上之電路的電壓和其他參考電壓,包括記憶體陣列的操作電壓。
為了減少溫度對記憶體陣列操作的不利影響,在積體電路中的記憶體裝置上提供了溫度感測元件。溫度感測元件也適用於其他用途。
描述了一種積體電路,包括記憶體陣列、周邊電路和溫度感測器,周邊電路用於根據溫度感測器的輸出自動調節操作電壓。其中,溫度感測器包括參考產生電路及檢測電路。參考產生電路使用第一和第二參考電流,產生具有第一非零溫度係數的第一參考電壓以及具有與第一非零溫度係數不同大小的第二溫度係數的第二參考電壓,其中第二參考電流可以相關於第一參考電流,與製程變化無關,例如與製程變化無關的成比例關係。檢測電路位於積體電路上,其具有溫度與製程變化的補償,檢測電路將第一和第二參考電壓之間的差異轉換為指示積體電路溫度的數位訊號。
描述一個實施例,其中,檢測電路包括定時產生器、比較器及計數器,定時產生器包括用於對電容性節點進行預充電、然後以恆定電流對節點上的電壓進行放電的電路,當電容性節點上的電壓與第一參考電壓匹配時,比較器產生第一定時訊號,且當電容性節點上的電壓與第二參考電壓匹配時,比較器產生第二定時訊號,計數器對第一和該第二定時訊號之間的時脈訊號的時脈週期進行計數,以產生指示溫度的數位訊號。
描述一實施例,其中檢測電路可再包括振盪器,振盪器產生具有時脈週期的時脈訊號,時脈週期係相關於第三參考電流與第二參考電壓。振盪器可以是一弛緩振盪器,弛緩振盪器將電容性節點交替地充電到具有第二溫度係數的第三參考電壓,並使用時脈電流使電容性節點放電,時脈電流的數值與恆定電流成比例。
描述另一個實施例,其中檢測電路可再包括分壓器及一組比較器,分壓器產生一組比較器輸入電壓,此組比較器輸入電壓中的電壓大小取決於第二參考電壓,並且從較低的數值變化到較高的數值;具有並行輸出的此組比較器的第一輸入端的電壓取決於第一參考電壓,第二輸入端連接到此組比較器輸入電壓中的各個比較器輸入電壓。此組比較器的並行輸出提供指示溫度的數位訊號。
本文描述將溫度感測器輸出耦接到積體電路晶片上的周邊電路、記憶體陣列、兩者的電路。藉由溫度資訊,可以將偏壓及電流偏置施加至周邊電路、記憶體陣列或兩者之中,以補償或減少溫度對記憶體操作的影響。
本發明的其他方面和優點可以藉由閱讀圖式、下方的詳細描述和申請專利範圍來得到。
請參照第1~13圖,其提供了對本發明實施例的詳細描述。
第1圖是一包含溫度感測器之積體電路之方塊圖。積體電路包括溫度感測器11、記憶體陣列10和周邊電路,周邊電路包括電路#1、…電路#N。周邊電路產生電壓V1
(T)至VN
(T),其作為響應於溫度感測器11之輸出的溫度函數而被控制變化。溫度感測器11的輸出是數位訊號T[0:B],周邊電路可以使用此數位訊號T[0:B]來控制所產生的電壓的大小。而且,在一些實施例中,溫度感測器可以將訊號直接施加到記憶體陣列10。在一些實施例中,記憶體陣列可以是非揮發性記憶體。在一些實施例中,記憶體陣列是快閃記憶體。
第2圖是可以在第1圖的電路中用作陣列10的NAND快閃記憶體陣列的示意圖。NAND快閃記憶體陣列包括多條位元線BL 0至BL N、多條字元線WL 0至WL N、上串列選擇線SSL及下串列選擇線GSL。記憶體單元(例如20) 沿著位元線串聯排列至共源極線CSL,並且沿著相應的字元線具有閘極。
類似於第2圖的陣列的周邊電路產生電壓,此電壓是相關於溫度感測器11所提供的溫度的訊號。舉例來說,可以將電壓VSSL
(T)施加到SSL線22,此電壓VSSL
(T)由周邊電路根據溫度而變化。可以將電壓VBL
(T)施加到位元線BL N-1 21,此電壓VBL
(T)由周邊電路根據溫度而變化。可以將電壓VWL
(T)施加到字元線WL N-1 24,此電壓VWL
(T)由周邊電路根據溫度而變化。可以將電壓VGSL
(T)施加到GSL線23,此電壓VGSL
(T)由周邊電路根據溫度而變化。可以將電壓VCSL
(T)施加到CSL線25,此電壓VCSL
(T)由周邊電路根據溫度而變化。可以單獨或組合調整記憶體陣列的各種操作電壓,以建立優化的讀取窗口或其他性能指標,例如程式化和抹除速度或效率。
在操作中,類似於第2圖的NAND快閃記憶體陣列可以具有隨溫度變化的操作特性。第3圖示出了一個範例。第3圖是左側處於抹除狀態而右側處於程式化狀態的記憶體單元的閾值電壓分佈的曲線圖。如圖所示,在高溫下的抹除狀態下,閾值電壓分佈向更高的方向移動。在室溫下,抹除狀態的閾值電壓分佈處於中間位準。在低溫下,閾值電壓分佈會降低。同樣地,在高溫的程式化狀態下,閾值電壓分佈會移得更高。在室溫下,用於程式化狀態的閾值電壓分佈處於中間位準。在低溫下,閾值電壓分佈會降低。
如本文中所描述的周邊電路被設計為根據溫度自動調節字元線電壓讀取位準30,以便在指定裝置操作的溫度範圍內保持讀取餘裕。以類似的方式,周邊電路可以配置為調整陣列中的其他電壓,以便在程式化、抹除和讀取操作等各種記憶體操作中,在指定的溫度範圍內保持有效的操作。
第4圖是被配置用於在積體電路上實現的溫度感測器的簡化圖。溫度感測器包括參考產生電路,此參考產生電路產生與絕對溫度成比例的第一電壓VPTAT,以及具有零溫度係數的第二電壓VZTC,因其被設計成在電路的操作範圍內具有不隨溫度變化的一數值。此範例還產生具有零溫度係數的第三電壓VREF。
為了便於說明,電壓與溫度感測器之輸出溫度範圍內的絕對溫度成比例。同樣地,電壓在溫度感測器之輸出的溫度範圍內的溫度係數為零。
參考產生電路50的輸入包括致能訊號EN和可選的控制訊號TRIM,其可用於調節參考產生電路50的元件。
參考產生電路的輸出被施加到檢測電路51,在此範例中,檢測電路51包括振盪器52。檢測電路51減少輸出時脈TCLK、第一定時訊號VPTATD以及第二定時訊號VZTCD,第一定時訊號VPTATD指示第一參考電壓VPTAT越過閾值的定時,此閾值是相關於VREF,第二定時訊號VZTCD指示第二參考電壓VZTC越過閾值的定時,此閾值是相關於VREF。時脈TCLK、第一定時訊號VPTATD及第二定時訊號VZTCD被施加到計數器53。計數器53的輸出是數位訊號TEMP,其指示具有溫度感測器之積體電路的溫度。
第5圖是類似於第4圖之電路的操作的時序圖。時序圖說明了第二參考電壓的電壓位準VZTC,此電壓位準在溫度感測器的溫度範圍內保持恆定。並且,亦示出了第一參考電壓VPTAT,右側向上和向下的箭頭表示位準隨溫度波動。使得電壓差ΔV相關於積體電路上之溫度。電壓VCOMP是電容器上的電壓,其可以恆定的速率放電,或者可以使用另一個電壓斜波產生器電路提供。在一實施例中,電壓VCOMP是透過使用電流追蹤產生的恆定電流IDISCH產生的,因此最終的計數器輸出由電路產生,此電路補償製造過程中可能發生的製程變化。隨著電壓VCOMP下降,它將與電壓VPTAT相交。VCOMP與VPTAT相交的時間由第一定時訊號VPTATD的切換指示。隨著電壓VCOMP進一步的下降,它將與電壓VZTC相交。VCOMP與VZTC相交的時間由第二定時訊號VZTCD的切換指示。
計數器53透過第一定時訊號VPTATD的觸發而被致能,並且響應於時脈TCLK以恆定速率遞增。在時間間隔ΔT之後,透過第二定時訊號VZTCD的切換來停止計數器,其中時間間隔ΔT相關於ΔV。計數器的輸出用作指示溫度的數位訊號。
第6圖是參考產生電路的電路圖,參考產生電路可以形成在積體電路上,以產生與絕對溫度成比例的電壓VPTAT和具有零溫度係數的電壓VZTC。
此電路包括連接如VDD的電源端子與節點151之間的p通道MOS電晶體150。在此範例中,電晶體150的閘極連接到低態的致能訊號ENB。當致能訊號ENB為低時,功率被施加到節點151以驅動參考產生電路。
p通道MOS電晶體100的一端連接到節點151,第二端連接到n通道MOS電晶體101。電晶體101的閘極和汲極連接在一起。
電晶體101的第二端連接至電阻器R1,電阻器R1又連接至雙極性電晶體102。雙極性電晶體102的基極連接至其集極,其射極連接至參考節點VSS。參考節點VSS通常連接到DC接地。在其他實施例中,參考節點可以連接到交流接地或其他直流參考電壓。
p通道MOS電晶體103的一端連接到節點151,而第二端連接到n通道MOS電晶體104。電晶體104的閘極連接到電晶體103的閘極。電晶體104的第二端連接一雙極性電晶體105。雙極性電晶體105的基極連接到其集極,其射極連接到參考節點VSS。電晶體103的閘極連接到電晶體103的汲極,並且連接到電晶體100的閘極。雙極性電晶體102和105具有不同的尺寸。在本範例中,電晶體102的基極寬度是電晶體105的基極寬度的四倍。由於電晶體100和103以及電晶體101和104以電流鏡關係連接,因此流過電晶體102和105的電流I1和I2相等。因為電流密度不同,基極至射極電壓VBE1和VBE2也不同。因此,流過電晶體102的電流I1是在電阻器R1上產生等於VBE1和VBE2之差的電壓降的電流。此電壓降應該要與絕對溫度成比例。
此電路包括p通道MOS電晶體106,其連接在節點151和電阻器R2之間。電晶體106的閘極以電流鏡的關係連接到電晶體100的閘極。電阻器R2連接到參考節點VSS。由於電流鏡的關係,流經電阻器R2的電流I3追蹤電流I1,並產生電壓VPTAT。
此電路包括連接在節點151和運算放大器109的「+」輸入端之間的p通道MOS電晶體107。此外,運算放大器109的輸入跨過電阻器R3和雙極性電晶體108連接至VSS。本範例中的雙極性電晶體108的尺寸是按照接近於電晶體102之尺寸製作,其基極是本範例中電晶體105之基極寬度的四倍。
此電路包括連接在節點151和電阻器R4之間的n通道MOS電晶體110。電阻器R4連接到電阻器R5和R6的串聯組合,電阻器R5和R6依序連接到VSS。電阻器R4和電阻器R5之間的節點產生電壓TMBG,其連接到運算放大器109的「-」輸入端。運算放大器的輸出以維持電壓VREF恆定的方式驅動電晶體110的閘極。在電阻器R5和R6之間的節點處提供具有零溫度係數的電壓VZTC。電阻器R5和R6的電阻係可調節的,以設置VZTC的期望位準。
因此,第6圖所示的參考產生電路產生與絕對溫度成比例的電壓,以及具有零溫度係數的電壓。更全面地說,參考產生電路產生具有第一溫度係數的第一電壓VPTAT和具有第二溫度係數的第二電壓VZTC。第一溫度係數的大小不同於第二溫度係數的大小,並且在本範例中大於第二溫度係數的大小。結果,第一電壓和第二電壓之間的差是與溫度相關。在本範例中,參考產生電路產生第三參考電壓VREF,第三參考電壓VREF的大小高於第二參考電壓VZTC,且還具有零或低數值的溫度係數。
第7圖是類似於第5圖的實施例中所使用的檢測電路/振盪器電路的電路圖。在此範例中,電路包括連接在供應電壓VDD和節點251之間的p通道MOS電晶體250。電晶體250的閘極連接到低態的致能訊號ENB。
此電路包括在節點251和VSS之間與n通道MOS電晶體201串聯連接的p通道MOS電晶體200。電晶體201的閘極連接到偏壓NBIAS。電晶體200的汲極和閘極連接在一起。
此電路包括在節點251和VSS之間與n通道MOS電晶體203串聯連接的p通道MOS電晶體202。電晶體202的閘極以電流鏡方式連接到電晶體200的閘極。電晶體203的閘極和汲極連接在一起。流經電晶體201的電流I6和流經電晶體203的電流I7具有由電晶體200和202的相對大小而決定的數值。電壓NB係由電晶體203的閘極產生。
此電路包括產生時脈訊號TCLK的振盪器260。第7圖所示的振盪器260的輸入包括偏壓NB和由第6圖的參考產生電路所提供的第三參考電壓VREF。依此方式,時脈訊號TCLK係由振盪器260所生成。振盪器260的實施方式請參考第8圖的描述。
第7圖中的電路包括在VDD和VSS之間與n通道電晶體205和n通道電晶體206串聯連接的p通道MOS電晶體204。電晶體204和206的閘極連接到高態的致能訊號EN,其與致能訊號ENB互補。
此電路包括連接在電晶體204和電晶體205之間的節點之間的電容器270。電容器兩端的電壓VCOMP被施加到比較器275和276的「-」輸入端。比較器275和276的「+」輸入端連接到由第6圖的參考產生電路產生的電壓VPTAT和VZTC。比較器275和276的輸出是控制訊號VPTATD和VZTCD,它們表示電壓VCOMP越過各個輸入電壓位準的時序。
由於電晶體205的閘極連接到閘極電晶體203處的偏壓NB,因此通過電晶體206的電流IDISCH被驅動為相關於通過電晶體203的電流I7。
在操作中,當訊號EN為低時,電容器270被充電至VDD。當致能訊號EN切換為高位準時,電容器270透過恆定電流IDISCH放電。
第8圖是弛緩振盪器的電路圖,弛緩振盪器可用在第7圖的電路中。它生成時脈訊號TCLK,時脈訊號TCLK的時脈速率與第7圖之電路所產生的恆定電流IDISCH成比例、或與恆定電流IDISCH相關。
此電路包括串聯連接在VDD和VSS之間的p通道MOS電晶體301、n通道MOS電晶體302和n通道MOS電晶體303。電晶體301和303的閘極連接到低態的反饋訊號ENXB。電晶體302的閘極連接到偏壓NB,結果,通過電晶體303產生第三參考電流IDIS_OSC,此電流是相關於恆定電流IDISCH。
電容器304的第一端連接到電晶體301和302之間的節點,第二端連接到VSS。電容器的第一端上的電壓連接到比較器305的「-」輸入端。比較器305的「+」輸入端連接到由第6圖的參考產生電路產生的第三參考電壓VREF。比較器305的輸出被施加到反相器311,並且作為NAND閘極330的輸入。
此電路包括串聯連接在VDD和VSS之間的p通道MOS電晶體306、n通道MOS電晶體307和n通道MOS電晶體308。電晶體306和308的閘極連接到低態的反饋訊號ENYB。電晶體307的閘極連接到偏壓NB,結果,通過電晶體308產生第三參考電流IDIS_OSC,此電流是相關於恆定電流IDISCH。在本範例中,電晶體303中的IDIS_OSC大約等於電晶體308中的電流。
電容器309的第一端連接到電晶體306和307之間的節點,第二端連接到VSS。電容器之第一端上的電壓連接到比較器310的「-」輸入端。比較器310的「+」輸入端連接到由第6圖的參考產生電路產生的第三參考電壓VREF。比較器310的輸出被施加到反相器311,並作為NAND閘極320的輸入。
NAND閘極320的第二輸入是反相器312的輸出。NAND閘極320的輸出作為輸入連接到NAND閘極321。NAND閘極330的第二輸入是反相器311的輸出。NAND閘極330的輸出作為輸入連接到NAND閘極331。
NAND閘極321的第二輸入是NAND閘極331的輸出。NAND閘極331的第二輸入是NAND閘極321的輸出。
NAND閘極321的輸出也作為輸入提供給NOR閘極322。NOR閘極322的第二輸入是致能訊號ENB。NAND閘極331的輸出也作為輸入施加到NAND閘極332。NAND閘極332的第二輸入是致能訊號EN。
NAND閘極332的輸出是反饋訊號ENXB。NOR閘極322的輸出是反饋訊號ENYB。
NAND閘極332的輸出被施加到反相器333,在本實施例中,反相器333的輸出是時脈訊號TCLK。NOR閘極322的輸出還被施加到反相器323,在本範例中,反相器323的輸出可作為互補時脈或用於其他目的。
在操作中,當ENXB為低時,弛緩振盪器將電容器304充電至VDD。當ENXB為高時,電容器304透過第三參考電流IDIS_OSC放電,直到達到第三參考電壓VREF。此觸發邏輯使ENXB切換為低位準,並將ENYB切換為高位準。當ENYB為低時,弛緩振盪器將電容器309充電至VDD。當ENYB為高時,電容器309被第三參考電流IDIS_OSC放電,直到達到第三參考電壓VREF。此觸發邏輯使ENXB拉高並使ENYB拉低。此週期交替產生時脈訊號TCLK。
在本實施例中,響應於NB在振盪器中產生的放電電流IDIS_OSC和電晶體206中的第四參考電流IDISCH可以彼此成比例。因此,至少在一般製造產線中遇到的製程拐點中,溫度變化與時脈訊號TCLK之週期的比率將與製程變化無關。因此,製程中影響MOS電晶體操作的製程變化的電流和電容不會導致不正確的溫度感測。
在第6至8圖的電路中,僅使用一個計數器,且不需要使用除法器。因此,與使用類似於第4圖描述的技術的實施例相比,可以使用更少的晶片面積、更少的電流和更少的計算時間來實現。
第9圖繪示類似於第6~8圖中所示的溫度感測器的操作的模擬結果圖。此模擬在-10°C至+80°C的範圍內操作,繪示此範圍內計數器輸出呈線性增加。
第10圖繪示在-10°C至+70°C的操作範圍內,第6~8圖中所示電路的製程拐點處的其他模擬結果。根據模擬,在整個製程變化中,在-10°C至+70°C的溫度範圍內,溫度輸出的變化約為正或負2°C。
第11圖是溫度感測器的替代實施例的電路圖,溫度感測器提供指示其上所佈置的積體電路溫度的所有數位輸出。此電路包括參考產生電路,參考產生電路提供與溫度成比例的第一參考電壓VPTAT,以及具有零溫度係數的第二參考電壓VREF。更全面地說,參考產生電路產生具有第一溫度係數的第一參考電壓VPTAT和具有第二溫度係數的第二參考電壓VREF。第一溫度係數的大小不同於第二溫度係數的大小。因此,第一參考電壓和第二參考電壓之間的差與溫度相關。
並且,此電路包括具有基於第二參考電壓的溫度補償的檢測電路,以將第一參考電壓和第二參考電壓之間的差轉換為指示積體電路上之溫度的數位訊號。
此電路包括連接於供應VDD和節點461之間的p通道MOS電晶體460。電晶體460的閘極係連接以接收的致能訊號ENB,並且當ENB為低態時將功率施加到節點461。
此電路包括在節點461和VSS之間與n通道MOS電晶體401串聯連接的p通道MOS電晶體400。而且,此電路包括在節點461和VSS之間與n通道MOS電晶體403串聯連接的p通道MOS電晶體402。電晶體401和403的閘極連接在一起,並連接至電晶體403的汲極。此外,電晶體400的閘極連接至其汲極和電晶體403的汲極。
此電路包括在節點461和VSS之間與p通道MOS電晶體405、n通道MOS電晶體406、電阻器R1和雙極性電晶體407串聯連接的p通道MOS電晶體404。並且,p通道MOS電晶體410與p通道MOS電晶體411、n通道MOS電晶體412和雙極性電晶體413串聯連接。在此範例中,雙極性電晶體407的基極寬度是雙極性電晶體413的基極寬度的四倍。電晶體406和412的閘極連接在一起,並連接到電晶體412的汲極。電晶體405和411的閘極連接在一起。電晶體404和410的閘極連接在一起,並連接到電晶體405和406之間的節點。電流I1和電流I2係相關於VBE1和VBE2之差以及電阻R1而產生。
在節點461與VSS之間,p通道MOS電晶體414係與p通道MOS電晶體415和電阻器R2串聯連接。在電晶體415和電阻器R2之間的節點處產生電壓VPTAT。
在節點461和VSS之間,p通道MOS電晶體416係與p通道MOS電晶體417、電阻器R3和雙極性電晶體418串聯連接。在此範例中,雙極性電晶體418的基極寬度尺寸是按照等於雙極性電晶體407的基極寬度製作。在電晶體417和電阻器R3之間的節點處產生電壓TMGBSRC。此節點作為「+」輸入端連接到運算放大器420。
此電路包括n通道MOS電晶體421,其與節點461和VSS之間的可調電阻分壓器R4串聯連接。電阻分壓器R4和電晶體421之間的節點也連接到運算放大器420的「-」輸入端。在電阻分壓器R4中的節點處產生第二參考電壓VREF,此第二參考電壓VREF作為運算放大器430的「+」輸入端。
此電路包括與在節點461和VSS之間的梯形電阻 (resistor ladder)、可調電阻器432和電阻器R5串聯連接的n通道MOS電晶體431。梯形電阻包括串聯連接在電晶體431和可調電阻器432之間的電阻器450至459,分接於電阻器之間的接點。電阻器R5和可調電阻器432之間的節點上的電壓VRFB被反饋到運算放大器430的「-」輸入端。
可調電阻器432可被調整,以用於校准或裝置的其他操作特性。
在串聯的電阻器450至459中的相鄰電阻器之間的節點處分別產生電壓VN3、VN2、VN1、V0、V1、...V7,在此範例中,節點處產生的電壓相關於具有零溫度係數的第二參考電壓VREF。此電路包括一組比較器,每一比較器的「-」輸入端連接到梯形電阻中相鄰電阻器之間的節點處,並在此範例中提供輸出HIN3、HIN2、HIN1、HI0、HI1、...HI7。此組比較器中所有比較器的「+」輸入端在線路433上接收參考電壓VPTAT。在所示的範例中,輸出HIN3、HIN2、HIN1、HI0、HI1、...HI7是指示溫度的數位訊號,且為並行的產生。舉例來說,輸出HIN3表示溫度大於-30°C。HIN2表示大於-20°C。HIN1表示大於-10°C。HI0表示大於0°C,依此類推,直到訊號HI7表示溫度大於70°C。
在此電路中,訊號VPTAT將隨溫度變化。訊號TMBGSRC、VBGFB、VREF、VN[3:1]和V[7:0]將具有零溫度係數、或比VPTAT低的溫度係數。調節電阻梯的電阻比,以使電壓VPTAT等於相應溫度下的數據電壓。
第12圖繪示第11圖之電路的模擬結果。如圖可見,模擬顯示電壓VPTAT在-30至+70°C的溫度範圍內隨溫度呈現線性增加。舉例來說,在此模擬中,當電壓VPTAT約為1.574V時,表示溫度約為50°C。調整第11圖的梯形電阻,以使比較器的「-」輸入端具有一電壓V5,此電壓讓VPTAT達到1.574伏特時使訊號HI5觸發。
第13圖展示出第11圖之電路跨製程拐點的模擬結果圖。如圖所示,在-30°C至+70°C的範圍內建立正或負2°C的變化。
第11圖所示的電路不需要振盪器、計數器或數位除法器。因此,它可以在較小的佈局區域中實現,且可比其他溫度感測器具有更快的設置時間。第11圖的電路可以承受製程變化,因為用於產生電壓VPTAT和零溫度係數電壓TMBGSRC的電流成比例,且與製程(至少在一般生產線中遇到的製程拐點)無關。
儘管本發明由上方詳細描述的較佳實施例和範例所公開,但是應當理解,這些範例僅是示例性的,而非限制性的。可想而知,所屬技術領域的人員將容易想到其修改和組合,這些修改和組合將包含在本發明的精神和所附的申請專利範圍之內。
#1,#N:電路
10:記憶體陣列
11:溫度感測器
T[0:B]:數位訊號
V1
(T),VN
(T):電壓
20:記憶體單元
21:位元線BL N-1
22:SSL線
23:GSL線
24:字元線WL N-1
25:CSL線
BL 0,BL 1,BL N-1,BL N:位元線
WL N,WL N-1,WL 1,WL 0:字元線
SSL:上串列選擇線
GSL:下串列選擇線
CSL:共源極線
VBL
(T),VWL
(T),VSSL
(T),VGSL
(T),VCSL
(T):電壓
30:字元線電壓讀取位準
50:參考產生電路
51:檢測電路
52:振盪器
53:計數器
EN:致能訊號
TRIM:控制訊號
VPTAT:第一參考電壓
VZTC:第二參考電壓
VREF:參考電壓
TCLK:時脈
VPTATD:第一定時訊號
VZTCD:第二定時訊號
TEMP:數位訊號
VCOMP:電壓
ΔV:電壓差
ΔT:時間間隔
100:p通道MOS電晶體
101:n通道MOS電晶體
102:雙極性電晶體
103:p通道MOS電晶體
104:n通道MOS電晶體
105:雙極性電晶體
106:p通道MOS電晶體
107:p通道MOS電晶體
108:雙極性電晶體
109:運算放大器
110:n通道MOS電晶體
150:p通道MOS電晶體
151:節點
I1,I2,I3,I4,I5:電流
R1,R2,R3,R4,R5,R6:電阻器
ENB:致能訊號
TMBG:電壓
VBE1,VBE2,VBE3:基極至射極電壓
VDD:供應電壓
VSS:參考節點
200:p通道MOS電晶體
201:n通道MOS電晶體
202:p通道MOS電晶體
203:n通道MOS電晶體
204:p通道MOS電晶體
205:n通道電晶體
206:n通道電晶體
250:p通道MOS電晶體
251:節點
260:振盪器
270:電容器
275,276:比較器
I6,I7,IDISCH:電流
NB,NBIAS:偏壓
301:p通道MOS電晶體
302:n通道MOS電晶體
303:n通道MOS電晶體
304:電容器
305:比較器
306:p通道MOS電晶體
307:n通道MOS電晶體
308:n通道MOS電晶體
309:電容器
310:比較器
311,312:反相器
320,321:NAND閘極
322:NOR閘極
323:反相器
330,331,332:NAND閘極
333:反相器
ENXB,ENYB:反饋訊號
IDIS_OSC:電流
400:p通道MOS電晶體
401:n通道MOS電晶體
402:p通道MOS電晶體
403:n通道MOS電晶體
404:p通道MOS電晶體
405:p通道MOS電晶體
406:n通道MOS電晶體
407:雙極性電晶體
410:p通道MOS電晶體
411:p通道MOS電晶體
412:n通道MOS電晶體
413:雙極性電晶體
414:p通道MOS電晶體
415:p通道MOS電晶體
416:p通道MOS電晶體
417:p通道MOS電晶體
418:雙極性電晶體
420:運算放大器
421:n通道MOS電晶體
430:運算放大器
431:n通道MOS電晶體
432:可調電阻器
433:線路
450~459:電阻器
460:p通道MOS電晶體
461:節點
TMBGSRC,VBGFB:訊號
VRFB:電壓
V0~V7,VN1~VN3:電壓
HI0~HI7,HIN1~HIN3:輸出
第1圖是包括溫度感測器之積體電路之簡化方塊圖。
第2圖是適用於第1圖之積體電路的NAND快閃記憶體陣列的簡化圖。
第3圖繪示如第2圖之記憶體陣列操作電壓隨溫度改變的示意圖。
第4圖是根據本技術之實施例的溫度感測器的簡化圖。
第5圖是根據第4圖實施例所繪示之溫度感測器操作之時序圖。
第6圖是參考產生電路的電路圖。
第7圖是與第6圖的參考產生電路一起使用的檢測電路的一部分的電路圖。
第8圖是振盪器的電路圖。
第9圖繪示使用第6~8圖的技術實現的計數器的數位輸出相對於電路溫度的模擬結果。
第10圖繪示使用第6~8圖的技術對電路的製程拐點隨溫度變化的模擬結果。
第11圖是溫度感測器的替代實施例的電路圖。
第12圖繪示針對類似於第11圖之電路的溫度範圍內的參考電壓VPTAT的模擬結果。
第13圖繪示針對類似於第11圖之電路的製程拐點隨溫度變化的模擬結果。
50:參考產生電路
51:檢測電路
52:振盪器
53:計數器
EN:致能訊號
TRIM:控制訊號
VPTAT:第一參考電壓
VZTC:第二參考電壓
VREF:電壓
TCLK:時脈
VPTATD:第一定時訊號
VZTCD:第二定時訊號
TEMP:數位訊號
Claims (20)
- 一種積體電路,該積體電路包括一溫度感測器,該溫度感測器包括: 一參考產生電路,位於該積體電路上,該參考產生電路使用一第一參考電流產生一第一參考電壓,並使用一第二參考電流產生一第二參考電壓,該第一參考電壓具有一第一非零溫度係數,該第二參考電壓具有數值不同於該第一非零溫度係數的一第二溫度係數,該第二參考電流的數值係相關於該第一參考電流;以及 一檢測電路,位於該積體電路上,以將該第一參考電壓和該第二參考電壓之間的差轉換成指示該積體電路之溫度的數位訊號。
- 如請求項1所述之積體電路,其中該第一參考電壓係與絕對溫度成比例的電壓。
- 如請求項1所述之積體電路,其中該第二參考電壓係具有零溫度係數的電壓。
- 如請求項1所述之積體電路,其中該檢測電路包括: 一定時產生器,包括用於對一電容性節點進行預充電、接著使用該第一參考電流對該電容性節點上的電壓進行放電的一電路; 一比較器,當該電容性節點上的電壓與該第一參考電壓匹配時,該比較器產生一第一定時訊號,且當該電容性節點上的電壓與該第二參考電壓匹配時,該比較器產生一第二定時訊號;以及 一計數器,對該第一定時訊號和該第二定時訊號之間的一時脈訊號的時脈週期進行計數,以產生指示溫度的數位訊號。
- 如請求項4所述之積體電路,更包括產生該時脈訊號的一振盪器,該振盪器具有一時脈週期,該時脈週期係相關於一第三參考電流。
- 如請求項5所述之積體電路,其中該振盪器係一弛緩振盪器,該弛緩振盪器將該電容性節點交替地充電到一第三參考電壓,並使用該第三參考電流使該電容性節點放電,且其中該第三參考電流具有與一第四參考電流成比例的數值,與溫度無關。
- 如請求項1所述之積體電路,其中該檢測電路包括: 一分壓器,用於產生一組比較器輸入電壓,該組比較器輸入電壓中的電壓大小取決於該第二參考電壓,並且從較低的數值變化到較高的數值;以及 一組比較器,具有複數個並行輸出,複數個第一輸入端的電壓取決於該第一參考電壓,複數個第二輸入端連接到該組比較器輸入電壓中的各個比較器輸入電壓; 其中該組比較器的該些並行輸出提供指示溫度的數位訊號。
- 一種包含溫度感測器之積體電路,包括: 一記憶體陣列及可操作地耦接於該記憶體陣列的複數個周邊電路,該些周邊電路提供該記憶體陣列一操作電壓; 一參考產生電路,位於該積體電路上,該參考產生電路產生一第一參考電壓及一第二參考電壓,該第一參考電壓具有一第一非零溫度係數,該第二參考電壓具有數值不同於該第一非零溫度係數的一第二溫度係數; 一檢測電路,位於該積體電路上,該檢測電路基於該第二參考電壓進行溫度補償,並用於將該第一參考電壓和該第二參考電壓之間的差轉換成指示該積體電路之溫度的一數位訊號;以及 一偏壓電路,響應該數位訊號以提供該操作電壓。
- 如請求項8所述之積體電路,其中該第一參考電壓係與絕對溫度成比例的電壓。
- 如請求項8所述之積體電路,其中該第二參考電壓係具有零溫度係數的電壓。
- 如請求項8所述之積體電路,其中該檢測電路包括: 一定時產生器,包括用於對一電容性節點進行預充電、接著使用一恆定電流對該電容性節點上的電壓進行放電的一電路; 一比較器,當該電容性節點上的電壓與該第一參考電壓匹配時,該比較器產生一第一定時訊號,且當該電容性節點上的電壓與該第二參考電壓匹配時,該比較器產生一第二定時訊號;以及 一計數器,對該第一定時訊號和該第二定時訊號之間的一時脈訊號的時脈週期進行計數,以產生指示溫度的該數位訊號。
- 如請求項11所述之積體電路,更包括產生該時脈訊號的一振盪器,該振盪器具有一時脈週期,該時脈週期係相關於該恆定電流及該第二參考電壓。
- 如請求項12所述之積體電路,其中該振盪器係一弛緩振盪器,該弛緩振盪器將該電容性節點交替地充電到一第三參考電壓,並使用一時脈電流使該電容性節點放電,該時脈電流具有與該恆定電流成比例的數值。
- 如請求項8所述之積體電路,其中該檢測電路包括: 一分壓器,用於產生一組比較器輸入電壓,該組比較器輸入電壓中的電壓大小取決於該第二參考電壓,並且從較低的數值變化到較高的數值;以及 一組比較器,具有複數個並行輸出,複數個第一輸入端的電壓取決於該第一參考電壓,複數個第二輸入端連接到該組比較器輸入電壓中的各個比較器輸入電壓; 其中該組比較器的該些並行輸出提供指示溫度的該數位訊號。
- 如請求項8所述之積體電路,其中該操作電壓為字元線電壓。
- 如請求項8所述之積體電路,其中該操作電壓為位元線電壓。
- 如請求項8所述之積體電路,其中該操作電壓為源極線電壓。
- 如請求項8所述之積體電路,其中該記憶體包括NAND陣列,且該操作電壓為串列選擇線電壓。
- 如請求項8所述之積體電路,其中該記憶體為非揮發性記憶體。
- 如請求項8所述之積體電路,其中該參考產生電路使用一第一參考電流產生該第一參考電壓,並使用一第二參考電流產生該第二參考電壓,該第二參考電流係與該第一參考電流成比例,且與溫度無關。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202063010683P | 2020-04-16 | 2020-04-16 | |
| US63/010,683 | 2020-04-16 | ||
| US17/011,864 | 2020-09-03 | ||
| US17/011,864 US12061125B2 (en) | 2020-04-16 | 2020-09-03 | Temperature sensor and memory device having same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202141478A true TW202141478A (zh) | 2021-11-01 |
| TWI757006B TWI757006B (zh) | 2022-03-01 |
Family
ID=78081753
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109145574A TWI757006B (zh) | 2020-04-16 | 2020-12-22 | 具有溫度感測器之積體電路 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US12061125B2 (zh) |
| CN (1) | CN113607293B (zh) |
| TW (1) | TWI757006B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI891141B (zh) * | 2023-04-10 | 2025-07-21 | 台灣積體電路製造股份有限公司 | 電壓參考電路、基於其的電源供應電路及方法 |
| US12547198B2 (en) | 2023-10-04 | 2026-02-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Voltage reference circuit based on temperature-sensitive devices having opposite temperature coefficients |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12061125B2 (en) | 2020-04-16 | 2024-08-13 | Macronix International Co., Ltd. | Temperature sensor and memory device having same |
| US11852544B2 (en) * | 2021-02-25 | 2023-12-26 | Infineon Technologies LLC | Temperature sensor for non-volatile memory |
| DE102021120721B4 (de) * | 2021-08-10 | 2025-10-30 | Infineon Technologies Ag | Verfahren zur temperaturmessung und elektronische schaltung |
| US11619551B1 (en) * | 2022-01-27 | 2023-04-04 | Proteantecs Ltd. | Thermal sensor for integrated circuit |
| CN115145346B (zh) * | 2022-08-02 | 2023-09-22 | 深圳市诚芯微科技股份有限公司 | 带隙基准电路 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5784328A (en) | 1996-12-23 | 1998-07-21 | Lsi Logic Corporation | Memory system including an on-chip temperature sensor for regulating the refresh rate of a DRAM array |
| US6281760B1 (en) | 1998-07-23 | 2001-08-28 | Texas Instruments Incorporated | On-chip temperature sensor and oscillator for reduced self-refresh current for dynamic random access memory |
| KR100791918B1 (ko) | 2006-05-08 | 2008-01-04 | 삼성전자주식회사 | 셀프 보정 기능을 가지는 온도 센서 회로 및 그 방법 |
| ITRM20060675A1 (it) | 2006-12-14 | 2008-06-15 | Micron Technology Inc | Sensore di temperatura su chip |
| US9000675B2 (en) * | 2010-09-21 | 2015-04-07 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Transmitting and receiving digital and analog signals across an isolator |
| US9696213B2 (en) | 2013-09-11 | 2017-07-04 | Kabushiki Kaisha Toshiba | Temperature sensor with successive AD conversion with selective comparisons |
| US9325276B2 (en) * | 2014-03-03 | 2016-04-26 | Sandisk Technologies Inc. | Methods and apparatus for clock oscillator temperature coefficient trimming |
| US9503058B1 (en) | 2015-02-24 | 2016-11-22 | Xilinx, Inc. | Relaxation oscillator |
| US9665116B1 (en) * | 2015-11-16 | 2017-05-30 | Texas Instruments Deutschland Gmbh | Low voltage current mode bandgap circuit and method |
| KR102373545B1 (ko) | 2015-11-23 | 2022-03-11 | 삼성전자주식회사 | 온도 계수에 기초하여 기준 전압을 생성하는 회로 및 방법 |
| US10877439B2 (en) * | 2017-05-25 | 2020-12-29 | The Regents Of The University Of California | Near zero power charging to digital converter, sensors and sensing methods |
| US10473530B2 (en) | 2017-08-18 | 2019-11-12 | Qualcomm Incorporated | Apparatus and method for generating temperature-indicating signal using correlated-oscillators |
| KR102533348B1 (ko) | 2018-01-24 | 2023-05-19 | 삼성전자주식회사 | 온도 감지 장치 및 온도-전압 변환기 |
| US12061125B2 (en) | 2020-04-16 | 2024-08-13 | Macronix International Co., Ltd. | Temperature sensor and memory device having same |
-
2020
- 2020-09-03 US US17/011,864 patent/US12061125B2/en active Active
- 2020-12-22 TW TW109145574A patent/TWI757006B/zh active
- 2020-12-30 CN CN202011642611.8A patent/CN113607293B/zh active Active
-
2024
- 2024-07-08 US US18/765,951 patent/US12436042B2/en active Active
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI891141B (zh) * | 2023-04-10 | 2025-07-21 | 台灣積體電路製造股份有限公司 | 電壓參考電路、基於其的電源供應電路及方法 |
| US12547198B2 (en) | 2023-10-04 | 2026-02-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Voltage reference circuit based on temperature-sensitive devices having opposite temperature coefficients |
Also Published As
| Publication number | Publication date |
|---|---|
| US12436042B2 (en) | 2025-10-07 |
| US20210325261A1 (en) | 2021-10-21 |
| US12061125B2 (en) | 2024-08-13 |
| TWI757006B (zh) | 2022-03-01 |
| CN113607293B (zh) | 2024-05-07 |
| CN113607293A (zh) | 2021-11-05 |
| US20240393187A1 (en) | 2024-11-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI757006B (zh) | 具有溫度感測器之積體電路 | |
| US7885132B2 (en) | Semiconductor memory device enhancing reliability in data reading | |
| US6643193B2 (en) | Semiconductor device, microcomputer and flash memory | |
| US6396739B2 (en) | Reference voltage generator using flash memory cells | |
| US10026494B2 (en) | Word line voltage generator for calculating optimum word line voltage level for programmable memory array | |
| CN101813960B (zh) | 一个精确的带隙基准源的双向微调方法和电路 | |
| US9105357B2 (en) | Semiconductor memory device and defective judging method thereof | |
| US7859322B2 (en) | Internal power-supply circuit | |
| JP2001184881A (ja) | 不揮発性半導体メモリの読み出し回路 | |
| US20050146918A1 (en) | Semiconductor device having semiconductor memory with sense amplifier | |
| US20110128803A1 (en) | Core voltage discharger and semiconductor memory device with the same | |
| US8270242B2 (en) | Sense amplifier apparatus and methods | |
| US6807111B2 (en) | Voltage and temperature compensated pulse generator | |
| US6836443B2 (en) | Apparatus and method of high speed current sensing for low voltage operation | |
| US7268589B2 (en) | Address transition detector for fast flash memory device | |
| US7057420B2 (en) | Semiconductor device having sense amplifier driver with capacitor affected by off current | |
| KR100525914B1 (ko) | 파워업 리셋 회로 | |
| JPS59916B2 (ja) | 記憶装置のセンス回路 |