TW202139293A - 半導體元件及其製造方法 - Google Patents
半導體元件及其製造方法 Download PDFInfo
- Publication number
- TW202139293A TW202139293A TW110100142A TW110100142A TW202139293A TW 202139293 A TW202139293 A TW 202139293A TW 110100142 A TW110100142 A TW 110100142A TW 110100142 A TW110100142 A TW 110100142A TW 202139293 A TW202139293 A TW 202139293A
- Authority
- TW
- Taiwan
- Prior art keywords
- gate structure
- source
- region
- semiconductor device
- body region
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/519—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their top-view geometrical layouts
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
- H10D84/0133—Manufacturing common source or drain regions between multiple IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
- H10D84/014—Manufacturing their gate conductors the gate conductors having different materials or different implants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/83135—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] the IGFETs characterised by having different gate conductor materials or different gate conductor implants
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0212—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
本揭露有關於一種半導體元件及其製造方法。一種半導體元件包含源極/汲極區域、體區域、第一閘極結構和第二閘極結構。源極/汲極區域和體區域位於基材中。第一閘極結構和第二閘極結構位於基材上方。源極/汲極區域和體區域位於第一閘極結構的相反側。第二閘極結構與第一閘極結構間隔開。源極/汲極區域、體區域和第一閘極結構位於第二閘極結構的同一側。
Description
無
半導體積體電路(IC)行業經歷了指數性的成長。IC材料和設計的技術進步已經產生了數代IC,其中每一代都比上一代具有更小和更複雜的電路。在IC演進的過程中,功能密度(即,每晶片面積的互連元件的數目)通常增加,而幾何尺寸(即,可以使用製程產生的最小部件(或線))減小。這種縮小製程通常透過提高生產效率和降低相關成本來提供收益。這種縮小還增加了處理和製造IC的複雜度,並且對於要實現的這些進步,期望在IC處理和製造中有類似發展。
無
以下的揭露內容提供了用於實現所提供的主題的不同特徵的許多不同的實施方式或實施例。下文描述了部件和佈置的具體實施例以簡化本揭露。當然,這些僅僅是實施例而不意圖是限制性的。例如,在以下的說明中,在第二特徵上方或之上形成第一特徵可以包含以直接接觸的方式形成第一特徵和第二特徵的實施方式,並且還可以包含可以在第一特徵和第二特徵之間形成附加特徵,使得第一特徵和第二特徵可以不直接接觸的實施方式。此外,本揭露可以在各種實施例中重複參考標號和/或字母。該重複是為了簡單和清楚的目的,並且本身並不表示所討論的各個實施方式和/或配置之間的關係。
此外,本文中可能使用了空間相關術語(例如,“下方”、“之下”、“低於”、“以上”、“上部”等),以易於描述圖中所示的一個要素或特徵相對於另外(一個或多個)要素或(一個或多個)特徵的關係。這些空間相關術語意在涵蓋元件在使用或工作中除了圖中所示朝向之外的不同朝向。裝置可能以其他方式定向(旋轉90度或處於其他朝向),並且本文中所用的空間相關描述符號同樣可能被相應地解釋。
如本文所使用的,“大約”、“約”、“大概”或“基本上”通常意味著在給定值或範圍的百分之二十以內、或百分之十以內或百分之五以內。本文給出的數值是近似的,意味著如果沒有明確說明,則可以推斷出術語“大約”、“約”、“大概”或“基本上”。
本揭露的實施方式有關於半導體元件和用於形成具有H形閘極結構的半導體元件的方法。以下在形成於塊材矽基材中具有主動區域的平面電晶體的背景下討論這些實施方式。
第1A圖至第10E圖繪示了根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的方法。首先參考第1A圖和第1B圖,其中,第1A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第1B圖是沿著第1A圖中的線B-B截切的剖面圖。提供有基材110。在一些實施方式中,基材110是矽基材。或者,基材110可以包含另一基本半導體,例如,鍺;化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦和/或銻化銦;合金半導體,包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP和/或GaInAsP;或其組合。
在又一替代方案中,基材110是絕緣體上半導體(SOI),例如,埋藏介電質層(buried dielectric layer)。在一些實施方式中,SOI基材包含形成在絕緣體層114上的一層半導體材料116(例如,矽)。絕緣體層114可以是例如埋藏氧化物(BOX)層或氧化矽層。絕緣體層114設置於半導體基材112(例如,矽或玻璃基材)上。在一些實施方式中,半導體基材112包含p型矽基材(p基材)。例如,將p型摻雜劑引入到半導體基材112中以形成p基材。
參考第2A圖和第2B圖,其中,第2A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第2B圖是沿著第2A圖中的線B-B截切的剖面圖。在基材110的半導體材料116中形成多個隔離結構120(例如,淺溝渠隔離(STI))以分離各種元件。隔離結構120的形成可以包含在基材110中蝕刻溝渠並且透過絕緣體材料(例如,氧化矽、氮化矽或氮氧化矽)來填充溝渠。填充的溝渠可以具有多層結構,例如,用氮化矽填充溝渠的熱氧化物襯層。在一些實施方式中,可以使用以下製程順序來創建隔離結構120:例如,生長襯墊氧化物,形成低壓化學氣相沉積(LPCVD)氮化物層,使用光阻劑和光罩對STI開口進行圖案化,在基材110中蝕刻溝渠,可選地生長熱氧化物溝渠襯層以改善溝渠介面,用CVD氧化物填充溝渠,並且使用化學機械平坦化(CMP)以移除多餘的介電質層。隔離結構120在基材110中限定至少一個主動區域118。例如,隔離結構120圍繞主動區域118。應注意,第2A圖中的主動區域118的佈置是說明性的,並且不應限制本揭露的範圍。
參考第3A圖和第3B圖,其中,第3A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第3B圖是沿著第3A圖中的線B-B截切的剖面圖。形成虛設介電質層130以覆蓋主動區域118(在一些實施方式中,還覆蓋隔離結構120)。為了清楚起見,虛設介電質層130在第3B圖中被繪示並且在第3A圖中被省略。在一些實施方式中,虛設介電質層130可以包含二氧化矽、氮化矽、高κ介電質材料或其他合適的材料。在各種實施例中,可以透過ALD製程、CVD製程、負壓CVD(SACVD)製程、可流動CVD製程、PVD製程或其他合適的製程來沉積虛設介電質層130。舉例來說,虛設介電質層130可以用於防止後續製程(例如,後續形成虛設閘極結構)對主動區域118的損壞。
隨後,在虛設介電質層130上方形成虛設閘極堆疊140a、140b和140c。在主動區域118上方形成虛設閘極堆疊140a和140c,並且在隔離結構120上方形成虛設閘極堆疊140b。每個虛設閘極堆疊140a、140b和140c包含閘極結構142a(或142b或142c)、形成在閘極結構142a(或142b或142c)上方的襯墊層144、以及形成在襯墊層144上方的硬光罩層146。在一些實施方式中,可以在虛設介電質層130上方形成虛設閘極層(未示出),並且在虛設閘極層上方形成襯墊層144和硬光罩層146。然後,使用襯墊層144和硬光罩層146作為光罩來對虛設閘極層進行圖案化,以形成閘極結構142a-142c。這樣,閘極結構142a、142b、142c、襯墊層144和硬光罩層146被稱為虛設閘極堆疊140a、140b和140c。在一些實施方式中,閘極結構142a-142c可以由多晶矽(poly-Si)、多晶矽鍺(poly-SiGe)或其他合適的材料製成。襯墊層144可以由二氧化矽或其他合適的材料製成,並且硬光罩層146可以由氮化矽或其他合適的材料製成。注意,第3A圖中的虛設閘極堆疊140a、140b和140c的佈置是說明性的,並且不應限制本揭露的範圍。
在第3A圖和第3B圖中,虛設閘極堆疊140a、140b和140c彼此分離。虛設閘極堆疊140c與虛設閘極堆疊140a和140b在不同的方向上延伸。例如,虛設閘極堆疊140c在x方向上延伸,並且虛設閘極堆疊140a和140b在y方向上延伸。如第3A圖和第3B圖中所示,z方向平行於基材110的法線,x方向是虛設閘極堆疊140c延伸的方向,並且y方向是與z方向和x方向正交的方向。虛設閘極堆疊140c之一位於虛設閘極堆疊140a與虛設閘極堆疊140b之一之間。此外,虛設閘極堆疊140a的至少一部分位於主動區域118的正上方,並且每個虛設閘極堆疊140c的至少一部分位於主動區域118的正上方。相反,虛設閘極堆疊140b不與主動區域118重疊並且位於隔離結構120的正上方。
參考第4A圖和第4B圖,其中,第4A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第4B圖是沿著第4A圖中的線B-B截切的剖面圖。移除虛設介電質層130的未由虛設閘極堆疊140a、140b和140c覆蓋的部分,以暴露主動區域118(和隔離結構120)。然後,至少在虛設閘極堆疊140a、140b和140c的相反側形成間隔件(spacer)結構150。為了清楚起見,間隔件結構150在第4B圖中被繪示,並且在第4A圖中被省略。間隔件結構150可以包含密封間隔件和主間隔件(未示出)。間隔件結構150包含一種或多種介電質材料,例如,氧化矽、氮化矽、氮氧化矽、SiCN、SiCxOyNz、或其組合。密封間隔件形成於虛設閘極堆疊140a、140b和140c的側壁上,並且主間隔件形成於密封間隔件上。可以使用諸如等離子體增強化學氣相沉積(PECVD)、低壓化學氣相沉積(LPCVD)、負壓化學氣相沉積(SACVD)之類的沉積方法來形成間隔件結構150。間隔件結構150的形成可以包含毯式地(blanket)形成間隔件層,並且然後執行蝕刻操作以移除間隔件層的水準部分。間隔件層的剩餘垂直部分形成間隔件結構150。
參考第5A圖至第5D圖,其中,第5A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第5B圖是沿著第5A圖中的線B-B截切的剖面圖。第5C圖是沿著第5A圖中的線C-C截切的剖面圖,並且第5D圖是沿著第5A圖中的線D-D截切的剖面圖。源極/汲極區域102a和102b形成於基材110的主動區域118中。具體地,源極/汲極區域102a和102b形成於虛設閘極堆疊140c的一側。在一些實施方式中,透過離子注入、擴散技術或其他合適的技術來形成源極/汲極區域102a和102b。例如,在光刻製程或其他合適的製程中,使用第一光罩來對光阻劑層進行圖案化。例示性光刻製程可以包含光阻劑塗覆、軟烘烤、光罩對準、曝光、曝光後烘烤、顯影和硬烘烤的處理操作。可以執行利用摻雜劑的離子注入,以在主動區域118中形成源極/汲極區域102a和102b。在一些實施方式中,源極/汲極區域102a和102b是N型摻雜區域,並且注入到源極/汲極區域102a和102b的摻雜劑可以是砷、磷或其他合適的材料。
在第5C圖中,因為虛設閘極堆疊140a被用作光罩以注入源極/汲極區域102a和102b,所以源極/汲極區域102a和102b沒有形成於虛設閘極堆疊140a的正下方,並且被虛設閘極堆疊140a間隔開。源極/汲極區域102a和102b可以是電晶體的源極/汲極區域,並且主動區域118中位於虛設閘極堆疊140a正下方並且位於源極/汲極區域102a和102b之間的區域被稱為電晶體的通道。
隨後,在基材110的主動區域118中形成體區域104a和104b。具體地,體區域104a和104b形成於虛設閘極堆疊140c的另一側。在一些實施方式中,透過離子注入、擴散技術或其他合適的技術來形成體區域104a和104b。例如,在光刻製程或其他合適的製程中,使用第二光罩來對光阻劑層進行圖案化。例示性光刻製程可以包含光阻劑塗覆、軟烘烤、光罩對準、曝光、曝光後烘烤、顯影和硬烘烤的處理操作。可以執行利用摻雜劑的離子注入,以在主動區域118中形成體區域104a和104b。注意,上述源極/汲極區域102a-102b和體區域104a-104b的形成順序是一個實施例,並且不應限制本揭露。在一些其他實施方式中,源極/汲極區域102a-102b可以在形成體區域104a-104b之後形成。在一些實施方式中,體區域104a和104b是P型摻雜區域,並且注入到體區域104a和104b中的摻雜劑可以是硼、二氟化硼(BF2
)或其他合適的材料。
在第5D圖中,因為虛設閘極堆疊140c被用作光罩以注入源極/汲極區域102a-102b和體區域104a-104b,所以源極/汲極區域102a和102b以及體區域104a-104b沒有形成於虛設閘極堆疊140c的正下方,並且被虛設閘極堆疊140c間隔開。體區域104a-104b可以被稱為電晶體的體區域。源極/汲極區域102a-102b和體區域104a-104b具有不同的導電類型。此外,如第5A圖所示,透過虛設閘極堆疊140a將體區域104a-104b彼此間隔開。在一些實施方式中,每個源極/汲極區域102a-102b在y方向上具有長度L1,並且每個體區域104a-104b具有小於長度L1的長度L2。
參考第6A圖至第6D圖,其中,第6A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第6B圖是沿著第6A圖中的線B-B截切的剖面圖。第6C圖是沿著第6A圖中的線C-C截切的剖面圖,並且第6D圖是沿著第6A圖中的線D-D截切的剖面圖。在源極/汲極區域102a-102b和體區域104a-104b上方分別形成多個金屬合金層160。為了清楚起見,金屬合金層160在第6C圖至第6D圖中被繪示,並且在第6A圖中被省略。例如,在主動區域118上方形成金屬層。然後,對金屬層執行退火製程以形成金屬合金層160。如果主動區域118是由矽製成的,則該退火製程也被稱為矽化物製程。矽化物製程將主動區域118的表面部分轉換為矽化物接觸(即,本實例中的金屬合金層160)。矽化物接觸保留在主動區域118上方,而未反應的金屬從其他區域被移除。在一些實施方式中,金屬合金層160可以由NiSi或其他合適的材料製成。
參考第7A圖至第7D圖,其中,第7A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第7B圖是沿著第7A圖中的線B-B截切的剖面圖。第7C圖是沿著第7A圖中的線C-C截切的剖面圖,並且第7D圖是沿著第7A圖中的線D-D截切的剖面圖。接觸蝕刻停止層(CESL)170被共形地形成在第6A圖至第6D圖的結構上方。為了清楚起見,CESL 170在第7B圖至第7D圖中被繪示,並且在第7A圖中被省略。在一些實施方式中,CESL 170可以是一個或多個應力層。在一些實施方式中,CESL 170具有拉應力,並且由Si3
N4
形成。在一些其他實施方式中,CESL 170包含諸如氮氧化物之類的材料。在又一些其他實施方式中,CESL 170可以具有包含多個層的複合結構,例如,氮化矽層覆蓋氧化矽層。可以使用等離子體增強CVD(PECVD)來形成CESL 170,但是,也可以使用其他合適的方法,例如,低壓CVD(LPCVD)、原子層沉積(ALD)等。
然後,在CESL 170上形成第一層間介電質(ILD)175。可以透過化學氣相沉積(CVD)、高密度等離子體CVD、旋塗、濺射或其他合適的方法來形成第一ILD 175。在一些實施方式中,第一ILD 175包含氧化矽。在一些其他實施方式中,第一ILD 175可以包含氮氧化矽、氮化矽或低κ材料。隨後,執行平坦化製程(例如,化學機械平坦化(CMP)製程)以使第一ILD 175的頂表面與閘極結構142a、142b和142c的頂表面齊平。即,閘極結構142a、142b和142c從第一ILD 175暴露。在一些其他實施方式中,平坦化製程使第一ILD 175的頂表面與硬光罩層146的頂表面齊平。
參考第8A圖至第8D圖,其中,第8A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第8B圖是沿著第8A圖中的線B-B截切的剖面圖。第8C圖是沿著第8A圖中的線C-C截切的剖面圖,並且第8D圖是沿著第8A圖中的線D-D截切的剖面圖。採用替換閘極(RPG)製程方案。在RPG製程方案中,預先形成虛設多晶矽閘極(本實例中的第7A圖至第7D圖的閘極結構142a和142b),並且隨後用金屬閘極代替。具體地,在第7A圖至第7D圖的結構上方形成光罩層,並且對光罩層進行圖案化以形成經圖案化的光罩層。經圖案化的光罩層暴露閘極結構142a和142b,但是覆蓋閘極結構142c。即,RPG製程用金屬閘極結構替換閘極結構142a和142b。
隨後,移除閘極結構142a和142b以分別形成具有間隔件結構150的開口152作為其側壁。可以透過乾式蝕刻、濕式蝕刻、或乾式蝕刻和濕式蝕刻的組合來移除閘極結構142a和142b。例如,濕式蝕刻製程可以包含暴露於含氫氧化物(例如,氫氧化銨)的溶液、去離子水、和/或其他合適的蝕刻劑溶液。
參考第9A圖至第9D圖,其中,第9A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,並且第9B圖是沿著第9A圖中的線B-B截切的剖面圖。第9C圖是沿著第9C圖中的線C-C截切的剖面圖,並且第9D圖是沿著第9A圖中的線D-D截切的剖面圖。在開口152(參見第8A圖至第8C圖)中形成閘極介電質層182,並且在開口152中和閘極介電質層182上形成至少一個金屬層。隨後,執行化學機械平坦化(CMP)製程來對金屬層和閘極介電質層182進行平坦化以分別在開口152中形成金屬閘極結構180a和180b。即,第7A圖中的閘極結構142a被金屬閘極結構180a替換,並且第7A圖中的閘極結構142b被金屬閘極結構180b替換。每個金屬閘極結構180a和180b包含閘極介電質層182和位於閘極介電質層182上方的金屬閘極電極184。金屬閘極電極184可以包含金屬層185(例如,(一個或多個)功函數金屬層和(一個或多個)覆蓋層)、(一個或多個)填充層186、和/或金屬閘極結構中期望的其他合適的層。功函數金屬層可以包含p型功函數金屬。例示性p型功函數金屬包含TiN、TaN、Ru、Mo、Al、WN、ZrSi2
、MoSi2
、TaSi2
、NiSi2
、其他合適的p型功函數材料、或其組合。功函數金屬層可以具有多個層。可以透過CVD、PVD、電鍍、和/或其他合適的製程來沉積(一個或多個)功函數金屬層。在一些實施方式中,金屬閘極電極中的覆蓋層可以包含耐火金屬及其氮化物(例如,TiN、TaN、W2
N、TiSiN、TaSiN)。可以透過PVD、CVD、金屬有機化學氣相沉積(MOCVD)ALD等來沉積覆蓋層。在一些實施方式中,金屬閘極電極中的填充層186可以包含鎢(W)。可以透過ALD、PVD、CVD或其他合適的製程來沉積填充層186。
參考第10A圖至第10E圖,其中,第10A圖是根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的俯視圖,第10B圖是沿第10A圖中的線B-B截切的剖面圖,第10C圖是沿著第10A圖中的線C-C截切的剖面圖,第10D圖是沿著第10A圖中的線D-D截切的剖面圖,並且第10E圖是沿著第10A圖中的線E-E截切的剖面圖。在記憶體單元、源極/汲極區域102a-102b和體區域104a-104b上方形成多個接觸190。例如,在第9A圖中的結構上方形成第二ILD層177,並且在第一ILD 175和第二ILD 177中形成多個開口。然後,在開口中填充導電材料。移除導電材料的過量部分以形成分別與金屬合金層160接觸的接觸190。接觸190可以由鎢、鋁、銅或其他合適的材料製成。
在第10A圖中,半導體元件可以是體接觸MOS元件,並且包含主動區域118、金屬閘極結構180a和180b、以及閘極結構142c。金屬閘極結構180a被稱為本質閘極,並且在y方向上延伸。閘極結構142c被稱為非本質閘極,並且在x方向上延伸。例如,金屬閘極結構180a和閘極結構142c基本上彼此正交。金屬閘極結構180b被稱為虛設閘極結構。金屬閘極結構180a和閘極結構142c的部分位於主動區域118的正上方,並且金屬閘極結構180b位於隔離結構120的正上方。在一些實施方式中,主動區域118具有相反側118a和118b,並且金屬閘極結構180a延伸超過主動區域118的相反側118a和118b。
如第10A圖和第10B圖所示,閘極結構142c之一位於金屬閘極結構180b之一與金屬閘極結構180a之間以形成H形。金屬閘極結構180a和180b與閘極結構142c彼此電隔離。即,金屬閘極結構180a和180b與閘極結構142c透過間隔件結構150彼此間隔開。間隔件結構150的部分位於金屬閘極結構180a(或180b)與閘極結構142c之間,並且與金屬閘極結構180a(或180b)和閘極結構142c接觸。在一些實施方式中,金屬閘極結構180a是功能性閘極,其電連接至(電)導電跡線(參見如第14B圖),並且閘極結構142c是浮置的(floating)。即,在一些實施方式中,不存在連接至閘極結構142c的連通柱(和導電跡線)。
金屬閘極結構180a和180b具有基本上相同的閘極間距。即,金屬閘極結構180b中的一者與金屬閘極結構180a之間的距離P1和金屬閘極結構180b中的另一者與金屬閘極結構180a之間的距離P2基本上相同。此外,金屬閘極結構180a和180b具有基本上相同的寬度。即,金屬閘極結構180a的寬度W1與金屬閘極結構180b的寬度W2基本上相同。
如第10A圖和第10C圖所示,主動區域118包含源極/汲極區域102a和102b。源極/汲極區域102a和102b位於金屬閘極結構180a的相反側,並且通道(即,主動區域118中位於金屬閘極結構180a正下方的部分)位於源極/汲極區域102a和102b之間並且位於金屬閘極結構180a的正下方。接觸190中的兩個分別位於源極/汲極區域102a和102b上方。此外,源極/汲極區域102a和102b具有相同的導電類型,例如,本實例中的N型。
如第10A圖和第10E圖所示,主動區域118還包含體區域104a和104b。體區域104a和104b位於金屬閘極結構180a的相反側。接觸190中的另外兩個分別位於體區域104a和104b上方。此外,體區域104a和104b具有相同的導電類型,例如,本實例中的P型。
如第10A圖和第10D圖所示,源極/汲極區域102a和體區域104a彼此間隔開,並且位於閘極結構142c之一的相反側。每個源極/汲極區域102a-102b在y方向上具有長度L1,並且每個本體區域104a-104b具有小於長度L1的長度L2。體區域104a-104b和源極/汲極區域102a-102b具有不同的導電類型。源極/汲極區域102a、體區域104a和一個閘極結構142c位於金屬閘極結構180a的同一側,並且源極/汲極區域102b、體區域104b和另一個閘極結構142c位於金屬閘極結構180a的另一側。在第10A圖中,源極/汲極區域102a和體區域104a沿著y方向佈置。類似地,源極/汲極區域102b和體區域104b沿著y方向佈置。
第11圖是根據本揭露的一些實施方式的用於形成半導體元件的方法M的流程圖。雖然方法M被繪示和/或描述為一系列動作或事件,但是應當理解,該方法不限於所圖示的順序或動作。因此,在一些實施方式中,可以以與所繪示的順序不同的順序來執行動作,和/或可以同時執行動作。此外,在一些實施方式中,所繪示的動作或事件可以細分為多個動作或事件,其可以在分開的時間執行,或可以與其他動作或子動作同時地執行。在一些實施方式中,可以省略一些繪示的動作或事件,並且可以包含其他未示出的動作或事件。
在方塊S12處,在基材中形成主動區域。第1A圖至第2B圖繪示了與方塊S12中的動作相對應的一些實施方式的俯視圖和剖面圖。在方塊S14處,在基材上方形成非本質閘極和本質閘極,其中,本質閘極具有恒定的閘極間距。第3A圖和第3B圖繪示了與方塊S14中的動作相對應的一些實施方式的俯視圖和剖面圖。在第3A圖中,閘極結構142a和142b可以被稱為本質閘極,並且閘極結構142c可以被稱為非本質閘極。在方塊S16處,用金屬閘極結構替換本質閘極。第8A圖至第9B圖繪示了與方塊S16中的動作相對應的一些實施方式的俯視圖和剖面圖。
第12A圖是根據本揭露的一些實施方式的半導體元件的俯視圖,第12B圖是沿第12A圖中的線B-B截切的剖面圖,第12C圖是沿著第12A圖中的線C-C截切的剖面圖,第12D圖是沿著第12A圖中的線D-D截切的剖面圖,第12E圖是沿著第12A圖中的線E-E截切的剖面圖,並且第12F圖是沿著第12A圖中的線F-F截切的剖面圖。第12A圖和第10A圖中的半導體元件之間的區別涉及閘極結構142c的佈置。在第12A圖至第12F圖中,半導體元件包含位於金屬閘極結構180b中的一者與金屬閘極結構180a之間的單個閘極結構142c。在沒有閘極結構142c中的另一者(如第10A圖所示)的情況下,源極/汲極區域102b和體區域104b透過金屬合金層160彼此連接。第12A圖至第12F圖的半導體元件的其他相關結構細節與第10A圖至第10E圖中的半導體元件相同或相似,並且因此,在下文中將不再重複對此的描述。
第13A圖至第13D圖是根據本揭露的一些實施方式的半導體元件的俯視圖。在第13A圖中,半導體元件包含金屬閘極結構180aa、180ab、180ac、180ba和180bb;閘極結構142ca、142cb、142cc和142cd;源極/汲極區域102a、102b、102c和102d;以及體區域104a、104b、104c和104d。金屬閘極結構180aa、180ab、180ac、180ba和180bb在y方向上延伸,並且閘極結構142ca、142cb、142cc和142cd在x方向上延伸。金屬閘極結構180aa、180ab和180ac位於金屬閘極結構180ba與180bb之間。閘極結構142ca位於金屬閘極結構180aa與180ba之間,閘極結構142cb位於金屬閘極結構180aa與180ab之間,閘極結構142cc位於金屬閘極結構180ab與180ac之間,並且閘極結構142cd位於金屬閘極結構180ac與180bb之間。相鄰的金屬閘極結構180aa、180ab、180ac、180ba和180bb具有基本上相同的閘極間距。即,距離P3與距離P4基本上相同,距離P4與距離P5基本上相同,和/或距離P5與距離P6基本相同。源極/汲極區域102a和102b位於金屬閘極結構180aa的相反側,源極/汲極區域102b和102c位於金屬閘極結構180ab的相反側,並且源極/汲極區域102c和102d位於金屬閘極結構180ac的相反側。體區域104a和104b位於金屬閘極結構180aa的相反側,體區域104b和104c位於金屬閘極結構180ab的相反側,並且體區域104c和104d位於金屬閘極結構180ac的相反側。源極/汲極區域102a和體區域104a位於閘極結構142ca的相反側,源極/汲極區域102b和體區域104b位於閘極結構142cb的相反側,源極/汲極區域102c和體區域104c位於閘極結構142cc的相反側,並且源極/汲極區域102d和體區域104d位於閘極結構142cd的相反側。接觸190分別位於源極/汲極區域102a-102d和體區域104a-104d上方。
第13B圖和第13A圖中的半導體元件之間的區別涉及閘極結構142cc(參見第13A圖)的存在。在第13B圖中,省略了閘極結構142cc,使得源極/汲極區域102c和體區域104c電連接和物理連接(例如,透過形成在其上的金屬合金層)。第13C圖和第13A圖中的半導體元件之間的區別涉及閘極結構142cb和142cd(參見第13A圖)的存在。在第13C圖中,省略了閘極結構142cb和142cd,使得源極/汲極區域102b和體區域104b電連接和物理連接(例如,透過形成在其上的金屬合金層),並且源極/汲極區域102d和體區域104d電連接和物理連接(例如,透過形成在其上的另一金屬合金層)。第13D圖和第13A圖中的半導體元件之間的區別涉及閘極結構142cb和142cc(參見第13A圖)的存在。在第13D圖中,省略了閘極結構142cb和142cc,使得源極/汲極區域102b和體區域104b電連接和物理連接(例如,透過形成在其上的金屬合金層),並且源極/汲極區域102c和體區域104c電連接和物理連接(例如,透過形成在其上的另一金屬合金層)。第13A圖至第13D圖中的半導體元件的其他相關結構細節與第10A圖中的半導體元件相同或相似,並且因此,在下文中將不再重複對此的描述。
注意,第13A圖至第13D圖中的閘極結構142ca、142cb、142cc和142cd的佈置是說明性的,並且不應該限制本揭露的範圍。在一些實施方式中,閘極結構142ca、142cb、142cc或142cd中的至少一個被省略,並且相應的源極/汲極區域和體區域彼此電連接。
第10A圖(或第12A圖)中的結構可以應用於各種積體電路/電路單元以增加佈線的靈活性。第14A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路300的布局圖,並且第14B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路300的布局圖。積體電路300是INVD1電路。積體電路300的布局圖包含主動區域318a和318b;金屬閘極結構380a和380b;閘極結構342ca和342cb;接觸390;以及導電跡線VSS、VDD、T1和ZN。主動區域318a和318b彼此間隔開。閘極結構342ca和342cb位於金屬閘極結構380b之一與金屬閘極結構380a之間。
源極/汲極區域302a和體區域304a彼此電連接,源極/汲極區域302c和體區域304c彼此電連接,源極/汲極區域302a和302b位於金屬閘極結構380a的相反側,體區域304a和304b位於金屬閘極結構380a的相反側,源極/汲極區域302c和302d位於金屬閘極結構380a的相反側,並且體區域304c和304d位於金屬閘極結構380a的相反側。源極/汲極區域302b和體區域304b位於閘極結構342ca的相反側,並且源極/汲極區域302d和體區域304d位於閘極結構342cb的相反側。接觸390分別位於源極/汲極區域302b和302d以及體區域304a-304d上方。導電跡線VDD耦合到體區域304a和304b,導電跡線VSS耦合到體區域304c和304d,導電跡線T1透過連通柱395耦合到金屬閘極結構380a,並且導電跡線ZN透過一些接觸390耦合到源極/汲極區域302b和302d。
注意,第14A圖和第14B圖中的主動區域318a和318b、金屬閘極結構380a和380b、閘極結構342ca和342cb、以及接觸390的結構/材料/形成製程與第10A圖中的主動區域118、金屬閘極結構180a和180b、閘極結構142c、以及接觸190相似或相同,並且因此,在下文中將不再重複對此的描述。
第15A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路400的布局圖,並且第15B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路400的布局圖。積體電路400是ND2D1電路。積體電路400的布局圖包含主動區域418a和418b;金屬閘極結構480aa、480ab、480ba和480bb;閘極結構442ca、442cb和442cc;接觸490;以及導電跡線VSS、VDD、A1、A2、和ZN。主動區域418a和418b彼此間隔開。閘極結構442ca和442cb位於金屬閘極結構480aa和480ab之間,並且閘極結構442cc位於金屬閘極結構480ab和480bb之間。
源極/汲極區域402a和體區域404a彼此電連接,源極/汲極區域402c和體區域404c彼此電連接,並且源極/汲極區域402d和體區域404d彼此電連接。源極/汲極區域402b和體區域404b位於閘極結構442ca的相反側,源極/汲極區域402e和體區域404e位於閘極結構442cb的相反側,並且源極/汲極區域402f和體區域404f位於閘極結構442cc的相反側。接觸490分別位於源極/汲極區域402b和402f以及體區域404a-404f上方。導電跡線VDD耦合到體區域404a、404b和404c,導電跡線VSS耦合到體區域404d、404e和404f,導電跡線A1透過連通柱495中的一者一耦合到金屬閘極結構480ab,導電跡線A2透過連通柱495中的另一者耦合到金屬閘極結構480aa,並且導電跡線ZN耦合到源極/汲極區域402b和402f。
注意,第15A圖和第15B圖中的主動區域418a和418b;金屬閘極結構480aa、480ab、480ba和480bb;閘極結構442ca、442cb和442cc;以及接觸490的結構/材料/形成製程與第10A圖中的主動區域118、金屬閘極結構180a和180b、閘極結構142c、以及接觸190相似或相同,並且因此,在下文中將不再重複對此的描述。
第16A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路500的布局圖,並且第16B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路500的布局圖。積體電路500是AOI22D1電路。積體電路500的布局圖包含主動區域518a和518b;金屬閘極結構580aa、580ab、580ac、580ad、580ba和580bb;閘極結構542ca、542cb、542cc、542cd、542ce和542cf;接觸590;以及導電跡線VSS、VDD、A1、A2、B1、B2和ZN。主動區域518a和518b彼此間隔開。閘極結構542ca位於金屬閘極結構580ba和580aa之間,閘極結構542cb位於金屬閘極結構580ab和580ac之間,閘極結構542cc位於金屬閘極結構580ad和580bb之間,閘極結構542cd位於金屬閘極結構580aa和580ab之間,閘極結構542ce位於金屬閘極結構580ab和580ac之間,並且閘極結構542cf位於金屬閘極結構580ac和580ad之間。
源極/汲極區域502b和體區域504b彼此電連接,源極/汲極區域502d和體區域504d彼此電連接,源極/汲極區域502f和體區域504f彼此電連接,並且源極/汲極區域502j和體區域504j彼此電連接。源極/汲極區域502a和體區域504a位於閘極結構542ca的相反側,源極/汲極區域502c和體區域504c位於閘極結構542cb的相反側,源極/汲極區域502e和體區域504e位於閘極結構542cc的相反側,源極/汲極區域502g和體區域504g位於閘極結構542cd的相反側,源極/汲極區域502h和體區域504h位於閘極結構542ce的相反側,並且源極/汲極區域502i和體區域504i位於閘極結構542cf的相反側。接觸590分別位於源極/汲極區域502a、502c、502d、502e和502h以及體區域504a-504j上方。導電跡線VDD耦合到體區域504a、504b、504c、504d和504e,導電跡線VSS耦合到體區域504f、504g、504h、504i和504j,導電跡線A1透過連通柱597、導電跡線501和連通柱595耦合到金屬閘極結構580ac,導電跡線A2透過另一連通柱595耦合到金屬閘極結構580ad,導電跡線B1透過另一連通柱597、導電跡線503和另一連通柱595耦合到金屬閘極結構580ab,導電跡線B2透過另一連通柱595耦合到金屬閘極結構580aa,導電跡線ZN透過另一連通柱597以及導電跡線505和507耦合到源極/汲極區域502d和502h,並且源極/汲極區域502a透過內部導電跡線509耦合到源極/汲極區域502c和502e。在一些實施方式中,導電跡線A2、B2、501、503、505、507、509、VDD和VSS可以處於同一水準(例如,M0水準)中,並且導電跡線A1、B1和ZN可以處於另一水準(例如,M1水準)中。
注意,第16A圖和第16B圖中的主動區域518a和518b、金屬閘極結構580aa-580ad和580ba-580bb、閘極結構542ca-542cf、以及接觸590的結構/材料/形成製程與第10A圖中的主動區域118、金屬閘極結構180a和180b、閘極結構142c、以及接觸190相似或相同,並且因此,在下文中將不再重複對此的描述。
第17圖是根據本揭露的一些實施方式的積體電路600的布局圖。積體電路600是SDFQD1電路。積體電路600包含多個主動區域(例如,主動區域618)、金屬閘極結構(例如,金屬閘極結構680)、閘極結構(例如,閘極結構642)、接觸(例如,接觸690)、和導電跡線(例如,導電跡線VDD、VSS、D、SI、OP、SE和Q)。例如,如第17圖所示,OD部分對應於主動區域,G1部分對應於金屬閘極結構,G2部分對應於閘極結構,MD部分對應於接觸,M0部分對應於處於M0水準的導電跡線(例如,導電跡線VDD和VSS),V0部分對應於將處於M0水準的金屬閘極結構和導電跡線進行互連的連通柱,M1部分對應於處於M1水準的導電跡線(例如,導電跡線D、SI、OP、SE和Q),並且V1部分對應於將處於M0和M1水準的導電跡線進行互連的連通柱。
導電跡線VDD耦合到主動區域中的一些體區域,並且導電跡線VSS耦合到其餘體區域。相鄰的金屬閘極結構具有基本相同的閘極間距,並且閘極結構分別位於相鄰的金屬閘極結構之間以形成H形。導電跡線可以處於不同的水準(例如,M0和M1水準)。第17圖中的半導體元件的其他相關結構細節與第10A圖至第10E圖中的半導體元件相同或相似,並且因此,在下文中將不再重複對此的描述。
第18圖是根據本揭露的一些實施方式的積體電路700的布局圖。積體電路700包含多個主動區域(例如,主動區域718)、金屬閘極結構(例如,金屬閘極結構780)、閘極結構(例如,閘極結構742)、接觸(例如,接觸790)、和導電跡線(例如,導電跡線VDD和VSS)。例如,如第18圖所示,OD部分對應於主動區域,G1部分對應於金屬閘極結構,G2部分對應於閘極結構,MD部分對應於接觸,M0部分對應於處於M0水準的導電跡線(例如,導電跡線VDD和VSS),V0部分對應於將處於M0水準的金屬閘極結構和導電跡線進行互連的連通柱,M1部分對應於處於M1水準的導電跡線,並且V1部分對應於將處於M0和M1水準的導電跡線進行互連的連通柱。
導電跡線VDD耦合到主動區域中的一些體區域,並且導電跡線VSS耦合到其餘體區域。在一些實施方式中,導電跡線VDD具有魚骨結構。相鄰的金屬閘極結構具有基本相同的閘極間距,並且閘極結構分別位於相鄰的金屬閘極結構之間以形成H形。導電跡線可以處於不同的水準(例如,M0和M1水準)。第18圖中的半導體元件的其他相關結構細節與第10A圖至第10E圖中的半導體元件相同或相似,並且因此,在下文中將不再重複對此的描述。
第19圖是根據本揭露的一些實施方式的產生IC布局圖的方法1900的流程圖。在一些實施方式中,產生IC布局圖包含產生以上參考第14A圖至第18圖討論的布局圖300、400、500、600或700之一,它們是基於所產生的IC布局圖製造的。在一些實施方式中,產生IC布局圖是操作IC製造系統的一部分,作為製造IC元件(例如,記憶體電路、邏輯元件、處理元件、信號處理電路等)的一部分。
在一些實施方式中,方法1900的一些或全部由電腦的處理器執行。在一些實施方式中,方法1900的一些或全部由以下參考第20圖討論的IC元件設計系統2000的處理器2002執行。方法1900的一些或全部操作能夠被執行作為在設計室(例如,以下參考第21圖討論的設計室2120)中執行的設計過程。
在一些實施方式中,方法1900的操作是以第19圖中描繪的順序來執行的。在一些實施方式中,方法1900的操作被同時執行,和/或以與第19圖中描繪的順序不同的順序來執行。在一些實施方式中,在執行方法1900的一個或多個操作之前、之間、之中和/或之後執行一個或多個操作。
在操作1910處,第一閘極結構佈置於主動區域上。佈置第一閘極結構包含:沿x方向以基本恒定的閘極間距佈置第一閘極結構;以及將第一閘極結構佈置為電晶體的本質閘極。在操作1920處,第二閘極結構佈置於相鄰的兩個第一閘極結構之間。佈置第二導電層的導電部分包含:將第二閘極結構佈置為電晶體的非本質閘極。在操作1930處,在一些實施方式中,源極/汲極區域佈置於第一閘極結構之一的相反側。佈置源極/汲極區域包含:將源極/汲極區域佈置為電晶體的源極/汲極區域。在操作1940處,在一些實施方式中,體區域佈置於第一閘極結構的相反側。佈置體區域包含將體區域佈置為電晶體的體區域,並且體區域之一和源極/汲極區域之一位於第二閘極結構的相反側。
在操作1950處,在一些實施方式中,產生IC布局圖。IC布局圖包含第一閘極結構、第二閘極結構、源極/汲極區域、和體區域,如上文參考操作1910-1940所討論地佈置的。在一些實施方式中,產生IC布局圖包含:將IC布局圖儲存在存放裝置中。在各種實施方式中,將IC布局圖儲存在存放裝置中包含將IC布局圖儲存在非易失性電腦可讀記憶體或諸如資料庫之類的單元庫中,和/或包含透過網路儲存IC布局圖。在一些實施方式中,將IC布局圖儲存在存放裝置中包含:透過以下參考第20圖討論的IC元件設計系統2000的網路2014儲存IC布局圖。
在操作1960中,在一些實施方式中,基於IC布局圖來製造一個或多個半導體光罩中的至少一個,或一個半導體元件層中的至少一個部件。以下討論參照第21圖的製造一個或多個半導體光罩、或半導體元件的層中的至少一個元件。
在操作1970中,在一些實施方式中,基於IC布局圖執行一個或多個製造操作。在一些實施方式中,執行一個或多個製造操作包含基於IC布局圖執行一個或多個光刻曝光。以下參考第21圖討論的基於IC布局圖執行一個或多個製造操作(例如,一個或多個光刻曝光)。
透過執行方法1900的一些或全部操作,產生IC布局圖和相應半導體元件(例如,如參考第1A圖至第10E圖和第12A圖至第18圖所討論的),其中各個實施方式包含H形閘極結構,從而提高了半導體元件的布局密度。
第20圖是根據本揭露的一些實施方式的IC元件設計系統2000的功能方塊圖。以上參考第19圖所討論的方法1900的一個或多個操作可根據一些實施方式使用IC元件設計系統2000來實現。
在一些實施方式中,IC元件設計系統2000是包含硬體處理器2002和非暫態電腦可讀儲存介質2004的計算裝置。非暫態電腦可讀儲存介質2004(除其他之外)利用電腦程式代碼(即,一組可執行指令2006)來編碼(即,儲存)。硬體處理器2002執行指令2006(至少部分地)表示IC元件設計系統,該IC元件設計系統實現例如以上參考第19圖討論的方法1900(下文中,所提出的製程和/或方法)的一部分或全部。
處理器2002經由匯流排2008電耦合到非暫態電腦可讀儲存介質2004。處理器2002還透過匯流排2008電耦合到I/O介面2010。網路介面2012還經由匯流排2008電連接到處理器2002。網路介面2012被連接到網路2014,使得處理器2002和非暫態電腦可讀儲存介質2004能夠經由網路2014連接到外部元件。處理器2002配置為執行編碼在非暫態電腦可讀儲存介質2004中的指令2006,以使得IC元件設計系統2000可用於執行所提出的製程和/或方法的一部分或全部。在一個或多個實施方式中,處理器2002是中央處理單元(CPU)、多處理器、分散式處理系統、專用IC(ASIC)、和/或合適的處理單元。
在一個或多個實施方式中,非暫態電腦可讀儲存介質2004是電子的、磁的、光的、電磁的、紅外的、和/或半導體系統(或裝置或元件)。例如,非暫態電腦可讀儲存介質2004包含半導體或固態記憶體、磁帶、可移動電腦磁片、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、剛性磁性磁片、和/或光碟。在使用光碟的一個或多個實施方式中,非暫態電腦可讀儲存介質2004包含壓縮磁碟唯讀記憶體(CD-ROM)、壓縮磁碟讀/寫(CD-R/W)、和/或數位視訊光碟(DVD)。
在一個或多個實施方式中,非暫態電腦可讀儲存介質2004儲存指令2006,其配置為使得IC元件設計系統2000可用於執行所提出的製程和/或方法的一部分或全部。在一個或多個實施方式中,非暫態電腦可讀儲存介質2004還儲存有助於執行所提出的製程和/或方法的一部分或全部的資訊。在各種實施方式中,非暫態電腦可讀儲存介質2004儲存至少一個IC布局設計圖2020或至少一個設計規範2022中的一個或其組合,各自如以上參考第1A圖至第10E圖和第12A圖至第18圖所討論的。
IC元件設計系統2000包含I/O介面2010。I/O介面2010耦合到外部電路。在各種實施方式中,I/O介面2010包含鍵盤、小鍵盤、滑鼠、軌跡球、軌跡板、顯示器、觸控式螢幕、和/或遊標方向鍵中的一個或其組合,用於將資訊和命令傳送到處理器2002,和/或從處理器2002傳送資訊和命令。
IC元件設計系統2000還包含耦合到處理器2002的網路介面2012。網路介面2012允許IC元件設計系統2000與網路2014(一個或多個其他電腦系統連接到網路2014)進行通信。網路介面2012包含無線網路介面(例如,BLUETOOTH、WIFI、WIMAX、GPRS、或WCDMA);或有線網路介面(例如,ETHERNET、USB、或IEEE-1364)。在一個或多個實施方式中,所提出的製程和/或方法的一部分或全部在兩個或更多個系統2000中實現。
IC元件設計系統2000配置為透過I/O介面2010接收資訊。透過I/O介面2010接收到的資訊包含至少一個設計規則指令、至少一個標準集、至少一個設計規則、至少一個DRM、和/或供處理器2002處理的其他參數中的一個或其組合。資訊經由匯流排2008被傳送到處理器2002。IC元件設計系統2000配置為經由I/O介面2010發送和/或接收與使用者介面有關的資訊。
在一些實施方式中,所提出的製程和/或方法的一部分或全部被實現為用於由處理器執行的獨立軟體應用。在一些實施方式中,所提出的製程和/或方法的一部分或全部被實現為作為附加軟體應用的一部分的軟體應用。在一些實施方式中,所提出的製程和/或方法的一部分或全部被實現為軟體應用的外掛程式。在一些實施方式中,所提出的製程和/或方法中的至少一個被實現為作為EDA工具的一部分的軟體應用。在一些實施方式中,使用諸如可從CADENCE DESIGN SYSTEMS, Inc獲得的VIRTUOSO®之類的工具、或其他適當的布局產生工具來產生IC布局圖。
在一些實施方式中,製程被實現為儲存在非暫態電腦可讀記錄介質中的程式的功能。非暫態電腦可讀記錄介質的實施例包含但不限於外部/可移動和/或內部/內置儲存或記憶體單元,例如,光碟(例如,DVD)、磁片(例如,硬碟)、半導體記憶體(例如,ROM、RAM、儲存卡)等中的一個或多個。
透過可用於實現第19圖的方法1900的一個或多個操作,IC元件設計系統2000和非暫態電腦可讀儲存介質(例如,非暫態電腦可讀儲存介質2004)實現了以上參考方法1900和第19圖討論的益處。
第21圖是根據本揭露的一些實施方式的IC製造系統2100以及與其相關聯的IC製造流程的功能方塊圖。在一些實施方式中,基於布局設計,使用IC製造系統2100來製造(A)一個或多個半導體光罩、或(B)半導體IC的層中的至少一個元件中的至少一個。
在第21圖中,IC製造系統2100包含在設計、開發、以及與製造IC元件2160有關的製造週期和/或服務中彼此交互的實體,例如,設計室2120、光罩室2130、以及IC製造者/製造商(“fab”)2150。系統2100中的實體透過通信網路來連接。在一些實施方式中,通信網路是單個網路。在一些實施方式中,通信網路是各種不同的網路,例如,內聯網和互聯網。通信網路包含有線和/或無線通訊通道。每個實體與一個或多個其他實體交互,並向一個或多個其他實體提供服務和/或從一個或多個其他實體接收服務。在一些實施方式中,設計室2120、光罩室2130和IC製造商2150中的兩個或更多個由單個較大的公司擁有。在一些實施方式中,設計室2120、光罩室2130和IC製造商2150中的兩個或更多個共存於公共設施中並使用公共資源。
設計室(或設計團隊)2120基於以上參考第1A圖至第10E圖和第12A圖至第18圖討論的第19圖的方法1900來產生IC設計布局圖(或設計)2122。IC設計布局圖2122包含各種幾何圖案,其對應於構成將製造的IC元件2160的各種元件的金屬、氧化物、或半導體層的圖案。各種層結合以形成各種IC特徵。例如,一部分的IC設計布局圖2122包含各種IC特徵,例如,將在半導體基材(例如,矽晶圓)以及佈置在半導體基材上的各種金屬層上形成的主動區域、閘極電極、源極和汲極、層間互連的金屬線或連通柱、以及用於鍵合襯墊的開口。設計室2120實現適當的設計過程(包含以上參考第1A圖至第10E圖和第12A圖至第18圖討論的第19圖的方法1900)以形成IC設計布局圖2122。設計過程包含邏輯設計、物理設計、或布局和佈線中的一個或多個。IC設計布局圖2122被呈現在具有幾何圖案資訊的一個或多個資料檔案中。例如,IC設計布局圖2122可以以GDSII檔案格式或DFII檔案格式來表達。
光罩室2130包含資料準備2132和光罩製造2144。光罩室2130使用IC設計布局圖2122來製造將用於根據IC設計布局圖2122製造IC元件2160的各個層的一個或多個光罩2145。光罩室2130執行光罩資料準備2132,其中IC設計布局圖2122被轉換成表示性資料檔案(“RDF”)。光罩資料準備2132將RDF提供給光罩製造2144。光罩製造2144包含光罩寫入器。光罩寫入器將RDF轉換為基材上的圖像,例如,光罩(標線片)2145或半導體晶圓2153。設計布局圖2122由光罩資料準備2132操縱以符合光罩寫入器的特定特性和/或IC製造商2150的要求。在第21圖中,光罩資料準備2132和光罩製造2144被繪示為單獨的元件。在一些實施方式中,光罩資料準備2132和光罩製造2144被統稱為光罩資料準備。
在一些實施方式中,光罩資料準備2132包含光學鄰近校正(OPC),其使用光刻增強技術來補償圖像誤差,例如,可能由衍射、干涉、其他處理效應等引起的圖像誤差。OPC調整IC設計布局圖2122。在一些實施方式中,光罩資料準備2132還包含解析度增強技術(RET),例如,軸外照射、子解析度輔助特徵、相移光罩、其他合適的技術等或其組合。在一些實施方式中,還使用逆光刻技術(ILT),其將OPC視為逆成像問題。
在一些實施方式中,光罩資料準備2132包含光罩規則檢查器(MRC),其利用一組光罩創建規則來檢查已經在OPC中進行處理的IC設計布局圖2122,該組光罩創建規則包含某些幾何和/或連線性限制以確保足夠的餘量,以解釋半導體製造製程的可變性等。在一些實施方式中,MRC修改IC設計布局圖2122以補償光罩製造2144期間的限制,其可以撤銷OPC所執行的部分修改以便滿足光罩創建規則。
在一些實施方式中,光罩資料準備2132包含光刻製程檢查(LPC),其模擬將由IC製造商2150實現以製造IC元件2160的製程。LPC基於IC設計布局圖2122來模擬該製程以創建模擬製造元件,例如,IC元件2160。LPC模擬中的製程參數可以包含與IC製造週期的各種處理相關聯的參數、與用於製造IC的工具相關聯的參數、和/或製造製程的其他方面。LPC考慮各種因素,例如,空間圖像對比度、焦深(“DOF”)、光罩誤差增強因數(“MEEF”)、其他合適的因數等或其組合。在一些實施方式中,在已經透過LPC創建模擬製造元件之後,如果模擬元件在形狀上不夠接近以滿足設計規則,則重複OPC和/或MRC以進一步細化IC設計布局圖2122。
應理解,為了清楚起見,已經簡化了光罩資料準備2132的上述描述。在一些實施方式中,資料準備2132包含諸如邏輯操作(LOP)之類的附加特徵以根據製造規則來修改IC設計布局圖2122。此外,在資料準備2132期間應用於IC設計布局圖2122的處理可以以各種不同的順序被執行。
在光罩資料準備2132之後並且在光罩製造2144期間,基於經修改的IC設計布局圖2122來製造光罩2145或一組光罩2145。在一些實施方式中,光罩製造2144包含基於IC設計布局圖2122來執行一個或多個光刻曝光。在一些實施方式中,基於經修改的IC設計布局圖2122,使用電子束(e-beam)或多電子束的機制來在光罩(光罩或標線片)2145上形成圖案。光罩2145可以用各種技術來形成。在一些實施方式中,使用二進位技術形成光罩2145。在一些實施方式中,光罩圖案包含不透明區域和透明區域。用於曝光已經被塗覆在晶圓上的圖像敏感材料層(例如,光阻劑)的輻射束(例如,紫外(UV)光束)被不透明區域阻擋並透過透明區域。在一個實施例中,光罩2145的二進位光罩版本包含透明基材(例如,熔融石英)和塗覆在二進位光罩的不透明區域中的不透明材料(例如,鉻)。在另一實施例中,使用相移技術形成光罩2145。在光罩2145的相移光罩(PSM)版本中,在相移光罩上形成的圖案中的各種特徵配置為具有適當的相位差以增強解析度和成像品質。在各種實施例中,相移光罩可以是衰減PSM或交替PSM。由光罩製造2144產生的(一個或多個)光罩被用於各種製程中。例如,這類(一個或多個)光罩被用於離子注入製程以形成半導體晶圓2153中的各種摻雜區域,被用於蝕刻製程以形成半導體晶圓2153中的各種蝕刻區域,和/或被用於其他合適的製程中。
IC製造商2150包含晶圓製造2152。IC製造商2150是IC製造業務,其包含用於製造各種不同IC產品的一個或多個製造設施。在一些實施方式中,IC製造商2150是半導體鑄造廠。例如,可能存在用於多個IC產品的前端製造的製造設施(前端(FEOL)製造商),而第二製造設施可以提供用於IC產品的互連和封裝的後端製造(後端(BEOL)製造商),並且第三製造設施可以為鑄造業務提供其他服務。
IC製造商2150使用由光罩室2130製造的(一個或多個)光罩2145來製造IC元件2160。因此,IC製造商2150至少間接地使用IC設計布局圖2122來製造IC元件2160。在一些實施方式中,半導體晶圓2153由IC製造商2150使用(一個或多個)光罩2145來製造以形成IC元件2160。在一些實施方式中,IC製造包含至少間接地基於IC設計布局圖2122來執行一個或多個光刻曝光。半導體晶圓2153包含在其上形成有材料層的矽基材或其他適當的基材。半導體晶圓2153還包含各種摻雜區域、介電質特徵、多級互連等(在隨後的製造步驟中形成的)中的一個或多個。
基於以上討論,可以看出本揭露提供了優點。然而,應當理解,其他實施方式可以提供附加優點,並且在本文中不必揭露所有優點,並且對於所有實施方式都不需要特定優點。一個優點是金屬閘極結構(即,本質閘極)具有恒定的閘極間距和恒定的寬度。這樣,可以增加電晶體的密度。另一個優點是閘極結構(即,非本質閘極)被用作光罩以注入源極/汲極區域和體區域,使得源極/汲極區域和體區域可以彼此間隔開。此外,本質閘極和非本質閘極可以一起被圖案化,使得非本質閘極不會使得用於形成半導體元件的製造製程複雜化。另外,本質閘極和非本質閘極彼此間隔開,並且非本質閘極是浮置的。利用這樣的配置,非本質閘極消除了浮體效應(floating body effect),並且不影響相鄰的源極/汲極區域和體區域的電性能。
根據本揭露的一些實施方式,一種半導體元件包含:源極/汲極區域、體區域、第一閘極結構和第二閘極結構。源極/汲極區域和體區域位於基材中。第一閘極結構和第二閘極結構位於基材上方。源極/汲極區域和體區域位於第一閘極結構的相反側。第二閘極結構與第一閘極結構間隔開。源極/汲極區域、體區域和第一閘極結構位於第二閘極結構的同一側。
根據本揭露的一些實施方式,一種半導體元件包含:主動區域、第一閘極結構和第二閘極結構。主動區域包含第一源極/汲極區域和第二源極/汲極區域以及第一體區域和第二體區域。第一源極/汲極區域和第二源極/汲極區域彼此間隔開,並且第一體區域和第二體區域彼此間隔開。第一閘極結構位於主動區域上方並且位於第一源極/汲極區域與第一體區域之間。第二閘極結構位於主動區域上方並且位於第一體區域與第二體區域之間。
根據本揭露的一些實施方式,一種用於製造半導體元件的方法包含:在基材中形成主動區域。在主動區域上方形成第一閘極結構和第二閘極結構。第一閘極結構和第二閘極結構包含相同的材料並且在不同的方向上延伸。在主動區域中並且在第一閘極結構的相反側形成源極/汲極區域和第一體區域。用第三閘極結構替換第二閘極結構。第一閘極結構和第三閘極結構包含不同的材料。
以上概述了若干實施方式的特徵,使得本領域技術人員可以更好地理解本揭露的各方面。本領域技術人員應當理解,他們可以容易地使用本揭露作為設計或修改其他製程和結構以實現本文介紹的實施方式或實施例的相同目的和/或實現本文介紹的實施方式或實施例的相同優點的基礎。本領域技術人員還應該認識到,這樣的等同配置不脫離本揭露的精神和範圍,並且他們可以在不脫離本揭露的精神和範圍的情況下在本文中進行各種改變、替換和變更。
102a,102b,102c,102d,302a,302b,302c,302d,402a,402b,402c,402d,402e,402f,502a,502b,502c,502d,502e,502f,502g,502h,502i,502j:源極/汲極區域
104a,104b,104c,104d,304a,304b,304c,304d,404a,404b,404c,404d,404e,404f,504a,504b,504c,504d,504e,504f,504g,504h,504i,504j:體區域
110:基材
112:半導體基材
114:絕緣體層
116:半導體材料
118,318a,318b,418a,418b,518a,518b,618,718:主動區域
118a,118b:相反側
120:隔離結構
130:虛設介電質層
140a,140b,140c:虛設閘極堆疊
142a,142b,142c,142ca,142cb,142cc,142cd,342ca,342cb,442ca,442b,442cc,542ca,542cb,542cc,542cd,542ce,542cf,742:閘極結構
144:襯墊層
146:硬光罩層
150:間隔件結構
152:開口
160:金屬合金層
170:CESL
175:第一ILD
177:第二ILD
180a,180aa,180ab,180ac,180b,180ba,180bb,380a,380b,480aa,480ab,480ba,480bb,580aa,580ab,580ac,580ad,580ba,580bb,780:金屬閘極結構
182:閘極介電質層
184:金屬閘極電極
185:金屬層
186:填充層
190,390,490,590,790:接觸
300,400,500,600,700:積體電路
395,495,595,597:連通柱
501,503,505,507,509,A,A1,A2,B1,B2,D,OP,Q,SE,SI,T1,VDD,VSS,ZN:導電跡線
1900,M:方法
1910,1920,1930,1940,1950,1960,1970:操作
2000:IC元件設計系統
2002:處理器
2004:非暫態電腦可讀儲存介質
2006:指令
2008:匯流排
2010:I/O介面
2012:網路介面
2014:網路
2020:IC布局設計圖
2022:設計規範
2100:IC製造系統
2120:設計室
2122:IC設計布局圖
2130:光罩室
2132:資料準備
2144:光罩製造
2145:光罩
2150:製造商
2152:晶圓製造
2153:半導體晶圓
2160:IC元件
B-B,C-C,D-D,E-E:線
G1,G2,MD,OD,V0,V1:部分
L1,L2:長度
M0,M1:部分/水準
P1,P2,P3,P4,P5,P6:距離
S12,S14,S16:方塊
W1,W2:寬度
當結合附圖閱讀時,從以下詳細描述中可以最好地理解本揭露的各方面。應注意,根據工業中的標準實踐,各種特徵未按比例繪製。實際上,為了清楚討論,可以任意增加或減小各種特徵的尺寸。
第1A圖至第10E圖繪示了根據本揭露的一些實施方式的處於各個階段的用於製造半導體元件的方法。
第11圖是根據本揭露的一些實施方式的用於形成半導體元件的方法的流程圖。
第12A圖是根據本揭露的一些實施方式的半導體元件的俯視圖。
第12B圖是沿著第12A圖中的線B-B截切的剖面圖,並且第12C圖是沿著第12A圖中的線C-C截切的剖面圖。
第12D圖是沿著第12A圖中的線D-D截切的剖面圖。
第12E圖是沿著第12A圖中的線E-E截切的剖面圖。
第12F圖是沿著第12A圖中的線F-F截切的剖面圖。
第13A圖至第13D圖是根據本揭露的一些實施方式的半導體元件的俯視圖。
第14A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路的布局圖。
第14B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路的布局圖。
第15A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路的布局圖。
第15B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路的布局圖。
第16A圖是根據本揭露的一些實施方式的不具有導電跡線的積體電路的布局圖。
第16B圖是根據本揭露的一些實施方式的具有導電跡線的積體電路的布局圖。
第17圖是根據本揭露的一些實施方式的積體電路的布局圖。
第18圖是根據本揭露的一些實施方式的積體電路的布局圖。
第19圖是根據本揭露的一些實施方式的產生IC布局圖的方法的流程圖。
第20圖是根據本揭露的一些實施方式的IC元件設計系統的功能方塊圖。
第21圖是根據本揭露的一些實施方式的IC製造系統以及與其相關聯的IC製造流程的功能方塊圖。
M:方法
S12,S14,S16:方塊
Claims (20)
- 一種半導體元件,包含: 一源極/汲極區域,位於一基材中; 一體區域,位於該基材中; 一第一閘極結構,位於該基材上方,其中該源極/汲極區域和該體區域位於該第一閘極結構的相反側;以及 一第二閘極結構,位於該基材上方並且與該第一閘極結構間隔開,其中該源極/汲極區域、該體區域和該第一閘極結構位於該第二閘極結構的同一側。
- 如請求項1所述之半導體元件,其中該第一閘極結構和該第二閘極結構包含不同材料。
- 如請求項1所述之半導體元件,其中該第二閘極結構包含金屬,並且該第一閘極結構不含金屬。
- 如請求項1所述之半導體元件,其中該第一閘極結構和該第二閘極結構在不同的方向上延伸。
- 如請求項1所述之半導體元件,其中該第二閘極結構在一第一方向上延伸,並且該源極/汲極區域和該體區域沿著該第一方向佈置。
- 如請求項1所述之半導體元件,進一步包含一間隔件結構,位於該第一閘極結構與該第二閘極結構之間。
- 如請求項6所述之半導體元件,其中該間隔件結構與該第一閘極結構和該第二閘極結構接觸。
- 如請求項1所述之半導體元件,進一步包含一虛設閘極結構,其中該源極/汲極區域、該體區域和該第一閘極結構位於該虛設閘極結構與該第二閘極結構之間。
- 如請求項8所述之半導體元件,其中該虛設閘極結構和該第一閘極結構包含不同的材料。
- 如請求項8所述之半導體元件,其中該第一閘極結構和該第二閘極結構是浮置的。
- 一種半導體元件,包含: 一主動區域,包含: 一第一源極/汲極區域和一第二源極/汲極區域,該第一源極/汲極區域和該第二源極/汲極區域彼此間隔開;以及 一第一體區域和一第二體區域,該第一體區域和該第二體區域彼此間隔開; 一第一閘極結構,位於該主動區域上方並且位於該第一源極/汲極區域與該第一體區域之間;以及 一第二閘極結構,位於該主動區域上方並且位於該第一體區域與該第二體區域之間。
- 如請求項11所述之半導體元件,其中該第二閘極結構進一步位於該第一源極/汲極區域與該第二源極/汲極區域之間。
- 如請求項11所述之半導體元件,其中該第一閘極結構和該第二閘極結構包含不同的材料。
- 如請求項11所述之半導體元件,進一步包含一金屬合金層與該第二源極/汲極區域和該第二體區域接觸。
- 如請求項11所述之半導體元件,其中該主動區域具有相反側,並且該第二閘極結構延伸超過該主動區域的相反側。
- 一種半導體元件的製造方法,包含: 形成一主動區域於一基材中; 形成一第一閘極結構和一第二閘極結構於該主動區域上方,其中該第一閘極結構和該第二閘極結構包含相同材料並且在不同的方向上延伸; 形成一源極/汲極區域和一第一體區域於該主動區域中並且在該第一閘極結構的相反側;以及 以一第三閘極結構替換該第二閘極結構,其中該第一閘極結構和該第三閘極結構包含不同材料。
- 如請求項16所述之半導體元件的製造方法,其中該第一閘極結構不含金屬。
- 如請求項16所述之半導體元件的製造方法,其中該第三閘極結構包含金屬。
- 如請求項16所述之半導體元件的製造方法,進一步包含在該主動區域中形成一第二體區域,使得該第一體區域和該第二體區域位於該第二閘極結構的相反側。
- 如請求項16所述之半導體元件的製造方法,進一步包含形成一間隔件結構,該間隔件結構位於該第一閘極結構與該第二閘極結構之間並且與該第一閘極結構和該第二閘極結構接觸。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202010285587.0A CN113078150B (zh) | 2020-04-13 | 2020-04-13 | 半导体器件及其制造方法 |
| CN202010285587.0 | 2020-04-13 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202139293A true TW202139293A (zh) | 2021-10-16 |
| TWI799775B TWI799775B (zh) | 2023-04-21 |
Family
ID=76609042
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110100142A TWI799775B (zh) | 2020-04-13 | 2021-01-04 | 半導體元件及其製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11404553B2 (zh) |
| CN (1) | CN113078150B (zh) |
| TW (1) | TWI799775B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12347689B2 (en) | 2022-02-15 | 2025-07-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and methods of formation |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20090170259A1 (en) * | 2007-12-28 | 2009-07-02 | Texas Instruments Incorporated | Angled implants with different characteristics on different axes |
| US10573751B2 (en) * | 2012-01-23 | 2020-02-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for providing line end extensions for fin-type active regions |
| US9515172B2 (en) * | 2014-01-28 | 2016-12-06 | Samsung Electronics Co., Ltd. | Semiconductor devices having isolation insulating layers and methods of manufacturing the same |
| KR102481427B1 (ko) * | 2016-01-13 | 2022-12-27 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| US10622352B2 (en) * | 2017-01-25 | 2020-04-14 | International Business Machines Corporation | Fin cut to prevent replacement gate collapse on STI |
| KR102285641B1 (ko) * | 2017-03-10 | 2021-08-03 | 삼성전자주식회사 | 반도체 장치 및 반도체 장치의 제조 방법 |
| US10529860B2 (en) * | 2018-05-31 | 2020-01-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and method for FinFET device with contact over dielectric gate |
| US10446451B1 (en) * | 2018-07-05 | 2019-10-15 | Globalfoundries Inc. | Method for forming replacement gate structures for vertical transistors |
-
2020
- 2020-04-13 CN CN202010285587.0A patent/CN113078150B/zh active Active
- 2020-05-15 US US16/875,757 patent/US11404553B2/en active Active
-
2021
- 2021-01-04 TW TW110100142A patent/TWI799775B/zh active
Also Published As
| Publication number | Publication date |
|---|---|
| TWI799775B (zh) | 2023-04-21 |
| US20210320181A1 (en) | 2021-10-14 |
| CN113078150A (zh) | 2021-07-06 |
| CN113078150B (zh) | 2025-05-23 |
| US11404553B2 (en) | 2022-08-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10878162B2 (en) | Metal with buried power for increased IC device density | |
| CN111816655B (zh) | 集成电路及其形成方法 | |
| US20250040224A1 (en) | Integrated circuit, system and method of forming same | |
| TW202018787A (zh) | 具有不同寬度之源極與汲極觸點的半導體裝置 | |
| US12095464B2 (en) | Integrated circuit and method of forming the same | |
| US20230343784A1 (en) | Integrated circuit | |
| US20250331296A1 (en) | Integrated circuit having fins crossing cell boundary | |
| US20230387129A1 (en) | Integrated circuit with active region jogs | |
| CN115394747A (zh) | 半导体装置及其制造方法及系统 | |
| TW202139293A (zh) | 半導體元件及其製造方法 | |
| TW202349657A (zh) | 積體電路結構及其製造方法 | |
| TW202318512A (zh) | 積體電路結構 | |
| US12408440B2 (en) | Method of making amphi-FET structure and method of designing | |
| CN113540079A (zh) | 半导体元件 | |
| US20250089364A1 (en) | Integrated circuit, system and method of forming the same | |
| US12433032B2 (en) | Semiconductor structure including boundary header cell and method for manufacturing the same | |
| US12199615B2 (en) | Integrated circuit and method of forming the same | |
| US20250357921A1 (en) | Integrated circuit and method of forming the same | |
| US12364006B2 (en) | Integrated circuit and method of forming same | |
| TWI810664B (zh) | 阻抗降低之半導體裝置及其製造方法 |