TW202021079A - 具有封裝內隔室屏蔽的半導體封裝及其製作方法 - Google Patents
具有封裝內隔室屏蔽的半導體封裝及其製作方法 Download PDFInfo
- Publication number
- TW202021079A TW202021079A TW107142358A TW107142358A TW202021079A TW 202021079 A TW202021079 A TW 202021079A TW 107142358 A TW107142358 A TW 107142358A TW 107142358 A TW107142358 A TW 107142358A TW 202021079 A TW202021079 A TW 202021079A
- Authority
- TW
- Taiwan
- Prior art keywords
- metal
- semiconductor package
- item
- patent application
- colloid
- Prior art date
Links
Images
Classifications
-
- H10W20/40—
-
- H10W42/20—
-
- H10W44/20—
-
- H10W70/098—
-
- H10W72/50—
-
- H10W72/90—
-
- H10W74/016—
-
- H10W74/10—
-
- H10W74/117—
-
- H10W74/40—
-
- H10W90/00—
-
- H10W90/701—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H10W42/00—
-
- H10W44/243—
-
- H10W44/255—
-
- H10W72/075—
-
- H10W72/5522—
-
- H10W72/932—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W90/724—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Ceramic Engineering (AREA)
Abstract
一種具有封裝內隔室屏蔽的半導體封裝,包含一基板,在該基板的一頂表面上至少設置有一高頻晶片以及易受高頻訊號干擾的一電路元件;一第一接地環,在該基板的該頂表面上,環繞著該高頻晶片;一第一金屬柱強化膠體牆,設在該第一接地環上,環繞著該高頻晶片;一第二接地環,在該基板的該頂表面上,環繞著該電路元件;一第二金屬柱強化膠體牆,設在該第二接地環上,環繞著該電路元件;一成型模料,至少覆蓋該高頻晶片及該電路元件;以及一導電層,設於該成型模料上,並且與該第一金屬柱強化膠體牆及/或該第二金屬柱強化膠體牆接觸。
Description
本發明係有關於半導體技術領域,特別是有關於一種具有封裝內隔室屏蔽(In-Package Compartmental Shielding)的半導體封裝及其製作方法。
可攜式電子設備,例如行動電話,通常利用多組件半導體模組在單個模製封裝中提供高度的電路整合。多組件半導體模組可包括例如半導體晶粒和安裝在電路板上的多個電子組件。安裝有半導體晶粒和電子組件的電路板係在模封製程中完成封裝,形成包覆成型的半導體封裝結構。
為了確保手機等設備在不同環境中正確操作能達到所需的性能水平,通常還要對包覆成型的半導體封裝進行屏蔽,使其免受電磁干擾(EMI)的影響。上述電磁干擾是由於電磁(例如射頻(RF))輻射和電磁傳導而在電氣系統中產生的不利於元件效能的影響。
隨著晶片模組,例如,系統級封裝(SiP)的體積越來越小,組件之間的距離也跟著縮小,也使得模組內的電路對EMI更敏感,因此有必要在模組內組件之間設置電磁干擾屏蔽。然而,現有技術要在模組內形成屏蔽,製程上十分複雜且成本高昂。因此,目前該技術領域面臨的挑戰是在不增加封裝尺寸及製程複雜度的情況下為包覆成型的半導體封裝提供有效的EMI屏蔽,並且不會顯著增加封裝成本。
本發明的主要目的在提供一種具有封裝內隔室屏蔽的半導體封裝及其製作方法,以解決上述先前技藝的不足與缺點。
本發明實施例一方面披露一種具有封裝內隔室屏蔽的半導體封裝,包含:一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件;一第一接地環,在該基板的該頂表面上,環繞著該高頻晶片;一第一金屬柱強化膠體牆,設在該第一接地環上,環繞著該高頻晶片;一第二接地環,在該基板的該頂表面上,環繞著該電路元件;一第二金屬柱強化膠體牆,設在該第二接地環上,環繞著該電路元件;一成型模料,至少覆蓋該高頻晶片及該電路元件;以及一導電層,設於該成型模料上,並且與該第一金屬柱強化膠體牆及/或該第二金屬柱強化膠體牆接觸。
根據本發明一實施例,該第一金屬柱強化膠體牆包含複數個第一金屬柱,其中各該複數個第一金屬柱的一端固定在該第一接地環上,另一端則懸空,該複數個第一金屬柱圍繞著該高頻晶片。
根據本發明一實施例,該第二金屬柱強化膠體牆包含複數個第二金屬柱,其中各該複數個第二金屬柱的一端固定在該第二接地環上,另一端則懸空,該複數個第二金屬柱圍繞著該電路元件。
根據本發明一實施例,該第一金屬柱強化膠體牆或該第二金屬柱強化膠體牆另包含一膠體,附著在該第一或該第二金屬柱的表面上。根據本發明一實施例,該成型模料的組成與該膠體的組成不同。
另一方面,本發明實施例披露一種具有封裝內隔室屏蔽的半導體封裝的製作方法。首先提供一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件,其中該基板的該頂表面上另設有一第一接地環,環繞著該高頻晶片,以及一第二接地環,環繞著該電路元件。在該第一接地環上形成一第一金屬柱強化膠體牆,環繞著該高頻晶片。在該第二接地環上形成一第二金屬柱強化膠體牆,環繞著該電路元件。形成一成型模料,至少覆蓋該高頻晶片及該電路元件。於該成型模料上形成一導電層,使該導電層與該第一金屬柱強化膠體牆及/或該第二金屬柱強化膠體牆接觸。
根據本發明一實施例,另包含:形成複數個第一金屬柱,其中各該複數個第一金屬柱的一端固定在該第一接地環上,另一端則懸空,該複數個第一金屬柱圍繞著該高頻晶片。
根據本發明一實施例,另包含:形成複數個第二金屬柱,其中各該複數個第二金屬柱的一端固定在該第二接地環上,另一端則懸空,該複數個第二金屬柱圍繞著該電路元件。
根據本發明一實施例,另包含:形成一膠體,附著在該第一或該第二金屬柱的表面上。
本發明另一方面提供一半導體封裝,包含一基板,在該基板的一頂表面上至少設置有一半導體晶片;一接地環,在該基板的該頂表面上,環繞著該半導體晶片;一金屬柱強化膠體牆,設在該接地環上,環繞著該半導體晶片;以及一成型模料,緊緊設置在該金屬柱強化膠體牆圍繞的範圍內,並覆蓋該半導體晶片。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
在下文中,將參照附圖說明細節,該些附圖中之內容亦構成說明書細節描述的一部份,並且以可實行該實施例之特例描述方式來繪示。下文實施例已描述足夠的細節俾使該領域之一般技藝人士得以具以實施。當然,亦可採行其他的實施例,或是在不悖離文中所述實施例的前提下作出任何結構性、邏輯性、及電性上的改變。因此,下文之細節描述不應被視為是限制,反之,其中所包含的實施例將由隨附的申請專利範圍來加以界定。
本公開披露一種具有封裝內隔室屏蔽(In-Package Shielding)的半導體封裝,例如,系統級封裝(System in a Package,SiP),及其製作方法。SiP係指將多個功能晶片,包括處理器、記憶體等功能晶片及其他組件,例如被動元件,整合在單一封裝內,而能實現一完整的功能。如前所述,隨著電子系統變得越來越小以及SiP封裝內電子組件的密度越來越高,因此容易產生系統內的電磁干擾(EMI),尤其一些高頻晶片封裝結構,例如,射頻晶片、GPS晶片、藍芽晶片等高頻晶片透過SiP封裝為一體式結構,容易產生封裝內電子組件之間的電磁干擾。本發明於是提出一種製程簡化、低成本且有效的半導體封裝的製作方法,能夠具體解決現有技術面臨的問題。
圖1至圖5為依據本發明一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝1的製作方法示意圖。如圖1所示,首先提供一基板100,例如,一電路板或一封裝基板。根據本發明一實施例,例如,基板100可以是雙層基板(例如,具有核心層和兩個金屬層的基板),但不限於此。基板100可包括陶瓷材料、層壓絕緣材料或其他合適類型的材料。儘管未在圖1中示出,基板100還可以包括在其頂表面100a和底表面100b和通孔上的圖案化金屬層或跡線(trace)。此外,在基板100頂表面100a和底表面100b上可以另設有一防焊層120(又稱為綠漆)。
根據本發明一實施例,在基板100的頂表面100a上可以設置有多個彼此靠近的半導體晶片10~12。例如,半導體晶片10可以是電源管理晶片(power management IC,PMIC),半導體晶片11可以是射頻晶片(RFIC),半導體晶片12可以是功率放大器晶片(power amplifier IC,PAIC),但不限於此。
熟習該項技藝者應理解以上半導體晶片10~12的種類僅為例示說明。為達到不同的電路功能,基板100上還可以設置其他不同的半導體晶片或元件,例如,處理器、快閃記憶體(flash memory)或動態隨機存取記憶體(dynamic random access memory,DRAM)、控制晶片等。根據本發明一實施例,在基板100的頂表面100a上至少設置有一高頻晶片,例如,半導體晶片11,以及易受高頻訊號干擾的電路元件或晶片,例如,半導體晶片12。
根據本發明一實施例,例如,半導體晶片10及12可以是以打線接合(wire bonding)方式設置在基板100的頂表面100a上,半導體晶片11可以是以覆晶接合(flip chip bonding)方式設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,半導體晶片10~12可以是裸晶(bare die)形式或者晶片封裝(chip package)形式。
例如,半導體晶片10的主動面上可以設置有多個輸出/輸入墊(input/output pad,I/O pad)101,經由打線102電連接至基板100的頂表面100a上的相應接合墊202(通常又稱金手指)。根據本發明一實施例,打線102可以是金線或銅線等,而接合墊202的表面通常設置有可焊接鍍層(solderable coating),例如,鎳金層或銅金層等。例如,半導體晶片12可以透過打線122電連接至基板100的頂表面100a。
根據本發明一實施例,在基板100的頂表面100a上可以另設置有多個被動元件13。例如,被動元件13可以是電容元件、電感元件、電阻元件等,但不限於此。根據本發明一實施例,被動元件13可以是利用表面黏著技術(surface-mount technology,SMT)設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,被動元件13可以設置在半導體晶片10~12之間的基板100的頂表面100a上。
根據本發明一實施例,例如,在半導體晶片11及12的周圍的基板100的頂表面100a上,分別設置有接地環211及212,其中,接地環211環繞著半導體晶片11,而接地環212環繞著半導體晶片12。根據本發明一實施例,接地環211及212可以是連續的環狀圖案,但不限於此。在其他實施例中,接地環211及212可以是連續的環狀圖案或者是排列成環狀的接墊圖案。
例如,接地環211及212可以是由基板100內的圖案化金屬層所構成,其表面具有可焊接鍍層,例如,鎳金層或銅金層等。接地環211及212可以進一步透過通孔與一接地層(圖未示)電連接。根據本發明一實施例,接地環211及212可以有部分重疊或共用部分,例如,在半導體晶片11及12的之間的重疊處213,但不限於此。在其他實例中,接地環211及212可以是彼此獨立的環狀圖案。
根據本發明一實施例,在接地環211上設置有多個金屬柱311,而在接地環212上設置有多個金屬柱312。根據本發明一實施例,金屬柱311、312可以是包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金,或任何合適的導電材料。例如,金屬柱311、312可以是銅柱或銅鎳合金柱,但不限於此。根據本發明一實施例,金屬柱311至少排列成一列,且金屬柱312至少排列成一列,但不限於此。根據本發明一實施例,在前述的半導體晶片11及12的之間的重疊處213,金屬柱311與金屬柱312之間是彼此交錯的排列,如圖1中右側放大側視圖所示,如此以達到較佳的電磁干擾屏蔽效果。
根據本發明一實施例,金屬柱311、312可以是利用打線方式形成的,其中各金屬柱311、312一端固定在接地環211、212上,另一端則是懸空的,如圖1所示,各金屬柱311、312筆直的朝向上,如同圍籬般分別圍繞著半導體晶片11及12。根據本發明一實施例,金屬柱311、312具有一約略相同的高度h,其中高度h高於後續預定形成的成型模料的目標厚度(研磨後)。圖1雖繪示金屬柱311、312分別圍繞著半導體晶片11及12,然而,熟習該項技藝者應理解,金屬柱311、312可以分別圍繞著半導體晶片11及12的部分周邊,例如,半導體晶片11及12的單邊或雙邊等,而不是完全圍繞,例如,在另一實施例中,金屬柱311、312僅設置在半導體晶片11及12的之間的重疊處213。
請參閱圖6及圖7,其例示設置在半導體晶片11及12之間的重疊處213的金屬柱311、312的部份上視示意圖。如圖6所示,金屬柱311的線徑d1
與金屬柱312的線徑d2
可以彼此相等或不相等。金屬柱311之間的間距P1
、金屬柱312之間的間距P2
及金屬柱311、312之間的間距P3
,彼此可以相等或不相等。金屬柱311、312之間的橫向距離S可以是大於或等於0。根據本發明一實施例,例如,金屬柱311、312之間的橫向距離S可以是介於欲屏蔽電磁波的波長的約十分之一約到百分之一的範圍內,但不限於此。可以選擇金屬柱311、312的橫向距離S的值以為特定頻率或頻率範圍提供EMI屏蔽。
舉例來說,如圖7所示,金屬柱311的線徑d1
與金屬柱312的線徑d2
可以彼此相等,例如,大於或等於15微米,而金屬柱311之間的間距P1
與金屬柱311、312之間的間距P3
彼此相等,例如,約等於30微米。需理解的是,上述參數,包括金屬柱311的線徑d1
、金屬柱312的線徑d2
、金屬柱311之間的間距P1
、金屬柱312之間的間距P2
及金屬柱311、312之間的間距P3
,均可以視實際設計需求而調整。
根據本發明一實施例,金屬柱311、312可以是與半導體晶片10及12的打線接合步驟同時進行並且可以在同一打線機台中完成。此外,根據本發明一實施例,金屬柱311、312的線徑可以與半導體晶片10及12上的打線102及打線122的線徑相同,也可以不相同。例如,金屬柱311、312的線徑可以大於半導體晶片10及12上的打線102及打線122的線徑。此外,金屬柱311、312的材料可以與半導體晶片10及12上的打線102及打線122的材料相同,也可以不相同。
如圖2所示,在完成金屬柱311、312的設置後,接著進行一噴膠製程,利用一噴頭40將一膠體401沿著接地環211及212噴灑在金屬柱311、312上,其中使膠體401附著在金屬柱311、312的表面上並填入金屬柱311、312之間的空隙。根據本發明一實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。根據本發明一實施例,膠體401可以包含有導電顆粒,例如,銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯,或任何合適的導電材料。根據本發明一實施例,膠體401還可以包含有填充物(filler),例如,石英顆粒、鑽石顆粒等。根據本發明一實施例,膠體401還可以包含有溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
後續,可以進行一固化製程,例如,加熱或UV照射,使得黏附在金屬柱311、312表面上的膠體401達到固化或者半固化的程度。膠體401可以強化金屬柱311、312,使其在製程中不會倒塌,此外,也可以提升電磁干擾的屏蔽效果及散熱效能。在完成固化製程之後,即在基板100的頂表面100a上形成金屬柱強化膠體牆(metal-pillar reinforced glue walls)411及412,其中金屬柱強化膠體牆411包含環繞著半導體晶片11的金屬柱311及經過固化或半固化的膠體401,金屬柱強化膠體牆412包含環繞著半導體晶片12的金屬柱312及經過固化或半固化的膠體401。
根據本發明其它實施例,若金屬柱311的線徑d1
與金屬柱312的線徑d2
較粗,例如,大於或等於25微米,或者,大於或等於35微米,此時,也可以省略噴膠製程。此外,在其他實施例中,也可以選擇在圖2中所示的在接地環上設置金屬柱之後,才進行圖1中所示在基板的頂表面上設置半導體晶片(包括晶片接合、打線或覆晶接合等)步驟。
如圖3所示,接著進行一模封製程,在基板100的頂表面100a上形成一成型模料500。根據本發明一實施例,成型模料500可以包含樹脂材料,例如,熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,成型模料500的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,而成型模料500的組成中則通常不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料500的組成與膠體401的組成可以相同,或者使成型模料500與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。
根據本發明一實施例,成型模料500溢出金屬柱強化膠體牆411及412而覆蓋在金屬柱強化膠體牆411及412以外的區域,包括半導體晶片10、打線102、122及被動元件13均被成型模料500包封住。根據本發明一實施例,成型模料500可以利用各種合適的方法形成,例如,壓縮模製(compression molding),但不限於此。根據本發明一實施例,上述模封製程可以進一步包含一固化製程,例如,熱固化製程。此時,如圖3所示,成型模料500在經過熱固化後,可以具有一第一厚度t1
,其中第一厚度t1
大於金屬柱311、312的高度h及金屬柱強化膠體牆411及412的高度。
如圖4所示,在完成模封製程之後,接著可以進行一研磨製程,將成型模料500的厚度從第一厚度t1
縮減至一第二厚度t2
,使得金屬柱強化膠體牆411及412的頂面被顯露出來,而且金屬柱311、312的上端面也被顯露出來。此時,成型模料500的上表面與金屬柱強化膠體牆411及412的頂面是約略齊平的。
最後,如圖5所示,在成型模料500上的預定區域,形成一導電層520。根據本發明一實施例,導電層520可以位於半導體晶片11及12和金屬柱強化膠體牆411及412的正上方。導電層520可包括導電塗層,例如,導電墨水,其可包括銅、銀或其他導電金屬。在另一實施例中,導電層520可包括銅、鋁或其他合適金屬的層。導電層520直接接觸到金屬柱311、312的顯露出的上端面,並透過金屬柱311、312構成接地組態。
需理解的是,圖5中的導電層520的覆蓋範圍及圖案僅為例示說明,本發明不應以此為限。在其它實施例中,成型模料500上的全部表面包括上表面及側表面)可以被導電層520覆蓋。在一些實施例中,導電層520可以僅覆蓋半導體晶片11或12。此時,導電層520會與第一金屬柱強化膠體牆411或412及部分的成型模料500的上表面接觸。
結構上,如圖4及圖5所示,本發明實施例披露一種具有封裝內隔室屏蔽的半導體封裝1,包含:一基板100,在基板100的一頂表面100a上至少設置有一高頻晶片,例如半導體晶片11,以及易受高頻訊號干擾的一電路元件12,例如半導體晶片11。一接地環211,在基板100的頂表面100a上,環繞著高頻晶片,例如半導體晶片11。一金屬柱強化膠體牆411,設在接地環211上,環繞著高頻晶片。一接地環212,在基板100的頂表面100a上,環繞著電路元件。一金屬柱強化膠體牆412,設在接地環212上,環繞著電路元件。一成型模料500,至少覆蓋高頻晶片及電路元件;以及一導電層520,設於成型模料500上,並且與金屬柱強化膠體牆411及/或該金屬柱強化膠體牆412接觸。
根據本發明一實施例,金屬柱強化膠體牆411包含複數個金屬柱311,其中各金屬柱311的一端固定在接地環211上,另一端則懸空,複數個金屬柱311圍繞著高頻晶片。
根據本發明一實施例,金屬柱強化膠體牆412包含複數個金屬柱312,其中各金屬柱312的一端固定在接地環212上,另一端則懸空,複數個金屬柱312圍繞著電路元件。
根據本發明一實施例,金屬柱強化膠體牆411或金屬柱強化膠體牆412另包含一膠體401,附著在金屬柱311或金屬柱312的表面上。根據本發明一實施例,成型模料500的組成與膠體401的組成不同。
請參閱圖8及圖9,其為依據本發明另一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖,其中相同的層、元件或材料仍沿用相同的符號來表示。如圖8所示,類似的,半導體封裝2在基板100的頂表面100a上可以設置有多個彼此靠近的半導體晶片10~12。例如,半導體晶片10可以是電源管理晶片(PMIC),半導體晶片11可以是射頻晶片(RFIC),半導體晶片12可以是功率放大器晶片(PAIC),但不限於此。根據本發明一實施例,在基板100的頂表面100a上至少設置有一高頻晶片,例如,半導體晶片11,以及易受高頻訊號干擾的電路元件或晶片,例如,半導體晶片12。
根據本發明一實施例,例如,半導體晶片10及12可以是以打線接合方式設置在基板100的頂表面100a上,半導體晶片11可以是以覆晶接合方式設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,半導體晶片10~12可以是裸晶形式或者晶片封裝形式。
根據本發明一實施例,在基板100的頂表面100a上可以另設置有多個被動元件13。例如,被動元件13可以是電容元件、電感元件、電阻元件等,但不限於此。根據本發明一實施例,被動元件13可以是利用表面黏著技術(SMT)設置在基板100的頂表面100a上,但不限於此。根據本發明一實施例,被動元件13可以設置在半導體晶片10~12之間的基板100的頂表面100a上。
根據本發明一實施例,例如,在半導體晶片10~12的周圍的基板100的頂表面100a上,分別設置有接地環210、211及212,其中,接地環210環繞著半導體晶片10,接地環211環繞著半導體晶片11,而接地環212環繞著半導體晶片12。根據本發明一實施例,接地環210~212可以是連續的環狀圖案,但不限於此。在其他實施例中,接地環210~212可以是連續的環狀圖案或者是排列成環狀的接墊圖案。
根據本發明一實施例,在接地環210上設置有多個金屬柱310,在接地環211上設置有多個金屬柱311,而在接地環212上設置有多個金屬柱312。根據本發明一實施例,金屬柱310~312可以是包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金,或任何合適的導電材料。例如,金屬柱310~312可以是銅柱或銅鎳合金柱,但不限於此。根據本發明一實施例,金屬柱310~312至少排列成一列,但不限於此。
根據本發明一實施例,金屬柱310~312可以是利用打線方式形成的,其中各金屬柱310~312一端分別固定在接地環210~212上,另一端則是懸空的,如圖1所示,各金屬柱310~312筆直的朝向上,如同圍籬般分別圍繞著半導體晶片10~12。圖8繪示金屬柱310~312分別完全連續的圍繞著半導體晶片10~12。
接著進行一噴膠製程,利用一噴頭40將一膠體401沿著接地環210~212噴灑在金屬柱310~312上,其中使膠體401附著在金屬柱310~312的表面上並填入金屬柱310~312之間的空隙。根據本發明一實施例,膠體401可以是熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,膠體401可以是導電膠,例如,銀膠或鋁膠。根據本發明一實施例,膠體401可以包含有導電顆粒,例如,銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯,或任何合適的導電材料。根據本發明一實施例,膠體401還可以包含有填充物(filler),例如,石英顆粒、鑽石顆粒等。根據本發明一實施例,膠體401還可以包含有溶劑或添加劑(例如,交聯劑、催化劑或改質劑)等。
後續,可以進行一固化製程,例如,加熱或UV照射,使得黏附在金屬柱310~312表面上的膠體401達到固化或者半固化的程度。膠體401可以強化金屬柱310~312,使其在製程中不會倒塌,此外,也可以提升電磁干擾的屏蔽效果及散熱效能。在完成固化製程之後,即在基板100的頂表面100a上形成金屬柱強化膠體牆410~412,其中金屬柱強化膠體牆410包含環繞著半導體晶片10的金屬柱310及經過固化或半固化的膠體401,金屬柱強化膠體牆411包含環繞著半導體晶片11的金屬柱311及經過固化或半固化的膠體401,金屬柱強化膠體牆412包含環繞著半導體晶片12的金屬柱312及經過固化或半固化的膠體401。
根據本發明其它實施例,若金屬柱310~312的線徑較粗,例如,大於或等於25微米,或者,大於或等於35微米,此時,也可以省略噴膠製程。或者,只有部分的金屬柱310~312有被噴膠。
如圖9所示,接著進行一模封製程,分別在基板100的頂表面100a上的金屬柱強化膠體牆410~412內形成成型模料501~503。根據本發明一實施例,成型模料501~503可以包含樹脂材料,例如,熱固性樹脂、熱塑性樹脂、UV固化樹脂等,但不限於此。根據本發明一實施例,成型模料501~503的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,而成型模料501~503的組成中則通常不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料501~503的組成與膠體401的組成可以相同,或者使成型模料501~503與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。
根據本發明一實施例,成型模料501~503不會溢出金屬柱強化膠體牆410~412,故不會覆蓋金屬柱強化膠體牆411及412以外的區域。換言之,成型模料501覆蓋住半導體晶片10和打線102,成型模料502覆蓋住半導體晶片11,成型模料503覆蓋住半導體晶片12打線122。金屬柱強化膠體牆411及412以外的區域,包括被動元件13不會被成型模料500包封住,而可以顯露出來。根據本發明一實施例,成型模料501~503可以利用各種合適的方法形成,例如,壓縮模製或點膠製程,但不限於此。根據本發明一實施例,上述模封製程可以進一步包含一固化製程,例如,熱固化製程。由於僅部分重要的組件是被成型模料501~503包封保護住,故基板100的受到成型模料501~503的應力影響可以減小,進而改善半導體封裝2的翹曲(warpage)問題。後續,可以再進行如圖4及圖5所示的研磨製程及導電層塗佈製程,不另贅述。
根據本發明另一實施例,本公開另揭露一種單晶片封裝。如圖10及圖11所示,在基板100的頂表面100a上設有單顆半導體晶片10,例如,處理器等。在基板100的底表面100b上設有連接件108,例如,球柵陣列(ball grid array, BGA)錫球。半導體晶片10可以透過以打線接合方式設置在基板100的頂表面100a上(如圖10所示的打線102),或者半導體晶片10可以透過以覆晶接合方式設置在基板100的頂表面100a上(如圖11)。在基板100的頂表面100a上,同樣設有一接地環210,環繞著半導體晶片10。在接地環210上設有一金屬柱強化膠體牆410,環繞著半導體晶片10。金屬柱強化膠體牆410包含複數個金屬柱310,其中各金屬柱310的一端固定在接地環210上,另一端則懸空,且複數個金屬柱310圍繞著半導體晶片10。金屬柱強化膠體牆410另包含一膠體401,附著在金屬柱310的表面上。在金屬柱強化膠體牆410內設有一成型模料501。根據本發明一實施例,成型模料501的組成與膠體401的組成不同,例如,膠體401的組成中可以包含有導電顆粒,例如銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯。成型模料501的組成中則不含有導電顆粒。然而,本發明並不限於此,在其它實施例中,成型模料501的組成與膠體401的組成可以相同,或者使成型模料501與膠體401的熱膨脹係數、應力或彈性係數等物性能夠互相匹配。成型模料501不會溢出金屬柱強化膠體牆410,故不會覆蓋金屬柱強化膠體牆410以外的區域。成型模料501可以利用各種合適的方法形成,例如,壓縮模製或點膠製程,但不限於此。由於僅半導體晶片10是被成型模料501包封保護住,故基板100的受到成型模料501的應力影響可以減小,進而改善翹曲問題。後續,可以再進行如圖4及圖5所示的研磨製程及導電層塗佈製程,不另贅述。
相較於現有技術,本發明至少具有以下優點:(1)能與現有製程相容,且製程步驟簡化因此成本相對較低;(2)可以最小化半導體封裝或模組的尺寸;(3)在基板上形成金屬柱強化膠體牆或隔室屏蔽結構具有高度彈性;(4)能達到高產能量產(high UPH mass production);以及(5)透過調整金屬柱的排數(tier)、線徑及/或間隔等,可以彈性的應用到各種所欲遮蔽電磁輻射的頻率範圍。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
1、2:半導體封裝10~12:半導體晶片13:被動元件40:噴頭401:膠體100:基板100a:頂表面100b:底表面101:輸出/輸入墊102、122:打線108:連接件120:防焊層202:接合墊210~212:接地環213:重疊處310~312:金屬柱410、411、412:金屬柱強化膠體牆500、501、502、503:成型模料520:導電層d1、d2:線徑h:高度P1、P2、P3:間距S:橫向距離t1:第一厚度t2:第二厚度
所附圖式係提供用以方便對本發明更進一步的了解,其構成本說明書的一部分。所附圖式與說明書內容一同闡述之本發明實施例,有助於解釋本發明的原理原則。在圖式中: 圖1至圖5為依據本發明一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖; 圖6及圖7例示設置在半導體晶片之間的重疊處的金屬柱的部份上視示意圖; 圖8及圖9為依據本發明另一實施例所繪示的一種具有封裝內隔室屏蔽的半導體封裝的製作方法示意圖; 圖10及圖11為依據本發明其它實施例所繪示的單晶片封裝側視示意圖。
1:半導體封裝
10~12:半導體晶片
13:被動元件
401:膠體
100:基板
100a:頂表面
100b:底表面
101:輸出/輸入墊
102、122:打線
202:接合墊
211、212:接地環
213:重疊處
311、312:金屬柱
411、412:金屬柱強化膠體牆
500:成型模料
t2:第二厚度
Claims (29)
- 一種具有封裝內隔室屏蔽的半導體封裝,包含: 一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件; 一第一接地環,在該基板的該頂表面上,環繞著該高頻晶片; 一第一金屬柱強化膠體牆,設在該第一接地環上,環繞著該高頻晶片; 一第二接地環,在該基板的該頂表面上,環繞著該電路元件; 一第二金屬柱強化膠體牆,設在該第二接地環上,環繞著該電路元件; 一成型模料,至少覆蓋該高頻晶片及該電路元件;以及 一導電層,設於該成型模料上,並且與該第一金屬柱強化膠體牆及/或該第二金屬柱強化膠體牆接觸。
- 如申請專利範圍第1項所述的具有封裝內隔室屏蔽的半導體封裝,其中該第一金屬柱強化膠體牆包含複數個第一金屬柱,其中各該複數個第一金屬柱的一端固定在該第一接地環上,另一端則懸空,該複數個第一金屬柱圍繞著該高頻晶片。
- 如申請專利範圍第2項所述的具有封裝內隔室屏蔽的半導體封裝,其中該第二金屬柱強化膠體牆包含複數個第二金屬柱,其中各該複數個第二金屬柱的一端固定在該第二接地環上,另一端則懸空,該複數個第二金屬柱圍繞著該電路元件。
- 如申請專利範圍第3項所述的具有封裝內隔室屏蔽的半導體封裝,其中該第一金屬柱強化膠體牆或該第二金屬柱強化膠體牆另包含一膠體,附著在該第一或該第二金屬柱的表面上。
- 如申請專利範圍第4項所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體包含熱固性樹脂、熱塑性樹脂或UV固化樹脂。
- 如申請專利範圍第4項所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體係為一導電膠。
- 如申請專利範圍第4項所述的具有封裝內隔室屏蔽的半導體封裝,其中該膠體包含有導電顆粒。
- 如申請專利範圍第7項所述的具有封裝內隔室屏蔽的半導體封裝,其中該導電顆粒包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯。
- 如申請專利範圍第7項所述的具有封裝內隔室屏蔽的半導體封裝,其中該成型模料的組成與該膠體的組成不同。
- 如申請專利範圍第3項所述的具有封裝內隔室屏蔽的半導體封裝,其中該成型模料的上表面與該第一及該第二金屬柱強化膠體牆的頂面是齊平的。
- 一種具有封裝內隔室屏蔽的半導體封裝的製作方法,包含: 提供一基板,在該基板的一頂表面上至少設置有一高頻晶片,以及易受高頻訊號干擾的一電路元件,其中該基板的該頂表面上另設有一第一接地環,環繞著該高頻晶片,以及一第二接地環,環繞著該電路元件; 在該第一接地環上形成一第一金屬柱強化膠體牆,環繞著該高頻晶片; 在該第二接地環上形成一第二金屬柱強化膠體牆,環繞著該電路元件; 形成一成型模料,至少覆蓋該高頻晶片及該電路元件;以及 於該成型模料上形成一導電層,使該導電層與該第一金屬柱強化膠體牆及/或該第二金屬柱強化膠體牆接觸。
- 如申請專利範圍第11項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中另包含: 形成複數個第一金屬柱,其中各該複數個第一金屬柱的一端固定在該第一接地環上,另一端則懸空,該複數個第一金屬柱圍繞著該高頻晶片。
- 如申請專利範圍第12項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中另包含: 形成複數個第二金屬柱,其中各該複數個第二金屬柱的一端固定在該第二接地環上,另一端則懸空,該複數個第二金屬柱圍繞著該電路元件。
- 如申請專利範圍第13項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中另包含: 形成一膠體,附著在該第一或該第二金屬柱的表面上。
- 如申請專利範圍第14項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該膠體包含熱固性樹脂、熱塑性樹脂或UV固化樹脂。
- 如申請專利範圍第14項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該膠體係為一導電膠。
- 如申請專利範圍第14項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該膠體包含有導電顆粒。
- 如申請專利範圍第17項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該導電顆粒包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯。
- 如申請專利範圍第17項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該成型模料的組成與該膠體的組成不同。
- 如申請專利範圍第13項所述的具有封裝內隔室屏蔽的半導體封裝的製作方法,其中該成型模料的上表面與該第一及該第二金屬柱強化膠體牆的頂面是齊平的。
- 一種半導體封裝,包含: 一基板,在該基板的一頂表面上至少設置有一半導體晶片; 一接地環,在該基板的該頂表面上,環繞著該半導體晶片; 一金屬柱強化膠體牆,設在該接地環上,環繞著該半導體晶片;以及 一成型模料,緊緊設置在該金屬柱強化膠體牆圍繞的範圍內,並覆蓋該半導體晶片。
- 如申請專利範圍第21項所述的半導體封裝,其中該金屬柱強化膠體牆包含複數個金屬柱,其中各該複數個金屬柱的一端固定在該接地環上,另一端則懸空,該複數個金屬柱圍繞著該半導體晶片。
- 如申請專利範圍第22項所述的半導體封裝,其中該金屬柱強化膠體牆另包含一膠體,附著在該金屬柱的表面上。
- 如申請專利範圍第23項所述的半導體封裝,其中該膠體包含熱固性樹脂、熱塑性樹脂或UV固化樹脂。
- 如申請專利範圍第23項所述的半導體封裝,其中該膠體係為一導電膠。
- 如申請專利範圍第25項所述的半導體封裝,其中該膠體包含有導電顆粒。
- 如申請專利範圍第26項所述的半導體封裝,其中該導電顆粒包含銅、銀、金、鋁、鎳、鈀、其任何組合或合金、石墨烯。
- 如申請專利範圍第23項所述的半導體封裝,其中該成型模料的組成與該膠體的組成不同。
- 如申請專利範圍第21項所述的半導體封裝,其中該成型模料的上表面與該金屬柱強化膠體牆的頂面是齊平的。
Priority Applications (15)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107142358A TWI744572B (zh) | 2018-11-28 | 2018-11-28 | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 |
| CN201811559391.5A CN111244067B (zh) | 2018-11-28 | 2018-12-19 | 半导体封装、具有封装内隔室屏蔽的半导体封装及其制作方法 |
| US16/237,725 US10847480B2 (en) | 2018-11-28 | 2019-01-01 | Semiconductor package with in-package compartmental shielding and fabrication method thereof |
| JP2019004098A JP6737914B2 (ja) | 2018-11-28 | 2019-01-15 | インパッケージ区画遮蔽を備えた半導体パッケージ及びその製造方法 |
| EP19152686.2A EP3660897A1 (en) | 2018-11-28 | 2019-01-21 | Semiconductor package with in-package compartmental shielding and fabrication method thereof |
| KR1020190008705A KR102270465B1 (ko) | 2018-11-28 | 2019-01-23 | 인-패키지 구획 차폐를 갖는 반도체 패키지 및 그 제조 방법 |
| US16/379,805 US20200168557A1 (en) | 2018-11-28 | 2019-04-10 | Semiconductor package and fabrication method thereof |
| JP2019081427A JP6802314B2 (ja) | 2018-11-28 | 2019-04-23 | 半導体パッケージ及びその製造方法 |
| CN201910360387.4A CN111244040A (zh) | 2018-11-28 | 2019-04-30 | 半导体封装及其制作方法 |
| KR1020190051959A KR102237783B1 (ko) | 2018-11-28 | 2019-05-03 | 반도체 패키지 및 그것의 제조 방법 |
| EP19185428.0A EP3660887A1 (en) | 2018-11-28 | 2019-07-10 | Method for forming a semiconductor package |
| US16/718,146 US10896880B2 (en) | 2018-11-28 | 2019-12-17 | Semiconductor package with in-package compartmental shielding and fabrication method thereof |
| US16/718,156 US11211340B2 (en) | 2018-11-28 | 2019-12-17 | Semiconductor package with in-package compartmental shielding and active electro-magnetic compatibility shielding |
| US16/798,449 US10923435B2 (en) | 2018-11-28 | 2020-02-24 | Semiconductor package with in-package compartmental shielding and improved heat-dissipation performance |
| US16/926,789 US11239179B2 (en) | 2018-11-28 | 2020-07-13 | Semiconductor package and fabrication method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107142358A TWI744572B (zh) | 2018-11-28 | 2018-11-28 | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202021079A true TW202021079A (zh) | 2020-06-01 |
| TWI744572B TWI744572B (zh) | 2021-11-01 |
Family
ID=65138839
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107142358A TWI744572B (zh) | 2018-11-28 | 2018-11-28 | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US10847480B2 (zh) |
| EP (1) | EP3660897A1 (zh) |
| JP (1) | JP6737914B2 (zh) |
| KR (1) | KR102270465B1 (zh) |
| CN (1) | CN111244067B (zh) |
| TW (1) | TWI744572B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI797695B (zh) * | 2020-07-31 | 2023-04-01 | 大陸商華為技術有限公司 | 一種封裝模組及其封裝方法、電子設備 |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102711765B1 (ko) * | 2019-03-06 | 2024-09-27 | 삼성전기주식회사 | 전자 소자 모듈 및 그 제조 방법 |
| US11089673B2 (en) * | 2019-07-19 | 2021-08-10 | Raytheon Company | Wall for isolation enhancement |
| US12027493B2 (en) * | 2019-11-04 | 2024-07-02 | Xilinx, Inc. | Fanout integration for stacked silicon package assembly |
| JP7038255B1 (ja) * | 2020-06-17 | 2022-03-17 | 株式会社フジクラ | 無線モジュール |
| CN115116985B (zh) * | 2021-03-19 | 2025-07-04 | 华为技术有限公司 | 用于抑制电磁辐射的芯片封装散热组件 |
| CN113809049A (zh) * | 2021-09-17 | 2021-12-17 | 中国电子科技集团公司第五十八研究所 | 一种高屏蔽性和隔离度的射频芯片封装结构及封装方法 |
| US20230378103A1 (en) * | 2022-04-15 | 2023-11-23 | Skyworks Solutions, Inc. | Multi chip front end module with shielding vias |
| CN114709194B (zh) * | 2022-04-18 | 2026-01-23 | 广东佛智芯微电子有限公司 | 一种含射频芯片的集成电路封装结构及其制备方法 |
Family Cites Families (74)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5256590A (en) | 1989-11-24 | 1993-10-26 | Mitsubishi Denki Kabushiki Kaisha | Method of making a shielded semiconductor device |
| JPH04199667A (ja) | 1990-11-29 | 1992-07-20 | Fujitsu Ltd | パッケージとその半田付け方法 |
| US5166772A (en) | 1991-02-22 | 1992-11-24 | Motorola, Inc. | Transfer molded semiconductor device package with integral shield |
| US5354951A (en) | 1993-03-15 | 1994-10-11 | Leader Tech, Inc. | Circuit board component shielding enclosure and assembly |
| SE9701006L (sv) * | 1997-03-19 | 1998-09-20 | Electrolux Ab | Hållare för en dammsugarpåse |
| US6194655B1 (en) | 1999-03-01 | 2001-02-27 | Leader Tech, Inc. | Circuit board component shielding enclosure and assembly having opposing covers interfitted with upper and lower portions of enclosure |
| DE60239262D1 (de) | 2001-03-02 | 2011-04-07 | Nxp Bv | Modul und elektronische vorrichtung |
| US6465280B1 (en) | 2001-03-07 | 2002-10-15 | Analog Devices, Inc. | In-situ cap and method of fabricating same for an integrated circuit device |
| US6686649B1 (en) * | 2001-05-14 | 2004-02-03 | Amkor Technology, Inc. | Multi-chip semiconductor package with integral shield and antenna |
| CN1774965A (zh) * | 2004-03-30 | 2006-05-17 | 松下电器产业株式会社 | 模块元件及其制造方法 |
| EP1594163A1 (en) | 2004-05-03 | 2005-11-09 | Commissariat A L'energie Atomique | A screened electrical device and a process for manufacturing the same |
| US7629674B1 (en) * | 2004-11-17 | 2009-12-08 | Amkor Technology, Inc. | Shielded package having shield fence |
| KR20080023996A (ko) | 2006-09-12 | 2008-03-17 | 주식회사 하이닉스반도체 | 반도체 패키지 |
| MY154681A (en) | 2007-03-13 | 2015-07-15 | Towa Corp | Method of compression molding for electronic part and apparatus therefor |
| JP5003260B2 (ja) | 2007-04-13 | 2012-08-15 | 日本電気株式会社 | 半導体装置およびその製造方法 |
| JP2009070882A (ja) | 2007-09-11 | 2009-04-02 | Kyushu Institute Of Technology | 半導体チップパッケージ及びその製造方法 |
| US9123663B2 (en) * | 2008-06-10 | 2015-09-01 | Stats Chippac, Ltd. | Semiconductor device and method of forming shielding layer grounded through metal pillars formed in peripheral region of the semiconductor |
| JP2010056180A (ja) | 2008-08-26 | 2010-03-11 | Sanyo Electric Co Ltd | 回路モジュール |
| US20100110656A1 (en) * | 2008-10-31 | 2010-05-06 | Advanced Semiconductor Engineering, Inc. | Chip package and manufacturing method thereof |
| WO2010067546A1 (ja) | 2008-12-10 | 2010-06-17 | 住友ベークライト株式会社 | 半導体封止用樹脂組成物、半導体装置の製造方法及び半導体装置 |
| JP2010225620A (ja) | 2009-03-19 | 2010-10-07 | Panasonic Corp | 回路モジュール |
| US8378466B2 (en) | 2009-11-19 | 2013-02-19 | Advanced Semiconductor Engineering, Inc. | Wafer-level semiconductor device packages with electromagnetic interference shielding |
| US8199518B1 (en) * | 2010-02-18 | 2012-06-12 | Amkor Technology, Inc. | Top feature package and method |
| JP5619466B2 (ja) | 2010-04-13 | 2014-11-05 | デクセリアルズ株式会社 | 硬化性樹脂組成物、接着性エポキシ樹脂ペースト、ダイボンド剤、非導電性ペースト、接着性エポキシ樹脂フィルム、非導電性エポキシ樹脂フィルム、異方性導電ペースト及び異方性導電フィルム |
| TWI540698B (zh) | 2010-08-02 | 2016-07-01 | 日月光半導體製造股份有限公司 | 半導體封裝件與其製造方法 |
| TWI523158B (zh) * | 2010-10-11 | 2016-02-21 | 日月光半導體製造股份有限公司 | 雙面封裝結構及應用其之無線通訊系統 |
| US8759950B2 (en) | 2011-05-05 | 2014-06-24 | Intel Corporation | Radio- and electromagnetic interference through-silicon vias for stacked-die packages, and methods of making same |
| KR20130010359A (ko) * | 2011-07-18 | 2013-01-28 | 삼성전자주식회사 | 반도체 장치용 기판 및 그를 포함한 반도체 장치 |
| KR101798571B1 (ko) * | 2012-02-16 | 2017-11-16 | 삼성전자주식회사 | 반도체 패키지 |
| JP5627619B2 (ja) | 2012-02-28 | 2014-11-19 | Towa株式会社 | 樹脂封止装置及び樹脂封止体の製造方法 |
| KR20150022990A (ko) | 2012-06-08 | 2015-03-04 | 히타치가세이가부시끼가이샤 | 반도체 장치의 제조 방법 |
| US20140048914A1 (en) * | 2012-08-14 | 2014-02-20 | Bridge Semiconductor Corporation | Wiring board with embedded device and electromagnetic shielding |
| US10091918B2 (en) | 2012-12-11 | 2018-10-02 | Qualcomm Incorporated | Methods and apparatus for conformal shielding |
| JP6250065B2 (ja) | 2012-12-21 | 2017-12-20 | ダウ コーニング コーポレーションDow Corning Corporation | 圧縮成形又はラミネート用ホットメルト型硬化性シリコーン組成物 |
| US9419667B2 (en) * | 2013-04-16 | 2016-08-16 | Skyworks Solutions, Inc. | Apparatus and methods related to conformal coating implemented with surface mount devices |
| WO2015068807A1 (ja) | 2013-11-07 | 2015-05-14 | 旭硝子株式会社 | 離型フィルム、および半導体パッケージの製造方法 |
| MY176541A (en) | 2013-11-07 | 2020-08-14 | Agc Inc | Mold release film and process for producing semiconductor package |
| JP6156085B2 (ja) | 2013-11-14 | 2017-07-05 | 株式会社デンソー | モールドパッケージの製造方法 |
| KR102163707B1 (ko) | 2013-11-14 | 2020-10-08 | 에스케이하이닉스 주식회사 | 전자기간섭 차폐층을 갖는 반도체 패키지 및 테스트 방법 |
| US10586771B2 (en) * | 2013-12-16 | 2020-03-10 | Utac Headquarters Pte, Ltd | Conductive shield for semiconductor package |
| TWI553807B (zh) * | 2014-06-13 | 2016-10-11 | 思鷺科技股份有限公司 | 封裝結構 |
| JP5944445B2 (ja) | 2014-07-18 | 2016-07-05 | Towa株式会社 | 樹脂封止電子部品の製造方法、突起電極付き板状部材、樹脂封止電子部品、及び突起電極付き板状部材の製造方法 |
| US9826630B2 (en) | 2014-09-04 | 2017-11-21 | Nxp Usa, Inc. | Fan-out wafer level packages having preformed embedded ground plane connections and methods for the fabrication thereof |
| JP6444707B2 (ja) | 2014-11-28 | 2018-12-26 | Towa株式会社 | 電子部品、その製造方法及び製造装置 |
| WO2016111512A1 (en) * | 2015-01-09 | 2016-07-14 | Samsung Electronics Co., Ltd. | Semiconductor package and method of manufacturing the same |
| US9583472B2 (en) * | 2015-03-03 | 2017-02-28 | Apple Inc. | Fan out system in package and method for forming the same |
| KR102097858B1 (ko) | 2015-03-26 | 2020-04-06 | 애플 인크. | Sip 모듈들을 위한 수직 차폐부 및 인터커넥트 |
| JP6837432B2 (ja) | 2015-05-11 | 2021-03-03 | 株式会社村田製作所 | 高周波モジュール |
| CN107710406B (zh) | 2015-06-04 | 2020-10-16 | 株式会社村田制作所 | 高频模块 |
| US9913385B2 (en) | 2015-07-28 | 2018-03-06 | Bridge Semiconductor Corporation | Methods of making stackable wiring board having electronic component in dielectric recess |
| US10304811B2 (en) * | 2015-09-04 | 2019-05-28 | Hong Kong Beida Jade Bird Display Limited | Light-emitting diode display panel with micro lens array |
| US9786838B2 (en) | 2015-10-13 | 2017-10-10 | Everspin Technologies, Inc. | Packages for integrated circuits and methods of packaging integrated circuits |
| US20170117229A1 (en) | 2015-10-22 | 2017-04-27 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Circuit package with trench features to provide internal shielding between electronic components |
| US9721903B2 (en) | 2015-12-21 | 2017-08-01 | Apple Inc. | Vertical interconnects for self shielded system in package (SiP) modules |
| TW201724648A (zh) | 2015-12-22 | 2017-07-01 | 矽品精密工業股份有限公司 | 電子封裝件 |
| JP6623747B2 (ja) | 2015-12-25 | 2019-12-25 | 日立化成株式会社 | 配線基板の製造方法 |
| KR20170079381A (ko) * | 2015-12-30 | 2017-07-10 | 에스케이하이닉스 주식회사 | 반도체 패키지 및 제조 방법 |
| US9953929B2 (en) | 2016-03-18 | 2018-04-24 | Intel Corporation | Systems and methods for electromagnetic interference shielding |
| JP5988003B1 (ja) | 2016-03-23 | 2016-09-07 | Tdk株式会社 | 電子回路パッケージ |
| US20170287870A1 (en) * | 2016-04-01 | 2017-10-05 | Powertech Technology Inc. | Stacked chip package structure and manufacturing method thereof |
| US9685413B1 (en) | 2016-04-01 | 2017-06-20 | Intel Corporation | Semiconductor package having an EMI shielding layer |
| US9907179B2 (en) | 2016-04-25 | 2018-02-27 | Tdk Corporation | Electronic circuit package |
| US9935075B2 (en) * | 2016-07-29 | 2018-04-03 | Invensas Corporation | Wire bonding method and apparatus for electromagnetic interference shielding |
| JP6672113B2 (ja) | 2016-09-09 | 2020-03-25 | Towa株式会社 | 電子回路装置及び電子回路装置の製造方法 |
| US10076023B2 (en) | 2016-09-30 | 2018-09-11 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Systems and methods for providing electromagnetic interference (EMI) compartment shielding for components disposed inside of system electronic packages |
| JP6654994B2 (ja) | 2016-10-31 | 2020-02-26 | Towa株式会社 | 回路部品の製造方法 |
| WO2018101382A1 (ja) * | 2016-12-02 | 2018-06-07 | 株式会社村田製作所 | 高周波モジュール |
| JP2018142611A (ja) | 2017-02-27 | 2018-09-13 | 信越化学工業株式会社 | 半導体装置の製造方法 |
| CN110392923A (zh) | 2017-03-08 | 2019-10-29 | 株式会社村田制作所 | 高频模块 |
| TWM547185U (zh) | 2017-04-10 | 2017-08-11 | 吳明哲 | 選擇性電磁遮蔽封裝體結構 |
| KR20190014865A (ko) | 2017-08-04 | 2019-02-13 | 주식회사 바른전자 | 반도체 패키지의 제조방법 |
| US10861761B2 (en) | 2017-09-29 | 2020-12-08 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor packaged wafer and method for forming the same |
| US10535612B2 (en) * | 2017-12-15 | 2020-01-14 | Advanced Semiconductor Engineering, Inc. | Semiconductor device package and method of manufacturing the same |
| US11984439B2 (en) * | 2018-09-14 | 2024-05-14 | Intel Corporation | Microelectronic assemblies |
-
2018
- 2018-11-28 TW TW107142358A patent/TWI744572B/zh not_active IP Right Cessation
- 2018-12-19 CN CN201811559391.5A patent/CN111244067B/zh not_active Expired - Fee Related
-
2019
- 2019-01-01 US US16/237,725 patent/US10847480B2/en not_active Expired - Fee Related
- 2019-01-15 JP JP2019004098A patent/JP6737914B2/ja not_active Expired - Fee Related
- 2019-01-21 EP EP19152686.2A patent/EP3660897A1/en not_active Withdrawn
- 2019-01-23 KR KR1020190008705A patent/KR102270465B1/ko not_active Expired - Fee Related
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI797695B (zh) * | 2020-07-31 | 2023-04-01 | 大陸商華為技術有限公司 | 一種封裝模組及其封裝方法、電子設備 |
| US12532744B2 (en) | 2020-07-31 | 2026-01-20 | Huawei Technologies Co., Ltd. | Packaging module including electromagnetic shielding structure having conductive pillars and conductive adhesive, and packaging method therefor |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI744572B (zh) | 2021-11-01 |
| CN111244067B (zh) | 2022-05-24 |
| JP6737914B2 (ja) | 2020-08-12 |
| EP3660897A1 (en) | 2020-06-03 |
| US20200168566A1 (en) | 2020-05-28 |
| CN111244067A (zh) | 2020-06-05 |
| JP2020088366A (ja) | 2020-06-04 |
| KR102270465B1 (ko) | 2021-06-29 |
| KR20200064859A (ko) | 2020-06-08 |
| US10847480B2 (en) | 2020-11-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11239179B2 (en) | Semiconductor package and fabrication method thereof | |
| TWI744572B (zh) | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 | |
| US10923435B2 (en) | Semiconductor package with in-package compartmental shielding and improved heat-dissipation performance | |
| JP2007318076A (ja) | Sipモジュール | |
| US20200168557A1 (en) | Semiconductor package and fabrication method thereof | |
| TWI720749B (zh) | 具有封裝內隔室屏蔽的半導體封裝及其製作方法 | |
| US10396040B2 (en) | Method for fabricating electronic package having a protruding barrier frame | |
| KR102237783B1 (ko) | 반도체 패키지 및 그것의 제조 방법 | |
| US11764162B2 (en) | Electronic package and method for manufacturing the same | |
| US11728178B2 (en) | Method for fabricating electronic package | |
| CN102244069A (zh) | 具有凹部的半导体结构及其制造方法 | |
| US10896880B2 (en) | Semiconductor package with in-package compartmental shielding and fabrication method thereof | |
| TWI728604B (zh) | 具有封裝內隔室屏蔽及主動電磁相容屏蔽的半導體封裝及其製作方法 | |
| CN108447829B (zh) | 封装结构及其制法 | |
| US11211340B2 (en) | Semiconductor package with in-package compartmental shielding and active electro-magnetic compatibility shielding | |
| TW202034471A (zh) | 半導體封裝及其製作方法 | |
| US20240170415A1 (en) | Electronic package and manufacturing method thereof | |
| KR20240049511A (ko) | 반도체 디바이스 상에 차폐 층을 형성하는 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |