TW202009908A - 顯示裝置及補償電容的操作方法 - Google Patents
顯示裝置及補償電容的操作方法 Download PDFInfo
- Publication number
- TW202009908A TW202009908A TW107130014A TW107130014A TW202009908A TW 202009908 A TW202009908 A TW 202009908A TW 107130014 A TW107130014 A TW 107130014A TW 107130014 A TW107130014 A TW 107130014A TW 202009908 A TW202009908 A TW 202009908A
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- capacitance
- display device
- gate lines
- lines
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 28
- 238000011017 operating method Methods 0.000 title 1
- 239000004065 semiconductor Substances 0.000 claims abstract description 30
- 239000000758 substrate Substances 0.000 claims abstract description 17
- 239000011159 matrix material Substances 0.000 claims abstract description 8
- 238000000034 method Methods 0.000 claims description 21
- 230000007423 decrease Effects 0.000 claims description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 claims description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 2
- 238000001514 detection method Methods 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/13306—Circuit arrangements or driving methods for the control of single liquid crystal cells
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
一種顯示裝置具有顯示區以及多個非顯示區。顯示裝置包括基板、多個畫素單元、多條第一閘極線、多條第二閘極線、多條第一資料線、多條第二資料線及多個電容補償結構。畫素單元矩陣排列於基板上。第一閘極線與第二閘極線於基板上配置成列。第一資料線與第二資料線於基板上配置成行。電容補償結構矩陣排列於非顯示區中。電容補償結構包括部份第二閘極線、絕緣層、半導體層及部份第二資料線。絕緣層配置於部份第二閘極線上。半導體層配置於絕緣層上。部份第二資料線配置於半導體層上。部份第二資料線與部份第二閘極線分別位於半導體層的相對兩側。
Description
本發明是有關於一種顯示裝置,且特別是有關於一種具有電容補償結構的顯示裝置以及補償電容的操作方法。
目前,在具有液晶顯示裝置的電子產品(例如:手機)中,常會在其液晶顯示裝置的上方中心設置有凹孔(notch),以放置相機或感測器;甚至還會將其液晶顯示裝置的四個角做成圓角,以滿足消費者在電子產品外觀上的需求。然而,相較於液晶顯示裝置的其他區域,在凹孔和圓角處的閘極線上所對應的畫素數量比較少,因而使得在凹孔和圓角處的閘極線的閘極負載與其他區域的閘極線的閘極負載有所不同,進而造成液晶顯示裝置有顯示亮度不均勻且畫面不連續的問題。
本發明提供一種顯示裝置,包括有電容補償結構,可具有較均勻的顯示亮度,且可避免畫面不連續的問題。
本發明提供一種補償電容的操作方法,利用上述具有電容補償結構的顯示裝置,可改善顯示亮度不均勻且畫面不連續的問題。
本發明的一種顯示裝置具有顯示區以及多個非顯示區。顯示裝置包括基板、多個畫素單元、多條第一閘極線、多條第二閘極線、多條第一資料線、多條第二資料線及多個電容補償結構。畫素單元矩陣排列於基板上且位於顯示區中。第一閘極線與第二閘極線於基板上配置成列且位於顯示區中。第一資料線與第二資料線於基板上配置成行且位於顯示區中。電容補償結構矩陣排列於非顯示區中。電容補償結構包括部份第二閘極線、絕緣層、半導體層及部份第二資料線。絕緣層配置於部份第二閘極線上。半導體層配置於絕緣層上。部份第二資料線配置於半導體層上。部份第二資料線與部份第二閘極線分別位於半導體層的相對兩側。
本發明的一種補償電容的操作方法,利用上述的顯示裝置,而操作方法包括以下步驟。當第二閘極線的閘極負載相較於第一閘極線的閘極負載大時,藉由增加電容補償結構中的第二資料線的電位,以降低補償電容及第二閘極線的總電容。當第二閘極線的閘極負載相較於第一閘極線的閘極負載小時,藉由降低電容補償結構中的第二資料線的電位,以增加補償電容及第二閘極線的總電容。當第二閘極線的電位下降時間相較於第一閘極線的電位下降時間慢時,藉由增加電容補償結構中的第二資料線的電位,以降低補償電容及第二閘極線的總電容。當第二閘極線的電位下降時間相較於第一閘極線的電位下降時間快時,藉由降低電容補償結構中的第二資料線的電位,以增加補償電容及第二閘極線的總電容。
在上述實施例之一的顯示裝置,具有電容補償結構,可具有較均勻的顯示亮度,且可避免畫面不連續的問題。
在上述實施例之一的補償電容的操作方法,可改善顯示亮度不均勻且畫面不連續的問題。
基於上述,本實施例的顯示裝置具有多個電容補償結構,排列於非顯示區中。電容補償結構包括部份第二閘極線、絕緣層、半導體層及部份第二資料線。其中,絕緣層配置於部份第二閘極線上,半導體層配置於絕緣層上,部份第二資料線配置於半導體層上,且部份第二資料線與部份第二閘極線分別位於半導體層的相對兩側。藉此設計,使得上述的顯示裝置可具有較均勻的顯示亮度且可避免畫面不連續的問題。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
圖1A繪示為本發明一實施例的一種顯示裝置的俯視示意圖。圖1B繪示為圖1A中區域A的放大圖。圖1C繪示為圖1B中交叉重疊區R的放大圖。圖1D繪示為圖1C中沿Ⅰ-Ⅰ’剖線的剖面示意圖。
請同時參照圖1A與圖1B,在本實施例中,顯示裝置100具有顯示區101以及多個非顯示區102a、102b、102c、102d、102e。顯示裝置100包括基板110、多個畫素單元120、多條第一閘極線130、多條第二閘極線140、多條第一資料線150、多條第二資料線160及多個電容補償結構170。畫素單元120矩陣排列於基板110上且位於顯示區101中。第一閘極線130與第二閘極線140於基板110上配置成列且位於顯示區101中。第一資料線150與第二資料線160於基板110上配置成行且位於顯示區101中。電容補償結構170矩陣排列於非顯示區102a、102b、102c、102d、102e中(圖1B中示意地繪示出非顯示區102a中的多個電容補償結構170)。
接著,請同時參照圖1C與圖1D,電容補償結構170包括部份第二閘極線140、絕緣層172、半導體層174及部份第二資料線160。絕緣層172配置於部份第二閘極線140上。半導體層174配置於絕緣層172上。部份第二資料線160配置於半導體層172上。部份第二資料線160與部份第二閘極線140分別位於半導體層174的相對兩側。在本實施例中,可藉由改變電容補償結構170的第二閘極線140(閘極G)和第二資料線160 (源極S)之間的電位差(VGS=閘極電位-源極電位),來決定電容補償結構170的半導體層174為導體或絕緣體,進而改變電容補償結構170的補償電容的大小。此處,半導體層174的材料包括單晶矽、多晶矽、非晶矽或其他適合的半導體材料。
詳細來說,請再參照圖1A,在本實施例中,顯示裝置100的平面輪廓180具有圓角182或凹孔184。其中,非顯示區102a位於平面輪廓180的凹孔184外,且非顯示區102b、102c、102d、102e位於平面輪廓180的圓角182外。
此外,在本實施例中,第一閘極線130、第二閘極線140、第一資料線150以及第二資料線160分別電性連接於畫素單元120。其中,由於第二閘極線140會延伸至圓角182外或凹孔184外的非顯示區102a、102b、102c、102d、102e中,使得與第二閘極線140電性連接的畫素單元120的數量相較於與第一閘極線130電性連接的畫素單元120的數量少。
具體來說,在本實施例中,第二閘極線140與第二資料線160可分別延伸至非顯示區102a、102b、102c、102d、102e中,並在非顯示區102a、102b、102c、102d、102e中互相交叉重疊,因而形成多個交叉重疊區R,如圖1B所示。其中,電容補償結構170位於交叉重疊區R中。換言之,在第二閘極線140與第二資料線160互相交叉重疊所形成的多個交叉重疊區R中,具有電容補償結構170。
簡言之,本實施例的顯示裝置100具有多個電容補償結構170,排列於非顯示區102a、102b、102c、102d、102e中。電容補償結構170包括部份第二閘極線140、絕緣層172、半導體層174及部份第二資料線160。其中,絕緣層172配置於部份第二閘極線140上,半導體層174配置於絕緣層172上,部份第二資料線160配置於半導體層174上,且部份第二資料線160與部份第二閘極線140分別位於半導體層174的相對兩側。藉此設計,使得本實施例的顯示裝置100可具有較均勻的顯示亮度且可避免畫面不連續的問題。
以下將列舉其他實施例以作為說明,並說明如何利用具有電容補償結構的顯示裝置來進行補償電容的操作方法。在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重複贅述。
圖2A繪示為本發明一實施例的一種補償電容的操作方法的示意圖。請參照圖2A,在本實施例的補償電容的操作方法中,包括顯示裝置100a、高速攝影機200、電腦210以及點亮治具220等。電腦210電性連接至高速攝影機200與點亮治具220。高速攝影機200可拍攝顯示裝置100a上的每一個畫素單元120的閃爍量,並將拍攝結果傳輸至連接至電腦210。點亮治具220還可電性連接至顯示裝置100a上的驅動元件190以驅動顯示裝置100a。
在本實施例中,顯示裝置100a與圖1A的顯示裝置100相同,於是,當顯示裝置100a開啟時,由於顯示裝置100a上的毎一條第二閘極線140上的畫素單元120的閃爍量可能大於或小於第一閘極線130上的畫素單元120的閃爍量,因而造成顯示裝置100a有顯示亮度不均勻且畫面不連續的問題。因此,針對這樣的問題,可利用本實施例的補償電容的操作方法來對毎一條第二閘極線140所對應的電容補償結構170進行調整如下。
當高速攝影機200偵測到第二閘極線140上的畫素單元120的閃爍量大於第一閘極線130上的畫素單元120的閃爍量,且第二閘極線140的閘極負載相較於第一閘極線130的閘極負載大時,可在第二閘極線140的電位下降之前,藉由增加電容補償結構170中的第二資料線160的電位,例如是增加2V~3V,又例如是使第二資料線160的電位從負電位變成為正電位,以減少電容補償結構170的VGS、降低電容補償結構170的補償電容以及降低第二閘極線140的總電容。具體來說,由於毎條第二閘極線140對應有多個電容補償結構170以及多條第二資料線160,因此,可針對毎條第二閘極線140上的毎個電容補償結構170中的第二資料線160的電位進行調整,以增加補償電容的第二資料線160為正電位的條數,以使調整後的電容補償結構170的補償電容降低且使第二閘極線140的總電容降低,進而使得調整後的第二閘極線140上的畫素單元120的閃爍量降低,如圖2B所示。
反之,當高速攝影機200偵測到第二閘極線140上的畫素單元120的閃爍量大於第一閘極線130上的畫素單元120的閃爍量,且第二閘極線140的閘極負載相較於第一閘極線130的閘極負載小時,可在第二閘極線140的電位下降之前,藉由降低電容補償結構170中的第二資料線160的電位,以增加電容補償結構170的VGS、增加電容補償結構170的補償電容以及增加第二閘極線140的總電容。換言之,可減少補償電容的第二資料線160為正電位的條數,以使調整後的電容補償結構170的補償電容增加且使第二閘極線140的總電容增加,進而使得調整後的第二閘極線140上的畫素單元120的閃爍量降低,如圖2C所示。
接著,在獲得毎一條第二閘極線140的毎個電容補償結構170所對應的第二資料線160的電位的調整條件之後,則可將這些調整條件燒錄到驅動元件190中,以使經由本實施例的補償電容的操作方法調整後的顯示裝置100a,可具有較均勻的顯示亮度且可避免畫面不連續的問題。
圖3A繪示為本發明另一實施例的一種補償電容的操作方法。請參照圖3A,在本實施例的補償電容的操作方法中,顯示裝置100b可包括多個第二閘極線G1~G8,且第二閘極線G1~G8依序排列於顯示裝置100b中。接著,並聯設置多個電晶體T1、T3、T5、T7,使第二閘極線G1、G3、G5、G7分別電性連接至對應的毎一個電晶體T1、T3、T5、T7的閘極,並使電晶體T1、T3、T5、T7的一端連接低電位310,使電晶體T1、T3、T5、T7的另一端(輸出端)連接至波型偵測元件320以及另一個電晶體T(A)。此時,電晶體T(A)的一端連接高電位330並使電晶體T(A)的Vgs=0。
類似上述的方式,並聯設置多個電晶體T2、T4、T6、T8,使第二閘極線G2、G4、G6、G8分別電性連接至對應的毎一個電晶體T2、T4、T6、T8的閘極,並使電晶體T2、T4、T6、T8的一端連接低電位310a,使電晶體T2、T4、T6、T8的另一端(輸出端)連接至波型偵測元件320a以及另一個電晶體T(B)。此時,電晶體T(B)的一端連接高電位330a並使電晶體T(B)的Vgs=0。
於是,毎一個第二閘極線G1~G8的訊號可透過與其電性連接的電晶體T1~T8的另一端(輸出端)來產生出放大的訊號,再藉由波型偵測元件320、320a來顯示出其波型,如圖3B所示。
請參照圖3B,圖中的實線為理想的電位變化(可視為第一閘極線的電位變化),虛線為第二閘極線G1、G3、G5實際的電位變化。由圖3B可知,由於第二閘極線G1、G3的電位下降時間相較於理想的電位(第一閘極線130的電位)的下降時間慢,因此,可在下個幀(frame)於第二閘極線G1、G3關閉前,藉由增加電容補償結構170中的第二資料線160的電位(或是增加補償電容的第二資料線160為正電位的條數和減少補償電容的第二資料線160為負電位的條數),以降低電容補償結構170的補償電容及第二閘極線G1、G3的總電容。
此外,由於第二閘極線G5的電位下降時間相較於理想的電位(第一閘極線130的電位)的下降時間快時,因此,可在下個幀(frame)於第二閘極G5關閉前,藉由降低電容補償結構170中的第二資料線160的電位(或是減少補償電容的第二資料線160為正電位的條數和增加補償電容的第二資料線160為負電位的條數),以增加電容補償結構170的補償電容及第二閘極線G5的總電容。
綜上所述,在本實施例的顯示裝置及補償電容的操作方法中,由於顯示裝置的非顯示區中具有多個電容補償結構,且電容補償結構包括部份第二閘極線、絕緣層、半導體層及部份第二資料線。因此,當第二閘極線的閘極負載相較於第一閘極線的閘極負載大(或小)時,可藉由增加(或降低)電容補償結構中的第二資料線的電位,以降低(或增加)補償電容及第二閘極線的總電容。當第二閘極線的電位下降時間相較於第一閘極線的電位下降時間慢(或快)時,可藉由增加(或降低)電容補償結構中的第二資料線的電位,以降低(或增加)補償電容及第二閘極線的總電容。藉此設計,使得本實施例的顯示裝置可具有較均勻的顯示亮度且可避免畫面不連續的問題,並可利用本實施例的補償電容的操作方法改善顯示亮度不均勻且畫面不連續的問題。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、100a、100b‧‧‧顯示裝置101‧‧‧顯示區102a、102b、102c、102d、102e‧‧‧非顯示區110‧‧‧基板120‧‧‧畫素單元130‧‧‧第一閘極線140、G1、G2、G3、G4、G5、G6、G7、G8‧‧‧第二閘極線150‧‧‧第一資料線160‧‧‧第二資料線170‧‧‧電容補償結構172‧‧‧絕緣層174‧‧‧半導體層180‧‧‧平面輪廓182‧‧‧圓角184‧‧‧凹孔190‧‧‧驅動元件200‧‧‧高速攝影機210‧‧‧電腦220‧‧‧點亮治具310、310a‧‧‧低電位320、320a‧‧‧波型偵測元件330、330a‧‧‧高電位A‧‧‧區域G‧‧‧閘極R‧‧‧交叉重疊區S‧‧‧源極T1、T2、T3、T4、T5、T6、T7、T8、T(A)、T(B)‧‧‧電晶體
圖1A繪示為本發明一實施例的一種顯示裝置的俯視示意圖。 圖1B繪示為圖1A中區域A的放大圖。 圖1C繪示為圖1B中交叉重疊區R的放大圖。 圖1D繪示為圖1C中沿Ⅰ-Ⅰ’剖線的剖面示意圖。 圖2A繪示為本發明一實施例的一種補償電容的操作方法的示意圖。 圖2B與圖2C繪示為圖2A的補償電容的操作方法的應用。 圖3A繪示為本發明另一實施例的一種補償電容的操作方法的示意圖。 圖3B繪示為圖3A的補償電容的操作方法的應用。
140‧‧‧第二閘極線
160‧‧‧第二資料線
170‧‧‧電容補償結構
172‧‧‧絕緣層
174‧‧‧半導體層
G‧‧‧閘極
S‧‧‧源極
Claims (7)
- 一種顯示裝置,具有一顯示區以及多個非顯示區,該顯示裝置包括: 基板; 多個畫素單元,矩陣排列於該基板上且位於該顯示區中; 多條第一閘極線與多條第二閘極線,於該基板上配置成列且位於該顯示區中; 多條第一資料線與多條第二資料線,於該基板上配置成行且位於該顯示區中; 多個電容補償結構,矩陣排列於該些非顯示區中,各該電容補償結構包括: 部份該第二閘極線; 一絕緣層,配置於部份該第二閘極線上; 一半導體層,配置於該絕緣層上;以及 部份該第二資料線,配置於該半導體層上,其中部份該第二資料線與部份該第二閘極線分別位於該半導體層的相對兩側。
- 如申請專利範圍第1項所述的顯示裝置,其中該顯示裝置的一平面輪廓具有一圓角或一凹孔,且該些非顯示區位於該平面輪廓的該圓角外或該凹孔外。
- 如申請專利範圍第1項所述的顯示裝置,其中該些第一閘極線、該些第二閘極線、該些第一資料線以及該些第二資料線分別電性連接於該些畫素單元,其中該些第二閘極線電性連接的該些畫素單元的數量相較於該些第一閘極線電性連接的該些畫素單元的數量少。
- 如申請專利範圍第1項所述的顯示裝置,其中該些第二閘極線與該些第二資料線分別延伸至該些非顯示區中並互相交叉重疊,而具有多個交叉重疊區。
- 如申請專利範圍第4項所述的顯示裝置,其中該些電容補償結構位於該些交叉重疊區。
- 如申請專利範圍第1項所述的顯示裝置,其中該半導體層包括單晶矽、多晶矽或非晶矽。
- 一種補償電容的操作方法,利用如申請專利範圍第1項所述的顯示裝置,而該操作方法包括: 當該些第二閘極線的閘極負載相較於該些第一閘極線的閘極負載大時,藉由增加該些電容補償結構中的該些第二資料線的一電位,以降低補償電容及該些第二閘極線的總電容; 當該些第二閘極線的閘極負載相較於該些第一閘極線的閘極負載小時,藉由降低該些電容補償結構中的該些第二資料線的該電位,以增加補償電容及該些第二閘極線的總電容; 當該些第二閘極線的電位下降時間相較於該些第一閘極線的電位下降時間慢時,藉由增加該些電容補償結構中的該些第二資料線的該電位,以降低補償電容及該些第二閘極線的總電容; 當該些第二閘極線的電位下降時間相較於該些第一閘極線的電位下降時間快時,藉由降低該些電容補償結構中的該些第二資料線的該電位,以增加補償電容及該些第二閘極線的總電容。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107130014A TWI674571B (zh) | 2018-08-28 | 2018-08-28 | 顯示裝置及補償電容的操作方法 |
| CN201811317564.2A CN109346485B (zh) | 2018-08-28 | 2018-11-07 | 显示装置及补偿电容的操作方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107130014A TWI674571B (zh) | 2018-08-28 | 2018-08-28 | 顯示裝置及補償電容的操作方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI674571B TWI674571B (zh) | 2019-10-11 |
| TW202009908A true TW202009908A (zh) | 2020-03-01 |
Family
ID=65314336
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107130014A TWI674571B (zh) | 2018-08-28 | 2018-08-28 | 顯示裝置及補償電容的操作方法 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN109346485B (zh) |
| TW (1) | TWI674571B (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102644863B1 (ko) * | 2019-03-19 | 2024-03-11 | 삼성디스플레이 주식회사 | 표시 장치 |
| CN111883566B (zh) * | 2019-07-26 | 2023-08-18 | 友达光电股份有限公司 | 像素阵列基板 |
| CN117651988A (zh) | 2022-06-30 | 2024-03-05 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
| WO2024000467A1 (zh) | 2022-06-30 | 2024-01-04 | 京东方科技集团股份有限公司 | 显示基板、显示装置和应用于显示基板的负载补偿方法 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002333870A (ja) * | 2000-10-31 | 2002-11-22 | Matsushita Electric Ind Co Ltd | 液晶表示装置、el表示装置及びその駆動方法、並びに副画素の表示パターン評価方法 |
| CN100507685C (zh) * | 2004-01-12 | 2009-07-01 | 友达光电股份有限公司 | 具有电容补偿结构的液晶显示器 |
| JP4887203B2 (ja) * | 2006-11-14 | 2012-02-29 | 三星モバイルディスプレイ株式會社 | 画素、有機電界発光表示装置、および有機電界発光表示装置の駆動方法 |
| KR101413585B1 (ko) * | 2013-05-29 | 2014-07-04 | 숭실대학교산학협력단 | 전압 보상형 화소회로 및 그 구동방법 |
| JP6291670B2 (ja) * | 2014-01-31 | 2018-03-14 | 株式会社Joled | 表示装置および表示方法 |
| US9634040B2 (en) * | 2014-06-09 | 2017-04-25 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Array substrate and curved display device |
| US10490122B2 (en) * | 2016-02-29 | 2019-11-26 | Samsung Display Co., Ltd. | Display device |
| CN107481669A (zh) * | 2017-09-08 | 2017-12-15 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
| CN107611142B (zh) * | 2017-09-11 | 2020-06-09 | 上海天马有机发光显示技术有限公司 | 显示面板及显示装置 |
| CN107749247B (zh) * | 2017-11-03 | 2019-09-27 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
| CN108010951A (zh) * | 2017-11-30 | 2018-05-08 | 武汉天马微电子有限公司 | 一种有机发光显示面板及显示装置 |
| CN107908031A (zh) * | 2017-12-26 | 2018-04-13 | 广东欧珀移动通信有限公司 | 显示面板及移动终端 |
| CN108054174B (zh) * | 2018-01-02 | 2020-09-15 | 上海天马有机发光显示技术有限公司 | 一种阵列基板、显示面板和显示装置 |
| CN108364567B (zh) * | 2018-01-30 | 2020-06-05 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
| CN108447439B (zh) * | 2018-05-14 | 2019-07-02 | 昆山国显光电有限公司 | 阵列基板、显示屏及显示装置 |
-
2018
- 2018-08-28 TW TW107130014A patent/TWI674571B/zh active
- 2018-11-07 CN CN201811317564.2A patent/CN109346485B/zh active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN109346485A (zh) | 2019-02-15 |
| CN109346485B (zh) | 2022-08-02 |
| TWI674571B (zh) | 2019-10-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI682376B (zh) | 陣列基板和顯示屏 | |
| KR101376654B1 (ko) | 액정표시장치 | |
| WO2019192430A1 (zh) | 阵列基板及其驱动方法、显示装置 | |
| CN109346485B (zh) | 显示装置及补偿电容的操作方法 | |
| CN106886111A (zh) | 一种阵列基板、显示面板及显示装置 | |
| CN107329341B (zh) | Goa阵列基板及tft显示大板 | |
| CN111653576B (zh) | 阵列基板、显示面板以及显示装置 | |
| CN104950540B (zh) | 阵列基板及其制作方法和显示装置 | |
| WO2020147529A1 (zh) | 栅极驱动电路以及显示基板 | |
| WO2016179972A1 (zh) | 阵列基板、液晶显示面板及显示装置 | |
| CN207183274U (zh) | 阵列基板、显示面板和显示装置 | |
| US20170139247A1 (en) | Thin Film Transistor Array Substrate, Manufacturing for the Same, and Liquid Crystal Display Panel Having the Same | |
| WO2018126676A1 (zh) | 像素结构及其制作方法、阵列基板和显示装置 | |
| WO2019061965A1 (zh) | 移位暂存电路及其应用的显示面板 | |
| WO2019169809A1 (zh) | 显示面板及其降低电容负载的方法 | |
| CN104317123B (zh) | 像素结构及其制造方法、阵列基板、显示面板和显示装置 | |
| CN115497410A (zh) | 显示面板和显示装置 | |
| WO2017092485A1 (zh) | 阵列基板及显示装置 | |
| CN108873514A (zh) | 阵列基板及其制作方法 | |
| CN108054174B (zh) | 一种阵列基板、显示面板和显示装置 | |
| WO2018126684A1 (zh) | 一种显示基板、显示装置及驱动方法 | |
| WO2021042523A1 (zh) | 显示面板 | |
| CN113066868A (zh) | 薄膜晶体管、显示面板和显示装置 | |
| CN109285494A (zh) | 异形阵列基板、显示面板和显示装置 | |
| CN104142594B (zh) | 薄膜晶体管基板及显示装置 |