[go: up one dir, main page]

TW201820414A - 貫通電極基板、貫通電極基板之製造方法及安裝基板 - Google Patents

貫通電極基板、貫通電極基板之製造方法及安裝基板 Download PDF

Info

Publication number
TW201820414A
TW201820414A TW106128262A TW106128262A TW201820414A TW 201820414 A TW201820414 A TW 201820414A TW 106128262 A TW106128262 A TW 106128262A TW 106128262 A TW106128262 A TW 106128262A TW 201820414 A TW201820414 A TW 201820414A
Authority
TW
Taiwan
Prior art keywords
layer
electrode
substrate
inorganic film
inorganic
Prior art date
Application number
TW106128262A
Other languages
English (en)
Other versions
TWI724224B (zh
Inventor
前川慎志
工藤□
高野貴正
馬渡宏
□野雅朗
Original Assignee
日商大日本印刷股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商大日本印刷股份有限公司 filed Critical 日商大日本印刷股份有限公司
Publication of TW201820414A publication Critical patent/TW201820414A/zh
Application granted granted Critical
Publication of TWI724224B publication Critical patent/TWI724224B/zh

Links

Classifications

    • H10W20/023
    • H10W70/05
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H10P14/40
    • H10W20/01
    • H10W20/076
    • H10W20/20
    • H10W20/40
    • H10W20/4403
    • H10W70/60
    • H10W70/635
    • H10W70/68
    • H10W70/685
    • H10W70/69
    • H10W70/692

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electroluminescent Light Sources (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

貫通電極基板,係具備有基板、和貫通電極,該基板,係包含有位置於第1側之第1面、和位置在與第1側相反的第2側之第2面,並且被設置有貫通孔。貫通電極,係具備有沿著貫通孔之側壁而擴廣的側壁部分、和位置於基板之第1面上並且被與側壁部分作了連接的第1部分。又,貫通電極基板,係更進而具備有:有機膜,係位置於貫通孔之內部;和無機膜,係將貫通電極之第1部分,從第1側起來至少作部分性覆蓋,並且被設置有位置於第1部分上之開口;和第1配線層,係具備有絕緣層和導電層,該絕緣層,係位置於較無機膜而更靠第1側處,並且至少包含有被設置有與無機膜之開口相通連之開口的有機層,該導電層,係經由無機膜之開口以及絕緣層之開口,而被與貫通電極之第1部分作了連接。

Description

貫通電極基板、貫通電極基板之製造方法及安裝基板
[0001] 本發明之實施形態,係有關於貫通電極基板及貫通電極基板之製造方法。又,本發明之實施形態,係有關於具備有貫通電極基板之安裝基板。
[0002] 具備包含有第1面以及第2面之基板和被設置在基板處之複數之貫通孔以及被設置在貫通孔之內部的電極之構件、也就是所謂的貫通電極基板,係被利用在各種的用途中。例如,貫通電極基板,係作為在為了提高LSI之安裝密度而將複數之LSI晶片作層積時所中介存在於2個的LSI晶片之間之中介載板(interposer)而被作利用。又,貫通電極基板,係亦會有中介存在於LSI晶片等之元件與主機板等之安裝基板之間的情形。另外,在以下之記載中,係也會有將被設置在貫通孔之內部的電極稱作貫通電極的情形。   [0003] 貫通電極基板,係具備有被層積於貫通電極處之複數之配線層。各配線層,係具備有導電層、和位置於各配線層的導電層之間之絕緣層。作為構成絕緣層之材料,例如係如同在專利文獻1中所揭示一般,而使用有聚醯亞胺等之有機材料。作為構成導電層之材料,係使用有銅等之金屬材料。形成導電層之工程,係包含有藉由電鍍來形成銅之工程、和對於藉由電鍍所形成的銅進行退火之工程等。 [先前技術文獻] [專利文獻]   [0004] [專利文獻1]國際公開第2014/69662號小冊
[發明所欲解決之課題]   [0005] 在貫通電極基板之製造工程中,於有機材料之燒成工程或銅之退火工程等之中,基板以及貫通電極係會被反覆曝露於高溫(例如200℃以上之溫度)中。另一方面,構成貫通電極之銅等的金屬材料之熱膨脹率,一般而言係較構成基板之玻璃或矽等的無機材料之熱膨脹率而更大。因此,可以推測到,在每次成為高溫時,貫通電極係會相較於基板而作更大的熱膨脹,並對於被與貫通電極作連接之配線層的導電層施加應力。若是如此這般地對於配線層之導電層而反覆施加應力,則在複數之配線層之導電層相互被作連接的場所處係會產生缺陷,而會有在導電層之間產生連接不良的可能性。   [0006] 本發明之實施形態,係為有鑑於此種事態而進行者,其目的,係在於提供一種能夠對於連接不良的發生作抑制之貫通電極基板。 [用以解決課題之手段]   [0007] 本發明之其中一個實施形態,係為一種貫通電極基板,其特徵為,係具備有:基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和有機膜,係位置於前述貫通孔之內部;和無機膜,係將前述貫通電極之前述第1部分,從前述第1側起來至少作部分性覆蓋,並且被設置有位置於前述第1部分上之開口;和第1配線層,係具備有絕緣層和導電層,該絕緣層,係位置於較前述無機膜而更靠前述第1側處,並且至少包含有被設置有與前述無機膜之前述開口相通連之開口的有機層,該導電層,係經由前述無機膜之前述開口以及前述絕緣層之前述開口,而被與前述貫通電極之前述第1部分作了連接。   [0008] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述無機膜,係將前述貫通電極之前述側壁部分至少作部分性覆蓋。   [0009] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,前述無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。   [0010] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述無機膜,係將前述有機膜之前述第1側之端面至少作部分性覆蓋。   [0011] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,前述貫通電極基板,係更進而具備有第2面側無機膜,該第2面側無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。   [0012] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述第2面側無機膜,係將前述有機膜之前述第2側之端面至少作部分性覆蓋。   [0013] 由本發明之其中一個實施形態所致之貫通電極基板,係亦可構成為:係更進而具備有第2配線層,該第2配線層,係具備有絕緣層和導電層,該絕緣層,係被設置有位置於前述第1配線層之前述導電層上之開口,該導電層,係經由前述絕緣層之前述開口而被與前述第1配線層之前述導電層作了連接,前述第2配線層之前述絕緣層,係包含有無機層,該無機層,係將前述第1配線層之前述導電層從前述第1側起來至少作部分性覆蓋。   [0014] 由本發明之其中一個實施形態所致之貫通電極基板,係亦可構成為:係更進而具備有第2配線構造部,該第2配線構造部,係至少包含有位置於前述基板之前述第2面上之第1配線層,前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,前述第2配線構造部之前述第1配線層,係具備有絕緣層和導電層,該絕緣層,係被設置有位置於前述貫通電極之前述第2部分上之開口,該導電層,係經由前述絕緣層之前述開口而被與前述貫通電極之前述第2部分作了連接。   [0015] 係亦可構成為:在前述第2配線構造部中所包含的前述導電層之層數,係較位置於前述基板之前述第1側處的導電層之層數而更少。於此情況,係亦可構成為:前述第2配線構造部之前述第1配線層之前述有機層,係包含有並未被具有絕緣性之無機層所覆蓋的部分。又,係亦可構成為:前述無機膜,係以不會一直擴廣至前述貫通電極之前述側壁部分的前述第2側之端部處的方式,而將前述側壁部分作部分性覆蓋。又,係亦可構成為:前述有機膜之前述第2側之端面,係至少部分性包含有並未被具有絕緣性之無機膜所覆蓋的部分。   [0016] 在由本發明之其中一個實施形態所致之貫通電極基板中,係亦可構成為:前述無機膜,係至少包含有矽氧化物或矽氮化物。   [0017] 本發明之其中一個實施形態,係為一種貫通電極基板之製造方法,其特徵為,係具備有:準備基板之工程,該基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和形成貫通電極之工程,該貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和在前述貫通孔之內部形成有機膜之工程;和形成將前述貫通電極之前述第1部分從前述第1側起來至少作部分性覆蓋的無機膜之工程;和形成位置於較前述無機膜而更靠前述第1側處之絕緣層之工程;和形成貫通前述無機膜以及前述絕緣層而被與前述貫通電極之前述第1部分作了連接之導電層之工程。   [0018] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:前述無機膜,係將前述貫通電極之前述側壁部分至少作部分性覆蓋。   [0019] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:形成前述貫通電極之工程,係更進而形成第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,前述無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。   [0020] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:前述無機膜,係將前述有機膜之前述第1側之端面至少作部分性覆蓋。   [0021] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:形成前述貫通電極之工程,係更進而形成第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,前述貫通電極基板之製造方法,係更進而具備有形成第2面側無機膜之工程,該第2面側無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。   [0022] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:前述第2面側無機膜,係將前述有機膜之前述第2側之端面至少作部分性覆蓋。   [0023] 在由本發明之其中一個實施形態所致之貫通電極基板之製造方法中,係亦可構成為:前述無機膜,係至少包含有矽氧化物或矽氮化物。   [0024] 本發明之其中一個實施形態,係為一種安裝基板,其特徵為:係具備有貫通電極基板、和被搭載在前述貫通電極基板上之元件,前述貫通電極基板,係具備有:基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和有機膜,係位置於前述貫通孔之內部;和無機膜,係將前述貫通電極之前述第1部分,從前述第1側起來至少作部分性覆蓋,並且被設置有位置於前述第1部分上之開口;和第1配線層,係具備有絕緣層和導電層,該絕緣層,係位置於較前述無機膜而更靠前述第1側處,並且至少包含有被設置有與前述無機膜之前述開口相通連之開口的有機層,該導電層,係經由前述無機膜之前述開口以及前述絕緣層之前述開口,而被與前述貫通電極之前述第1部分作了連接。 [發明之效果]   [0025] 若依據本發明之實施形態之貫通電極基板,則係能夠對於連接不良的發生作抑制。
[0027] 第1實施形態   以下,針對本發明之實施形態的貫通電極基板之構成及其製造方法,一面參考圖面一面作詳細說明。另外,以下所示之實施形態,係僅為本發明之實施形態的其中一例,本發明係並不應被限定解釋為此些之實施形態。又,在本說明書中,「基板」、「基材」、「薄片」或「薄膜」等之用語,係僅在稱呼上有所差異,而並非為相互明確作區別者。例如,「基板」或「基材」,係為亦包含有可被稱作薄片或薄膜之構件的概念。進而,關於在本說明書中所使用的形狀或幾何學性之條件、以及對於該些之程度作特定的例如「平行」或「正交」等之用語或者是長度和角度之值等,係並非為被限定於嚴密的定義中者,而係被解釋為亦包含有能夠期待有同樣之功能的範圍者,又,在於本實施形態中所參考的圖面中,對於同一部分或者是具備有相同功能的部份,係附加相同或類似之元件符號,並會有省略其之重複說明的情形。又,圖面之尺寸比例,係會有為了方便說明而與實際之比例相異的情況,並且也會有將構成的一部分從圖面而省略的情況。   [0028] 貫通電極基板   以下,針對本發明之實施形態作說明。首先,參考圖1以及圖2,針對本實施形態之貫通電極基板10的構成作說明。圖1,係為對於貫通電極基板10作展示之剖面圖。圖2,係為對於圖1之貫通電極基板10作擴大展示之剖面圖。   [0029] 貫通電極基板10,係具備有基板12、和貫通電極22、和有機膜26、和無機膜27、以及第1配線構造部30。以下,針對貫通電極基板10之各構成要素作說明。   [0030] (基板)   基板12,係包含有位置於第1側D1之第1面13、和位置在與第1側D1相反的第2側D2之第2面14。又,在基板12處,係被設置有從第1面13起而至第2面14之複數之貫通孔20。   [0031] 基板12,係由具備有一定之絕緣性的無機材料所構成。例如,基板12,係為玻璃基板、石英基板、藍寶石基板、樹脂基板、矽基板、碳化矽基板、氧化鋁(Al2 O3 )基板、氮化鋁(AlN)基板、二氧化鋯(ZrO2 )基板等,或者是將此些之基板作了層積者。基板12,係亦可包含鋁基板、不鏽鋼基板等之由具有導電性之材料所構成的基板。   [0032] 基板12之厚度,係並未特別作限制,但是,例如係以使用100μm以上並且800μm以下之厚度的基板12為理想。更理想,基板12,係具備有200μm以上並且600μm以下之厚度。藉由將基板12之厚度設為100μm以上,係能夠對於基板12之撓折變大的情形作抑制。因此,係能夠對於在製造工程中而基板12的處理變得困難或者是起因於形成在基板12上之薄膜等的內部應例而導致基板12彎曲的情形作抑制。又,藉由將基板12之厚度設為800μm以下,係能夠對於在基板12上形成貫通孔20之工程中所需要的時間變長並導致貫通電極基板10之製造成本上升的情形作抑制。   [0033] 貫通孔20之側壁21,係亦可如同圖1中所示一般地沿著基板12之第1面13的法線方向來擴廣。或者是,雖並未圖示,但是,側壁21,係亦可在從基板12之第1面13的法線方向而偏移了的方向上來擴廣,又,側壁21之一部分係亦可作彎曲。   [0034] (貫通電極)   貫通電極22,係為至少部分性地位置於貫通孔20之內部並且具備有導電性的構件。在本發明之實施形態中,貫通電極22,係構成為會在貫通孔20中而殘留有中空部。亦即是,貫通電極22係為正形通孔(conformal via)。貫通電極22,係至少包含有側壁部分23以及第1部分24。貫通電極22,係亦可更進而包含有第2部分25。   [0035] 側壁部分23,係沿著貫通孔20之側壁21來擴廣。第1部分24,係從第1側D1起而被與側壁部分23作連接,並且被設置在基板12之第1面13上。第1部分24,係構成身為貫通電極22之第1側D1之端面的第1端面22a。第2部分25,係從第2側D2起而被與側壁部分23作連接,並且被設置在基板12之第2面14上。第2部分25,係構成身為貫通電極22之第2側D2之端面的第2端面22b。   [0036] 只要貫通電極22為具備有導電性,則貫通電極22之形成方法係並未特別作限定。例如,貫通電極22,係可藉由蒸鍍法或濺鍍法等之物理成膜法來形成,亦可藉由化學成膜法或電鍍法來形成。又,貫通電極22,係可由具有導電性之單一之層來構成,或者是亦可包含具備有導電性之複數之層。於此,如同圖2中所示一般,針對貫通電極22為包含有在基板12之表面上所依序層積了的阻障層221、種層222以及電鍍層223的例子來作說明。另外,所謂基板12之表面,係為基板12之第1面13、第2面14或者是貫通孔20之側壁21。阻障層221,係位置在最靠基板12側處。   [0037] 阻障層221,係為位置在種層222和電鍍層223等之其他之貫通電極22之構成要素與基板12之表面之間的層。阻障層221,係為了對於種層222和電鍍層223等之其他之貫通電極22之構成要素中的金屬元素擴散至基板12之內部一事作抑制,而因應於必要來作設置。當種層222或電鍍層223為含有銅的情況時,作為阻障層221之材料,例如,係可使用鈦、鈦氮化物、鉬、鉬氮化物、鉭、鉭氮化物等,或者是將此些作了層積者。又,作為阻障層221之材料,係亦可使用具有相對於基板12之高密著性的導電性材料。例如,作為阻障層221之材料,係可使用鈦、鉬、鎢、鉭、鎳、鉻、鋁、此些之化合物、此些之合金等,或者是將此些作了層積者。阻障層221之厚度,例如係為10nm以上並且1μm以下。阻障層221,例如,係藉由蒸鍍法或濺鍍法等之物理成膜法來形成。   [0038] 種層222,係為在藉由電鍍處理來形成電鍍層223之電解電鍍工程時會成為用以使電鍍液中之金屬離子析出並使電鍍層223成長的基礎之具有導電性之層。作為種層222之材料,例如,係可使用銅等之與電鍍層223相同之金屬材料。種層222之厚度,例如係為100nm以上並且3μm以下。種層222,例如,係藉由蒸鍍法或濺鍍法等之物理成膜法來形成。   [0039] 另外,雖並未圖示,但是,在基板12之表面和電鍍層223之間,係亦可設置能夠發揮作為阻障層之功能以及作為種層之功能的雙方之功能之單一之層。   [0040] 電鍍層223,係為藉由電鍍處理所形成的具有導電性之層。作為構成電鍍層223之材料,係可使用銅、金、銀、白金、銠、錫、鋁、鎳、鉻等之金屬或者是使用有此些之合金等,或者是將此些作了層積者。   [0041] (有機膜)   有機膜26,係在較貫通電極22之側壁部分23而更靠貫通孔20之中心側處,而位置於貫通孔20之內部。另外,所謂「中心側」,係指在貫通孔20之內部,有機膜26與側壁21之間之距離係較側壁部分23與側壁21之間之距離而更大。藉由在貫通孔20中設置有機膜26,換言之,藉由將貫通孔20之中空部藉由有機膜26來作填充,係能夠對於在貫通孔20之內部而產生電鍍液、有機材料、無機材料等之殘渣的情形作抑制。另外,貫通孔20中係亦可並未被有機膜26而完全地填充。例如,在貫通電極22之側壁部分23與有機膜26之間,係亦可部分性地存在有空隙。又,在有機膜26之第1側D1的端面處,係亦可被形成有至少部分性地到達較基板12之第1面13之位置而更靠第2面14側處的凹坑。同樣的,在有機膜26之第2側D2的端面處,係亦可被形成有至少部分性地到達較基板12之第2面14之位置而更靠第1面13側處的凹坑。   [0042] 有機膜26,係由具備有絕緣性的有機材料所構成。例如,有機膜26,係包含有聚醯亞胺、苯並環丁烯等之有機材料。   [0043] (無機膜)   無機膜27,係由無機材料所構成,並為將貫通電極22之第1部分24從第1側D1起來至少作部分性覆蓋之膜。無機膜27,係亦可更進而將貫通電極22之側壁部分23作覆蓋。又,無機膜27,係亦可更進而將貫通電極22之第2部分25從第2側D2起來至少作部分性覆蓋。又,無機膜27,係亦可更進而將基板12之第1面13與第2面14作覆蓋。在本實施形態中,無機膜27,係身為位置於基板12之第1面13上、貫通電極22之側壁部分23上、第1部分24上、第2部分25上以及基板12之第2面14上的一連串之膜。   [0044] 在位置於貫通電極22之第1部分24上的無機膜27處,係被設置有開口,經由此開口,第1配線構造部30之後述之第1配線層31的導電層38係被與貫通電極22之第1部分24作連接。同樣的,係亦可在位置於貫通電極22之第2部分25上的無機膜27處設置有開口。   [0045] 作為無機膜27之無機材料,係可使用SiO2 等之矽氧化物,SiN等之矽氮化物。除此之外,作為無機膜27之無機材料之例,係可列舉出SiOC、SiC、SiOF、SiON、SiCN等。又,無機膜27,係亦可具備有包含無機材料之複數之膜。例如,無機膜27,係包含第1無機膜、和被層積在第1無機膜上之第2無機膜。較理想,第1無機層,相較於第2無機層,係具備有相對於導電層38之電鍍層383的高密著性。例如,第1無機膜,係包含有SiN等之矽氮化物,第2無機膜,係包含有SiO2 等之矽氧化物。第1無機膜之厚度,例如係為0.05μm以上並且0.1μm以下,第2無機膜之厚度,例如係為0.5μm以上並且3μm以下。較理想,第1無機膜之厚度,係較第2無機膜之厚度而更小。   [0046] (第1配線構造部)   如同圖1中所示一般,第1配線構造部30,係包含有位置在相較於無機膜27而更靠第1側D1側處之第1配線層31、以及位置在第1配線層31上之第2配線層32。以下,針對第1配線層31以及第2配線層32之構成作說明。   [0047] [第1配線層]   如同圖1中所示一般,第1配線層31,係具備有絕緣層35以及導電層38。在絕緣層35處,係被設置有與位置於貫通電極22之第1部分24上的無機膜27之開口相通連的開口。導電層38,係經由無機膜27之開口以及絕緣層35之開口而被與貫通電極22之第1部分24作連接。例如,導電層38,係如同圖1中所示一般,位置於無機膜27之開口以及絕緣層35之開口的內部,並包含有被與貫通電極22之第1部分24作連接之第1部分38a、以及位置於較絕緣層35而更靠第1側D1處之第2部分38b。而,第2部份38b之一部分係被與第1部份38a作連接。   [0048] 第1配線層31之絕緣層35,係包含有由具有絕緣性的有機材料所構成之有機層36。有機層36,係與有機膜26之第1側D1側的端面相接。作為有機層36之有機材料,例如,係可使用聚醯亞胺、環氧樹脂、丙烯酸樹脂等。絕緣層35之厚度,例如係為0.5μm以上並且10μm以下。   [0049] 如同圖2中所示一般,導電層38,係亦可包含有從絕緣層35之開口的側壁側起朝向開口之中心側而依序並排的阻障層381、種層382以及電鍍層383。阻障層381、種層382以及電鍍層383之功能以及構成,係與上述之貫通電極22之阻障層221、種層222以及電鍍層223之功能以及構成相同。   [0050] [第2配線層]   接著,針對第2配線層32作說明。另外,對於第2配線層32之構成要素中的與第1配線層31共通之構成要素,係附加相同之元件符號,並會有省略說明的情形。   [0051] 與第1配線層31同樣的,第2配線層32,係具備有絕緣層35以及導電層38。在絕緣層35處,係被設置有位置於第1配線層31之導電層38上的開口。導電層38,係經由絕緣層35之開口而被與第1配線層31之導電層38作連接。   [0052] 第2配線層32之絕緣層35,係具備有位置在第1配線層31之絕緣層35以及導電層38之上的無機層37、和位置在較無機層37而更靠第1側D1處的有機層36。無機層37,係將第1配線層31之導電層38之第2部分38b至少作部分性覆蓋。於此,所謂「覆蓋」,係指當沿著基板12之第1面13的法線方向來對於貫通電極基板10作了觀察的情況時,第2配線層32之無機層37和第1配線層31之導電層38之第2部分38b係至少部分性地重疊。   [0053] 無機層37,係為由具備有絕緣性的無機材料所構成之層。作為無機層37之無機材料,係可使用SiO2 等之矽氧化物,SiN等之矽氮化物。除此之外,作為無機層37之無機材料之例,係可列舉出SiOC、SiC、SiOF、SiON、SiCN等。   [0054] 如同圖2中所示一般,無機層37,係亦可包含有複數之無機層。例如,無機層37,係包含第1無機層371、和位置在第1無機層371之第1側D1處的第2無機層372。較理想,第1無機層371,相較於第2無機層372,係具備有相對於導電層38之電鍍層383的高密著性。又,較理想,第2無機層372,係具備有較第1無機層371而更低的比介電率。例如,第1無機層371,係包含有SiN等之矽氮化物,第2無機層372,係包含有SiO2 等之矽氧化物。第1無機層371之厚度,例如係為0.05μm以上並且5μm以下,第2無機層372之厚度,例如係為0.1μm以上並且10μm以下。較理想,第1無機層371之厚度,係較第2無機層372之厚度而更小。   [0055] 第2配線層32之有機層36,係由具有絕緣性的有機材料所構成。作為第2配線層32之有機層36的有機材料,係與上述之第1配線層31之有機層36的情況相同地,可使用聚醯亞胺、環氧樹脂、丙烯酸樹脂等。   [0056] 貫通電極基板之製造方法   以下,參考圖3~圖19,針對貫通電極基板10之製造方法的其中一例作說明。   [0057] (貫通孔之形成工程)   首先,準備基板12。接著,在第1面13以及第2面14之至少其中一者處,設置阻劑層。之後,在阻劑層中之與貫通孔20相對應的位置處設置開口。接著,藉由在阻劑層之開口處對於基板12進行加工,而能夠如同圖3中所示一般,在基板12處形成貫通孔20。貫通孔20之尺寸S,例如係為20μm以上並且150μm以下。作為對於基板12進行加工之方法,係可使用反應性離子蝕刻法、深掘反應性離子蝕刻法等之乾蝕刻法或者是濕蝕刻法等。   [0058] 另外,亦可藉由對於基板12照射雷射,來在基板12處形成貫通孔20。於此情況,係亦可並不設置阻劑層。作為用以進行雷射加工之雷射,係可使用準分子雷射、Nd:YAG雷射、毫微微秒雷射等。在採用Nd:YAG雷射的情況時,係可使用波長為1064nm之基本波、波長為532nm之第2高頻波、波長為355nm之第3高頻波等。   [0059] 又,係亦可將雷射照射和濕蝕刻適宜作組合。具體而言,首先,係藉由雷射照射來在基板12中之應形成貫通孔20的區域處形成變質層。接著,將基板12浸漬在氟化氫等之中,來對於變質層進行蝕刻。藉由此,係能夠在基板12上形成貫通孔20。   [0060] 除此之外,亦可藉由對於基板12而吹附研磨材之噴砂處理,來在基板12處形成貫通孔20。   [0061] (貫通電極之形成工程)   接著,在基板12之貫通孔20處形成貫通電極22。例如,首先,如同圖4中所示一般,在基板12之第1面13、第2面14以及側壁21處,藉由蒸鍍法或濺鍍法等之物理成膜法來依序形成阻障層221以及種層222。接著,如同圖5中所示一般,在種層222上,形成被設置有開口281之阻劑層28。接著,如同圖6中所示一般,對於阻劑層28之開口281供給電鍍液,而在種層222上部分性地形成電鍍層223。之後,將阻劑層除去,並將阻障層221以及種層222中之被阻劑層所覆蓋了的部份除去。如此這般,如同圖7中所示一般,係能夠得到包含有側壁部分23、第1部分24以及第2部分25之貫通電極22。   [0062] (無機膜之形成工程)   接著,如同圖8中所示一般,藉由電漿CVD,而形成覆蓋基板12之表面以及貫通電極22之無機膜27。例如,首先,在基板12之表面以及貫通電極22處,藉由電漿CVD而形成含有SiN之第1無機膜,接著,在第1無機膜上,藉由電漿CVD而形成含有SiO2 之第2無機膜。   [0063] (有機膜之形成工程)   接著,如同圖9中所示一般,將有機膜26填充於貫通孔20中。例如,首先,將用以構成有機膜26之包含有樹脂層之薄膜,配置在基板12之第1側D1側以及第2側D2側處。接著,藉由對於薄膜作加壓,來將樹脂層推入至貫通孔20之內部。之後,將被推入至貫通孔20之內部的樹脂層,藉由對於樹脂層照射光等來使其硬化。又,係將樹脂層之不必要部分除去。如此這般,係能夠在貫通孔20之內部設置有機膜26。   [0064] (第1配線層之有機層之形成工程)   接著,如同圖10中所示一般,形成被設置有位置在貫通電極22之第1部分24上的開口361之有機層36。例如,首先,係將感光性聚醯亞胺等之有機材料,藉由旋轉塗布法等來成膜於基板12上,而形成有機層36。接著,以將有機層36中之對應於開口361之部分除去的方式,來對於有機層36進行曝光以及顯像。接著,對於有機層36進行燒成,而使有機層36硬化。有機層36之燒成溫度,例如係為200℃以上。   [0065] (無機膜之加工工程)   接著,將有機層36作為遮罩,而藉由電漿蝕刻來對於在有機層36之開口361處所露出的無機膜27進行蝕刻。藉由此,如同圖11中所示一般,在無機膜27處形成與有機層36之開口361相通連的開口271。作為蝕刻氣體,例如,係可使用CF4 與H2 之混合氣體。另外,當起因於電漿蝕刻而在有機層36之表面上產生有損傷的情況時,係亦可藉由對於有機層36施加熱處理,來將產生有損傷的有機層36之表面除去。有機層36之熱處理溫度,例如係為200℃以上。   [0066] (第1配線層之導電層之形成工程)   接著,如同圖12中所示一般,在有機層36之表面和有機層36之開口以及無機膜27之開口的側壁處,藉由物理成膜法來形成阻障層381。又,在阻障層381上,藉由物理成膜法來形成種層382。   [0067] 接著,如同圖13中所示一般,在種層382上,形成被設置有開口391之阻劑層39。接著,如同圖14中所示一般,對於阻劑層39之開口391供給電鍍液,而藉由電解電鍍來在種層382上形成電鍍層383。之後,將阻劑層39除去。接著,將阻障層381以及種層382中之被阻劑層39所覆蓋了的部份,例如藉由濕蝕刻來除去。如此這般,如同圖15中所示一般,係能夠得到包含有阻障層381、種層382以及電鍍層383之導電層38。之後,係亦可實施對於電鍍層383進行退火之工程。電鍍層383之退火溫度,例如係為200℃以上。   [0068] 如此這般,係能夠形成包含有機層36以及導電層38之第1配線層31。   [0069] (第2配線層之無機層之形成工程)   接著,如同圖16中所示一般,在第1配線層31之有機層36以及導電層38上,藉由電漿CVD來形成第1無機層371。接著,如同圖16中所示一般,在第1無機層371上,藉由電漿CVD來形成第2無機層372。   [0070] (第2配線層之有機層之形成工程)   接著,如同圖17中所示一般,形成在當沿著基板12之第1面13之法線方向來作觀察時會與第1配線層31之導電層38相重疊的位置處而設置有開口361之有機層36。例如,首先,係將感光性聚醯亞胺等之有機材料,藉由旋轉塗布法等來成膜於第2無機層372上,而形成有機層36。接著,以將有機層36中之對應於開口361之部分除去的方式,來對於有機層36進行曝光以及顯像。接著,對於有機層36進行燒成,而使有機層36硬化。有機層36之燒成溫度,例如係為200℃以上。   [0071] (第2配線層之無機層之加工工程)   接著,將有機層36作為遮罩,而藉由電漿蝕刻來對於在有機層36之開口361處所露出的無機層37之第1無機層371以及第2無機層372進行蝕刻。藉由此,如同圖18中所示一般,係在無機層37處形成與有機層36之開口361相通連的開口。作為蝕刻氣體,例如,係可使用CF4 與H2 之混合氣體。另外,當起因於電漿蝕刻而在有機層36之表面上產生有損傷的情況時,係亦可藉由對於有機層36施加熱處理,來將產生有損傷的有機層36之表面除去。有機層36之熱處理溫度,例如係為200℃以上。   [0072] (第2配線層之導電層之形成工程)   接著,如同圖19中所示一般,形成被與第1配線層31之導電層38作連接並且一直到達至有機層36之第1側D1處的導電層38。如此這般,係能夠在第1配線層31之第1側D1處,形成包含有機層36、無機層37以及導電層38之第2配線層32。   [0073] (貫通電極基板之作用)   以下,針對由本實施形態所致之貫通電極基板10的作用作說明。   [0074] [貫通電極之殘留應力減輕作用]   構成貫通電極22之銅等的金屬材料之熱膨脹率,相較於構成基板12之玻璃或矽等的絕緣性無機材料之熱膨脹率,係為較大。因此,可以推測到,在有機層36之燒成工程或導電層38之退火工程等之中,若是氛圍溫度成為200℃以上,則貫通電極22係會膨脹。若是反覆實施會使氛圍溫度成為200℃以上之工程,則貫通電極22之膨脹以及收縮也會反覆發生,在貫通電極22處係會產生殘留應力。於此情況,在機械性之連接強度相對性而言為較弱的貫通電極22之第1部分24與第1配線層31之導電層38之間,係可能會形成空洞等之缺陷。其結果,可以推測到,在貫通電極22之第1部分24與第1配線層31之導電層38之間,係會發生電性連接之不良。   [0075] 相對於此,在本實施形態中,無機膜27係將貫通電極22之第1部分24至少作部分性覆蓋。構成無機膜27之無機材料的熱膨脹率係為小,例如係為0.3E-6/K以上並且10.0E-6/K以下。藉由此,係能夠將在貫通電極22之第1部分24處所產生的殘留應力減輕,藉由此,係能夠對於在貫通電極22之第1部分24與第1配線層31之導電層38之間而形成空洞等之缺陷的情形作抑制。又,構成無機膜27之無機材料的楊格率係為高,例如係為70GPa以上。此事,亦係對於將在貫通電極22之第1部分24處所產生的殘留應力減輕一事有所幫助。藉由此些構成,係能夠對於在貫通電極22之第1部分24與第1配線層31之導電層38之間而發生電性連接之不良的情形作抑制。   [0076] (對於有機層之銅的擴散抑制作用)   又,由於無機膜27係將貫通電極22之第1部分24作覆蓋,因此,當氛圍溫度為高溫的情況時,係能夠對於構成貫通電極22之第1部分24的銅等之金屬材料之原子、分子、離子等擴散至第1配線層31之絕緣層35之有機層36內的情形作抑制。藉由此,係能夠對於第1配線層31之相鄰之2個的導電層38相互導通的情形或者是發生有機層36之絕緣破壞的情形作抑制。又,係能夠對起因於金屬材料之擴散而導致貫通電極22之第1部分24的厚度降低並導致第1部分24之電阻的增加或斷線之發生的情形作抑制。   [0077] (對於有機膜之銅的擴散抑制作用)   又,在本實施形態中,無機膜27係更進而將貫通電極22之側壁部分23作覆蓋。因此,當氛圍溫度為高溫的情況時,係能夠對於構成貫通電極22之側壁部分23的銅等之金屬材料之原子、分子、離子等擴散至貫通孔20之內部之有機膜26內的情形作抑制。藉由此,係能夠對於側壁部分23的厚度降低並導致側壁部分23之電阻的增加或斷線之發生的情形作抑制。   [0078] [傳播延遲以及串訊之抑制作用]   又,第1配線層31和第2配線層32等之配線層的絕緣層35,係包含有由聚醯亞胺等之有機材料所構成並且與導電層38相接之有機層36。有機層36之有機材料,係具有較構成無機層37之無機材料而更小的介電率。例如,有機層36之有機材料的比介電率,係為2.0以上並且3.3以下,另一方面,身為無機層37之無機材料的其中一例之P-SiO2 之比介電率比,係為4.1。藉由使由此種有機材料所構成的有機層36位置於在配線層處而相鄰之2個的導電層38之間,係能夠將導電層38之間之配線電容縮小而將在導電層38中傳播的訊號之延遲量縮小。又,係能夠對於在相鄰之2個的導電層38之間之串訊作抑制。從傳播延遲以及串訊之抑制的觀點來看,在第1配線層31和第2配線層32等之配線層中,相對於絕緣層35全體之厚度的有機層36之厚度的比例,較理想,係為40%以上並且90%以下。   [0079] [彎曲之抑制作用]   另外,構成有機層36之聚醯亞胺等的有機材料之熱膨脹率,相較於構成基板12和貫通電極22之無機材料之熱膨脹率,係為較大。例如,構成有機層36之有機材料的熱膨脹率,係為50~100E-6/K,相對於此,構成貫通電極22之銅的熱膨脹率,係為約16E-6/K。又,身為基板12之材料的其中一例之玻璃的熱膨脹率,係為約3E-6/K,身為基板12之材料的另外一例之矽的熱膨脹率,係為約2.4E-6/K。因此,在有機層36之燒成工程或導電層38之退火工程等之中,若是氛圍溫度成為200℃以上,則起因於有機層36之熱膨脹,係會在基板12以及貫通電極22處產生拉張應力。其結果,可以推測到,在基板12處係會產生彎曲。   [0080] 於此,在本實施形態中,無機膜27,係更進而將基板12之第1面13作覆蓋。構成無機膜27之無機材料的熱膨脹率,係較構成有機層36之有機材料的熱膨脹率而更小,例如係為0.3E-6/K以上並且10.0E-6/K以下。因此,係能夠對起因於有機層36之熱膨脹而在基板12以及貫通電極22處產生拉張應力的情形作抑制。藉由此,係能夠對於在基板12處產生彎曲的情形作抑制。   [0081] 又,在本實施形態中,第1配線構造部30,係除了有機層36之外,更進而包含有無機層37。例如,第1配線構造部30之第2配線層32,係包含有位置在第1配線層31之有機層36以及導電層38上的無機層37。構成無機層37之無機材料的熱膨脹率,係較構成有機層36之有機材料的熱膨脹率而更小,例如係為0.3E-6/K以上並且10.0E-6/K以下。因此,係能夠對起因於有機層36之熱膨脹而在基板12處產生拉張應力的情形更進一步作抑制。藉由此,係能夠對於在基板12處產生彎曲的情形更進一步作抑制。從彎曲之抑制的觀點來看,在第1配線層31和第2配線層32等之配線層中,相對於絕緣層35全體之厚度的無機層37之厚度的比例,較理想,係為10%以上並且60%以下。   [0082] [無機層之其他作用]   又,在本實施形態中,無機層37,係包含有位置在電鍍層383與有機層36之間並且由SiN等之矽氮化物所構成的第1無機層371。因此,當氛圍溫度為高溫的情況時,係能夠對於構成電鍍層383的銅等之金屬材料之原子、分子、離子等擴散至有機層36內的情形作抑制。藉由此,係能夠對於相鄰之2個的導電層38相互導通的情形或者是發生有機層36之絕緣破壞的情形作抑制。   [0083] 又,在本實施形態中,無機層37,係將第1配線層31之導電層38之第2部分38b作覆蓋。因此,係能夠將在第1配線層31之導電層38處所產生的殘留應力減輕,藉由此,係能夠對於在第1配線層31之導電層38與第2配線層32之導電層38處形成空洞等之缺陷的情形作抑制。故而,係能夠對於在第1配線層31之導電層38與第2配線層32之導電層38之間而發生電性連接之不良的情形作抑制。   [0084] 安裝基板   以下,針對由本實施形態所致之貫通電極基板10的用途之例作說明。於此,係針對在貫通電極基板10處搭載元件61而構成安裝基板60之例作說明。   [0085] 圖20,係為對於安裝基板60作展示之剖面圖。安裝基板60,係具備有貫通電極基板10、和在基板12之第1面13側處而被搭載於貫通電極基板10上的元件61。元件61,係為邏輯IC或記憶體IC等之LSI晶片。又,元件61,係亦可為MEMS(Micro Electro Mechanical Systems)晶片。所謂MEMS晶片,係為將機械要素零件、感測器、致動器、電子電路等積體化在1個的基板上之電子元件。如同圖20中所示一般,元件61,係具備有被與貫通電極基板10之第1配線構造部30之導電層38作了連接的端子62。   [0086] 另外,係亦可對於上述之第1實施形態施加各種的變更。以下,因應於需要,參考圖面來針對變形例作說明。在以下之說明以及於以下之說明所使用的圖面中,針對能夠與第1實施形態同樣的來構成之部分,係構成為使用與對於在第1實施形態中之相對應之部分所使用的元件符號相同之元件符號,並省略重複的說明。又,當在第1實施形態中所能夠得到的作用效果明顯係為在變形例中亦能夠得到者的情況時,係也會有將其之說明省略的情況。   [0087] (第1變形例)   圖21,係為對於第1變形例之貫通電極基板10作展示之剖面圖。如同圖21中所示一般,無機膜27,係亦可雖然覆蓋貫通電極22但是並不覆蓋基板12之表面。例如,無機膜27,係亦可雖然覆蓋貫通電極22之側壁部分23、第1部分24以及第2部分25,但是並不覆蓋基板12之第1面13以及第2面14。   [0088] (第2變形例)   圖22,係為對於第2變形例之貫通電極基板10作展示之剖面圖。無機膜27,係亦可僅覆蓋貫通電極22之一部分但是並不覆蓋其他部分。例如,如同圖22中所示一般,無機膜27,係亦可雖然覆蓋貫通電極22之側壁部分23,但是並不覆蓋貫通電極22之第1部分24以及第2部分25。又,雖並未圖示,但是,無機膜27,係亦可雖然覆蓋貫通電極22之第1部分24,但是並不覆蓋貫通電極22之側壁部分23。   [0089] (第3變形例)   圖23,係為對於第1變形例之貫通電極基板10作展示之剖面圖。如同圖23中所示一般,貫通電極基板10之第1配線構造部30,係亦可更進而包含有位置在第2配線層32上之第3配線層33。第3配線層33,係具備有:被設置有位置在第2配線層32之導電層38上的開口之絕緣層35、和經由絕緣層35之開口而被與第2配線層32之導電層38作了連接的導電層38。第3配線層33之絕緣層35,係包含有無機層37以及位置在較無機層37而更靠第1側D1側處的有機層36。第3配線層33之無機層37,係將第2配線層32之導電層38至少作部分性覆蓋。   [0090] (第4變形例)   在圖23所示之第1變形例中,雖係針對第2配線層32以及第3配線層33均為包含有無機層37的例子來作了展示,但是,係並不被限定於此,只要第1配線構造部30之複數之配線層的至少其中一者為包含有無機層37即可。例如,亦可如同圖24中所示一般,第3配線層33之絕緣層35係包含有無機層37,但是第2配線層32之絕緣層35係並未包含有無機層37。或者是,雖並未圖示,但是,係亦可設為第2配線層32之絕緣層35係包含有無機層37,但是第3配線層33之絕緣層35係並未包含有無機層37。藉由使第1配線構造部30之複數之配線層的至少其中一者包含有無機層37,係能夠對於在基板12處產生彎曲的情形作抑制。又,係能夠將在位置於較無機層37而更靠第2側D2側處的導電層38處所產生之殘留應力減輕,藉由此,係能夠對於在導電層38處形成空洞等之缺陷的情形作抑制。   [0091] (第5變形例)   如同圖25中所示一般,貫通電極基板10,係亦可更進而具備有至少包含位置於基板12之第2面14上之第1配線層41和位置於第1配線層41上的第2配線層42之第2配線構造部40。   [0092] 與第1配線構造部30之第1配線層31的情況相同地,第1配線層41,係具備有絕緣層45以及導電層48。在絕緣層45處,係被設置有與位置於貫通電極22之第2部分25上的無機膜27之開口相通連的開口。導電層48,係經由絕緣層45之開口以及無機膜27之開口而被與貫通電極22之第2部分25作連接。   [0093] 第1配線層41之絕緣層45,係與第1配線層31之絕緣層35同樣的,包含有由具有絕緣性的有機材料所構成之有機層46。作為有機層46之有機材料,例如,係可使用聚醯亞胺、環氧樹脂、丙烯酸樹脂等。絕緣層45之厚度,例如係為0.5μm以上並且10μm以下。   [0094] 導電層48,係與第1配線層31和第2配線層32之導電層38同樣的,包含有具有導電性之金屬材料。導電層48,係與導電層38同樣的,亦可包含有從基板12之表面側起而依序並排的阻障層、種層以及電鍍層等之複數之層。   [0095] 與第1配線層41同樣的,第2配線層42,亦係具備有絕緣層45以及導電層48。在絕緣層45處,係被設置有位置於第1配線層41之導電層48上的開口。導電層48,係經由絕緣層45之開口而被與第1配線層41之導電層48作連接。   [0096] 第2配線層42之絕緣層45,係具備有位置在第1配線層41之絕緣層45以及導電層48之上的無機層47、和位置在較無機層47而更靠第2側D2處的有機層46。無機層47,係將第1配線層41之導電層48至少作部分性覆蓋。於此,所謂「覆蓋」,係指當沿著基板12之第2面14的法線方向來對於貫通電極基板10作了觀察的情況時,第2配線層42之無機層47和第1配線層41之導電層48係至少部分性地重疊。無機層47,係與第1配線構造部30之無機層37同樣的,為由具備有絕緣性的無機材料所構成之層。構成無機層47之無機材料和無機層47之層構成,由於係與無機層37的情況相同,因此係省略說明。   [0097] 第2配線層42之有機層46,係由具有絕緣性的有機材料所構成。作為第2配線層42之有機層46的有機材料,係與上述之第1配線層41之有機層46的情況相同地,可使用聚醯亞胺、環氧樹脂、丙烯酸樹脂等。   [0098] (第6變形例)   在上述之第5變形例中,係針對在位置於基板12之第1側D1處的第1配線構造部30中所包含之導電層38的層數與位置於基板12之第2側D2處的第2配線構造部40中所包含之導電層48的層數係為相同的例子作了展示。然而,在第1配線構造部30中所包含之導電層38的層數和在第2配線構造部40中所包含之導電層48的層數,係亦可為相異。例如,在第2配線構造部40中所包含之導電層48的層數,係亦可較在第1配線構造部30中所包含之導電層38的層數而更少。   [0099] 圖45,係為對於本變形例之貫通電極基板10作展示之剖面圖。貫通電極基板10之第1配線構造部30,係包含有第1配線層31以及第2配線層32,因此,在第1配線構造部30中所包含之導電層38的層數係為2。另一方面,貫通電極基板10之第2配線構造部40,係包含有第1配線層41,因此,在第2配線構造部40中所包含之導電層48的層數係為1。   [0100] 如同圖45中所示一般,第1配線構造部30之第2配線層32,係包含有機層36以及無機層37。因此,係能夠對起因於第1配線構造部30而在基板12處產生彎曲的情形作抑制。另一方面,第2配線構造部40之第1配線層41,係並未包含無機層47。又,第2配線構造部40之第1配線層41的有機層46,係包含有並未被無機層47所覆蓋之部分。例如,如同圖45中所示一般,第2配線構造部40,係並未包含無機層47,因此,第1配線層41的有機層46,係並未被無機層47而從第2側D2側來作覆蓋。   [0101] 在圖45所示之例中,第2配線構造部40之導電層48的層數,係較第1配線構造部30之導電層38的層數而更少。因此,第2配線構造部40之有機層46的總數,亦係較第1配線構造部30之有機層36的層數而更少。故而,起因於有機層之熱膨脹而在第2配線構造部40處所產生的彎曲之程度,係較在第1配線構造部30處所產生的彎曲之程度而更小。因此,可以推測到,第2配線構造部40之第1配線層41的有機層46為包含有並未被無機層47而從第2側D2來作覆蓋的部分一事,對於基板12全體之彎曲所造成的影響係為輕微。   [0102] 另外,在圖45中,雖係針對第1配線層41的有機層46以及導電層48係完全未被無機層47而從第2側D2側來作覆蓋的例子作了展示,但是,係並不被限定於此。雖並未圖示,但是,第1配線層41的有機層46以及導電層48,係亦可被無機層47而從第2側D2側來作部分性的覆蓋。另外,在本變形例中,第1配線層41的有機層46中之被無機層47所覆蓋之部分的比例,係成為較在上述之圖25中所示之例的情況而更低。   [0103] 又,在本變形例中,第2配線構造部40的有機層46中之被無機層47所覆蓋之部分的比例,係成為較第1配線構造部30的有機層36中之被無機層37所覆蓋之部分的比例而更低。第2配線構造部40之有機層46中的被無機層47所覆蓋之部分的比例,例如係為1%以上並且20%以下。   [0104] 第2配線構造部40之無機層47的厚度,係可為與第1配線構造部30之無機層37的厚度同等,亦可為較第1配線構造部30之無機層37的厚度而更小。例如,第2配線構造部40之無機層47的厚度,只要為第1配線構造部30之無機層37的厚度之至少30%以上即可。   [0105] 當第2配線構造部40之第1配線層41的有機層46為包含有並未被無機層47而從第2側D2來作覆蓋的部分的情況時,在貫通電極22等處所產生了的氣體,係成為容易通過第1配線層41之有機層46來漏出至貫通電極基板10之外部。因此,係能夠對於第1配線層41之導電層48被上推或者是被吹飛的情形作抑制。   [0106] 又,在圖45中,係針對在第1配線構造部30中所包含之導電層38的層數為2、在第2配線構造部40中所包含之導電層48的層數為1的例子來作了展示,但是,只要導電層38之層數為較導電層48之層數而更大,則具體之層數係為任意。例如,亦可如同圖46中所示一般,在第1配線構造部30中所包含之導電層38的層數係為3,在第2配線構造部40中所包含之導電層48的層數係為1。又,亦可如同圖47中所示一般,在第1配線構造部30中所包含之導電層38的層數係為3,在第2配線構造部40中所包含之導電層48的層數係為2。就算是在如同圖47中所示一般之第2配線構造部40為包含有複數之有機層46的情況時,亦同樣的,第1配線層41的有機層46係亦可並未被無機層47而從第2側D2側來作覆蓋。或者是,雖並未圖示,但是,亦可設為雖然第1配線層41的有機層46為被無機層47而從第2側D2側來作部分性的覆蓋,但是所被覆蓋的部份之比例相較於第1配線構造部30之有機層36係變低。   [0107] (第7變形例)   在上述之實施形態以及各變形例中,係針對使無機膜27將貫通電極22之側壁部分23從側壁部分23之第1側D1的端部起一直覆蓋至第2側D2之端部為止的例子作了展示。然而,係並不被限定於此,如同圖48中所示一般,無機膜27,係亦可並未一直擴廣至側壁部分23之第2側D2之端部處。例如,無機膜27,係亦可雖然覆蓋側壁部分23之第1側D1側之部分,但是並不覆蓋第2側D2之部分。又,如同圖48中所示一般,無機膜27,係亦可雖然將貫通電極22之第1部分24從第1側D1起來至少作部分性覆蓋,但是並不將貫通電極22之第2部分25從第2側D2起而作覆蓋。亦即是,在基板12之第2面14側處,係亦可並未被設置無機膜27。   [0108] 以下,針對在基板12之第2面14側處並不設置無機膜27的優點作說明。作為無機膜27之形成方法,係使用有電漿CVD等之化學成膜法或蒸鍍法、濺鍍法等之物理成膜法。當在基板12之第1面13側以及第2面14側之雙方處設置無機膜27的情況時,化學成膜法或物理成膜法等之成膜法,亦係對於基板12之第1面13側以及第2面14側之各者而實施。於此,在本變形例中,由於在基板12之第2面14側處係並不設置無機膜27,因此,係能夠將在基板12之第2面14側處的無機膜27之成膜工程省略。故而,係能夠對在第2配線構造部40之製作中所需要的工程數作削減。藉由此,係能夠降低貫通電極基板10之製造成本。   [0109] 在本變形例中,亦係與上述之第6變形例同樣的,第2配線構造部40之導電層48的層數,係亦可較第1配線構造部30之導電層38的層數而更少。於此情況,起因於有機層之熱膨脹而在第2配線構造部40處所產生的彎曲之程度,係較在第1配線構造部30處所產生的彎曲之程度而更小。因此,可以推測到,基板12之第2面14並未被無機膜27而從第2側D2來作覆蓋一事,對於基板12全體之彎曲所造成的影響係為輕微。   [0110] 另外,雖係針對相對於上述之實施形態之數個的變形例來作了說明,但是,當然的,係亦可將複數之變形例適宜作組合並作適用。   [0111] 第2實施形態   接著,針對第2實施形態作說明。在第2實施形態中,無機膜27,係被分離為第1側D1側之第1面側無機膜27a以及第2側D2側之第2面側無機膜27b。在第2實施形態中,針對與第1實施形態相同的部份,係附加相同之元件符號,並省略詳細說明。又,當在第1實施形態中所能夠得到的作用效果明顯係為在本實施形態中亦能夠得到的情況時,係也會有將其之說明省略的情況。   [0112] 圖26,係為對於第2實施形態之貫通電極基板10作展示之剖面圖。圖27,係為對於圖26之貫通電極基板10作擴大展示之剖面圖。無機膜27,係包含有位置在基板12之第1面13側處的第1面側無機膜27a、和位置在基板12之第2面側14側處的第2面側無機膜27b。   [0113] 第1面側無機膜27a,係將貫通電極22之第1部分24從第1側D1起來至少作部分性覆蓋。第1面側無機膜27a,係亦可更進而將被填充於貫通孔20中的有機膜26之第1側D1的端面作覆蓋。又,第1面側無機膜27a,係亦可更進而將基板12之第1面13作覆蓋。   [0114] 第2面側無機膜27b,係將貫通電極22之第2部分25從第2側D2起來至少作部分性覆蓋。第2面側無機膜27b,係亦可更進而將被填充於貫通孔20中的有機膜26之第2側D2的端面作覆蓋。又,第2面側無機膜27b,係亦可更進而將基板12之第2面14作覆蓋。   [0115] 在位置於貫通電極22之第1部分24上的第1面側無機膜27a處,係被設置有開口,經由此開口,第1配線構造部30之第1配線層31的導電層38係被與貫通電極22之第1部分24作連接。同樣的,係亦可在位置於貫通電極22之第2部分25上的第2面側無機膜27b處設置有開口。   [0116] 第1面側無機膜27a以及第2面側無機膜27b之厚度以及層構成,還有構成第1面側無機膜27a以及第2面側無機膜27b之無機材料的種類,由於係與在第1實施形態中之無機膜27的情況相同,因此係省略說明。   [0117] 貫通電極基板之製造方法   以下,參考圖28~圖33,針對貫通電極基板10之製造方法的其中一例作說明。   [0118] 首先,與上述之第1實施形態的情況相同地,在基板12處形成貫通孔20,並在貫通孔20中形成貫通電極22,而得到圖7中所示之基板12。   [0119] (有機膜之形成工程)   接著,如同圖28中所示一般,將有機膜26填充於貫通孔20中。例如,與第1實施形態的情況相同地,對於包含有用以構成有機膜26之樹脂層的薄膜進行加壓而將樹脂層推入至貫通孔20之內部,並使被推入至貫通孔20之內部的樹脂層硬化,之後,將樹脂層之不必要部分除去。   [0120] (無機膜之形成工程)   接著,如同圖29中所示一般,藉由電漿CVD,而形成覆蓋基板12之第1面13、貫通電極22之第1部分24以及有機膜26之第1側D1之端面之一連串的第1面側無機膜27a。又,藉由電漿CVD,而形成覆蓋基板12之第2面14、貫通電極22之第2部分25以及有機膜26之第2側D2之端面之一連串的第2面側無機膜27b。   [0121] (第1配線層之有機層之形成工程)   接著,如同圖30中所示一般,形成被設置有位置在貫通電極22之第1部分24上的開口361之有機層36。例如,首先,係將感光性聚醯亞胺等之有機材料,藉由旋轉塗布法等來成膜於基板12上,而形成有機層36。接著,以將有機層36中之對應於開口361之部分除去的方式,來對於有機層36進行曝光以及顯像。接著,對於有機層36進行燒成,而使有機層36硬化。有機層36之燒成溫度,例如係為200℃以上。   [0122] (無機膜之加工工程)   接著,將有機層36作為遮罩,而藉由電漿蝕刻來對於在有機層36之開口361處所露出的無機膜27進行蝕刻。藉由此,如同圖31中所示一般,在無機膜27處形成與有機層36之開口361相通連的開口271。作為蝕刻氣體,例如,係可使用CF4 和H2 之混合氣體、CHF3 氣體、SF6 氣體、CF4 氣體、CHF3 和O2 之混合氣體、SF6 和O2 之混合氣體、CF4 和O2 之混合氣體等。另外,當起因於電漿蝕刻而在有機層36之表面上產生有損傷的情況時,係亦可藉由對於有機層36施加熱處理,來將產生有損傷的有機層36之表面除去。有機層36之熱處理溫度,例如係為200℃以上。   [0123] (第1配線層之導電層之形成工程)   接著,如同圖32中所示一般,形成被與貫通電極22之第1部分24作連接並且一直到達至有機層36之第1側D1處的導電層38。如此這般,係能夠在基板12之第1側D1處,形成包含有機層36、無機層37以及導電層38之第1配線層31。   [0124] (第2配線層之導電層之形成工程)   [0125] 接著,與第1配線層31的情況相同地,如同圖33中所示一般,在第1配線層31之第1側D1側處,形成第2配線層32。如此這般,係能夠在基板12之第1側D1處,形成具備有第1配線層31以及第2配線層32之第1配線構造部30。   [0126] 與上述之第1實施形態的情況相同地,在第2實施形態之貫通電極基板10中,第1面側無機膜27a係將貫通電極22之第1部分24至少作部分性覆蓋。藉由此,係能夠將在貫通電極22之第1部分24處所產生的殘留應力減輕,藉由此,係能夠對於在貫通電極22之第1部分24與第1配線層31之導電層38之間而形成空洞等之缺陷的情形作抑制。又,構成第1面側無機膜27a之無機材料的楊格率係為高,例如係為70GPa以上。此事,亦係對於將在貫通電極22之第1部分24處所產生的殘留應力減輕一事有所幫助。藉由此些構成,係能夠對於在貫通電極22之第1部分24與第1配線層31之導電層38之間而發生電性連接之不良的情形作抑制。   [0127] 又,由於第1面側無機膜27a係將貫通電極22之第1部分24作覆蓋,因此,當氛圍溫度為高溫的情況時,係能夠對於構成貫通電極22之第1部分24的銅等之金屬材料之原子、分子、離子等擴散至第1配線層31之絕緣層35之有機層36內的情形作抑制。藉由此,係能夠對於第1配線層31之相鄰之2個的導電層38相互導通的情形或者是發生有機層36之絕緣破壞的情形作抑制。又,係能夠對起因於金屬材料之擴散而導致貫通電極22之第1部分24的厚度降低並導致第1部分24之電阻的增加或斷線之發生的情形作抑制。   [0128] 又,與上述之第1實施形態的情況相同地,在第1面側無機膜27a,係更進而將基板12之第1面13作覆蓋。因此,係能夠對起因於有機層36之熱膨脹而在基板12處產生拉張應力的情形作抑制。藉由此,係能夠對於在基板12處產生彎曲的情形作抑制。   [0129] 又,在本實施形態中,第1面側無機膜27a,係更進而將被填充於貫通孔20中的有機膜26之第1側D1的端面作覆蓋。因此,當氛圍溫度為高溫的情況時,係能夠對於從貫通電極22之側壁部分23而擴散至有機膜26內的銅等之金屬材料之原子、分子、離子等一直到達至第1配線層31之絕緣層35處的情形作抑制。藉由此,係能夠對於第1配線層31之相鄰之2個的導電層38相互導通的情形或者是發生絕緣層35之有機層36之絕緣破壞的情形作抑制。   [0130] 另外,係亦可對於上述之第2實施形態施加各種的變更。以下,因應於需要,參考圖面來針對變形例作說明。在以下之說明以及於以下之說明所使用的圖面中,針對能夠與第3實施形態同樣的來構成之部分,係構成為使用與對於在第3實施形態中之相對應之部分所使用的元件符號相同之元件符號,並省略重複的說明。又,當在第3實施形態中所能夠得到的作用效果明顯係為在變形例中亦能夠得到的情況時,係也會有將其之說明省略的情況。   [0131] (第1變形例)   圖34,係為對於第1變形例之貫通電極基板10作展示之剖面圖。如同圖34中所示一般,第1面側無機膜27a,係亦可雖然覆蓋貫通電極22之第1部分24或者是有機膜26之第1側D1之端面,但是並不覆蓋基板12之第1面13。例如,無機膜27,係亦可雖然覆蓋貫通電極22之第1部分24以及有機膜26之第1側D1之端面,但是並不覆蓋基板12之第1面13。   [0132] (第2變形例)   如同圖35中所示一般,貫通電極基板10,係亦可更進而具備有至少包含位置於基板12之第2面14上之第1配線層41和位置於第1配線層41上的第2配線層42之第2配線構造部40。   [0133] 與第1配線構造部30之第1配線層31的情況相同地,第1配線層41,係具備有絕緣層45以及導電層48。在絕緣層45處,係被設置有與位置於貫通電極22之第2部分25上的第2面側無機膜27b之開口相通連的開口。導電層48,係經由絕緣層45之開口以及第2面側無機膜27b之開口而被與貫通電極22之第2部分25作連接。   [0134] (第3變形例)   在上述之第2變形例中,係針對在位置於基板12之第1側D1處的第1配線構造部30中所包含之導電層38的層數與位置於基板12之第2側D2處的第2配線構造部40中所包含之導電層48的層數係為相同的例子作了展示。然而,在第1配線構造部30中所包含之導電層38的層數和在第2配線構造部40中所包含之導電層48的層數,係亦可為相異。例如,在第2配線構造部40中所包含之導電層48的層數,係亦可較在第1配線構造部30中所包含之導電層38的層數而更少。   [0135] 圖49,係為對於本變形例之貫通電極基板10作展示之剖面圖。貫通電極基板10之第1配線構造部30,係包含有第1配線層31以及第2配線層32,因此,在第1配線構造部30中所包含之導電層38的層數係為2。另一方面,貫通電極基板10之第2配線構造部40,係包含有第1配線層41,因此,在第2配線構造部40中所包含之導電層48的層數係為1。   [0136] 如同圖49中所示一般,第1配線構造部30之第2配線層32,係包含有機層36以及無機層37。因此,係能夠對起因於第1配線構造部30而在基板12處產生彎曲的情形作抑制。另一方面,第2配線構造部40之第1配線層41,係並未包含無機層47。又,第2配線構造部40之第1配線層41的有機層46,係包含有並未被無機層47所覆蓋之部分。例如,如同圖49中所示一般,第2配線構造部40,係並未包含無機層47,因此,第1配線層41的有機層46,係並未被無機層47而從第2側D2側來作覆蓋。   [0137] 在圖49所示之例中,第2配線構造部40之導電層48的層數,係較第1配線構造部30之導電層38的層數而更少。因此,第2配線構造部40之有機層46的總數,亦係較第1配線構造部30之有機層36的層數而更少。故而,起因於有機層之熱膨脹而在第2配線構造部40處所產生的彎曲之程度,係較在第1配線構造部30處所產生的彎曲之程度而更小。因此,可以推測到,第2配線構造部40之第1配線層41的有機層46為包含有並未被無機層47而從第2側D2來作覆蓋的部分一事,對於基板12全體之彎曲所造成的影響係為輕微。   [0138] 另外,在圖49中,雖係針對第1配線層41的有機層46以及導電層48係完全未被無機層47而從第2側D2側來作覆蓋的例子作了展示,但是,係並不被限定於此。雖並未圖示,但是,第1配線層41的有機層46以及導電層48,係亦可被無機層47而從第2側D2側來作部分性的覆蓋。另外,在本變形例中,第1配線層41的有機層46中之被無機層47所覆蓋之部分的比例,係成為較在上述之圖35中所示之例的情況而更低。   [0139] 又,在本變形例中,第2配線構造部40的有機層46中之被無機層47所覆蓋之部分的比例,係成為較第1配線構造部30的有機層36中之被無機層37所覆蓋之部分的比例而更低。第2配線構造部40之有機層46中的被無機層47所覆蓋之部分的比例,例如係為1%以上並且20%以下。   [0140] 第2配線構造部40之無機層47的厚度,係可為與第1配線構造部30之無機層37的厚度同等,亦可為較第1配線構造部30之無機層37的厚度而更小。例如,第2配線構造部40之無機層47的厚度,只要為第1配線構造部30之無機層37的厚度之至少30%以上即可。   [0141] 當第2配線構造部40之第1配線層41的有機層46為包含有並未被無機層47而從第2側D2來作覆蓋的部分的情況時,在貫通電極22等處所產生了的氣體,係成為容易通過第1配線層41之有機層46來漏出至貫通電極基板10之外部。因此,係能夠對於第1配線層41之導電層48被上推或者是被吹飛的情形作抑制。   [0142] 又,在圖49中,係針對在第1配線構造部30中所包含之導電層38的層數為2、在第2配線構造部40中所包含之導電層48的層數為1的例子來作了展示,但是,只要導電層38之層數為較導電層48之層數而更大,則具體之層數係為任意。例如,亦可如同圖50中所示一般,在第1配線構造部30中所包含之導電層38的層數係為3,在第2配線構造部40中所包含之導電層48的層數係為1。又,亦可如同圖51中所示一般,在第1配線構造部30中所包含之導電層38的層數係為3,在第2配線構造部40中所包含之導電層48的層數係為2。就算是在如同圖51中所示一般之第2配線構造部40為包含有複數之有機層46的情況時,亦同樣的,第1配線層41的有機層46係亦可並未被無機層47而從第2側D2側來作覆蓋。或者是,雖並未圖示,但是,亦可設為雖然第1配線層41的有機層46為被無機層47而從第2側D2側來作部分性的覆蓋,但是所被覆蓋的部份之比例相較於第1配線構造部30之有機層36係變低。   [0143] (第4變形例)   在上述之實施形態以及各變形例中,係針對無機膜27為包含有位置在基板12之第1面13側處的第1面側無機膜27a和位置在基板12之第2面側14側處的第2面側無機膜27b之例,來作了展示。然而,係並不被限定於此,如同圖48中所示一般,貫通電極22之第2部分25、有機膜26之第2側D2之端面以及基板12之第2面14,係亦可包含有並未被無機膜27所覆蓋的部份。例如,無機膜27,係亦可雖然包含有第1面側無機膜27a但是並未包含有第2面側無機膜27b。亦即是,在基板12之第2面14側處,係亦可並未被設置無機膜27。   [0144] 在本變形例中,藉由在基板12之第2面14側處並不設置無機膜27,係與上述之第1實施形態之第7變形例的情況相同地,能夠將在基板12之第2面14側處的無機膜27之成膜工程省略。故而,係能夠對在第2配線構造部40之製作中所需要的工程數作削減。藉由此,係能夠降低貫通電極基板10之製造成本。   [0145] 又,在本變形例中,位置於貫通孔20之內部的有機膜26之第2側D2之端面,係至少部分性包含有並未被無機膜27所覆蓋的部分。因此,在貫通電極22等處所產生了的氣體,係成為容易通過有機膜26以及第1配線層41之有機層46來漏出至貫通電極基板10之外部。因此,係能夠對於第1配線層41之導電層48被上推或者是被吹飛的情形作抑制。   [0146] 在本變形例中,亦係與上述之第3變形例同樣的,第2配線構造部40之導電層48的層數,係亦可較第1配線構造部30之導電層38的層數而更少。於此情況,起因於有機層之熱膨脹而在第2配線構造部40處所產生的彎曲之程度,係較在第1配線構造部30處所產生的彎曲之程度而更小。因此,可以推測到,基板12之第2面14並未被無機膜27而從第2側D2來作覆蓋一事,對於基板12全體之彎曲所造成的影響係為輕微。   [0147] 另外,雖係針對相對於上述之實施形態之數個的變形例來作了說明,但是,當然的,係亦可將複數之變形例適宜作組合並作適用。   [0148] 貫通孔之形狀的變形例   在上述之各實施形態中,雖係針對被設置在基板12處之貫通孔20為朝向與基板12之第1面13的法線方向相正交之方向而平行地延伸之例來作了展示,但是,貫通孔20之形狀係並未被特別作限定。例如,如同圖36中所示一般,貫通孔20,係亦可具備有在第1面13與第2面14之間而作了縮腰的形狀。又,如同圖37中所示一般,貫通孔20,係亦可具備有隨著從第1面13側或第2面14側之其中一方起朝向另外一方而使貫通孔20之尺寸縮小的錐狀形狀。   [0149] 在圖36或圖37中所示之基板12,係可將在上述之各實施形態中的貫通電極22、有機膜26、無機膜27、第1配線構造部30和第2配線構造部40任意作組合。在圖38中,針對將在圖36中所示之基板12和在第1實施形態中之貫通電極22、有機膜26、無機膜27以及第1配線構造部30作了組合的例子作展示。又,在圖39中,針對將在圖36中所示之基板12和在第2實施形態中之貫通電極22、有機膜26、第1面側無機膜27a、第2面側無機膜27b以及第1配線構造部30作了組合的例子作展示。又,在圖40中,針對將在圖37中所示之基板12和在第1實施形態中之貫通電極22、有機膜26、無機膜27以及第1配線構造部30作了組合的例子作展示。又,在圖41中,針對將在圖37中所示之基板12和在第2實施形態中之貫通電極22、有機膜26、第1面側無機膜27a、第2面側無機膜27b以及第1配線構造部30作了組合的例子作展示。   [0150] 又,如同圖42或圖43中所示一般,在貫通孔20中,係亦可存在有並未被填充有機膜26的凹陷或空隙。   [0151] 被搭載有貫通電極基板的製品之例   圖44,係為對於能夠搭載本發明之實施形態之貫通電極基板10的製品之例作展示之圖。本發明之實施形態之貫通電極基板10,係可在各種製品中作利用。例如,係被搭載於筆記型個人電腦110、平板型終端120、行動電話130、智慧型手機140、數位視訊攝像機150、數位相機160、數位時計170、伺服器180等之中。
[0152]
10‧‧‧貫通電極基板
12‧‧‧基板
13‧‧‧第1面
14‧‧‧第2面
20‧‧‧貫通孔
21‧‧‧側壁
22‧‧‧貫通電極
22a‧‧‧第1端面
22b‧‧‧第2端面
221‧‧‧阻障層
222‧‧‧種層
223‧‧‧電鍍層
23‧‧‧側壁部分
24‧‧‧第1部分
25‧‧‧第2部分
26‧‧‧有機膜
27‧‧‧無機膜
27a‧‧‧第1面側無機膜
27b‧‧‧第2面側無機膜
28‧‧‧阻劑層
29‧‧‧阻劑層
30‧‧‧第1配線構造部
31‧‧‧第1配線層
32‧‧‧第2配線層
35‧‧‧絕緣層
36‧‧‧有機層
361‧‧‧開口
37‧‧‧無機層
371‧‧‧第1無機層
372‧‧‧第2無機層
373‧‧‧開口
38‧‧‧導電層
381‧‧‧阻障層
382‧‧‧種層
383‧‧‧電鍍層
39‧‧‧阻劑層
391‧‧‧開口
40‧‧‧第2配線構造部
41‧‧‧第1配線層
42‧‧‧第2配線層
45‧‧‧絕緣層
46‧‧‧有機層
47‧‧‧無機層
48‧‧‧導電層
60‧‧‧安裝基板
61‧‧‧元件
62‧‧‧端子
D1‧‧‧第1側
D2‧‧‧第2側
[0026]   [圖1]係為對於第1實施形態之貫通電極基板作展示之剖面圖。   [圖2]係為對於圖1之貫通電極基板作擴大展示之剖面圖。   [圖3]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖4]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖5]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖6]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖7]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖8]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖9]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖10]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖11]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖12]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖13]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖14]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖15]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖16]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖17]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖18]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖19]係為對於第1實施形態之貫通電極基板之製造工程作展示之圖。   [圖20]係為對於具備有貫通電極基板的安裝基板之其中一例作展示之剖面圖。   [圖21]係為對於第1變形例之貫通電極基板作展示之剖面圖。   [圖22]係為對於第2變形例之貫通電極基板作展示之剖面圖。   [圖23]係為對於第3變形例之貫通電極基板作展示之剖面圖。   [圖24]係為對於第4變形例之貫通電極基板作展示之剖面圖。   [圖25]係為對於第5變形例之貫通電極基板作展示之剖面圖。   [圖26]係為對於第2實施形態之貫通電極基板作展示之剖面圖。   [圖27]係為對於圖26之貫通電極基板作擴大展示之剖面圖。   [圖28]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖29]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖30]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖31]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖32]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖33]係為對於第2實施形態之貫通電極基板之製造工程作展示之圖。   [圖34]係為對於第2實施形態之第1變形例之貫通電極基板作展示之剖面圖。   [圖35]係為對於第2實施形態之第2變形例之貫通電極基板作展示之剖面圖。   [圖36]係為對於基板的貫通孔之其中一個變形例作展示之剖面圖。   [圖37]係為對於基板的貫通孔之其中一個變形例作展示之剖面圖。   [圖38]係為對於具備有圖36中所示之基板的貫通電極基板之其中一例作展示之剖面圖。   [圖39]係為對於具備有圖36中所示之基板的貫通電極基板之其中一例作展示之剖面圖。   [圖40]係為對於具備有圖37中所示之基板的貫通電極基板之其中一例作展示之剖面圖。   [圖41]係為對於具備有圖37中所示之基板的貫通電極基板之其中一例作展示之剖面圖。   [圖42]係為對於被填充於貫通孔中之有機膜的其中一個變形例作展示之剖面圖。   [圖43]係為對於被填充於貫通孔中之有機膜的其中一個變形例作展示之剖面圖。   [圖44]係為對於被搭載有貫通電極基板的製品之例作展示之圖。   [圖45]係為對於第1實施形態之第6變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖46]係為對於第1實施形態之第6變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖47]係為對於第1實施形態之第6變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖48]係為對於第1實施形態之第7變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖49]係為對於第2實施形態之第3變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖50]係為對於第2實施形態之第3變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖51]係為對於第2實施形態之第3變形例之貫通電極基板的其中一例作展示之剖面圖。   [圖52]係為對於第2實施形態之第4變形例之貫通電極基板的其中一例作展示之剖面圖。

Claims (20)

  1. 一種貫通電極基板,其特徵為,係具備有:   基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和   貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和   有機膜,係位置於前述貫通孔之內部;和   無機膜,係將前述貫通電極之前述第1部分,從前述第1側起來至少作部分性覆蓋,並且被設置有位置於前述第1部分上之開口;和   第1配線層,係具備有絕緣層和導電層,該絕緣層,係位置於較前述無機膜而更靠前述第1側處,並且至少包含有被設置有與前述無機膜之前述開口相通連之開口的有機層,該導電層,係經由前述無機膜之前述開口以及前述絕緣層之前述開口,而被與前述貫通電極之前述第1部分作了連接。
  2. 如申請專利範圍第1項所記載之貫通電極基板,其中,   前述無機膜,係將前述貫通電極之前述側壁部分至少作部分性覆蓋。
  3. 如申請專利範圍第1項或第2項所記載之貫通電極基板,其中,   前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,   前述無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。
  4. 如申請專利範圍第1項所記載之貫通電極基板,其中,   前述無機膜,係將前述有機膜之前述第1側之端面至少作部分性覆蓋。
  5. 如申請專利範圍第1項或第4項所記載之貫通電極基板,其中,   前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,   前述貫通電極基板,係更進而具備有第2面側無機膜,該第2面側無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。
  6. 如申請專利範圍第5項所記載之貫通電極基板,其中,   前述第2面側無機膜,係將前述有機膜之前述第2側之端面至少作部分性覆蓋。
  7. 如申請專利範圍第1項、第2項或第4項所記載之貫通電極基板,其中,   前述貫通電極基板,係更進而具備有第2配線層,該第2配線層,係具備有絕緣層和導電層,該絕緣層,係被設置有位置於前述第1配線層之前述導電層上之開口,該導電層,係經由前述絕緣層之前述開口而被與前述第1配線層之前述導電層作了連接,   前述第2配線層之前述絕緣層,係包含有無機層,該無機層,係將前述第1配線層之前述導電層從前述第1側起來至少作部分性覆蓋。
  8. 如申請專利範圍第1項、第2項或第4項所記載之貫通電極基板,其中,   前述貫通電極基板,係更進而具備有第2配線構造部,該第2配線構造部,係至少包含有位置於前述基板之前述第2面上之第1配線層,   前述貫通電極,係更進而具備有第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,   前述第2配線構造部之前述第1配線層,係具備有絕緣層和導電層,該絕緣層,係被設置有位置於前述貫通電極之前述第2部分上之開口,該導電層,係經由前述絕緣層之前述開口而被與前述貫通電極之前述第2部分作了連接。
  9. 如申請專利範圍第8項所記載之貫通電極基板,其中,   在前述第2配線構造部中所包含的前述導電層之層數,係較位置於前述基板之前述第1側處的導電層之層數而更少,   前述第2配線構造部之前述第1配線層之前述有機層,係包含有並未被具有絕緣性之無機層所覆蓋的部分。
  10. 如申請專利範圍第8項所記載之貫通電極基板,其中,   在前述第2配線構造部中所包含的前述導電層之層數,係較位置於前述基板之前述第1側處的導電層之層數而更少,   前述無機膜,係以不會一直擴廣至前述貫通電極之前述側壁部分的前述第2側之端部處的方式,而將前述側壁部分作部分性覆蓋。
  11. 如申請專利範圍第8項所記載之貫通電極基板,其中,   在前述第2配線構造部中所包含的前述導電層之層數,係較位置於前述基板之前述第1側處的導電層之層數而更少,   前述有機膜之前述第2側之端面,係至少部分性包含有並未被具有絕緣性之無機膜所覆蓋的部分。
  12. 如申請專利範圍第1~11項中之任一項所記載之貫通電極基板,其中,   前述無機膜,係至少包含有矽氧化物或矽氮化物。
  13. 一種貫通電極基板之製造方法,其特徵為,係具備有:   準備基板之工程,該基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和   形成貫通電極之工程,該貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和   在前述貫通孔之內部形成有機膜之工程;和   形成將前述貫通電極之前述第1部分從前述第1側起來至少作部分性覆蓋的無機膜之工程;和   形成位置於較前述無機膜而更靠前述第1側處之絕緣層之工程;和   形成貫通前述無機膜以及前述絕緣層而被與前述貫通電極之前述第1部分作了連接之導電層之工程。
  14. 如申請專利範圍第13項所記載之貫通電極基板之製造方法,其中,   前述無機膜,係將前述貫通電極之前述側壁部分至少作部分性覆蓋。
  15. 如申請專利範圍第13項或第14項所記載之貫通電極基板之製造方法,其中,   形成前述貫通電極之工程,係更進而形成第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,   前述無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。
  16. 如申請專利範圍第13項所記載之貫通電極基板之製造方法,其中,   前述無機膜,係將前述有機膜之前述第1側之端面至少作部分性覆蓋。
  17. 如申請專利範圍第13項或第16項所記載之貫通電極基板之製造方法,其中,   形成前述貫通電極之工程,係更進而形成第2部分,該第2部分,係位置於前述基板之前述第2面上,並且被與前述側壁部分作了連接,   前述貫通電極基板之製造方法,係更進而具備有形成第2面側無機膜之工程,該第2面側無機膜,係將前述貫通電極之前述第2部分從前述第2側起來至少作部分性覆蓋。
  18. 如申請專利範圍第17項所記載之貫通電極基板之製造方法,其中,   前述第2面側無機膜,係將前述有機膜之前述第2側之端面至少作部分性覆蓋。
  19. 如申請專利範圍第13項、第14項或第16項所記載之貫通電極基板之製造方法,其中,   前述無機膜,係至少包含有矽氧化物或矽氮化物。
  20. 一種安裝基板,其特徵為:   係具備有貫通電極基板、和被搭載在前述貫通電極基板上之元件,   前述貫通電極基板,係具備有:   基板,係包含有位置於第1側之第1面、和位置在與前述第1側相反的第2側之第2面,並且被設置有貫通孔;和   貫通電極,係具備有沿著前述貫通孔之側壁而擴廣的側壁部分、和位置於前述基板之前述第1面上並且被與前述側壁部分作了連接的第1部分;和   有機膜,係位置於前述貫通孔之內部;和   無機膜,係將前述貫通電極之前述第1部分,從前述第1側起來至少作部分性覆蓋,並且被設置有位置於前述第1部分上之開口;和   第1配線層,係具備有絕緣層和導電層,該絕緣層,係位置於較前述無機膜而更靠前述第1側處,並且至少包含有被設置有與前述無機膜之前述開口相通連之開口的有機層,該導電層,係經由前述無機膜之前述開口以及前述絕緣層之前述開口,而被與前述貫通電極之前述第1部分作了連接。
TW106128262A 2016-08-31 2017-08-21 貫通電極基板、貫通電極基板之製造方法及安裝基板 TWI724224B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-170015 2016-08-31
JP2016170015 2016-08-31

Publications (2)

Publication Number Publication Date
TW201820414A true TW201820414A (zh) 2018-06-01
TWI724224B TWI724224B (zh) 2021-04-11

Family

ID=61300602

Family Applications (2)

Application Number Title Priority Date Filing Date
TW110107917A TWI765595B (zh) 2016-08-31 2017-08-21 貫通電極基板、貫通電極基板之製造方法及安裝基板
TW106128262A TWI724224B (zh) 2016-08-31 2017-08-21 貫通電極基板、貫通電極基板之製造方法及安裝基板

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW110107917A TWI765595B (zh) 2016-08-31 2017-08-21 貫通電極基板、貫通電極基板之製造方法及安裝基板

Country Status (4)

Country Link
US (3) US10957592B2 (zh)
JP (2) JP7075625B2 (zh)
TW (2) TWI765595B (zh)
WO (1) WO2018043184A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI671885B (zh) * 2018-08-16 2019-09-11 華邦電子股份有限公司 記憶體裝置及其製造方法
TWI765565B (zh) * 2020-02-28 2022-05-21 日商島津製作所股份有限公司 帶金屬膜的物體

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI765595B (zh) * 2016-08-31 2022-05-21 日商大日本印刷股份有限公司 貫通電極基板、貫通電極基板之製造方法及安裝基板
JP7275683B2 (ja) * 2018-03-15 2023-05-18 大日本印刷株式会社 配線基板、及び配線基板の製造方法
CN110875316B (zh) * 2018-08-31 2023-08-08 华邦电子股份有限公司 存储器装置及其制造方法
US11659660B2 (en) 2019-11-01 2023-05-23 Raytheon Company Oxide liner stress buffer
EP4305666A4 (en) * 2021-03-10 2024-10-30 Samtec Inc. FILLING MATERIALS AND METHODS FOR FILLING VIA HOLES
JP7721953B2 (ja) * 2021-04-28 2025-08-13 Toppanホールディングス株式会社 多層配線基板
WO2025198055A1 (ja) * 2024-03-22 2025-09-25 大日本印刷株式会社 インターポーザの製造方法、インターポーザ中間体及びインターポーザ

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001036253A (ja) * 1999-07-26 2001-02-09 Shinko Electric Ind Co Ltd 多層配線回路基板及びその製造方法
JP2002141661A (ja) 2000-11-02 2002-05-17 Ibiden Co Ltd 多層プリント配線板の製造方法
JP2002151819A (ja) * 2000-11-07 2002-05-24 Ngk Spark Plug Co Ltd スルーホール用充填材並びにそれを用いたプリント配線板及びその製造方法
JP2006216746A (ja) * 2005-02-03 2006-08-17 Sony Corp 半導体装置
US8022552B2 (en) * 2006-06-27 2011-09-20 Megica Corporation Integrated circuit and method for fabricating the same
KR100969412B1 (ko) * 2008-03-18 2010-07-14 삼성전기주식회사 다층 인쇄회로기판 및 그 제조방법
JP2010258320A (ja) 2009-04-28 2010-11-11 Kyocera Corp 配線基板及びその製造方法
KR101089959B1 (ko) * 2009-09-15 2011-12-05 삼성전기주식회사 인쇄회로기판 및 그의 제조 방법
WO2014069662A1 (ja) 2012-11-05 2014-05-08 大日本印刷株式会社 配線構造体
JP2014168007A (ja) 2013-02-28 2014-09-11 Kyocer Slc Technologies Corp 配線基板およびその製造方法
JP6276151B2 (ja) * 2014-09-17 2018-02-07 東芝メモリ株式会社 半導体装置
TWI765595B (zh) * 2016-08-31 2022-05-21 日商大日本印刷股份有限公司 貫通電極基板、貫通電極基板之製造方法及安裝基板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI671885B (zh) * 2018-08-16 2019-09-11 華邦電子股份有限公司 記憶體裝置及其製造方法
US10818670B2 (en) 2018-08-16 2020-10-27 Winbond Electronics Corp. Memory device and method for manufacturing the same
TWI765565B (zh) * 2020-02-28 2022-05-21 日商島津製作所股份有限公司 帶金屬膜的物體

Also Published As

Publication number Publication date
US20220328353A1 (en) 2022-10-13
US11810820B2 (en) 2023-11-07
US11373906B2 (en) 2022-06-28
WO2018043184A1 (ja) 2018-03-08
JP7400873B2 (ja) 2023-12-19
TWI724224B (zh) 2021-04-11
US10957592B2 (en) 2021-03-23
US20190287853A1 (en) 2019-09-19
JPWO2018043184A1 (ja) 2019-06-24
TW202127516A (zh) 2021-07-16
TWI765595B (zh) 2022-05-21
JP2022107008A (ja) 2022-07-20
JP7075625B2 (ja) 2022-05-26
US20210175121A1 (en) 2021-06-10

Similar Documents

Publication Publication Date Title
JP7276403B2 (ja) 貫通電極基板及び実装基板
JP7400873B2 (ja) 貫通電極基板、貫通電極基板の製造方法及び実装基板
JP7647833B2 (ja) 貫通電極基板及び実装基板
JP7447982B2 (ja) 貫通電極基板、貫通電極基板を備える実装基板並びに貫通電極基板の製造方法