TW201801289A - 半導體裝置以及半導體裝置的製造方法 - Google Patents
半導體裝置以及半導體裝置的製造方法 Download PDFInfo
- Publication number
- TW201801289A TW201801289A TW106110211A TW106110211A TW201801289A TW 201801289 A TW201801289 A TW 201801289A TW 106110211 A TW106110211 A TW 106110211A TW 106110211 A TW106110211 A TW 106110211A TW 201801289 A TW201801289 A TW 201801289A
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- oxide film
- type
- concentration
- type well
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/811—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using FETs as protective elements
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0221—Manufacture or treatment of FETs having insulated gates [IGFET] having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended-drain MOSFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/159—Shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/60—Impurity distributions or concentrations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0167—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0191—Manufacturing their doped wells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/859—Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
- H10D64/516—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本發明提供一種能夠容易地調整半導體裝置的靜電保護元件的耐壓的構造。在將N通道型MOS電晶體作為靜電保護元件的半導體裝置中,N通道型MOS電晶體設為包含如下區域的構造:縱方向的電場緩和區域,具有自N型高濃度汲極區域向下減少的三種不同的雜質濃度;橫方向的電場緩和區域,具有自N型高濃度汲極區域向通道區域減少的三種不同的雜質濃度;以及雜質濃度最低的電場緩和區域,與縱方向的電場緩和區域及橫方向的電場緩和區域相接。
Description
本發明是有關於一種使用N通道型金屬氧化物半導體(metal oxide semiconductor、MOS)電晶體作為靜電保護元件的半導體裝置。
在使用MOS型電晶體作為靜電保護元件的半導體裝置中,經常使用將N通道型MOS電晶體的汲極連接於外部端子,使閘極電位及源極電位接地,在斷開狀態下使用的所謂截止電晶體(off transistor)。
當對進行高電壓動作的元件進行保護時,使用在所述N通道型MOS電晶體的汲極的周圍在通道區域與汲極區域之間包含場氧化膜(field oxidation film)的高耐壓構造。並且,為了提高耐壓及減小導通電阻,使用在N型高濃度汲極區域周邊包含雜質濃度不同的N型低濃度擴散區域的高耐壓構造(例如,參照專利文獻1)。 [現有技術文獻] [專利文獻]
[專利文獻1]日本專利特開2007-266473號公報
[發明所欲解決的問題] 在用作靜電保護元件的N通道型MOS電晶體中,要求具備如下電氣特性的構造:理想的是具有半導體裝置的額定電壓以上的第一崩潰電壓(first breakdown voltage)及第二崩潰電壓(second breakdown voltage),並且形成為分別低於內部元件的第一崩潰電壓及第二崩潰電壓的第一崩潰電壓及第二崩潰電壓。通常若提高耐壓,則導通電阻升高,因此當為了降低導通電阻而提高低濃度擴散區域的濃度時,有時第一崩潰電壓會下降而低於半導體裝置的額定電壓或工作電壓(operation voltage),從而無法滿足所需的特性。另一方面,當忽視導通電阻而設為低濃度以提高耐壓時,有時第二崩潰電壓會上升而無法保護內部元件。
再者,第一崩潰電壓及第二崩潰電壓是在MOS電晶體的汲極源極電流-汲極源極電壓(drain source current-drain source voltage,IDS-VDS)特性中加以界定。圖5中表示示意性的IDS-VDS特性。第一崩潰電壓是在將閘極電壓保持為0 V,而提高汲極-源極間的電壓VDS的情況下,汲極電流IDS開始上升的電壓。第二崩潰電壓是在進一步提高汲極-源極間的電壓VDS的情況下汲極-源極間的電阻急遽減小,開始流入大電流的電壓。
本發明是鑒於所述問題而完成的,其提供一種可不進行濃度變更而藉由擴散間的距離來容易地調整半導體裝置的靜電保護元件的耐壓的構造。 [解決問題的手段]
為了解決所述問題,在本發明中使用以下的方法。
首先,設為如下的半導體裝置,其包含N通道型MOS電晶體,所述N通道型MOS電晶體包括:場氧化膜及閘極氧化膜,設置於半導體基板上;閘極電極,設置於所述閘極氧化膜上,一端在所述場氧化膜上延伸而配置;N型高濃度源極區域,設置於所述閘極電極的另一端;通道區域,夾於所述N型高濃度源極區域與所述場氧化膜的一個端部之間,設置於所述閘極氧化膜下;N型高濃度汲極區域,設置於所述場氧化膜的成為所述一個端部的相反側的另一個端部;以及電場緩和區域,設置於所述場氧化膜的下方,即設置於所述N型高濃度汲極區域的周圍;所述半導體裝置的特徵在於:設置於所述場氧化膜下的N型中濃度擴散區域包含自所述N型高濃度汲極區域至所述通道區域具有多個雜質濃度的區域。
並且,設為如下的半導體裝置的製造方法,所述半導體裝置包含N通道型MOS電晶體,所述N通道型MOS電晶體包括:場氧化膜及閘極氧化膜,設置於半導體基板上;閘極電極,設置於所述閘極氧化膜上,一端在所述場氧化膜上延伸而配置;N型高濃度源極區域,設置於所述閘極電極的另一端;通道區域,夾於所述N型高濃度源極區域與所述場氧化膜的一個端部之間,設置於所述閘極氧化膜下;N型高濃度汲極區域,設置於所述場氧化膜的成為所述一個端部的相反側的另一個端部;以及電場緩和區域,設置於所述場氧化膜的下方,即設置於所述N型高濃度汲極區域的周圍;所述半導體裝置的製造方法的特徵在於包括: 在半導體基板的表面上形成P型阱區域及第一N型阱區域步驟;將第二N型阱區域形成淺於所述第一N型阱區域步驟;將N型雜質離子植入至場氧化膜的形成區域下,經氧化擴散而同時形成場氧化膜及N型中濃度擴散區域步驟;在無所述場氧化膜的區域內形成通道區域步驟;在所述通道區域的表面上形成閘極氧化膜;在所述閘極氧化膜上形成閘極電極步驟;將所述閘極電極及所述場氧化膜作為遮罩離子植入高濃度的N型雜質而形成N型高濃度源極區域及N型高濃度汲極區域步驟;層間絕緣膜形成步驟;接觸通路(contact via)形成步驟;配線步驟;以及保護膜形成步驟。 [發明的效果]
藉由使用所述方法,將靜電保護元件的電壓特性調整為所需值變得容易。
根據本發明,對第一崩潰電壓及第二崩潰電壓造成影響的構造是通道區域與N型低濃度擴散區域(第二N型阱區域)之間的距離、N型低濃度擴散區域(第二N型阱區域)與第一N型阱區域之間的距離,對第二崩潰電壓造成影響的構造是N型低濃度擴散區域(第二N型阱區域)與N型高濃度擴散區域(N型高濃度汲極區域)之間的距離,藉由對所述構造之中的任一個距離在保持其他兩個距離的狀態下進行改變,便可調整成所需的第一崩潰電壓及第二崩潰電壓。
以下,利用圖式,對本發明中的成為半導體裝置的實施形態的靜電保護元件進行說明。
圖1表示成為作為本發明的實施例的半導體裝置的利用N通道型MOS電晶體的靜電保護元件的示意剖面圖。
N通道型MOS電晶體是用於高耐壓的橫向擴散金屬氧化物半導體(laterally diffused metal oxide semiconductor,LDMOS)構造,在導電型為P型或N型的半導體基板100上設置有P型阱區域101及N型阱區域102。在形成於P型阱區域101的基板表面的一部分上的閘極氧化膜106上設置有閘極電極108,閘極電極108的一部分在藉由矽局部氧化(Local Oxidation of Silicon,LOCOS)法而形成於基板上的場氧化膜104上延伸。在閘極電極108的一個端部設置有N型高濃度源極區域109,在夾於所述N型高濃度源極區域109與場氧化膜104之間的閘極氧化膜106下形成有通道區域107。在場氧化膜104的一端載置有閘極電極108的一部分,在位於另一端的下方的N型阱區域102的基板表面上自基板表面起以0.4 μm的深度設置有N型高濃度汲極區域110。在場氧化膜104下形成有N型中濃度擴散區域105。
N型中濃度擴散區域105的雜質濃度為4~10 e16/cm3
,設置於自場氧化膜104的底部起0.5 μm的深度。並且,在N型阱區域102內設置有擴散深度大於N型中濃度擴散區域105的N型低濃度擴散區域103。所述N型低濃度擴散區域103自N型阱區域102抵達至P型阱區域101的一部分為止,其端部是以與閘極電極108不重疊的方式而擴散形成。
此處,區域a至區域f成為位於N型高濃度汲極區域110的周圍的N型中濃度擴散區域105、N型低濃度擴散區域103、N型阱區域102及P型阱區域101單獨地或藉由重合而形成的電場緩和區域,將所述區域a至區域f界定如下。再者,關於基板,由於是共同的,故而不加以提及。
設為區域a僅包含N型阱區域102,區域b為N型阱區域102與N型低濃度擴散區域103重疊的區域,區域c為N型阱區域102、N型低濃度擴散區域103與N型中濃度擴散區域105重疊的區域,區域d為N型中濃度擴散區域105、N型低濃度擴散區域103與P型阱區域101重疊的區域,區域e為N型中濃度擴散區域105與P型阱區域101重疊的區域,區域f為N型低濃度擴散區域103與P型阱區域101重疊的區域。
其結果為形成如下的電場緩和區域:在橫方向,自通道區域107向N型高濃度汲極區域110按照區域e→區域d→區域c的順序雜質濃度逐漸升高,在縱方向,自N型阱區域102向N型高濃度汲極區域110按照區域a→區域b→區域c的順序雜質濃度逐漸升高。此外,區域f是包含雜質濃度最低的N型擴散區域的電場緩和區域。N通道型MOS電晶體的第一崩潰電壓或第二崩潰電壓藉由該些六個雜質濃度不同的電場緩和區域即N型擴散區域的配置而發生變化。
圖2是表示使N型低濃度擴散區域103與N型阱區域102之間的距離以及N型低濃度擴散區域103與N型高濃度擴散區域即N型高濃度汲極區域110與N型高濃度源極區域109之間的距離保持固定,而使通道區域107與N型低濃度擴散區域103之間的距離X1發生變化時的靜電保護元件的特性變化的圖。第一崩潰電壓及第二崩潰電壓的兩個特性發生變化。即,顯示出若距離X1增大,則第一崩潰電壓及第二崩潰電壓升高的傾向。
圖3是表示使N型低濃度擴散區域103與N型高濃度擴散區域即N型高濃度汲極區域110與N型高濃度源極區域109之間的距離以及通道區域107與N型低濃度擴散區域103之間的距離保持固定,而使N型低濃度擴散區域103與N型阱區域102之間的距離X2發生變化時的靜電保護元件的特性變化的圖。第一崩潰電壓及第二崩潰電壓的兩個特性發生變化。即,顯示出若距離X2增大,則第一崩潰電壓升高,第二崩潰電壓降低的傾向。
圖4是表示使通道區域107與N型低濃度擴散區域103之間的距離以及N型低濃度擴散區域103與N型阱區域102之間的距離保持固定,而使N型低濃度擴散區域103與N型高濃度汲極區域110之間的距離X3發生變化時的靜電保護元件的特性變化的圖。第一崩潰電壓保持固定,僅使第二崩潰電壓發生變化。即,若距離X3增大,則第二崩潰電壓升高,而第一崩潰電壓為大致固定。
當欲獲得所需的第一崩潰電壓及第二崩潰電壓的N通道型MOS電晶體的靜電保護元件時,例如,藉由如圖2所示僅變更通道區域與N型低濃度擴散區域之間的距離X1,或如圖3所示僅變更N型低濃度擴散區域與N型阱區域之間的距離X2來改變第一崩潰電壓及第二崩潰電壓,而調整成所需的第一崩潰電壓,其次,藉由如圖4所示僅變更N型低濃度擴散區域與N型高濃度擴散區域之間的距離X3而在保持著第一崩潰電壓的狀態下調整成所需的第二崩潰電壓,藉此可獲得具有所需的第一崩潰電壓及第二崩潰電壓的N通道型MOS電晶體的靜電保護元件。
如以上所述,在使用用作靜電保護元件的N通道型MOS電晶體的半導體裝置中,需要具備分別低於內部元件的第一崩潰電壓及第二崩潰電壓的第一崩潰電壓及第二崩潰電壓的靜電保護元件,若使用所述方法,可容易地獲得具有所需的崩潰電壓的N通道型MOS電晶體的靜電保護元件。
其次,利用圖1對本發明的半導體裝置的靜電保護元件的製造方法進行簡單說明。
首先,半導體基板100也在表面上以5 μm左右的深度形成P型阱區域101及N型阱區域102。其次,以達到淺於N型阱區域102的1 μm~2 μm左右的深度形成第二N型阱區域即N型低濃度擴散區域103。所述N型低濃度擴散區域103不僅形成於N型阱區域102上,而且形成至P型阱區域101的一部分上,構成成為圖1的區域b、區域c、區域d、區域f的電場緩和區域。
在場氧化膜104形成區域下離子植入作為N型雜質的磷(P)之後經氧化擴散而同時形成場氧化膜104及N型中濃度擴散區域105。所形成的N型中濃度擴散區域105以單體計為5 e16/cm3
左右的濃度,但在圖1的區域e內由於P型阱區域101而使N型雜質濃度減少,在區域d內由於N型低濃度擴散區域103而使N型雜質濃度高於單體濃度,區域c內的N型雜質濃度則進一步升高。
其次,在無場氧化膜104的區域內離子植入用於通道區域107的雜質部,然後,在通道區域107上的半導體基板表面上形成閘極氧化膜106,進而在其上形成閘極電極108。然後,將閘極電極108及場氧化膜104作為遮罩離子植入高濃度的N型雜質而形成N型高濃度源極區域109及N型高濃度汲極區域110。雖未圖示,但進而可經由層間絕緣膜形成步驟、接觸通路形成步驟、配線步驟、保護膜形成步驟等而形成本發明的半導體裝置。
此處,藉由如圖2所示僅變更通道區域與N型低濃度擴散區域之間的距離X1,或如圖3所示僅變更N型低濃度擴散區域與N型阱區域之間的距離X2,來改變第一崩潰電壓及第二崩潰電壓,而調整成所需的第一崩潰電壓,其次,藉由如圖4所示僅變更N型低濃度擴散區域與N型高濃度擴散區域之間的距離X3而在保持著第一崩潰電壓的狀態下調整成所需的第二崩潰電壓,藉此可製造出包含具有所需的第一崩潰電壓及第二崩潰電壓的N通道型MOS電晶體的靜電保護元件的半導體裝置。
100‧‧‧半導體基板
101‧‧‧P型阱區域
102‧‧‧N型阱區域
103‧‧‧N型低濃度擴散區域(第二N型阱區域)
104‧‧‧場氧化膜
105‧‧‧N型中濃度擴散區域
106‧‧‧閘極氧化膜
107‧‧‧通道區域
108‧‧‧閘極電極
109‧‧‧N型高濃度源極區域
110‧‧‧N型高濃度汲極區域
X1‧‧‧通道區域~N型低濃度擴散區域之間距離
X2‧‧‧N型低濃度擴散區域~N型阱區域之間距離
X3‧‧‧N型低濃度擴散區域~N型高濃度汲極區域之間距離
a、b、c、d、e、f‧‧‧N型擴散區域(電場緩和區域)
IDS‧‧‧汲極源極電流
VDS‧‧‧汲極源極電壓
101‧‧‧P型阱區域
102‧‧‧N型阱區域
103‧‧‧N型低濃度擴散區域(第二N型阱區域)
104‧‧‧場氧化膜
105‧‧‧N型中濃度擴散區域
106‧‧‧閘極氧化膜
107‧‧‧通道區域
108‧‧‧閘極電極
109‧‧‧N型高濃度源極區域
110‧‧‧N型高濃度汲極區域
X1‧‧‧通道區域~N型低濃度擴散區域之間距離
X2‧‧‧N型低濃度擴散區域~N型阱區域之間距離
X3‧‧‧N型低濃度擴散區域~N型高濃度汲極區域之間距離
a、b、c、d、e、f‧‧‧N型擴散區域(電場緩和區域)
IDS‧‧‧汲極源極電流
VDS‧‧‧汲極源極電壓
圖1是作為本發明的實施例的半導體裝置的靜電保護元件的示意剖面圖。 圖2是作為本發明的實施例的半導體裝置的靜電保護元件的特性圖。 圖3是作為本發明的實施例的半導體裝置的靜電保護元件的特性圖。 圖4是作為本發明的實施例的半導體裝置的靜電保護元件的特性圖。 圖5是N通道型MOS電晶體的IDS-VDS特性圖。
100‧‧‧半導體基板
101‧‧‧P型阱區域
102‧‧‧N型阱區域
103‧‧‧N型低濃度擴散區域(第二N型阱區域)
104‧‧‧場氧化膜
105‧‧‧N型中濃度擴散區域
106‧‧‧閘極氧化膜
107‧‧‧通道區域
108‧‧‧閘極電極
109‧‧‧N型高濃度源極區域
110‧‧‧N型高濃度汲極區域
X1‧‧‧通道區域~N型低濃度擴散區域之間距離
X2‧‧‧N型低濃度擴散區域~N型阱區域之間距離
X3‧‧‧N型低濃度擴散區域~N型高濃度汲極區域之間距離
a、b、c、d、e、f‧‧‧N型擴散區域(電場緩和區域)
Claims (7)
- 一種半導體裝置,包含N通道型MOS電晶體,所述N通道型MOS電晶體包括: 場氧化膜及閘極氧化膜,設置於半導體基板上; 閘極電極,設置於所述閘極氧化膜上,一端在所述場氧化膜上延伸而配置; N型高濃度源極區域,設置於所述閘極電極的另一端; 通道區域,夾於所述N型高濃度源極區域與所述場氧化膜的一個端部之間,設置於所述閘極氧化膜下; N型高濃度汲極區域,設置於所述場氧化膜的成為所述一個端部的相反側的另一個端部;以及 多個電場緩和區域,設置於所述場氧化膜的下方,即設置於所述N型高濃度汲極區域的周圍;所述半導體裝置的特徵在於: 所述多個電場緩和區域包括:縱方向的電場緩和區域,具有自所述N型高濃度汲極區域向下減少的三種不同的雜質濃度;橫方向的電場緩和區域,具有自所述N型高濃度汲極區域向所述通道區域減少的三種不同的雜質濃度;以及雜質濃度最低的電場緩和區域,與所述縱方向的電場緩和區域及所述橫方向的電場緩和區域相接。
- 如申請專利範圍第1項所述的半導體裝置,其中所述多個電場緩和區域是N型中濃度擴散區域與P型阱區域及第一N型阱區域與第二N型阱區域重疊的區域。
- 如申請專利範圍第2項所述的半導體裝置,其中所述第一N型阱區域的半導體基板內深大於所述第二N型阱區域,所述第二N型阱區域的半導體基板內深大於所述N型中濃度擴散區域。
- 如申請專利範圍第2項或第3項所述的半導體裝置,其中所述第二N型阱區域與在所述場氧化膜上延伸的所述閘極電極不重疊。
- 一種半導體裝置的製造方法,所述半導體裝置包含N通道型MOS電晶體,所述N通道型MOS電晶體包括: 場氧化膜及閘極氧化膜,設置於半導體基板上; 閘極電極,設置於所述閘極氧化膜上,一端在所述場氧化膜上延伸而配置; N型高濃度源極區域,設置於所述閘極電極的另一端; 通道區域,夾於所述N型高濃度源極區域與所述場氧化膜的一個端部之間,設置於所述閘極氧化膜下; N型高濃度汲極區域,設置於所述場氧化膜的成為所述一個端部的相反側的另一個端部上;以及 多個電場緩和區域,設置於所述場氧化膜的下方,即設置於所述N型高濃度汲極區域的周圍;所述半導體裝置的製造方法的特徵在於包括: 在半導體基板的表面上形成P型阱區域及第一N型阱區域步驟; 將第二N型阱區域形成淺於所述第一N型阱區域步驟; 將N型雜質離子植入至場氧化膜的形成區域下,經氧化擴散而同時形成所述場氧化膜及N型中濃度擴散區域步驟; 在無所述場氧化膜的區域內形成通道區域步驟; 在所述通道區域的表面上形成閘極氧化膜步驟; 在所述閘極氧化膜上形成閘極電極步驟; 將所述閘極電極及所述場氧化膜作為遮罩離子植入高濃度的N型雜質而形成N型高濃度源極區域及N型高濃度汲極區域步驟; 層間絕緣膜形成步驟; 接觸通路形成步驟; 配線步驟;以及 保護膜形成步驟。
- 如申請專利範圍第5項所述的半導體裝置的製造方法,更包括:調整所述通道區域與所述第二N型阱區域之間的距離步驟;以及調整所述第二N型阱區域與所述N型高濃度汲極區域之間的距離步驟。
- 如申請專利範圍第5項所述的半導體裝置的製造方法,更包括:調整所述第二N型阱區域與所述第一N型阱區域之間的距離步驟;以及調整所述第二N型阱區域與所述N型高濃度汲極區域之間的距離步驟。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016069165A JP6688653B2 (ja) | 2016-03-30 | 2016-03-30 | 半導体装置および半導体装置の製造方法 |
| JP2016-069165 | 2016-03-30 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201801289A true TW201801289A (zh) | 2018-01-01 |
| TWI721140B TWI721140B (zh) | 2021-03-11 |
Family
ID=59959788
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106110211A TWI721140B (zh) | 2016-03-30 | 2017-03-28 | 半導體裝置以及半導體裝置的製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US10096591B2 (zh) |
| JP (1) | JP6688653B2 (zh) |
| KR (1) | KR102255545B1 (zh) |
| CN (1) | CN107275401B (zh) |
| TW (1) | TWI721140B (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6723775B2 (ja) * | 2016-03-16 | 2020-07-15 | エイブリック株式会社 | 半導体装置および半導体装置の製造方法 |
| CN113366656B (zh) * | 2019-03-20 | 2025-03-25 | 索尼半导体解决方案公司 | 光接收元件、光接收元件的制造方法以及摄像装置 |
| JP7216629B2 (ja) * | 2019-09-12 | 2023-02-01 | 株式会社東芝 | 半導体装置 |
| JP7500247B2 (ja) * | 2020-03-31 | 2024-06-17 | エイブリック株式会社 | 半導体装置 |
| US12513941B2 (en) * | 2022-06-24 | 2025-12-30 | Vanguard International Semiconductor Corporation | Semiconductor device and method for forming the same |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04356965A (ja) * | 1991-06-03 | 1992-12-10 | Sony Corp | 半導体装置 |
| US5369045A (en) * | 1993-07-01 | 1994-11-29 | Texas Instruments Incorporated | Method for forming a self-aligned lateral DMOS transistor |
| US6198131B1 (en) * | 1998-12-07 | 2001-03-06 | United Microelectronics Corp. | High-voltage metal-oxide semiconductor |
| JP4308096B2 (ja) * | 2004-07-01 | 2009-08-05 | パナソニック株式会社 | 半導体装置及びその製造方法 |
| JP2007266473A (ja) | 2006-03-29 | 2007-10-11 | Mitsumi Electric Co Ltd | 半導体装置 |
| JP2009152442A (ja) * | 2007-12-21 | 2009-07-09 | Panasonic Corp | 半導体装置及びその製造方法 |
| JP5296450B2 (ja) * | 2008-08-13 | 2013-09-25 | セイコーインスツル株式会社 | 半導体装置 |
| TWI416725B (zh) * | 2008-09-03 | 2013-11-21 | Nuvoton Technology Corp | 橫向擴散金氧半導體元件 |
| JP5361419B2 (ja) * | 2009-01-29 | 2013-12-04 | セイコーインスツル株式会社 | 半導体装置 |
| KR20100111021A (ko) * | 2009-04-06 | 2010-10-14 | 주식회사 동부하이텍 | 반도체 소자 및 그 제조 방법 |
| JP5769915B2 (ja) * | 2009-04-24 | 2015-08-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US8174070B2 (en) * | 2009-12-02 | 2012-05-08 | Alpha And Omega Semiconductor Incorporated | Dual channel trench LDMOS transistors and BCD process with deep trench isolation |
| KR101245935B1 (ko) * | 2010-07-09 | 2013-03-20 | 매그나칩 반도체 유한회사 | 반도체 소자 및 그 제조방법 |
| JP6279346B2 (ja) * | 2014-02-27 | 2018-02-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP6346777B2 (ja) * | 2014-04-10 | 2018-06-20 | 旭化成エレクトロニクス株式会社 | 半導体装置の製造方法 |
-
2016
- 2016-03-30 JP JP2016069165A patent/JP6688653B2/ja not_active Expired - Fee Related
-
2017
- 2017-03-27 US US15/469,803 patent/US10096591B2/en not_active Expired - Fee Related
- 2017-03-28 TW TW106110211A patent/TWI721140B/zh not_active IP Right Cessation
- 2017-03-29 CN CN201710195980.9A patent/CN107275401B/zh not_active Expired - Fee Related
- 2017-03-29 KR KR1020170039818A patent/KR102255545B1/ko not_active Expired - Fee Related
-
2018
- 2018-09-06 US US16/123,349 patent/US10777544B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US10096591B2 (en) | 2018-10-09 |
| US10777544B2 (en) | 2020-09-15 |
| US20190006347A1 (en) | 2019-01-03 |
| KR102255545B1 (ko) | 2021-05-24 |
| TWI721140B (zh) | 2021-03-11 |
| KR20170113346A (ko) | 2017-10-12 |
| US20170287898A1 (en) | 2017-10-05 |
| CN107275401A (zh) | 2017-10-20 |
| JP2017183544A (ja) | 2017-10-05 |
| JP6688653B2 (ja) | 2020-04-28 |
| CN107275401B (zh) | 2021-06-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10109625B2 (en) | JFET and LDMOS transistor formed using deep diffusion regions | |
| US9082846B2 (en) | Integrated circuits with laterally diffused metal oxide semiconductor structures | |
| US8759912B2 (en) | High-voltage transistor device | |
| US9660074B2 (en) | Methods and apparatus for LDMOS devices with cascaded RESURF implants and double buffers | |
| US20170062608A1 (en) | Semiconductor device and method of manufacturing semiconductor device | |
| TWI721140B (zh) | 半導體裝置以及半導體裝置的製造方法 | |
| KR101450437B1 (ko) | Ldmos 소자와 그 제조 방법 | |
| JP2009152442A (ja) | 半導体装置及びその製造方法 | |
| CN107146814B (zh) | 高压半导体装置及其制造方法 | |
| CN111200020B (zh) | 高耐压半导体元件及其制造方法 | |
| TWI478343B (zh) | 半導體結構及其製程 | |
| TWI619200B (zh) | 具有雙井區之金屬氧化物半導體元件及其製造方法 | |
| US9035381B2 (en) | Semiconductor device and method of fabricating the same | |
| US20170271453A1 (en) | Semiconductor device and method of manufacturing the same | |
| KR20100046354A (ko) | Ldmos 트랜지스터 및 그의 제조 방법 | |
| JP4248548B2 (ja) | 高耐圧半導体装置及びその製造方法 | |
| TWI557904B (zh) | 半導體裝置及其製造方法 | |
| KR20130073776A (ko) | 횡형 디모스 트랜지스터 및 이의 제조방법 | |
| US20130082327A1 (en) | Semiconductor device | |
| KR102424764B1 (ko) | 수평형 이중 확산 모스 트랜지스터 | |
| KR101090049B1 (ko) | 반도체 디바이스 및 그의 제조 방법 | |
| KR101842318B1 (ko) | 반도체 소자의 제조 방법 | |
| TWI423423B (zh) | 半導體裝置及其製造方法 | |
| KR20100125955A (ko) | 반도체 소자 및 그 제조 방법 | |
| CN106298765A (zh) | 半导体元件 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |