TW201801254A - 形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 - Google Patents
形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 Download PDFInfo
- Publication number
- TW201801254A TW201801254A TW106123825A TW106123825A TW201801254A TW 201801254 A TW201801254 A TW 201801254A TW 106123825 A TW106123825 A TW 106123825A TW 106123825 A TW106123825 A TW 106123825A TW 201801254 A TW201801254 A TW 201801254A
- Authority
- TW
- Taiwan
- Prior art keywords
- channel
- channel mosfet
- mosfet
- lattice constant
- buffer layer
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 24
- 239000000463 material Substances 0.000 claims abstract description 112
- 239000004065 semiconductor Substances 0.000 claims abstract description 26
- 229910044991 metal oxide Inorganic materials 0.000 claims abstract description 13
- 150000004706 metal oxides Chemical class 0.000 claims abstract description 13
- 230000005669 field effect Effects 0.000 claims abstract description 9
- 230000000295 complement effect Effects 0.000 claims abstract description 4
- 239000000758 substrate Substances 0.000 claims description 13
- 229910052732 germanium Inorganic materials 0.000 claims description 12
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 12
- 150000001875 compounds Chemical class 0.000 claims description 9
- 239000002127 nanobelt Substances 0.000 claims description 8
- 239000007772 electrode material Substances 0.000 claims description 4
- 239000013078 crystal Substances 0.000 claims description 2
- 239000002074 nanoribbon Substances 0.000 claims description 2
- 238000004891 communication Methods 0.000 description 16
- 239000003989 dielectric material Substances 0.000 description 7
- 239000002070 nanowire Substances 0.000 description 4
- 229910052715 tantalum Inorganic materials 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- 229910005540 GaP Inorganic materials 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 229910000420 cerium oxide Inorganic materials 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000005670 electromagnetic radiation Effects 0.000 description 1
- 239000012776 electronic material Substances 0.000 description 1
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0167—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6732—Bottom-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6735—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6746—Amorphous silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
- H10D62/118—Nanostructure semiconductor bodies
- H10D62/119—Nanowire, nanosheet or nanotube semiconductor bodies
- H10D62/121—Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
Abstract
一種設備包含:互補金屬氧化物半導體(CMOS)反相器,包含有n-通道金屬氧化物半導體場效電晶體(MOSFET);及p-通道MOSFET,其中在該n-通道MOSFET的通道材料與在該p-通道MOSFET中的通道材料受到雙軸拉伸應變。一種方法,包含:形成n-通道金屬氧化物半導體場效電晶體(MOSFET);形成p-通道MOSFET;及連接該n-通道MOSFET及該p-通道MOSFET的閘極電極與汲極區,其中在該n-通道MOSFET中之通道材料與在該p-通道MOSFET中之通道材料受到雙軸拉伸應變。
Description
本案關係於半導體裝置。
對於過去幾十年來,在積體電路中之特性的縮小化已經在持續成長的半導體工業中一直是種驅使力量。縮小至更小更小特性使得能在半導體晶片的有限實體內完成增加功能單元的密度。例如,縮小的電晶體尺寸允許加入增加數量的記憶體單元於晶片上,導致可以製造具有增加容量的產品。然而,更大容量的驅動並不是一直沒有問題。因此,將各個裝置的效能最佳化變得更加重要。
增加載體移動率(超出矽的載體移動率)係想要持續縮小電晶體裝置,包含互補金屬氧化物半導體(CMOS)反相器並輸送增加的效能與較低功率。例如III-V族化合物半導體材料的有希望材料提供n-通道金屬氧化物半導體場效電晶體(MOSFET)高電子移動率及鍺為主材料提供p-通道MOSFET高電洞移動率。因為在III-V族化合物半導體材料與鍺材料間之差異,所以,對於次
-10奈米(nm)節點幾何中,將兩分開系統整合至矽上之高度縮小CMOS反相器中有著嚴重的挑戰。另外,包含緩衝層、閘堆疊、接點等等之薄膜堆疊係期待與III-V族化合物半導體與鍺有所不同,這進一步增加在縮小CMOS中整合不同通道材料的複雜度。
100‧‧‧反相器
110‧‧‧基板
120‧‧‧緩衝層
130‧‧‧p-通道MOSFET
132‧‧‧閘極電極
134‧‧‧源極區
135‧‧‧汲極區
136‧‧‧通道
140‧‧‧n-通道MOSFET
142‧‧‧閘極電極
144‧‧‧源極區
145‧‧‧汲極區
146‧‧‧通道
150‧‧‧STI結構
200‧‧‧反相器
230‧‧‧p-通道MOSFET
232A-D‧‧‧閘極電極部
234‧‧‧源極區
235‧‧‧汲極區
236A-C‧‧‧通道
240‧‧‧n-通道MOSFET
242A-C‧‧‧閘極電極部
244‧‧‧源極區
245‧‧‧汲極區
246A-C‧‧‧通道
300‧‧‧計算裝置
302‧‧‧板
304‧‧‧處理器
306‧‧‧通訊晶片
圖1顯示CMOS反相器實施例之側俯視透視圖。
圖2為CMOS反相器的另一實施例。
圖3為依據一實施法的計算裝置。
本案描述半導體裝置與形成與使用半導體裝置的方法。同時,也描述一起整合n-通道MOSFET與p-通道MOSFET裝置,用於CMOS實施法(CMOS反相器),其中各個電晶體裝置包含受到雙軸拉伸應變的通道材料。在一實施例中,n-通道MOSFET與p-通道MOSFET係被以共同通道材料形成,該通道材料受到雙軸拉伸應變。在一實施例中,該共同材料為鍺材料。
圖1顯示CMOS反相器的俯視側透視圖。在此實施例中,反相器100包含p-通道MOSFET130及n-通道MOSFET140。在此實施例中,各個p-通道MOSFET130及n-通道MOSFET140為平面裝置。在圖1所示之實施例中,各個p-通道MOSFET130及n-通道MOSFET140係被
形成在基板110上。基板110例如為單晶矽基板或絕緣層上有矽(SOI)基板。在矽基板110上,有緩衝層120。P-通道MOSFET130與n-通道MOSFET140係分別形成在緩衝層120上並為例如介電材料,如氧化物的淺溝渠隔離(STI)結構150所分開。P-通道MOSFET130包含閘極電極132、源極區134、汲極區135、及通道136配置於閘極電極132之下的源極區134與汲極區135之間。閘極電極132係與通道136分開,並為配置於其間之閘極介電質所分開,閘極介電質係例如具有介電常數大於二氧化矽的介電材料(高K材料)。N-通道MOSFET140包括閘極電極142、源極區144、汲極區145、及通道146配置於源極區144與汲極區145之間。閘極電極142與通道區域被配置於其間的閘極介電質所分開,例如高K介電材料所分開。P-通道MOSFET130包括閘極電極132、源極區134及汲極區135大致摻雜或構成p-型材料。N-通道MOSFET140包括閘極電極142、源極區144及汲極區145大致摻雜或構成n-型材料。CMOS反相器100係藉由連接p-通道MOSFET130的汲極區135與n-通道MOSFET140的汲極區145所形成,及各個閘極電極的連接係如所示。
在一實施例中,緩衝層120選擇一材料,其具有大於p-通道MOSFET130的通道136與n-通道MOSFET140的通道146材料為大的晶格常數。如所示,通道136與通道146係配置於緩衝層120上。在材料間之晶格常數差異將在各個通道136與通道146中產生雙軸拉
伸應變。在一實施例中,通道136的材料與通道146的材料為共同的。這些通道的代表性共同材料為鍺。在鍺中之雙軸拉伸應變修改其能帶結構及電子與電洞的載體有效質量(移動率)。在一實施例中用於具有大於鍺的晶格常數的緩衝層120的材料為III-V族化合物半導體材料,例如,磷化銦鎵(InGaP)。在一實施例中,雙軸拉伸應變位準為大於1.5百分比。
用以形成CMOS反相器,例如反相器100的技術係為磊晶或沉積緩衝層120於基板110上。可以了解的是,緩衝層120的想要材料施加至少1.5百分比的雙軸拉伸應變於鍺上,也可能類似地施加應變於基板110上。為了降低或禁止在基板110上之應變,可以使用階層式緩衝層,例如階層式III-V族化合物半導體(例如,InGaP),其在通道介面具有最大晶格常數。
在形成緩衝層120後,通道136與通道236與接面區(源極區134及汲極區135與源極區234與汲極區235)可以例如以磊晶沉積形成。閘極介電質與閘極電極可以然後被引入用於各個裝置(閘極電極132、閘極電極232)及個別裝置被依需要摻雜。於汲極區與電極間之接點係被完成,以形成CMOS反相器。
圖2顯示例如在一CMOS反相器中之整合p-通道與n-通道MOSFET的另一實施例。在此實施例中,p-通道MOSFET與n-通道MOSFET各個為非平面裝置,更明確地說,奈米線或奈米帶裝置。參考圖2,反相器
200包括n-通道MOSFET結構230其含有閘極電極部232A、232B、232C、232D;源極區234;汲極區235;及通道236A、236B及236C分別配置於閘極電極間。CMOS反相器200同時也包括含有閘極電極部242A、242B、242C及242D;源極區244;汲極區245;及通道246A、246B、246C配置於各個閘極電極部間的n-通道MOSFET結構240。對於p-通道MOSFET結構230,各個閘極電極部232A-232D係與個別通道(通道236A-236C)被閘極介電材料分開,例如高K介電質及閘極電極與源極與汲極區係被摻雜或構成p-型。類似地,n-通道MOSFET240的閘極電極部242A-242D係與個別通道246A-246C被閘極介電材料分開,例如高介電常數材料,及閘極電極部與源極與汲極區係被摻雜或構成n-型。CMOS反相器係被顯示為將p-通道MOSFET結構230的汲極區235連接至n-通道MOSFET結構240的汲極區245,及連接該等結構的閘極電極。
在一實施例中,用於p-通道MOSFET結構230的通道236A-236C及用於n-通道MOSFET結構240的通道246A-246C材料係各個受到雙軸拉伸應變。在一實施例中,用於p-通道MOSFET結構230與n-通道MOSFET結構240的此等通道的材料係為共同或相同。代表性材料為鍺。在一實施例中,雙軸拉伸應變係被該閘極電極部所施加至通道上。閘極電極的代表性材料包含氮化鈦(TiN)及氮化鉭(TaN)。在一實施例中,對於示於
圖2的奈米帶組態形成的通道,奈米帶通道具有大約15奈米或更低之厚度。為了施加雙軸拉伸應變於奈米帶通道上,在一實施例中,閘極電極部具有大於100奈米的長度。在另一實施例中,源極與汲極區被作用為錨,以侷限該應變於通道中。源極與汲極區的材料(源極區234、汲極區235、源極區244、汲極區245)及/或配置在閘極電極部與源極與汲極區間之間隔材料施加應變或作用以保留該應變。
圖2的結構可以以各種方式形成。一種技術為圖案化奈米帶/奈米線通道236A-236C及246A-246C為交替的鍺磊晶層於例如矽的犧牲材料層之間。犧牲層可以然後被移除,以留下奈米帶(236A-236C或246A-246C)懸於在基板上或之上的支撐部間之不同平面。在此點,源極與汲極區可以例如藉由適當摻雜用於懸吊奈米線的支撐部加以形成。例如高K介電材料的介電材料然後可以被引入於各個奈米線附近,其後引入閘極電極材料。在一實施例中,犧牲閘極電極可以被引入並圖案化,然後以想要閘極電極材料替換。間隔層也可以加入於奈米帶通道與源極與汲極區之間。為了形成CMOS反相器,可以作成接點並連接於p-通道MOSFET與n-通道MOSFET的汲極之間及在該等裝置的閘極之間。
上述說明係參考CMOS反相器的兩個結構實施例。可以了解的是,該特定結構實施例並不需要被限制,各種不同結構實施例可以被製造,其中雙軸拉伸應變
係被施加在CMOS反相器的p-通道MOSFET的通道與n-通道MOSFET的通道及各個通道具有共同材料(例如鍺)。因此,可以想到例如多閘裝置及多橋通道裝置的其他結構實施例。
圖3例示依據一實施法的計算裝置300。計算裝置300包圍住板302。板302可以包含若干元件,包括但並不限於處理器304及至少一通訊晶片306。處理器304係實體及電耦接至板302。在一些實施法中,至少一通訊晶片306也實體及電耦接至板302。在其他實施法中,通訊晶片306係為處理器304的一部份。
取決於其應用,計算裝置300可以包含其他元件,這些元件可以可不實體及電耦接至板302。這些其他元件包括但並不限定於揮發記憶體(例如DRAM)、非揮發記憶體(例如ROM)、快閃記憶體、圖形處理器、數位信號處理器、密碼處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、陀螺儀、喇叭、攝像機、及大量儲存裝置(例如,硬碟機、光碟(CD)、數位多功能光碟(DVD)、等等)。
通訊晶片306完成資料進出計算裝置300的無線通訊。用語“無線”及其衍生詞可以用以描述電路、裝置、系統、方法、技術、通訊頻道等等,這些可以透過非實體媒體藉由使用調變電磁輻射加以傳遞資料。雖然在一
些實施例中,可能不包含電線,但該用語並不暗示相關裝置不包含任何電線。通訊晶片306可以實施若干無線標準或協定的任一者,包含但並不限於Wi-Fi(IEEE802.11系列)、WiMAX(IEEE802.16系列)、IEEE802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、及其衍生協定,以及可以被指定為3G、4G、5G及後續的其他任何無線協定。計算裝置300可以包括多數通訊晶片306。例如,第一通訊晶片306可以專屬於短距無線通訊,例如Wi-Fi及藍芽,及第二通訊晶片306可以專屬於長距無線通訊,例如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO等等。
計算裝置300的處理器304包含封裝在處理器304內的積體電路晶粒。在本發明之一些實施法中,處理器的積體電路晶粒包括一或更多裝置,裝置係例如,如上所述之共同材料(例如,鍺)的雙軸拉伸應變電晶體的一或更多CMOS反相器。用語“處理器”可以表示任何裝置或裝置的部份,其處理來自暫存器及/或記憶體的電子資料,並將該電子資料轉換為可以儲存在暫存器及/或記憶體中的其他電子資料。
通訊晶片306也包括封裝在通訊晶片306內的積體電路晶粒。依據另一實施法,通訊晶片的積體電路晶粒包括一或更多裝置,例如CMOS反相器,其可以依據上述實施法加以形成者。
在其他實施法中,包圍在計算裝置300內的另一元件可以包括積體電路晶粒,其包含一或更多裝置,例如,依據該等實施法形成的CMOS反相器。
在各種實施法中,計算裝置300可以為膝上型電腦、小筆電、筆記型電腦、超筆記型電腦、智慧手機、平板電腦、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、攜帶式音樂播放器、或數位視訊記錄器。在其他實施法中,計算裝置300可以為處理資料的任何電子裝置。
以下例子屬於實施例。
例子1為一種包含互補金屬氧化物半導體(CMOS)反相器的設備,該CMOS反相器包含n-通道金屬氧化物半導體場效電晶體(MOSFET)及p-通道MOSFET,其中在n-通道MOSFET中之通道材料與在p-通道MOSFET中之通道材料各個受到雙軸拉伸應變。
在例子2中,在例子1的設備中的n-通道MOSFET中之通道材料與在p-通道MOSFET中之通道材料相同。
在例子3中,在例子1的設備中的n-通道MOSFET中之通道材料與在p-通道MOSFET中之通道材料均為鍺。
在例子4中,在例子1的設備中的n-通道MOSFET與p-通道MOSFET中之各個通道係配置在緩衝層上,且該緩衝層包括具有晶粒常數大於在該n-通道MOSFET的通道材料與在該p-通道MOSFET的通道材料的晶格常數。
在例子5中,在例子4的設備中的緩衝層的材料包括III-V族化合物半導體材料。
在例子6中,在例子4的設備中的n-通道MOSFET與p-通道MOSFET為平面電晶體。
在例子7中,在例子1的設備中的n-通道MOSFET中之通道材料與在p-通道MOSFET中之通道材料各個的晶格常數係小於個別閘極電極材料之晶格常數。
在例子8中,在例子7的設備中的個別閘極電極具有大於100奈米的長度。
例子9為一種包括n-通道金屬氧化物半導體場效電晶體(MOSFET)與p-通道MOSFET的設備,該n-通道MOSFET包括閘極電極、源極區、汲極區、及通道,該p-通道MOSFET包括閘極電極、源極區、汲極區、及通道,其中該n-通道MOSFET的該閘極電極係耦接至該p-通道MOSFET的該閘極電極;以及該n-通道MOSFET的該汲極係耦接至該p-通道MOSFET的該汲極,及其中在該n-通道MOSFET中之該通道的材料與在該p-通道MOSFET中之該通道的材料係共同並受到雙軸拉伸應變。
在例子10中,在例子9的設備中的n-通道MOSFET的通道材料與在p-通道MOSFET中之通道材料共同為鍺。
在例子11中,在例子9的設備中的各個n-通道MOSFET與p-通道MOSFET之通道係配置在緩衝層上及該緩衝層包含一材料,其晶格常數係大於在該n-通道MOSFET通道材料與在該p-通道MOSFET的通道材料的共同材料的晶格常數。
在例子12中,在例子11的設備中的緩衝層的材料包括III-V族化合物半導體材料。
在例子13中,在例子11的設備中的n-通道MOSFET與p-通道MOSFET為平面電晶體。
在例子14中,在例子9的設備中的n-通道MOSFET中之通道的共同材料與在p-通道MOSFET中之通道之材料的晶格常數小於個別閘極電極的材料之晶格常數。
在例子15中,在例子14的設備中的閘極電極具有大於100奈米的長度。
在例子16中,在例子14的設備中的n-通道MOSFET中之通道與在p-通道MOSFET中之通道包含奈米帶。
例子17為一種方法,包含:形成n-通道金屬氧化物半導體場效電晶體(MOSFET);形成p-通道MOSFET;及連接該n-通道MOSFET與該p-通道MOSFET
的閘極電極與汲極區,其中在該n-通道MOSFET中之通道材料與在該p-通道MOSFET中之通道材料受到雙軸拉伸應變。
在例子18中,在例子17的設備中的n-通道MOSFET中之通道材料與在p-通道MOSFET中之通道材料為共同的。
在例子19中,在例子17的方法更包含形成緩衝層在該基板上,該緩衝層配置鄰近該n-通道MOSFET之通道與p-通道MOSFET之通道,該緩衝層具有大於在該n-通道MOSFET中之通道材料與在該p-通道MOSFET中之通道材料的該共同材料的晶格常數。
在例子20中,在例子17的方法中的n-通道MOSFET中之通道共同材料與在p-通道MOSFET中之通道材料為鍺。
在例子21中,在例子17的方法中的n-通道MOSFET中之通道與在p-通道MOSFET中之通道的共同材料各個的晶格常數,低於個別閘極電極的材料的晶格常數。
在例子22中,在例子21的方法中的個別閘極電極具有大於100奈米的長度。
在例子23中,在例子21的方法中的n-通道MOSFET中之通道與在p-通道MOSFET中之通道包含奈米帶。
在上述說明中,為了解釋的目的,各種特定
細節已經加以說明,以提供對實施例的完整了解。然而,明顯地,對於熟習於本技藝者,一或更多其他實施例可以在沒有這些特定細節下加以實施。於此所述之特定實施例並不是提供用以限定本發明而只作例示。本發明之範圍並不是由以上提供的特定例所決定,而是只由以下的申請專利範圍所決定。在其他例子中,已知結構、裝置、及操作已經以方塊圖形式並沒有細節加以顯示,以避免模糊對本說明的了解。其中參考元件符號或參考符號的末端部份已經在該等圖式中重覆,以表示對應或類似元件,其可以選用以具有類似特徵。
應了解的是,例如,在說明書中之“一實施例”、“實施例”、“一或更多實施例”或“不同實施例”可以表示包含在本發明實施中之特定特性。類似地,應了解的是,說明書的各種特性有時被集合在單一實施例、圖式或說明中,為了合理化本案與協助各種發明態樣的了解。然而,本案的方法並不解譯為反映本發明需要較在各請求項中所描更多特性。相反地,如同以下請求項所反映,本發明的態樣可以在單一揭露實施例之所有特性為少。因此,以下發明說明後的申請專利範圍係被表示為加入此詳細說明,各個請求項本身表示為本發明分開實施例。
100‧‧‧反相器
110‧‧‧基板
120‧‧‧緩衝層
130‧‧‧p-通道MOSFET
132‧‧‧閘極電極
134‧‧‧源極區
135‧‧‧汲極區
136‧‧‧通道
140‧‧‧n-通道MOSFET
142‧‧‧閘極電極
144‧‧‧源極區
145‧‧‧汲極區
146‧‧‧通道
150‧‧‧STI結構
Claims (26)
- 一種具有雙軸應變通道的設備,包含:互補金屬氧化物半導體(CMOS)反相器,包含:n-通道金屬氧化物半導體場效電晶體(MOSFET)及p-通道MOSFET,其中在該n-通道MOSFET中之通道材料與在該p-通道MOSFET中之通道材料各個受到雙軸應變,其中各個該n-通道MOSFET與該p-通道MOSFET的所述通道係配置在緩衝層上及該緩衝層包含一材料,該材料的晶格常數與在該n-通道MOSFET的該通道材料與在該p-通道MOSFET的該通道材料的晶格常數不同。
- 如申請專利範圍第1項所述之設備,其中所述雙軸應變為雙軸拉伸應變。
- 如申請專利範圍第1項所述之設備,其中該緩衝層具有一晶格常數,該晶格常數大於在該n-通道MOSFET中的該通道材料的晶格常數。
- 如申請專利範圍第1項所述之設備,其中在該n-通道MOSFET中的該通道材料與在該p-通道MOSFET中的該通道材料類似。
- 如申請專利範圍第1項所述之設備,其中在該n-通道MOSFET中的該通道材料與在該p-通道MOSFET中的該通道材料各個都是鍺。
- 如申請專利範圍第1項所述之設備,其中該緩衝層的材料包含III-V族化合物半導體材料。
- 如申請專利範圍第1項所述之設備,其中該n-通道MOSFET與該p-通道MOSFET為平面電晶體。
- 如申請專利範圍第1項所述之設備,其中該n-通道MOSFET中的該通道材料與該p-通道MOSFET中的該通道材料各個具有一晶格常數,其係小於個別閘極電極材料的晶格常數。
- 如申請專利範圍第8項所述之設備,其中該個別閘極電極具有大於100奈米的長度。
- 一種反相器,包含:n-通道金屬氧化物半導體場效電晶體(MOSFET),包含閘極電極、源極區、汲極區及通道;及p-通道MOSFET,包含閘極電極、源極區、汲極區及通道,其中該n-通道MOSFET的該閘極電極耦接至該p-通道MOSFET的該閘極電極;以及,該n-通道MOSFET的該汲極耦接至該p-通道MOSFET的該汲極,其中在該n-通道MOSFET中的該通道的材料與在該p-通道MOSFET中的該通道的材料被選擇為類似材料並受到雙軸應變,及其中各個該n-通道MOSFET與該p-通道MOSFET的該通道配置在緩衝層上,以及,該緩衝層包含一材料,該材料的晶格常數與該n-通道MOSFET的該通道的共同材料與該p-通道MOSFET中的該通道的材料的晶格常數不同。
- 如申請專利範圍第10項所述之反相器,其中該雙軸應變為雙軸拉伸應變。
- 如申請專利範圍第10項所述之反相器,其中該緩衝層具有一晶格常數,該晶格常數大於在該n-通道MOSFET中的該通道的該材料的晶格常數。
- 如申請專利範圍第10項所述之反相器,其中在該n-通道MOSFET中的該通道的該共同材料與在該p-通道MOSFET的該通道的材料為鍺。
- 如申請專利範圍第10項所述之設備,其中該緩衝層的材料包含III-V族化合物半導體材料。
- 如申請專利範圍第10項所述之設備,其中該n-通道MOSFET與該p-通道MOSFET為平面電晶體。
- 如申請專利範圍第10項所述之設備,其中在該n-通道MOSFET中的該通道的該共同材料與在該p-通道MOSFET中的該通道的材料具有晶格常數,其小於個別該閘極電極的材料的晶格常數。
- 如申請專利範圍第16項所述之設備,其中該閘極電極具有大於100奈米的長度。
- 如申請專利範圍第16項所述之設備,其中該n-通道MOSFET的該通道與該p-通道MOSFET的該通道包含奈米帶。
- 一種形成反相器的方法,包含:形成n-通道金屬氧化物半導體場效電晶體(MOSFET); 形成p-通道MOSFET;連接該n-通道MOSFET與該p-通道MOSFET的閘極電極與汲極區;及在基板上形成緩衝層,該緩衝層配置鄰近該n-通道MOSFET的該通道與該p-通道MOSFET的該通道,該緩衝層包含一材料,該材料的晶格常數與在該n-通道MOSFET中的該通道的材料及在該p-通道MOSFET中的該通道的該材料的晶格常數不同,其中在該n-通道MOSFET的通道之材料與在該p-通道MOSFET的通道之材料受到雙軸應變。
- 如申請專利範圍第19項所述之方法,其中該雙軸應變為雙軸拉伸應變。
- 如申請專利範圍第19項所述之方法,其中該緩衝層具有一晶格常數,該晶格常數大於在該n-通道MOSFET中的該通道的該材料的晶格常數。
- 如申請專利範圍第19項所述之方法,其中在該n-通道MOSFET中的該通道的該材料與在該p-通道MOSFET中的該通道的該材料為共同的。
- 如申請專利範圍第19項所述之方法,其中在該n-通道MOSFET中的該通道的該共同材料與在該p-通道MOSFET中的該通道的該材料為鍺。
- 如申請專利範圍第19項所述之方法,其中在該n-通道MOSFET中的該通道與在該p-通道MOSFET中的該通道的共同材料各個具有小於個別該閘極電極的材料的 晶格常數。
- 如申請專利範圍第24項所述之方法,其中個別該閘極電極具有大於100奈米的長度。
- 如申請專利範圍第24項所述之方法,其中該n-通道MOSFET的該通道與該p-通道MOSFET的該通道包含奈米帶。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/US2013/078100 WO2015099784A1 (en) | 2013-12-27 | 2013-12-27 | Bi-axial tensile strained ge channel for cmos |
| ??PCT/US13/78100 | 2013-12-27 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201801254A true TW201801254A (zh) | 2018-01-01 |
| TWI630684B TWI630684B (zh) | 2018-07-21 |
Family
ID=53479443
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103141008A TWI609458B (zh) | 2013-12-27 | 2014-11-26 | 形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 |
| TW106123825A TWI630684B (zh) | 2013-12-27 | 2014-11-26 | 形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103141008A TWI609458B (zh) | 2013-12-27 | 2014-11-26 | 形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US9859278B2 (zh) |
| EP (1) | EP3087602A4 (zh) |
| KR (1) | KR102201606B1 (zh) |
| CN (1) | CN106062953B (zh) |
| MY (1) | MY185574A (zh) |
| TW (2) | TWI609458B (zh) |
| WO (1) | WO2015099784A1 (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11450527B2 (en) | 2016-07-02 | 2022-09-20 | Intel Corporation | Engineering tensile strain buffer in art for high quality Ge channel |
| WO2019005111A1 (en) * | 2017-06-30 | 2019-01-03 | Intel Corporation | VARIOUS TRANSISTOR CHANNEL MATERIALS ACTIVATED BY A REVERSE GRADIENT GERMANIUM THIN LAYER |
| US11056592B2 (en) | 2017-06-30 | 2021-07-06 | Intel Corporation | Silicon substrate modification to enable formation of thin, relaxed, germanium-based layer |
| KR102045989B1 (ko) | 2018-03-14 | 2019-11-18 | 한국과학기술연구원 | 상호 확산을 사용한 반도체 소자 및 이를 제조하는 방법 |
| US11450739B2 (en) | 2018-09-14 | 2022-09-20 | Intel Corporation | Germanium-rich nanowire transistor with relaxed buffer layer |
| US11276694B2 (en) * | 2018-09-24 | 2022-03-15 | Intel Corporation | Transistor structure with indium phosphide channel |
| US11355625B2 (en) | 2020-07-23 | 2022-06-07 | Delta Electronics, Inc. | Device and semiconductor structure for improving the disadvantages of p-GaN gate high electron mobility transistor |
| US20230170420A1 (en) * | 2021-11-29 | 2023-06-01 | Intel Corporation | Strained semiconductor on insulator (ssoi) based gate all around (gaa) transistor structures |
Family Cites Families (33)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5198687A (en) * | 1992-07-23 | 1993-03-30 | Baliga Bantval J | Base resistance controlled thyristor with single-polarity turn-on and turn-off control |
| US5323044A (en) * | 1992-10-02 | 1994-06-21 | Power Integrations, Inc. | Bi-directional MOSFET switch |
| US5770485A (en) * | 1997-03-04 | 1998-06-23 | Advanced Micro Devices, Inc. | MOSFET device with an amorphized source and fabrication method thereof |
| US5943562A (en) * | 1997-10-14 | 1999-08-24 | Advanced Micro Devices, Inc. | Semiconductor fabrication employing a transistor gate coupled to a localized substrate |
| US6040220A (en) * | 1997-10-14 | 2000-03-21 | Advanced Micro Devices, Inc. | Asymmetrical transistor formed from a gate conductor of unequal thickness |
| JP3403076B2 (ja) * | 1998-06-30 | 2003-05-06 | 株式会社東芝 | 半導体装置及びその製造方法 |
| US6903384B2 (en) * | 2003-01-15 | 2005-06-07 | Sharp Laboratories Of America, Inc. | System and method for isolating silicon germanium dislocation regions in strained-silicon CMOS applications |
| US6864149B2 (en) * | 2003-05-09 | 2005-03-08 | Taiwan Semiconductor Manufacturing Company | SOI chip with mesa isolation and recess resistant regions |
| US7812340B2 (en) * | 2003-06-13 | 2010-10-12 | International Business Machines Corporation | Strained-silicon-on-insulator single-and double-gate MOSFET and method for forming the same |
| US6927414B2 (en) * | 2003-06-17 | 2005-08-09 | International Business Machines Corporation | High speed lateral heterojunction MISFETs realized by 2-dimensional bandgap engineering and methods thereof |
| US7101742B2 (en) * | 2003-08-12 | 2006-09-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Strained channel complementary field-effect transistors and methods of manufacture |
| US20050116360A1 (en) * | 2003-12-01 | 2005-06-02 | Chien-Chao Huang | Complementary field-effect transistors and methods of manufacture |
| US7662689B2 (en) * | 2003-12-23 | 2010-02-16 | Intel Corporation | Strained transistor integration for CMOS |
| US7023018B2 (en) * | 2004-04-06 | 2006-04-04 | Texas Instruments Incorporated | SiGe transistor with strained layers |
| US7227205B2 (en) * | 2004-06-24 | 2007-06-05 | International Business Machines Corporation | Strained-silicon CMOS device and method |
| TWI463526B (zh) | 2004-06-24 | 2014-12-01 | 萬國商業機器公司 | 改良具應力矽之cmos元件的方法及以該方法製備而成的元件 |
| US7282402B2 (en) * | 2005-03-30 | 2007-10-16 | Freescale Semiconductor, Inc. | Method of making a dual strained channel semiconductor device |
| US8324660B2 (en) * | 2005-05-17 | 2012-12-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication |
| US7575975B2 (en) * | 2005-10-31 | 2009-08-18 | Freescale Semiconductor, Inc. | Method for forming a planar and vertical semiconductor structure having a strained semiconductor layer |
| US7947546B2 (en) * | 2005-10-31 | 2011-05-24 | Chartered Semiconductor Manufacturing, Ltd. | Implant damage control by in-situ C doping during SiGe epitaxy for device applications |
| US20070148939A1 (en) * | 2005-12-22 | 2007-06-28 | International Business Machines Corporation | Low leakage heterojunction vertical transistors and high performance devices thereof |
| US20080124858A1 (en) * | 2006-08-07 | 2008-05-29 | Bich-Yen Nguyen | Selective stress relaxation by amorphizing implant in strained silicon on insulator integrated circuit |
| DE102007004861B4 (de) * | 2007-01-31 | 2010-02-18 | Advanced Micro Devices, Inc., Sunnyvale | Transistor mit eingebettetem Si/Ge-Material auf einem verspannten Halbleiter-auf-Isolator-Substrat und Verfahren zum Herstellen des Transistors |
| US8178446B2 (en) * | 2007-03-30 | 2012-05-15 | Tokyo Electron Limited | Strained metal nitride films and method of forming |
| US8003454B2 (en) * | 2008-05-22 | 2011-08-23 | Freescale Semiconductor, Inc. | CMOS process with optimized PMOS and NMOS transistor devices |
| KR20100081667A (ko) * | 2009-01-07 | 2010-07-15 | 삼성전자주식회사 | 스트레인드 채널을 갖는 반도체 장치 및 그 제조 방법 |
| US8048791B2 (en) * | 2009-02-23 | 2011-11-01 | Globalfoundries Inc. | Method of forming a semiconductor device |
| DE102009023237B4 (de) * | 2009-05-29 | 2013-11-28 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Verfahren zum Herstellen von Transistorelementen mit unterschiedlicher Verformung und Halbleiterbauelement |
| US20110248322A1 (en) | 2010-04-12 | 2011-10-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Piezoelectric Gate-Induced Strain |
| US8859348B2 (en) * | 2012-07-09 | 2014-10-14 | International Business Machines Corporation | Strained silicon and strained silicon germanium on insulator |
| US8890120B2 (en) * | 2012-11-16 | 2014-11-18 | Intel Corporation | Tunneling field effect transistors (TFETs) for CMOS approaches to fabricating N-type and P-type TFETs |
| US20140246696A1 (en) * | 2013-03-04 | 2014-09-04 | Globalfoundries Inc. | Transistor with embedded strain-inducing material formed in cavities formed in a silicon/germanium substrate |
| US9214395B2 (en) * | 2013-03-13 | 2015-12-15 | United Microelectronics Corp. | Method of manufacturing semiconductor devices |
-
2013
- 2013-12-27 KR KR1020167013221A patent/KR102201606B1/ko active Active
- 2013-12-27 CN CN201380081249.3A patent/CN106062953B/zh active Active
- 2013-12-27 WO PCT/US2013/078100 patent/WO2015099784A1/en not_active Ceased
- 2013-12-27 MY MYPI2016000758A patent/MY185574A/en unknown
- 2013-12-27 EP EP13900530.0A patent/EP3087602A4/en not_active Withdrawn
- 2013-12-27 US US15/037,618 patent/US9859278B2/en active Active
-
2014
- 2014-11-26 TW TW103141008A patent/TWI609458B/zh active
- 2014-11-26 TW TW106123825A patent/TWI630684B/zh active
Also Published As
| Publication number | Publication date |
|---|---|
| MY185574A (en) | 2021-05-21 |
| EP3087602A4 (en) | 2017-08-09 |
| TWI630684B (zh) | 2018-07-21 |
| US20160293601A1 (en) | 2016-10-06 |
| TW201537684A (zh) | 2015-10-01 |
| CN106062953B (zh) | 2020-01-21 |
| EP3087602A1 (en) | 2016-11-02 |
| KR102201606B1 (ko) | 2021-01-12 |
| US9859278B2 (en) | 2018-01-02 |
| WO2015099784A1 (en) | 2015-07-02 |
| CN106062953A (zh) | 2016-10-26 |
| KR20160102970A (ko) | 2016-08-31 |
| TWI609458B (zh) | 2017-12-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI630684B (zh) | 形成用於cmos的雙軸拉伸應變鍺通道的方法及具有該通道的設備 | |
| TWI493715B (zh) | 具有奈米線或伴隨不同的材料方向或成分的半導體本體之共用基板半導體裝置 | |
| TWI584480B (zh) | 形成於全域或局部隔離之基板上的三維鍺基半導體裝置(二) | |
| TWI512802B (zh) | 具有含低帶隙包覆層之通道區的非平面半導體裝置 | |
| US8716751B2 (en) | Methods of containing defects for non-silicon device engineering | |
| US10411090B2 (en) | Hybrid trigate and nanowire CMOS device architecture | |
| CN105556677A (zh) | 在硅鳍状物的(111)平面上形成iii-v族器件结构 | |
| US9818870B2 (en) | Transistor structure with variable clad/core dimension for stress and bandgap | |
| CN111133584A (zh) | 改进沟道应力的隔离壁应力源结构及其制造方法 |