[go: up one dir, main page]

TW201618072A - 液晶顯示裝置及其驅動方法 - Google Patents

液晶顯示裝置及其驅動方法 Download PDF

Info

Publication number
TW201618072A
TW201618072A TW103139254A TW103139254A TW201618072A TW 201618072 A TW201618072 A TW 201618072A TW 103139254 A TW103139254 A TW 103139254A TW 103139254 A TW103139254 A TW 103139254A TW 201618072 A TW201618072 A TW 201618072A
Authority
TW
Taiwan
Prior art keywords
scan
high voltage
liquid crystal
data
transistor
Prior art date
Application number
TW103139254A
Other languages
English (en)
Inventor
馮柏青
張清榮
Original Assignee
奕力科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 奕力科技股份有限公司 filed Critical 奕力科技股份有限公司
Priority to TW103139254A priority Critical patent/TW201618072A/zh
Priority to CN201410663768.7A priority patent/CN105590594A/zh
Priority to US14/621,356 priority patent/US20160133213A1/en
Publication of TW201618072A publication Critical patent/TW201618072A/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本發明提供一種液晶顯示裝置及其驅動方法,其透過時序控制器來驅動多個掃描線與多個資料線。當寫入資料訊號至液晶電容時,時序控制器控制源極驅動電路提供資料訊號至每個資料線,且控制閘極驅動電路依序產生高電壓訊號至每個掃描線。二相鄰的掃描線的高電壓訊號有部分重疊,並於重疊時依序將資料訊號傳送至每個液晶電容。而當完成寫入資料訊號至液晶電容後,時序控制器控制閘極驅動電路不斷地產生脈衝訊號至每個掃描線,且每個掃描線產生的脈衝訊號不重疊。據此,液晶顯示裝置及其驅動方法可避免液晶電容所儲存的資料訊號洩漏。

Description

液晶顯示裝置及其驅動方法
本發明提供一種液晶顯示裝置及其驅動方法,特別是關於一種低功耗的液晶顯示裝置及其驅動方法。
隨著液晶顯示裝置發展,低功耗的液晶顯示裝置愈來愈受到重視。特別是在小型化的電子裝置(如電子標籤、智慧型手機、平板電腦)上,液晶顯示裝置的耗電量直接影響到整個電子裝置的續航力。
液晶顯示裝置通常具有一定的驅動頻率(frame rate),一般來說液晶顯示裝置採用的頻率約為50~70赫茲(Hz),即每秒驅動50~70個圖框(frame)。若欲得到更低功耗的液晶顯示裝置,其有效的方式為降低驅動頻率,如驅動頻率從60Hz降低至1Hz。然而,較低的驅動頻率雖然可以降低功率消耗,但會造成液晶顯示裝置中的薄膜電晶體(Thin-Film-Transistor,TFT)有閘極偏壓應力(gate bias stress)的問題。
如圖1所示,閘極偏壓應力可分為正偏壓應力10(positive stress)與負偏壓應力20(negative stress),其中,正偏壓應力10係代表閘源極電壓VGS大於臨界電壓VT期間的應力,而負偏壓應力20則代表閘源極電壓VGS小於臨界電壓VT期間的應力。在驅動頻率為1Hz~100Hz的範圍內,正偏壓應力10與驅動頻率的相關性較小,以及負偏壓應力20與驅動頻率的相關性較 大。意即正偏壓應力10較不會受到驅動頻率的變化而改變,但負偏壓應力20則很容易受驅動頻率的變化而改變。
故若驅動頻率降低,薄膜電晶體的閘極端會有更長的時間處於負偏壓應力20,使得電洞持續在通道中累積。如圖2所示之閘源極電壓VGS與源汲極電流IDS的關係曲線圖(I-V curve)。薄膜電晶體的I-V curve在正常情況下為曲線N。而隨著驅動頻率逐漸降低,薄膜電晶體的閘極端的負偏壓應力越來越大,使得薄膜電晶體的I-V curve由曲線N逐漸往曲線NG偏移,造成起始電壓(threshold voltage)向左偏移,以及次臨界斜率退化(subthreshold slope degradation)的問題。使得薄膜電晶體在截止(turn-off)的情況下,其漏電流會越來越嚴重,導致與薄膜電晶體電連接的液晶電容無法維持正確的電荷。
因此,若可減少薄膜電晶體的閘極端處於負偏壓應力20的時間,將可使實際的薄膜電晶體的I-V curve趨近曲線N。使得液晶顯示裝置在低驅動頻率的運作下可以維持液晶電容正確的電荷。
本發明之目的在於提供一種液晶顯示裝置及其驅動方法,其透過時序控制器來驅動多條掃描線與多條資料線,且多個薄膜電晶體會共用一個前端電晶體,以將欲顯示的資料寫入至每一個像素元件中的液晶電容。當資料欲寫入液晶電容時,液晶電容對應的薄膜電晶體與前端電晶體會同時開啟,而當資料完成寫入液晶電容後,液晶電容對應的薄膜電晶體與前端電晶體將會交替開啟。進而減少薄膜電晶體的閘極端處於負偏壓應力的時間,且可達到去應力(de-stress)的目的。
在本發明其中一個實施例中,上述液晶顯示裝置包括複數個掃描線、複數個資料線、一閘極驅動電路、一源極驅動電路以及 一時序控制器。多個掃描線依序平行設置。多個掃描線劃分成複數個掃描群組,且每個掃描群組具有二條掃描線。而多個資料線則與多個掃描線垂直交叉設置。每個資料線與每個掃描群組之交叉處設置有一像素元件。閘極驅動電路係電連接多個掃描線,且源極驅動電路係電連接多個資料線。而時序控制器則電連接閘極驅動電路與源極驅動電路,且週期性地產生一共用電壓。共用電壓在每一週期中具有一低電壓時間與一高電壓時間,且在低電壓時間與高電壓時間中皆定義有一資料寫入期間與一去應力(de-stress)期間。於資料寫入期間,時序控制器控制源極驅動電路提供一資料訊號至每個資料線,且控制閘極驅動電路依序產生一高電壓訊號至每個掃描線。二相鄰的掃描線的高電壓訊號則有一重疊部分,並於二相鄰的掃描線的高電壓訊號重疊時依序將資料訊號傳送至每個像素元件。而於去應力期間,時序控制器控制閘極驅動電路不斷地產生一脈衝訊號至每個掃描線,且每個掃描線產生的脈衝訊號不重疊。
在本發明其中一個實施例中,上述液晶顯示裝置包括複數個掃描線與複數個資料線。多個掃描線依序平行設置且劃分成複數個掃描群組。每個掃描群組具有二條掃描線。多個資料線與多個掃描線係垂直交叉設置,且每個資料線與每個掃描群組之交叉處設置有一像素元件。而上述液晶顯示裝置之驅動方法包括如下步驟:週期性地產生一共用電壓,其中該共用電壓於每一週期中具有一低電壓時間與一高電壓時間,且於該低電壓時間與該高電壓時間中定義有一資料寫入期間與一去應力(de-stress)期間;於該資料寫入期間,提供一資料訊號至每一該資料線,且依序產生一高電壓訊號至每一該掃描線,其中二相鄰的該掃描線的該高電壓訊號有一重疊部分,並於二相鄰的該掃描線的該高電壓訊號重疊時依序將該資料訊號傳送至每一該像素元件;以及於該去應力期間,不斷地產生一脈衝訊號至每一該掃描線,且每一該掃描線產 生的該脈衝訊號不重疊。
綜合以上所述,本發明實施例所提供的液晶顯示裝置及其驅動方法可減少薄膜電晶體的閘極端處於負偏壓應力的時間,使得液晶顯示裝置在低驅動頻率的運作下可以得到較準確的起始電壓,且可避免液晶電容所儲存的資料訊號洩漏。
為使能更進一步瞭解本發明之特徵及技術內容,請參閱以下有關本發明之詳細說明與附圖,但是此等說明與所附圖式僅係用來說明本發明,而非對本發明的權利範圍作任何的限制。
10‧‧‧正偏壓應力
20‧‧‧負偏壓應力
100‧‧‧液晶顯示裝置
110‧‧‧時序控制器
120‧‧‧源極驅動電路
130‧‧‧閘極驅動電路
An、An+1、An+2‧‧‧高電壓脈衝
BAn、BAn+1、BAn+2‧‧‧第一高電壓脈衝
BBn、BBn+1、BBn+2‧‧‧第二高電壓脈衝
C1‧‧‧第一液晶電容
C2‧‧‧第二液晶電容
COM‧‧‧共用電壓
DATA‧‧‧資料訊號
DIN‧‧‧資料寫入期間
DS‧‧‧去應力期間
G1-Gk‧‧‧掃描線
GPA、GPB、GPC‧‧‧掃描群組
IDS‧‧‧源汲極電流
MF‧‧‧前端電晶體
MP1‧‧‧第一電晶體
MP2‧‧‧第二電晶體
N、NG‧‧‧曲線
PXL‧‧‧像素元件
S1-Sk‧‧‧資料線
SAn、SAn+1、SAn+2‧‧‧脈衝訊號
TH‧‧‧高電壓時間
TL‧‧‧低電壓時間
VCH‧‧‧高電壓
VCL‧‧‧低電壓
VDH‧‧‧電壓
VDL‧‧‧電壓
VGL‧‧‧電壓
VGLL‧‧‧電壓
VGS‧‧‧閘源極電壓
VT‧‧‧臨界電壓
S210、S220、S230‧‧‧步驟
圖1是習知的正偏壓應力與負偏壓應力在不同驅動頻率下的關係圖。
圖2是習知的薄膜電晶體的閘源極電壓與源汲極電流的關係曲線圖。
圖3是本發明一實施例之液晶顯示裝置的示意圖。
圖4是本發明一實施例之共用電壓與資料訊號的關係圖。
圖5是本發明一實施例之時序控制器在低電壓時間中驅動多個掃描線與多個資料線的時序圖。
圖6是本發明另一實施例之時序控制器在低電壓時間中驅動多個掃描線與多個資料線的時序圖。
圖7是本發明一實施例之液晶顯示裝置之驅動方法的流程圖。
首先,請參考圖3。圖3顯示本發明一實施例之液晶顯示裝置的示意圖。如圖3所示,液晶顯示裝置100包含複數個掃描線G1-Gk、複數個資料線S1-Sk、一時序控制器110、一源極驅動電路120、與一閘極驅動電路130。使得時序控制器110透過源 極驅動電路120與閘極驅動電路130來驅動掃描線G1-Gk與資料線S1-Sk,以將欲顯示的資料(即某個圖框的資料)顯示到液晶顯示裝置100的液晶面板(未繪於圖式)。
掃描線G1-Gk依序平行設置,且資料線S1-Sk與掃描線G1-Gk垂直交叉設置。進一步來說,掃描線G1-Gk係以列(row)方向平行排列,而資料線S1-Sk為以行(column)方向垂直排列,並與掃描線G1-Gk垂直設置。掃描線G1-Gk劃分成多個掃描群組,且每一掃描群組具有二條掃描線。舉例來說,掃描線G1與G2為同一個掃描群組,掃描線Gn與Gn+1為另一個掃描群組GPA、掃描線Gn+2與Gn+3為另一個掃描群組GPB。
源極驅動電路120為電連接資料線S1-Sk,以透過資料線S1-Sk傳送欲顯示的資料。而閘極驅動電路130則電連接掃描線G1-Gk,且依序驅動掃描線G1-Gk,以依序將資料訊號(即某個圖框的資料)儲存到對應的像素元件PXL之中。像素元件PXL為設置在每一資料線S1-Sk與每一掃描群組的交叉處,以進一步將資料訊號顯示到液晶顯示裝置100的液晶面板。而於所屬領域具有通常知識者應知像素元件PXL所儲存的資料訊號顯示到液晶顯示裝置100的液晶面板的實施與運作方式,故不再贅述。
時序控制器110電連接閘極驅動電路130與源極驅動電路120,且週期性地產生一共用電壓COM。如圖4所示,共用電壓COM於每一週期中具有一低電壓時間TL與一高電壓時間TH,且於低電壓時間TL與高電壓時間TH中皆定義有資料寫入期間DIN與去應力(de-stress)期間DS。在本實施例中,共用電壓COM為一方波訊號。共用電壓COM在低電壓時間TL的電壓值為低電壓VCL,且在高電壓時間TH的電壓值為高電壓VCH。而共用電壓COM亦可例如為弦波訊號、鋸齒波訊號等其他形式的訊號,且低電壓時間TL與高電壓時間TH的電壓大小亦可為其他電壓值,本發明對此不作限制。
如圖4所示,在資料寫入期間DIN,時序控制器110將控制源極驅動電路120,以提供資料訊號DATA至每一資料線S1-Sk。更進一步來說,時序控制器110將在每個低電壓時間TL與每個高電壓時間TH中的資料寫入期間控制源極驅動電路120傳送資料訊號DATA至每一資料線S1-Sk。在本實施例中,資料訊號DATA的電壓範圍係介於電壓VDL與VDH之間,本發明對此不作限制。而由於時序控制器110在每個低電壓時間TL與每個高電壓時間TH中的作動方式皆為相同,為了方便說明,以下僅說明時序控制器110在低電壓時間TL的作動方式。
請參考圖5,其為本發明一實施例之時序控制器在低電壓時間中驅動多個掃描線與多個資料線的時序圖。如圖5所示,在資料寫入期間DIN,時序控制器110將控制閘極驅動電路130依序產生一高電壓訊號至每一掃描線G1-Gk。值得注意的是,二相鄰的掃描線G1-Gk的高電壓訊號有部分重疊,以於高電壓訊號重疊時將資料訊號DATA傳送至對應的像素元件PXL,進而將資料訊號DATA依序儲存到對應的像素元件PXL之中。在本實施例中,高電壓訊號為一高電壓脈衝,且二相鄰的掃描線的高電壓脈衝有重疊部分。而高電壓訊號亦可為其他形式的訊號,本發明對此不作限制。
如圖5的最上圖,其為時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生高電壓脈衝An至掃描線Gn。如圖5的中間圖,其為時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生高電壓脈衝An+1至掃描線Gn+1。如圖5的最下圖,其為時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生高電壓脈衝An+2至掃描線Gn+2。而相鄰的掃描線Gn、Gn+1的高電壓脈衝An、An+1有部分重疊,且於高電壓脈衝An、An+1重疊時將資料訊號DATA傳送至對應的像素元件PXL。而相鄰的掃描線Gn+1、Gn+2的高電壓脈衝An+1、An+2 亦有部分重疊,且於高電壓脈衝An+1、An+2重疊時將資料訊號DATA傳送至對應的像素元件PXL。據此,資料訊號DATA將依序儲存到對應的像素元件PXL之中。
而在去應力期間DS,時序控制器110將控制閘極驅動電路130不斷地產生一脈衝訊號至每個掃描線G1-Gk,且每個掃描線G1-Gk所產生的脈衝訊號彼此不重疊。在本實施例中,時序控制器110可控制閘極驅動電路130週期性地或隨機地產生脈衝訊號至每個掃描線G1-Gk,本發明對此不作限制。
如圖5的最上圖,其為時序控制器110在去應力期間DS控制閘極驅動電路130週期性地產生脈衝訊號SAn至掃描線Gn。如圖5的中間圖,其為時序控制器110在去應力期間DS控制閘極驅動電路130週期性地產生脈衝訊號SAn+1至掃描線Gn+1。如圖5的最下圖,其為時序控制器110在去應力期間DS控制閘極驅動電路130週期性地產生脈衝訊號SAn+2至掃描線Gn+2。而掃描線Gn、Gn+1、Gn+2所傳送的脈衝訊號SAn、SAn+1、SAn+2彼此不重疊。
再請回到圖3,更進一步來說,每一像素元件PXL係電連接至對應的掃描群組、下一掃描群組之較前的掃描線、與對應的資料線。舉例來說,在掃描群組GPA中,掃描群組GPA與資料線Sn的交叉處所設置的像素元件PXL電連接掃描群組GPA的掃描線Gn與Gn+1、掃描群組GPB之掃描線Gn+2、與資料線Sn。再舉例來說,在掃描群組GPB中,掃描群組GPB與資料線Sn的交叉處所設置的像素元件PXL電連接掃描群組GPB的掃描線Gn+2與Gn+3、掃描群組GPC之掃描線Gn+4、與資料線Sn。像素元件PXL包括前端電晶體MF、第一電晶體MP1、第一液晶電容C1、第二液晶電容C2、與第二電晶體MP2。
前端電晶體MF具有一第一端、一第二端、與一前端控制端,且第一電晶體MP1具有一第三端、一第四端、與一第一控 制端。前端電晶體MF的第一端電連接對應的資料線Sn,且前端電晶體MF的前端控制端電連接對應的掃描群組GPA之掃描線Gn+1(即掃描群組GPA中較後的掃描線)。前端電晶體MF的第二端電連接第一電晶體MP1的第三端,且第一電晶體MP1的第一控制端電連接掃描群組GPA之掃描線Gn(即掃描群組GPA中較前的掃描線)。第一電晶體MP1的第四端電連接第一液晶電容C1的一端,且第一液晶電容C1的另一端接收共用電壓COM。
第二電晶體MP2具有一第五端、一第六端、與一第二控制端。第二電晶體MP2的第五端電連接前端電晶體MF的第二端與第一電晶體MP1的第三端之間。第二電晶體MP2的第二控制端電連接掃描群組GPB之掃描線Gn+2(即下一掃描群組GPB中較前的掃描線)。第二電晶體MP2的第六端則電連接第二液晶電容C2的一端,且第二液晶電容C2的另一端接收共用電壓COM。
請同時參考圖3與圖5,因此,在資料寫入期間DIN,當掃描群組GPA之掃描線Gn、Gn+1同時接收到高電壓訊號(即掃描線Gn接收到高電壓脈衝An且掃描線Gn+1接收到高電壓脈衝An+1)時,掃描群組GPA對應的像素元件PXL之前端電晶體MF與第一電晶體MP1將同時開啟,以將資料訊號DATA儲存至第一液晶電容C1之中。而當掃描群組GPA之掃描線Gn+1(即掃描群組GPA較後的掃描線)與掃描群組GPB之掃描線Gn+2(即掃描群組GPB較前的掃描線)同時接收到高電壓訊號(即掃描線Gn+1接收到高電壓脈衝An+1且掃描線Gn+2接收到高電壓脈衝An+2)時,掃描群組GPA對應的像素元件PXL之前端電晶體MF與第二電晶體MP2將同時開啟,以將資料訊號DATA儲存至第二液晶電容C2之中。
而在去應力期間DS,當掃描群組GPA之掃描線Gn、Gn+1與掃描群組GPB之掃描線Gn+2(即掃描群組GPA對應的像素元件PXL電連接的掃描線)分別接收到脈衝訊號(即掃描線Gn接收 到脈衝訊號SAn、掃描線Gn+1接收到脈衝訊號SAn+1、與掃描線Gn+2接收到脈衝訊號SAn+2)時,前端電晶體MF、第一電晶體MP1、與第二電晶體MP2將根據接收到的脈衝訊號交替開啟。由於每個像素元件PXL之前端電晶體MF、第一電晶體MP1、與第二電晶體MP2在去應力期間DS不會同時開啟,且不斷地執行開啟與關閉,故此時的像素元件PXL之第一液晶電容C1與第二液晶電容C2所儲存的資料訊號DATA不會遺失,且前端電晶體MF、第一電晶體MP1、與第二電晶體MP2的閘極端不會長時間處在負偏壓應力(即閘源極電壓VGS小於臨界電壓VT期間的應力)。
由上述可知,在資料寫入期間DIN,時序控制器110透過掃描線G1-Gk依序將資料訊號DATA儲存至每個像素元件PXL中的第一液晶電容C1與第二液晶電容C2,以進一步將資料訊號DATA顯示到液晶顯示裝置100的液晶面板。而在去應力期間DS,時序控制器110透過掃描線G1-Gk不斷地交替開啟每個像素元件PXL之前端電晶體MF、第一電晶體MP1、與第二電晶體MP2,使得每個像素元件PXL之第一液晶電容C1與第二液晶電容C2可以在保持資料訊號DATA的情況下確保前端電晶體MF、第一電晶體MP1、與第二電晶體MP2的閘極端不會長時間處在負偏壓應力。據此,液晶顯示裝置100在低驅動頻率的運作下可以得到較準確的起始電壓。且可避免第一液晶電容C1與第二液晶電容C2所儲存的資料訊號DATA洩漏。
接下來,請參考圖6,圖6是本發明另一實施例之時序控制器在低電壓時間中驅動多個掃描線與多個資料線的時序圖。相較於前一實施例所述之液晶顯示裝置100,本實施例之液晶顯示裝置不同的地方在於,在資料寫入期間DIN,時序控制器110控制閘極驅動電路130所產生高電壓訊號為二個高電壓脈衝,且其分別定義為一第一高電壓脈衝與一第二高電壓脈衝。而二相鄰的掃 描線G1-Gk之較前的掃描線之第二高電壓脈衝與較後的掃描線之第一高電壓脈衝重疊。
如圖6的最上圖所示,時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生第一高電壓脈衝BAn與第二高電壓脈衝BBn(即二個高電壓脈衝)至掃描線Gn。如圖6的中間圖所示,時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生第一高電壓脈衝BAn+1與第二高電壓脈衝BBn+1(即二個高電壓脈衝)至掃描線Gn+1。如圖6的最下圖所示,時序控制器110在資料寫入期間DIN控制閘極驅動電路130產生第一高電壓脈衝BAn+2與第二高電壓脈衝BBn+2(即二個高電壓脈衝)至掃描線Gn+2。而在相鄰的掃描線Gn、Gn+1中,掃描線Gn(即較前的掃描線)之第二高電壓脈衝BBn與掃描線Gn+1(即較後的掃描線)之第一高電壓脈衝BAn+1重疊,且於重疊時將資料訊號DATA傳送至對應的像素元件PXL。而在相鄰的掃描線Gn+1、Gn+2中,掃描線Gn+1(即較前的掃描線)之第二高電壓脈衝BBn+1與掃描線Gn+2(即較後的掃描線)之第一高電壓脈衝BAn+2重疊,且於重疊時將資料訊號DATA傳送至對應的像素元件PXL。據此,資料訊號DATA將依序儲存到對應的像素元件PXL之中。
因此,在資料寫入期間DIN,當掃描群組GPA之掃描線Gn、Gn+1同時接收到高電壓訊號(即掃描線Gn接收到第二高電壓脈衝BBn且掃描線Gn+1接收到第一高電壓脈衝BAn+1)時,掃描群組GPA對應的像素元件PXL之前端電晶體MF與第一電晶體MP1將同時開啟,以將資料訊號DATA儲存至第一液晶電容C1之中。而當掃描群組GPA之掃描線Gn+1(即掃描群組GPA較後的掃描線)與掃描群組GPB之掃描線Gn+2(即掃描群組GPB較前的掃描線)同時接收到高電壓訊號(即掃描線Gn+1接收到第二高電壓脈衝BBn+1且掃描線Gn+2接收到第一高電壓脈衝BAn+2) 時,掃描群組GPA對應的像素元件PXL之前端電晶體MF與第二電晶體MP2將同時開啟,以將資料訊號DATA儲存至第二液晶電容C2之中。此外,由上述圖3-6可推知,每個像素元件PXL中亦可具有三個以上的液晶電容,每個液晶電容串接有對應的電晶體,且每個電晶體分別電連接到一前端電晶體。此時,多個電晶體彼此將共用一個前端電晶體,並透過時序控制器110驅動對應的掃描線與資料線,以將欲顯示的資料寫入至每一個像素元件中的液晶電容之中。當資料欲寫入某個像素元件中的液晶電容時,時序控制器110驅動對應的掃描線與資料線,此液晶電容對應串接的電晶體與前端電晶體會同時開啟。而當資料完成寫入所有液晶電容後,此像素元件中的所有液晶電容串接的電晶體與前端電晶體將會交替開啟。例如,當掃描群組GPA之掃描線Gn、Gn+1與掃描群組GPB之掃描線Gn+2(即掃描群組GPA對應的像素元件PXL電連接的掃描線)分別接收到脈衝訊號(即掃描線Gn接收到脈衝訊號SBn、掃描線Gn+1接收到脈衝訊號SBn+1、與掃描線Gn+2接收到脈衝訊號SBn+2)時,前端電晶體MF、第一電晶體MP1、與第二電晶體MP2將根據接收到的脈衝訊號交替開啟。而有關多個液晶電容、多個電晶體、一個前端電晶體、多個掃描線、與多個資料線之間的連結關係與作動方式皆可由上述圖3-6推得,故在此不再贅述。
據此,上述實施例之液晶顯示裝置可減少液晶電容串接的電晶體的閘極端處於負偏壓應力的時間,且可達到去應力(de-stress)的目的。
由上述的實施例,本發明可以歸納出一種驅動方法,適用於上述實施例所述之液晶顯示裝置。請參考圖7,並同時參考圖3-5。首先,液晶顯示裝置100週期性地產生共用電壓COM。共用電壓COM在每一週期中具有低電壓時間TL與高電壓時間TH,且於低電壓時間TL與高電壓時間TH中皆定義有資料寫入期間 DIN與去應力(de-stress)期間DS(步驟S210)。
而在資料寫入期間DIN,液晶顯示裝置100提供資料訊號DATA至每個資料線S1-Sk,且依序產生高電壓訊號至每個掃描線G1-Gk。其中二相鄰的掃描線G1-Gk的高電壓訊號有一重疊部分,並於重疊部分時依序將資料訊號DATA傳送至每個像素元件PXL(步驟S220)。而有關液晶顯示裝置100在資料寫入期間DIN驅動每個資料線S1-Sk、每個掃描線G1-Gk、與每個像素元件PXL皆已於上述實施例中作說明,故在此不再贅述。
而於去應力期間DS,液晶顯示裝置100將不斷地產生脈衝訊號至每個掃描線G1-Gk,且每個掃描線G1-Gk產生的脈衝訊號彼此不重疊(步驟S230)。而同樣地,有關液晶顯示裝置100在去應力期間DS驅動每個資料線S1-Sk、每個掃描線G1-Gk、與每個像素元件PXL皆已於上述實施例中作說明,故在此不再贅述。
綜上所述,本發明實施例所提供的液晶顯示裝置及其驅動方法可減少薄膜電晶體的閘極端處於負偏壓應力的時間,使得液晶顯示裝置在低驅動頻率的運作下可以得到較準確的起始電壓,且可避免液晶電容所儲存的資料洩漏。
以上所述僅為本發明之實施例,其並非用以侷限本發明之專利範圍。
100‧‧‧液晶顯示裝置
110‧‧‧時序控制器
120‧‧‧源極驅動電路
130‧‧‧閘極驅動電路
C1‧‧‧第一液晶電容
C2‧‧‧第二液晶電容
COM‧‧‧共用電壓
G1-Gk‧‧‧掃描線
GPA、GPB、GPC‧‧‧掃描群組
MF‧‧‧前端電晶體
MP1‧‧‧第一電晶體
MP2‧‧‧第二電晶體
PXL‧‧‧像素元件
S1-Sk‧‧‧資料線

Claims (12)

  1. 一種液晶顯示裝置,包括:複數個掃描線,依序平行設置,該些掃描線劃分成複數個掃描群組,且每一該掃描群組具有二條該掃描線;複數個資料線,與該些掃描線垂直交叉設置,且每一該資料線與每一該掃描群組之一交叉處設置一像素元件;一閘極驅動電路,電連接該些掃描線;一源極驅動電路,電連接該些資料線;以及一時序控制器,電連接該閘極驅動電路與該源極驅動電路,且週期性地產生一共用電壓,該共用電壓於每一週期中具有一低電壓時間與一高電壓時間,且於該低電壓時間與該高電壓時間中定義有一資料寫入期間與一去應力(de-stress)期間;其中,該時序控制器於該資料寫入期間,控制該源極驅動電路提供一資料訊號至每一該資料線,且控制該閘極驅動電路依序產生一高電壓訊號至每一該掃描線,二相鄰的該掃描線的該高電壓訊號有一重疊部分,並於二相鄰的該掃描線的該高電壓訊號重疊時依序將該資料訊號傳送至每一該像素元件;其中,該時序控制器於該去應力期間,控制該閘極驅動電路不斷地產生一脈衝訊號至每一該掃描線,且每一該掃描線產生的該脈衝訊號不重疊。
  2. 如請求項第1項之液晶顯示裝置,其中,該高電壓訊號為一高電壓脈衝,且二相鄰的該掃描線的該高電壓脈衝有該重疊部分。
  3. 如請求項第1項之液晶顯示裝置,其中,該高電壓訊號為二高電壓脈衝,其分別定義為一第一高電壓脈衝與一第二高電壓脈衝,其中二相鄰的該掃描線之較前的該掃描線之該第二高電壓脈衝與較後的該掃描線之該第一高電壓脈衝重疊。
  4. 如請求項第1項之液晶顯示裝置,其中,每一該像素元件電連接對應的該掃描群組、下一該掃描群組之較前的該掃描線、與該資料線,且該像素元件包括:一前端電晶體,具有一第一端、一第二端、與一前端控制端,該第一端電連接對應的該資料線,且該前端控制端電連接對應的該掃描群組之較後的該掃描線;一第一電晶體,具有一第三端、一第四端、與一第一控制端,該第三端電連接該第二端,且該第一控制端電連接對應的該掃描群組之較前的該掃描線;一第一液晶電容,其一端電連接該第四端,且其另一端接收該共用電壓;一第二電晶體,具有一第五端、一第六端、與一第二控制端,該第五端電連接該第二端與該第三端之間,且該第二控制端電連接對應的下一該掃描群組之較前的該掃描線;以及一第二液晶電容,其一端電連接該第六端,且其另一端接收該共用電壓。
  5. 如請求項第4項之液晶顯示裝置,其中,當某一該像素元件對應的該掃描群組之該些掃描線同時接收到該高電壓訊號時,該像素元件之該前端電晶體與該第一電晶體同時開啟,以將該資料訊號儲存至該第一液晶電容,且當某一該像素元件對應的該掃描群組之較後的該掃描線與下一該掃描群組之較前的該掃描線同時接收到該高電壓訊號時,該像素元件之該前端電晶體與該第二電晶體同時開啟,以將該資料訊號儲存至該第二液晶電容。
  6. 如請求項第4項之液晶顯示裝置,其中,當某一該像素元件對應的該些掃描線分別接收到該脈衝訊號時,該前端電晶體、該第 一電晶體、與該第二電晶體根據接收到的該脈衝訊號交替開啟。
  7. 一種液晶顯示裝置之驅動方法,該液晶顯示裝置包括複數個掃描線與複數個資料線,該些掃描線依序平行設置且劃分成複數個掃描群組,每一該掃描群組具有二條該掃描線,該些資料線與該些掃描線垂直交叉設置,且每一該資料線與每一該掃描群組之一交叉處設置一像素元件,該驅動方法包括如下步驟:週期性地產生一共用電壓,其中該共用電壓於每一週期中具有一低電壓時間與一高電壓時間,且於該低電壓時間與該高電壓時間中定義有一資料寫入期間與一去應力(de-stress)期間;於該資料寫入期間,提供一資料訊號至每一該資料線,且依序產生一高電壓訊號至每一該掃描線,其中二相鄰的該掃描線的該高電壓訊號有一重疊部分,並於二相鄰的該掃描線的該高電壓訊號重疊時依序將該資料訊號傳送至每一該像素元件;以及於該去應力期間,不斷地產生一脈衝訊號至每一該掃描線,且每一該掃描線產生的該脈衝訊號不重疊。
  8. 如請求項第7項之驅動方法,其中,該高電壓訊號為一高電壓脈衝,且二相鄰的該掃描線的該高電壓脈衝有該重疊部分。
  9. 如請求項第7項之驅動方法,其中,該高電壓訊號為二高電壓脈衝,其分別定義為一第一高電壓脈衝與一第二高電壓脈衝,其中二相鄰的該掃描線之較前的該掃描線之該第二高電壓脈衝與較後的該掃描線之該第一高電壓脈衝重疊。
  10. 如請求項第7項之驅動方法,其中,每一該像素元件電連接對應的該掃描群組、下一該掃描群組之較前的該掃描線、與該資料線,且該像素元件包括: 一前端電晶體,具有一第一端、一第二端、與一前端控制端,該第一端電連接對應的該資料線,且該前端控制端電連接對應的該掃描群組之較後的該掃描線;一第一電晶體,具有一第三端、一第四端、與一第一控制端,該第三端電連接該第二端,且該第一控制端電連接對應的該掃描群組之較前的該掃描線;一第一液晶電容,其一端電連接該第四端,且其另一端接收該共用電壓;一第二電晶體,具有一第五端、一第六端、與一第二控制端,該第五端電連接該第二端與該第三端之間,且該第二控制端電連接對應的下一該掃描群組之較前的該掃描線;以及一第二液晶電容,其一端電連接該第六端,且其另一端接收該共用電壓。
  11. 如請求項第10項之驅動方法,其中,當某一該像素元件對應的該掃描群組之該些掃描線同時接收到該高電壓訊號時,該像素元件之該前端電晶體與該第一電晶體同時開啟,以將該資料訊號儲存至該第一液晶電容,且當某一該像素元件對應的該掃描群組之較後的該掃描線與下一該掃描群組之較前的該掃描線同時接收到該高電壓訊號時,該像素元件之該前端電晶體與該第二電晶體同時開啟,以將該資料訊號儲存至該第二液晶電容。
  12. 如請求項第10項之驅動方法,其中,當某一該像素元件對應的該些掃描線分別接收到該脈衝訊號時,該前端電晶體、該第一電晶體、與該第二電晶體根據接收到的該脈衝訊號交替開啟。
TW103139254A 2014-11-12 2014-11-12 液晶顯示裝置及其驅動方法 TW201618072A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW103139254A TW201618072A (zh) 2014-11-12 2014-11-12 液晶顯示裝置及其驅動方法
CN201410663768.7A CN105590594A (zh) 2014-11-12 2014-11-19 液晶显示装置及其驱动方法
US14/621,356 US20160133213A1 (en) 2014-11-12 2015-02-12 Liquid crystal display and driving method of the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW103139254A TW201618072A (zh) 2014-11-12 2014-11-12 液晶顯示裝置及其驅動方法

Publications (1)

Publication Number Publication Date
TW201618072A true TW201618072A (zh) 2016-05-16

Family

ID=55912693

Family Applications (1)

Application Number Title Priority Date Filing Date
TW103139254A TW201618072A (zh) 2014-11-12 2014-11-12 液晶顯示裝置及其驅動方法

Country Status (3)

Country Link
US (1) US20160133213A1 (zh)
CN (1) CN105590594A (zh)
TW (1) TW201618072A (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106601204B (zh) * 2016-12-29 2019-02-15 上海天马微电子有限公司 阵列基板及其驱动方法、显示装置
TWI601111B (zh) 2017-03-29 2017-10-01 凌巨科技股份有限公司 顯示面板的驅動方法
TWI601112B (zh) 2017-03-29 2017-10-01 凌巨科技股份有限公司 顯示面板的驅動方法
CN109856876B (zh) * 2019-03-15 2022-10-11 京东方科技集团股份有限公司 阵列基板、显示面板、显示装置及驱动方法
EP4062396A4 (en) * 2019-11-18 2023-12-06 E Ink Corporation METHODS FOR CONTROLLING ELECTROOPTICAL DISPLAY DEVICES

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1198172C (zh) * 1999-12-03 2005-04-20 三菱电机株式会社 液晶显示装置
JP2002229532A (ja) * 2000-11-30 2002-08-16 Toshiba Corp 液晶表示装置及び液晶表示装置の駆動方法
JP4103850B2 (ja) * 2004-06-02 2008-06-18 ソニー株式会社 画素回路及、アクティブマトリクス装置及び表示装置
CN102663977B (zh) * 2005-06-08 2015-11-18 伊格尼斯创新有限公司 用于驱动发光器件显示器的方法和系统
EP1777689B1 (en) * 2005-10-18 2016-08-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device and electronic equipment each having the same
DK2102848T3 (en) * 2006-12-01 2017-12-04 Ses-Imagotag Active matrix display with low power consumption
JP4455620B2 (ja) * 2007-07-17 2010-04-21 東芝モバイルディスプレイ株式会社 表示装置の製造方法及び色バランス調整方法
US8248341B2 (en) * 2009-04-15 2012-08-21 Store Electronic Systems Sa Low power active matrix display
US8411003B2 (en) * 2010-02-11 2013-04-02 Au Optronics Corporation Liquid crystal display and methods of driving same
US8982027B2 (en) * 2011-07-28 2015-03-17 Shenzhen China Star Optoelectronics Technology Co., Ltd. LCD drive circuit and driving method for scanning at least two adjacent scan lines simultaneously
US8810491B2 (en) * 2011-10-20 2014-08-19 Au Optronics Corporation Liquid crystal display with color washout improvement and method of driving same

Also Published As

Publication number Publication date
CN105590594A (zh) 2016-05-18
US20160133213A1 (en) 2016-05-12

Similar Documents

Publication Publication Date Title
US9881543B2 (en) Shift register unit, method for driving the same, shift register, and display device
US11443674B2 (en) Display device having gate driver
US11322068B2 (en) Display device having gate driver
US10388241B2 (en) Pixel charging method and circuit, LCD panel, and LCD device
US9875706B1 (en) GOA circuit of reducing feed-through voltage
CN108766380B (zh) Goa电路
US10600353B2 (en) Method for driving a pixel circuit, display panel and display device
US9466252B2 (en) Partial scanning gate driver and liquid crystal display using the same
US9799291B2 (en) Pixel driving circuit and driving method thereof
US20120068994A1 (en) Display device
US9786243B2 (en) Gate driving circuit and display apparatus including the same
CN107516500B (zh) Goa电路的驱动方法及驱动装置
US8581822B2 (en) Double-gate liquid crystal display device which adjusts main-charge time and precharge time according to data polarities and related driving method
US9293103B2 (en) Display device, and method for driving same
TW201618072A (zh) 液晶顯示裝置及其驅動方法
CN107870489A (zh) 像素驱动电路及其驱动方法、阵列基板、显示面板、显示装置
US8274500B2 (en) Liquid crystal display device
US20190096348A1 (en) Gate Driver on Array Circuit and Liquid Crystal Display with the Same
US8581814B2 (en) Method for driving pixels of a display panel
WO2014162791A1 (ja) 駆動装置及び駆動方法並びに表示装置及び表示方法
CN103500563B (zh) 栅极驱动电路、阵列基板和液晶显示装置
CN113096606A (zh) Goa电路、显示面板及电子装置
US9412324B2 (en) Drive device and display device
US9349338B2 (en) Display device and method for driving same
KR20150086771A (ko) 게이트 드라이버 및 그것을 포함하는 표시 장치