TW201532234A - 具有嵌入式表面配裝裝置的半導體封裝與其形成方法 - Google Patents
具有嵌入式表面配裝裝置的半導體封裝與其形成方法 Download PDFInfo
- Publication number
- TW201532234A TW201532234A TW103145300A TW103145300A TW201532234A TW 201532234 A TW201532234 A TW 201532234A TW 103145300 A TW103145300 A TW 103145300A TW 103145300 A TW103145300 A TW 103145300A TW 201532234 A TW201532234 A TW 201532234A
- Authority
- TW
- Taiwan
- Prior art keywords
- package
- interconnect structure
- semiconductor package
- die
- semiconductor
- Prior art date
Links
Classifications
-
- H10W90/00—
-
- H10W42/121—
-
- H10W70/09—
-
- H10W70/60—
-
- H10W70/611—
-
- H10W70/614—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W70/68—
-
- H10W72/073—
-
- H10W72/90—
-
- H10W74/016—
-
- H10W74/111—
-
- H10W74/129—
-
- H10W90/701—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45147—Copper (Cu) as principal constituent
-
- H10W70/682—
-
- H10W72/00—
-
- H10W72/01223—
-
- H10W72/01225—
-
- H10W72/01235—
-
- H10W72/01238—
-
- H10W72/01257—
-
- H10W72/01308—
-
- H10W72/0198—
-
- H10W72/072—
-
- H10W72/07236—
-
- H10W72/07252—
-
- H10W72/07254—
-
- H10W72/07355—
-
- H10W72/222—
-
- H10W72/227—
-
- H10W72/241—
-
- H10W72/247—
-
- H10W72/252—
-
- H10W72/29—
-
- H10W72/3524—
-
- H10W72/5522—
-
- H10W72/5525—
-
- H10W72/874—
-
- H10W72/884—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/117—
-
- H10W74/15—
-
- H10W90/22—
-
- H10W90/28—
-
- H10W90/291—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/736—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Wire Bonding (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Geometry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本揭露的實施例包括半導體封裝與其形成方法。某一實施例為半導體封裝,包括了包含有一或多個晶粒的第一封裝,以及透過第一組連接件接合至第一封裝第一側的封裝基板。此半導體封裝還包括配裝在第一封裝第一側的表面配裝裝置,此表面配裝裝置實質上是由一或多個被動元件所組成。
Description
本發明是有關於一種半導體封裝,且特別是有關於一種配裝有表面配裝裝置的半導體封裝與其形成方法。
半導體裝置被使用在各種電子應用中,例如為個人電腦、手機、數位相機與其他電子設備。一般來說,半導體裝置是透過以下方式來形成,依序地在半導體基板上沉積絕緣層或介電層、導電層與半導體層等材料,並且使用微影技術來圖案化這些材料層以形成電路組件與元件。
由於各種電子組件(例如電晶體、二極體、電阻、電容等)的積體密度的改良,半導體工業已經經歷了快速的成長。在大多數的情況下,此積體密度的改良是來自於縮小半導體製程節點(例如縮小製程節點至子20奈米(sub-20nm)節點)。隨著近來對於微小化、高速高頻寬、
以及低功耗和低延遲的需求已成長,對於更小更創新的半導體晶粒封裝技術的需求也在成長。
本發明的實施例提出了半導體封裝與其形成方法。
本發明的實施例提出一種半導體封裝,包括了包含有一或多個晶粒的第一封裝,以及透過第一組連接件接合至第一封裝第一側的封裝基板。此半導體封裝還包括配裝在第一封裝第一側的表面配裝裝置,此表面配裝裝置實質上是由一或多個被動元件所組成。
本發明的實施例提出一種半導體封裝,包括:第一封裝,包括具有第一側與第二側的第一晶粒,其中第二側是相對於第一側;互連結構,位於第一晶粒的第一側上,其中互連結構包括N個金屬層與M個鈍化層;表面配裝裝置,配裝於互連結構的第一部份中N個金屬層的其中之一,其中第一部分具有少於M個鈍化層;以及一組凸塊下金屬(under bump metallizations,UBMs),耦接至第一封裝的互連結構的第N個金屬層,其中第N個金屬層是最遠離第一晶粒第一側的金屬層。半導體封裝還包括耦接至凸塊下金屬的第一組導電連接件,以及接合至第一組導電連接件的封裝基板。
本發明的實施例提出一種形成方法,包括形成第一封裝,此程序包括形成互連結構於第一晶粒的第一側
上,挖鑿互連結構的一部分,以及將表面配裝裝置配裝於互連結構中被挖鑿的部分。此方法還包括利用第一組導電連接件將第一封裝的互連結構接合至封裝基板。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
102‧‧‧基板
104‧‧‧接合墊
200‧‧‧第一封裝
202A、202B‧‧‧晶粒
204、205‧‧‧接合墊
206‧‧‧電性連接件
208‧‧‧膜塑料
210‧‧‧接觸區域
212‧‧‧互連結構
220‧‧‧凸塊下金屬
230‧‧‧導電連接件
250‧‧‧表面配裝裝置
260‧‧‧導電連接件
270‧‧‧金屬線
300‧‧‧第二封裝
302‧‧‧基板
304、306‧‧‧接合墊
308‧‧‧導電連接件
310‧‧‧堆疊晶粒
312‧‧‧引線接合
314‧‧‧膜塑料
400‧‧‧半導體封裝
P1~PN+1‧‧‧鈍化層
M1~MX‧‧‧金屬層
D1、D2、D3、D4‧‧‧距離
500‧‧‧第一封裝
600‧‧‧半導體封裝
280‧‧‧金屬線
700‧‧‧第一封裝
800‧‧‧半導體封裝
290‧‧‧密封材料
當結合附圖閱讀時,根據下面詳細的描述可以更好地理解本揭露的態樣。應該強調的是,根據工業中的標準作法,各種特徵並沒有按比例繪示。實際上,為了清楚的討論,各種特徵可以被任意增大或縮小。
圖1是根據一些實施例繪示了半導體封裝的示意圖。
圖2是根據一些實施例繪示了半導體封裝的示意圖。
圖3是根據一些實施例繪示了半導體封裝的示意圖。
以下的揭露提供了許多不同的實施例或是例子,用以實作本發明的不同的特徵。為了簡化本揭露,組件與佈置的具體例子會在以下說明。當然,這些僅是例子,並不用以限制本揭露。例如,若在後續說明中提到了第一特徵形成在第二特徵上面,這可包括第一特徵與第二特徵是直接接觸的實施例;這也可以包括第一特徵與第二特徵之間還形成其他特徵的實施例,這使得第一特徵與第二特徵沒有直接接觸。此外,本揭露可能會在各種例子中
重複圖示符號及/或文字。此重複是為了簡明與清晰的目的,但本身並不決定所討論的各種實施例及/或設置之間的關係。
再者,在空間上相對的用語,例如底下、下面、較低、上面、較高等,是用來容易地解釋在圖示中一個元件或特徵與另一個元件或特徵之間的關係。這些空間上相對的用語除了涵蓋在圖示中所繪的方向,也涵蓋了裝置在使用或操作上不同的方向。這些裝置也可被旋轉(例如旋轉90度或旋轉至其他方向),而在此所使用的空間上相對的描述同樣也可以有相對應的解釋。
以下會針對具體的內容來解釋實施例,也就是製造與使用包括了表面配裝裝置的半導體封裝。然而,其他的實施例也可以應用在其他電性連接的組件上,其包括但不限定於推疊式封裝的組裝、推疊式晶粒的組裝、堆疊式晶圓的組裝、晶粒至基板的組裝、封裝組裝、製程基板、中介層、基板等,或者是配裝輸入組件、電路板、晶粒或其他組件,或者用以連接封裝或配裝任一類型的積體電路或電子組件的組合。
圖1是根據一些實施例繪示了半導體封裝400的示意圖。半導體封裝400包括了基板102、在基板102上的第一封裝200、以及在第一封裝200上的第二封裝300。
基板102可由半導體材料所製成,例如為矽、鍺、鑽石等。或者,也可以使用化合材料,例如為矽化鍺,碳化矽,砷化鎵,砷化銦,磷化銦,矽鍺碳、鎵砷
磷、鎵銦磷、或其組合等。此外,基板102可以為矽上絕緣體(silicon-on-insulator,SOI)基板。一般來說,SOI基板包括一層半導體材料,例如為磊晶矽、鍺、矽化鍺、SOI、矽鍺上絕緣體(silicon germanium on insulator,SGOI)或其組合。在另一實施例中,基板102是基於絕緣芯,例如玻璃纖維增強的樹脂芯。一個範例的芯材料為玻璃纖維樹脂,例如為FR4。其他的芯材料包括雙馬來醯亞胺-三嗪(bismaleimide-triazine,BT)樹脂,或者是其他的印刷電路板材料或膜。基板102也可使用增強膜,例如為Ajinomoto公司的增強膜(Ajinomoto build-up film,ABF)或其他層板。基板102可被稱為封裝基板102。
基板102可包括主動元件與被動被動元件(未繪示於圖1中)。本領域具有通常知識者可理解例如為電晶體、電容、電阻、或其組合等的各種裝置可被用來產生半導體封裝400設計的結構性與功能性需求。這些裝置可用任意適合的方法來形成。
基板102也可包括金屬化層(未繪示)。金屬化層可形成在主動元件與被動元件上,並且被設計來連接各種裝置以形成功能性電路。金屬化層可藉由交替介電材料(例如低K的介電材料)與導電材料(例如為銅)來形成,其中有通孔來連接導電材料層,並且可透過任意適合的製程(例如沉積、鑲嵌(damascene)、雙鑲嵌等)來形成。在一些實施例中,基板102實質上並沒有主動元件與被動元件。
基板102包括了接合墊104。接合墊104可形成於基板102的第一側。在一些實施例中,接合墊104是透過在基板102或基板102上的鈍化層(未繪示)中形成凹陷(未繪示)來形成。這些凹陷可被形成以讓接合墊104可鑲嵌在基板102或鈍化層之中。在其他實施例中,這些凹陷可被省略,接合墊104可形成於基板102的第一側上。接合墊104是電性地及/或實體地將依序接合的第一封裝200及/或第二封裝300耦接至基板102的主動元件與被動元件(若有的話)以及/或基板102第二側上的連接件(未繪示)。在一些實施例中,接合墊104包括了沉積在基板102上的薄晶種層(未繪示),例如透過物理氣相沉積(physical vapor deposition,PVD)、化學氣相沉積(chemical vapor deposition,CVD)、原子層沉積(atomic layer deposition,ALD)等或其組合來沉積。上述的晶種層可由銅、鈦、鎳、金等或其組合來製成。接合墊104的導電材料可沉積在薄晶種層上。此導電材料可透過電化學電鍍製程、CVD、ALD、PVD等或其組合來形成。在一實施例中,接合墊104的導電材料為銅、鎢、鋁、銀、金等或其組合。
在一實施例中,接合墊包括三層導電材料,例如為一層鈦、一層銅與一層鎳。然而,本領域具有通常知識者可理解的是,對於接合墊104的形成有許多材料與層的合適配置,例如為鉻/鉻銅合金/銅/金的配置、鈦/鎢鈦/銅的配置、或銅/鎳/金的配置。接合墊104可以使用任意適
合的材料或是材料層,這些都充分地包含在本申請的範圍中。
第一封裝200包括了密封在膜塑料208中的一或多個晶粒202(202A與202B)。晶粒202在第一側是耦接至一組接合墊205並且在第二側具有一組接觸區域210,其中第二側是相對於第一側。一組電性連接件206是從接合墊204延伸通過膜塑料208,而膜塑料208是相鄰於晶粒202。電性連接件206從晶粒202的第一側延伸至晶粒202的第二側。互連結構212是形成於晶粒202的第二側與電性連接件206之上。互連結構212包括交替的鈍化層(P1、PN與PN+1)和金屬化層(M1與MX),其中這些金屬化層是透過延伸通過鈍化層的通孔來連接。表面配裝裝置250是直接地耦接至金屬化層MX。
在一實施例中,第一封裝200是透過在載體基板(未繪示)上形成接合墊204與205來形成。形成接合墊204、205的材料與製程和上述的接合墊104類似,在此並不再贅述,但接合墊204、205與接合墊104不需要相同。
電性連接件206可為柱狀凸塊(stud bump),其可透過以下方式來形成,將引線接合至接合墊204並且切斷接合引線,留下一部份的接合引線來連接至對應的接合球上。例如,在圖1中,電性連接件206包括較低部分與較高部分,其中較低部分可為引線接合中形成的接合球,並且較高部分可為剩下的接合線。電性連接件206的較高部分從較高部分的上、中、下部位都具有均勻的寬度與均
勻的形狀。電性連接件206是由引線接合器可接合的非焊金屬材料所形成。在一些實施例中,電性連接件206是由銅線、金線等或其組合所製造,並且可具有包括多層的複合結構。
在其他的實施例中,電性連接件206是透過電鍍所形成。在這些實施例中,電性連接件206是由銅、鋁、鎳、金、銀、鈀等或其組合所製造,並且可具有包括多層的複合結構。在這些實施例中,犧牲層(未繪示)會形成於載體基板之上。多個開口會形成於犧牲層中以暴露出底下的接合墊204。接下來執行電鍍步驟以電鍍出電性連接件206。在形成電性連接件206以後,接下來會移除犧牲層。
在形成接合墊205以後,晶粒202的第一側可耦接至接合墊205。晶粒202(202A與202B)可為單一個晶粒或者是多於兩個的晶粒。晶粒202可包括邏輯晶粒,例如為中央處理器(central processing unit,CPU)、圖形處理單元(graphics processing unit,GPU)等或其組合。在一些實施例中,晶粒202包括了同時具有邏輯晶粒與記憶體晶粒的晶粒堆疊(未繪示)。晶粒202可包括輸入輸出(input/output,I/O)晶粒,例如為寬I/O晶粒,其提供了在第一封裝200與依序連接的第二封裝300之間的連接。
在晶粒202第二側上的接觸區域210可相似於上述的接合墊104,在此便不再贅述,但接觸區域210與接合墊104並不需要相同。
接下來,可密封晶粒202與電性連接件206。在一些實施例中,晶粒202與電性連接件206是由膜塑料208所密封。膜塑料208可例如使用模壓成型而被膜塑在晶粒202與電性連接件206之上。在一些實施例中,膜塑料208是由模塑化合物、聚合物、環氧樹脂、矽氧化物填料等或其組合所製造。可實施一個固化步驟來固化膜塑料208,此固化可為熱固化、紫外線(Ultra-Violet,UV)固化等。
在一些實施例中,晶粒202、接觸區域210與電性連接件206是被埋在膜塑料208當中,並且在固化膜塑料208以後會實施例如為研磨(grinding)的平坦化步驟來移除膜塑料208中多餘的部分,其中多餘的部分會超過接觸區域210與電性連接件206的上表面。在一些實施例中,接觸區域210的表面與電性連接件206的表面會被暴露出來,並且會齊平於膜塑料208的表面。電性連接件206可被稱為膜塑通孔(through molding vias,TMVs)並且以下會被稱為TMVs 206。
互連結構212可形成於晶粒202的接觸區域210與TMVs 206之上並與之電性耦接。互連結構包括了多個鈍化層,也就是P1、PN、與PN+1,其中鈍化層P1為緊鄰於接觸區域210和TMVs 206的鈍化層,並且鈍化層PN+1(有時被稱為上鈍化層PN+1)為緊鄰於凸塊下金屬(under bump metallizations,UBMs)220的鈍化層。互連結構212還包括多個金屬層,也就是M1與MX,其中金屬
層M1是緊鄰於鈍化層P1的金屬層,並且金屬層MX(有時被稱為上金屬層MX)是緊鄰於UBMs 220的金屬層。在本揭露中,術語"金屬層"指的是同一層中金屬線的統稱。
鈍化層(P1、PN與PN+1)可以是氮化矽、碳化矽、氧化矽、例如為摻碳氧化物的低k介電質、例如為多孔摻碳氧化矽的極低k介電質、例如為環氧樹脂、聚酰亞胺、苯並環丁烯(BCB)、聚苯並噁唑(PBO)等或其組合的聚合物,但也可以使用其他相對軟,通常為有機的介電材料,並且可透過CVD、PVD、ALD、旋塗介電製程等或其組合來沉積。在一實施例中,每一個鈍化層(P1、PN與PN+1)是被形成以具有約2微米至約15微米的厚度。
金屬層M1、MX可使用單及/或雙鑲嵌製程、通孔優先製程或金屬優先製程來形成。金屬層(M1與MX)與通孔可由導電材料來製造,例如為銅、鋁、鈦等或其組合,並且可有阻隔層或是沒有阻隔層。在一實施例中,金屬層M1至MX中的每一者都具有範圍從約1微米至12微米的厚度。
鑲嵌製程是用以形成嵌入至另一層的圖案化層,使得這兩層的上表面為共平面。只產生溝槽或通孔的鑲嵌製程被稱為單鑲嵌製程。同時產生溝槽與通孔的鑲嵌製程被稱為雙鑲嵌製程。
在一範例實施例中,金屬層M1至MX是使用雙鑲嵌製程來形成。在此例子中,M1層的形成可從在鈍化層P1上形成蝕刻停止層(未繪示)並在蝕刻停止層上形成鈍化
層PN開始。一旦沉積了鈍化層PN,部分的鈍化層PN會被蝕刻以形成凹陷特徵,例如為溝槽與通孔,其中可填滿導電材料以連接互連結構212的不同區域並且容納金屬線與通孔。上述的製成可重複實施在其餘的金屬層(直到MX)上。
金屬層M1~MX的數目以及鈍化層P1~PN+1的數目只是用以作為說明性目的,並不用以限制本揭露。也可以有其他數目的層,這些層是多於或少於所繪示的兩個金屬層。也可以有不同於圖1所繪示的,其他數目的鈍化層和鈍化層。
UBMs 220可形成在金屬層MX之上並與之電性耦接。一組開口(未繪示)可形成在鈍化層PN+1以暴露出金屬層MX中金屬線的表面。UBMs 220可延伸通過鈍化層PN+1的開口,並且也沿著鈍化層PN+1的表面延伸。UBMs 220可包括三層導電材料,例如為一層鈦、一層銅與一層鎳。然而,本領域具有通常知識者可理解的是,對於UBMs 220的形成有許多材料與層的合適配置,例如為鉻/鉻銅合金/銅/金的配置、鈦/鎢鈦/銅的配置、或銅/鎳/金的配置。UBMs 220可以使用任意適合的材料或是材料層,這些都充分地包含在本申請的範圍中。
表面配裝裝置250是透過導電連接件260直接地配裝在上金屬層MX的一或多個金屬線270。上鈍化層PN+1中覆蓋金屬線270的部分可透過適當的製程來移除,例如為蝕刻製程、雷射等或其組合。在移除部分的上鈍化層PN+1後所形成的凹陷具有距離D1的深度。在一實施例
中,此距離D1是約10微米至約30微米。
在一實施例中,表面配裝裝置250具有兩個接觸點,其是透過導電連接件260與金屬線270電性耦接至互連結構212。在一些實施例中,導電連接件260是被形成以具有從表面配裝裝置250表面垂直地量測至導電連接件260表面的高度,此高度是約10微米至約30微米。
表面配裝裝置250可包括一或多個被動元件,例如為電容、電阻、電感等或其組合。在一實施例中,表面配裝裝置250實質上是由一或多個被動元件所組成,並且不包括例如為電晶體的主動元件。如圖1所示,表面配裝裝置250可包括兩個導電連接件260,其是由導電材料所形成,例如為焊錫等或其組合。在一些實施例中,表面配裝裝置250具有約0.4釐米至約1.5釐米的長度,約0.1釐米至約0.8釐米的寬度,以及約0.1釐米至約0.2釐米的厚度。
導電連接件260可由應用在金屬線270的金屬焊膏(metal-paste)印刷製程所形成。根據金屬線270的位置,可用膜板(stencil)來印刷金屬線270上的金屬焊膏。回流製程會被應用在半導體封裝,使得金屬焊膏會凝聚在互連結構212的金屬線270上的導電連接件260中。
或者,導電連接件260也可以透過以下步驟來形成,在互連結構212上沉積光阻(未繪示),圖案化此光阻以在互連結構212的金屬線270上形成多個開口,以例如為焊錫等適合的材料來填滿這些開口,回流焊錫材料,並且移除光阻以暴露出導電連接件260。
在一些實施例中,導電連接件260是形成在表面配裝裝置250之上,而不是形成在互連結構212之上。
在形成導電連接件260以後,表面配裝裝置250可例如透過拾取與放置工具而被放置在互連結構212的凹陷中。在一實施例中,表面配裝裝置250是透過回流製程而接合至互連結構212。在回流製程中,互連結構212的金屬線270會接觸導電連接件260,藉此實體地或電性地將表面配裝裝置250耦合至互連結構212。
隨著將表面配裝裝置250配裝在金屬線270上,表面配裝裝置250上最靠近鈍化層PN的表面與鈍化層PN相隔了距離D2,在一實施例中此距離D2是約10微米至30微米。金屬線270和導電連接件260的側壁與上鈍化層PN+1的側壁相隔了距離D3,在一實施例中此距離D3是大於10微米。
將表面配裝裝置250配裝於金屬線270以後,第一封裝200是透過導電連接件230、UBMs 220與接合墊104接合至基板102。在第一封裝200接合至基板102之前,第一封裝200可被單片化(若必要的話)且載體基板(未繪示)可被移除。
導電連接件230可以是焊錫球、金屬柱、可控塌陷晶片連接(controlled collapse chip connection,C4)凸塊、微凸塊、無電鎳鈀浸金(electroless nickel-electroless palladium-immersion gold technique,ENEPIG)形成的凸塊等。導電連接件230可
包括導電材料,例如為焊錫、銅、鋁、金、鎳、銀、鈀、錫等或其組合。在導電連接件230為焊錫凸塊的實施例中,導電連接件230是透過以下方式來形成,一開始先透過一般使用的方法形成一層焊錫,此方法例如為揮發、電鍍、印刷、焊錫轉移法、錫球置入法(ball placement)等。一旦焊錫層形成在結構上以後,可實施回流來將這些材料塑造成所需的凸塊形狀。在其他的實施例中,導電連接件230為金屬柱(例如為銅柱),其是透過濺射、印刷、電鍍、化學鍍法、CVD等所形成。這些金屬柱可不具有焊錫並且具有實質上為垂直的側壁。在一些實施例中,金屬蓋層(未繪示)可被形成在金屬柱連接件230上。此金屬蓋層可包括鎳、錫、錫鉛合金、金、銀、鈀、銦、鎳鈀金合金、鎳金合金等或其組合所形成,並且可透過電鍍製程來形成。
在第一封裝200與基板102之間的接合可為焊錫接合或直接金屬對金屬(例如為銅對銅或錫對錫)接合。在一實施例中,第一封裝200是透過回流製程而接合至基板102。在回流製程中,導電連接件230接觸了接合墊104與UBMs 220,藉此實體地或電性地將第一封裝200耦接至基板102。
第二封裝300可在第一封裝200接合至基板102的之後或之前被形成且接合至第一封裝200。第二封裝300包括了基板302與一或多個耦接至基板302的堆疊晶粒310。
基板302可包括在基板302第一側上的接合墊304,耦接至堆疊晶粒310與基板302第二側上的接合墊306,其中基板302第二側是相對於第一側,藉此耦接至導電連接件308。基板302可相似於上述的基板102,在此便不再贅述,但基板302與基板102並不需要相同。在一些實施例中基板302可包括形成在上面的電子組件與元件,或者基板302可不包括電子組件與元件。
在所繪示的實施例中,堆疊晶粒310是透過引線接合312耦接至基板302,但也可以使用其他連接,例如為導電凸塊。在一實施例中,堆疊晶粒310為堆疊記憶體晶粒。例如,上述的堆疊記憶體晶粒310可包括低功耗(low-power,LP)雙資料率(double data rate,DDR)記憶體模組,例如為LPDDR1、LPDDR2、LPDDR3或相似的記憶體模組。堆疊記憶體晶粒310可透過引線接合312、接合墊304、306與導電連接件308耦接至第一封裝200。
在一些實施例中,堆疊晶粒310與引線接合312可被膜塑料314所密封。膜塑料314可例如使用模壓成型而被膜塑在堆疊晶粒310與引線接合312之上。在一些實施例中,膜塑料314是由模塑化合物、聚合物、環氧樹脂、矽氧化物填料等或其組合所製造。可實施一個固化步驟來固化膜塑料314,此固化可為熱固化、紫外線固化等。
在一些實施例中,堆疊晶粒310與引線接合312被埋在膜塑料314中,並且在固化膜塑料314以後可實施例如為研磨的平坦化步驟來移除膜塑料314的多餘部分
並且提供第二封裝300實質上為平坦的表面。
在形成第二封裝300以後,第二封裝300會透過導電連接件308與接合墊306、204被接合至第一封裝200。
導電連接件308可相似於上述的導電連接件230,在此便不再贅述,但導電連接件308與導電連接件230並不需要相同。
在第二封裝300與第一封裝200之間的接合可為焊錫接合或直接金屬對金屬(例如為銅對銅或錫對錫)接合。在一實施例中,第二封裝300是透過回焊製程接合至第一封裝200。在回流製程中,導電連接件308接觸了接合墊306、204,藉此實體地或電性地將第二封裝300耦接至第一封裝200。
底部填充材料(未繪示)可被注入或形成在第一封裝200與第二封裝300之間的空間,且圍繞導電連接件308。此外,底部填充材料(未繪示)可被注入或形成在第一封裝200與基板102之間的空間,且圍繞表面配裝裝置250和導電連接件230。此底部填充材料可例如為液體環氧樹脂,可變形凝膠,矽橡膠或類似物,其是分散在結構之間並且之後可被固化變硬。位於其他東西之間的底部填充材料是用來保護表面配裝裝置250與導電連接件230、308並減少面配裝裝置250與導電連接件230、308的傷害。
應注意的是,圖1中半導體晶粒(例如為半導體晶粒202)、表面配裝裝置(例如為表面配裝裝置250)與導電
連接件(例如為導電連接件230、308)的數目都僅是範例。本揭露可以有許多變型,修改和替換。例如,本領域具有通常知識者可理解半導體封裝400可容納任意數目的半導體晶粒、表面配裝裝置與導電連接件。
相較於把表面配裝裝置配裝在封裝基板上相鄰於封裝的位置或半導體封裝上的其他位置,透過將表面配裝裝置嵌入在封裝與封裝基板之間,可降低半導體封裝的形狀因子(form factor)。此外,當不需要長的金屬導體,例如為將互連及/或晶粒耦接至表面配裝裝置的重分佈線或互連,表面配裝裝置的訊號整合也會改善。
圖2是根據一些實施例繪示了半導體封裝600的示意圖。除了半導體封裝600包括了第一封裝500,其中表面配裝裝置250是直接配裝在第一金屬層M1中的金屬線,半導體封裝600是相似於上述的半導體封裝400。在此並不重覆本實施例中相似於上述實施例的細節。
在此實施例中,表面配裝裝置250是透過導電連接件260直接地配裝在第一金屬層M1的一或多個金屬線280。在鈍化層中覆蓋金屬線280的部分,除了P1以外(例如為PN與PN+1)都可透過適當的製程來移除,例如為蝕刻製程、雷射等或其組合。在移除鈍化層中覆蓋金屬線280但除了P1以外的部分(例如為PN與PN+1)以後所形成的凹陷具有距離D4的深度。在一實施例中,此距離D4是約15微米至約40微米。
表面配裝裝置250可例如透過拾取與放置工具
而被放置在互連結構212上。在一實施例中,表面配裝裝置250是透過回焊製程而接合至互連結構212。在回流製程中,互連結構212的金屬線280會接觸導電連接件260,藉此實體地或電性地將表面配裝裝置250耦接至互連結構212。
值得注意的是,在互連結構212中具有兩層以上金屬層的例子中,表面配裝裝置250可直接地配裝在M1與MX之間的任何一層金屬層。
透過移除鈍化層中除了第一鈍化層以外的所有其他層並且將表面配裝裝置配裝在第一金屬層上,可擴大表面配裝裝置的製程適用範圍(process window)。這可允許在封裝與封裝基板之間裝進更大的表面配裝裝置。
圖3是根據一些實施例繪示了半導體封裝800的示意圖。除了半導體封裝800包括了第一封裝700,其中表面配裝裝置250是被密封材料290所密封,半導體封裝800是相似於上述的半導體封裝600。在此並不重覆本實施例中相似於上述實施例的細節。
在此實施例中,表面配裝裝置250是透過密封材料290所密封。此密封材料290可以例如透過膜壓成型而膜塑在表面配裝裝置250之上。在一些實施例中,密封材料290是由模塑化合物、聚合物、環氧樹脂、矽氧化物填料等或其組合所製造。可實施一個固化步驟來固化膜塑料314,此固化可為熱固化、紫外線固化等。在一些實施例中,密封材料290延伸通過上鈍化層PN+1的表面。在其他
實施例中,密封材料290具有一表面,實質上地與上鈍化層PN+1的表面共平面。
透過以密封材料來密封表面配裝裝置,可保護表面配裝裝置免於濕氣,並且密封材料可提供熱與物理壓力的減免。此密封可提升具有表面配裝裝置的半導體封裝的良率。
某一實施例為半導體封裝,包括了包含有一或多個晶粒的第一封裝,以及透過第一組連接件接合至第一封裝第一側的封裝基板。此半導體封裝還包括配裝在第一封裝第一側的表面配裝裝置,此表面配裝裝置實質上是由一或多個被動元件所組成。
另一個實施例為半導體封裝,包括:第一封裝,包括具有第一側與第二側的第一晶粒,其中第二側是相對於第一側;互連結構,位於第一晶粒的第一側上,其中互連結構包括N個金屬層與M個鈍化層;表面配裝裝置,配裝於互連結構的第一部份中N個金屬層的其中之一,其中第一部分具有少於M個鈍化層;以及一組凸塊下金屬(under bump metallizations,UBMs),耦接至第一封裝的互連結構的第N個金屬層,其中第N個金屬層是最遠離第一晶粒第一側的金屬層。半導體封裝還包括耦接至凸塊下金屬的第一組導電連接件,以及接合至第一組導電連接件的封裝基板。
另一個實施例為一方法,包括形成第一封裝,此程序包括形成互連結構於第一晶粒的第一側上,挖鑿互連結構的一部分,以及將表面配裝裝置配裝於互連結構中被挖
鑿的部分。此方法還包括利用第一組導電連接件將第一封裝的互連結構接合至封裝基板。
以上蓋述了多個實施例的特徵,使得本領域通常知識者可更佳地理解本揭露的各種態樣。本領域通常知識者應可理解的是他們可輕易地使用本揭露作為基礎來設計或修改其他的製程或結構,藉此實踐出與這些實施例相同的目的及/或達到相同優點。本領域通常知識者也應可理解的是,這些等效的結構並不脫離本揭露的精神與範圍,並且他們可以做各種改變、置換與變更,而不脫離本揭露的精神與範圍。
102‧‧‧基板
104‧‧‧接合墊
200‧‧‧第一封裝
202A、202B‧‧‧晶粒
204、205‧‧‧接合墊
206‧‧‧電性連接件
208‧‧‧膜塑料
210‧‧‧接觸區域
212‧‧‧互連結構
220‧‧‧凸塊下金屬
230‧‧‧導電連接件
250‧‧‧表面配裝裝置
260‧‧‧導電連接件
270‧‧‧金屬線
300‧‧‧第二封裝
302‧‧‧基板
304、306‧‧‧接合墊
308‧‧‧導電連接件
310‧‧‧堆疊晶粒
312‧‧‧引線接合
314‧‧‧膜塑料
400‧‧‧半導體封裝
P1~PN+1‧‧‧鈍化層
M1~MX‧‧‧金屬層
D1、D2、D3‧‧‧距離
Claims (20)
- 一種半導體封裝,包括:一第一封裝,包括一或多個晶粒;一封裝基板,透過第一組連接件接合至該第一封裝的一第一側;以及一表面配裝裝置,配裝在該第一封裝的該第一側,其中該表面配裝裝置實質上是由一或多個被動元件所組成。
- 如申請專利範圍第1項所述之半導體封裝,其中該第一封裝更包括在該第一封裝的該第一側上的一互連結構,其中該表面配裝裝置是配裝在該互連結構的一凹陷中。
- 如申請專利範圍第2項所述之半導體封裝,其中該凹陷具有實質為10微米至實質為30微米的深度。
- 如申請專利範圍第2項所述之半導體封裝,更包括:一密封材料,位於在該凹陷中且圍繞該表面配裝裝置的一部分。
- 如申請專利範圍第1項所述之半導體封 裝,其中該表面配裝裝置具有兩個導電連接件。
- 如申請專利範圍第1項所述之半導體封裝,更包括:一第二封裝,透過第二組導電連接件接合至該第一封裝的一第二側,其中該第二側是相對於該第一側,該第二封裝包括一或多個晶粒。
- 如申請專利範圍第1項所述之半導體封裝,其中該第一封裝更包括:一電性連接件,從該第一封裝的一第二側延伸至該第一封裝的該第一側,其中該第二側是相對於該第一側,該電性連接件是被隔開於該第一封裝的該一或多個晶粒;以及一膜塑料,圍繞該第一封裝的該一或多個晶粒以及該第一封裝的該電性連接件。
- 如申請專利範圍第1項所述之半導體封裝,其中該表面配裝裝置的該一或多個被動元件是從電容、電阻、電感或其組合所組成的組合中所選出。
- 一種半導體封裝,包括:一第一封裝,包括:一第一晶粒,具有一第一側與一第二側,該第二側是相對於該第一側; 一互連結構,位於該第一晶粒的該第一側上,其中該互連結構包括N個金屬層與M個鈍化層;一表面配裝裝置,配裝於該互連結構的一第一部份中該些N個金屬層的其中之一,其中該第一部分具有少於M個鈍化層;以及一組凸塊下金屬(under bump metallizations,UBMs),耦接至該第一封裝的該互連結構的第N個金屬層,其中該第N個金屬層是最遠離該第一晶粒的該第一側的金屬層;第一組導電連接件,耦接至該組凸塊下金屬;以及一封裝基板,接合至該第一組導電連接件。
- 如申請專利範圍第9項所述之半導體封裝,其中該表面配裝裝置是配裝在該互連結構的該第N個金屬層。
- 如申請專利範圍第9項所述之半導體封裝,其中該表面配裝裝置是配裝在該互連結構中的第一個金屬層,該第一個金屬層是最接近該晶粒的該第一側的金屬層。
- 如申請專利範圍第9項所述之半導體封 裝,其中該互連結構的該第一部分具有M-1個鈍化層。
- 如申請專利範圍第9項所述之半導體封裝,其中該互連結構的該第一部分具有一個鈍化層。
- 如申請專利範圍第9項所述之半導體封裝,其中該表面配裝裝置的一側壁是相隔於第M個鈍化層的一壁側至少10微米。
- 如申請專利範圍第9項所述之半導體封裝,其該中表面配裝裝置實質上是由一或多個被動元件所組成。
- 如申請專利範圍第9項所述之半導體封裝,更包括:一第二封裝,包括一第二晶粒,其中該第二封裝是透過第二組連接件接合至該第一晶粒的該第二側。
- 一方法,包括:形成一第一封裝,包括:形成一互連結構於一第一晶粒的一第一側上;挖鑿該互連結構的一部分;以及將一表面配裝裝置配裝於該互連結構中被挖鑿的該部分;以及 利用第一組導電連接件將該第一封裝的該互連結構接合至一封裝基板。
- 如申請範圍第17項所述的方法,更包括:將該表面配裝裝置密封於該互連結構上被挖鑿的該部分中。
- 如申請專利範圍第17項所述之方法,其中挖鑿該互連結構的該部分的程序更包括:從該互連結構的該部分移除至少一鈍化層。
- 如申請專利範圍第17項所述之方法,其中挖鑿該互連結構的該部分的程序更包括:從該互連結構的該部分移除至少一鈍化層與至少一金屬層。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/180,084 US9196586B2 (en) | 2014-02-13 | 2014-02-13 | Semiconductor package including an embedded surface mount device and method of forming the same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201532234A true TW201532234A (zh) | 2015-08-16 |
| TWI548053B TWI548053B (zh) | 2016-09-01 |
Family
ID=53775584
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103145299A TWI550795B (zh) | 2014-02-13 | 2014-12-24 | 半導體元件及其製造方法 |
| TW103145300A TWI548053B (zh) | 2014-02-13 | 2014-12-24 | 具有嵌入式表面配裝裝置的半導體封裝與其形成方法 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103145299A TWI550795B (zh) | 2014-02-13 | 2014-12-24 | 半導體元件及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (4) | US9196586B2 (zh) |
| KR (1) | KR101692120B1 (zh) |
| CN (3) | CN104851841A (zh) |
| TW (2) | TWI550795B (zh) |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI560831B (en) * | 2015-10-15 | 2016-12-01 | Inotera Memories Inc | Wafer level package with tsv-less interposer |
| TWI642156B (zh) * | 2016-10-12 | 2018-11-21 | Micron Technology, Inc. | 採用成型中介層的晶圓級封裝 |
| TWI740838B (zh) * | 2015-09-25 | 2021-10-01 | 美商英特爾公司 | 具有凹陷結構之封裝積體電路裝置 |
| TWI786068B (zh) * | 2016-12-30 | 2022-12-11 | 美商英特爾股份有限公司 | 半導體封裝及用於半導體封裝的設備 |
| TWI806816B (zh) * | 2016-01-06 | 2023-07-01 | 美商艾馬克科技公司 | 半導體裝置和其製造之方法 |
| TWI835354B (zh) * | 2022-07-08 | 2024-03-11 | 中國大陸商長鑫存儲技術有限公司 | 半導體封裝結構及製備方法 |
| US12444727B2 (en) | 2022-07-08 | 2025-10-14 | Changxin Memory Technologies, Inc. | Semiconductor package structure and manufacturing method |
| US12512447B2 (en) | 2022-07-08 | 2025-12-30 | Changxin Memory Technologies, Inc. | Semiconductor package assembly and manufacturing method |
Families Citing this family (66)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8482111B2 (en) | 2010-07-19 | 2013-07-09 | Tessera, Inc. | Stackable molded microelectronic packages |
| KR101128063B1 (ko) | 2011-05-03 | 2012-04-23 | 테세라, 인코포레이티드 | 캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리 |
| US8404520B1 (en) | 2011-10-17 | 2013-03-26 | Invensas Corporation | Package-on-package assembly with wire bond vias |
| US8946757B2 (en) | 2012-02-17 | 2015-02-03 | Invensas Corporation | Heat spreading substrate with embedded interconnects |
| US8835228B2 (en) | 2012-05-22 | 2014-09-16 | Invensas Corporation | Substrate-less stackable package with wire-bond interconnect |
| US9502390B2 (en) | 2012-08-03 | 2016-11-22 | Invensas Corporation | BVA interposer |
| US9167710B2 (en) | 2013-08-07 | 2015-10-20 | Invensas Corporation | Embedded packaging with preformed vias |
| US20150076714A1 (en) | 2013-09-16 | 2015-03-19 | Invensas Corporation | Microelectronic element with bond elements to encapsulation surface |
| US9263394B2 (en) | 2013-11-22 | 2016-02-16 | Invensas Corporation | Multiple bond via arrays of different wire heights on a same substrate |
| US9379074B2 (en) | 2013-11-22 | 2016-06-28 | Invensas Corporation | Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects |
| US9583456B2 (en) | 2013-11-22 | 2017-02-28 | Invensas Corporation | Multiple bond via arrays of different wire heights on a same substrate |
| US9583411B2 (en) | 2014-01-17 | 2017-02-28 | Invensas Corporation | Fine pitch BVA using reconstituted wafer with area array accessible for testing |
| US9196586B2 (en) * | 2014-02-13 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package including an embedded surface mount device and method of forming the same |
| US10381326B2 (en) | 2014-05-28 | 2019-08-13 | Invensas Corporation | Structure and method for integrated circuits packaging with increased density |
| US20160035593A1 (en) * | 2014-07-31 | 2016-02-04 | Skyworks Solutions, Inc. | Devices and methods related to support for packaging substrate panel having cavities |
| CN104241553A (zh) * | 2014-10-13 | 2014-12-24 | 深圳市华星光电技术有限公司 | Oled器件的制备方法及其制得的oled器件 |
| US9608403B2 (en) * | 2014-11-03 | 2017-03-28 | International Business Machines Corporation | Dual bond pad structure for photonics |
| US9735084B2 (en) | 2014-12-11 | 2017-08-15 | Invensas Corporation | Bond via array for thermal conductivity |
| US9583462B2 (en) * | 2015-01-22 | 2017-02-28 | Qualcomm Incorporated | Damascene re-distribution layer (RDL) in fan out split die application |
| US9888579B2 (en) | 2015-03-05 | 2018-02-06 | Invensas Corporation | Pressing of wire bond wire tips to provide bent-over tips |
| US9502372B1 (en) | 2015-04-30 | 2016-11-22 | Invensas Corporation | Wafer-level packaging using wire bond wires in place of a redistribution layer |
| US9761554B2 (en) | 2015-05-07 | 2017-09-12 | Invensas Corporation | Ball bonding metal wire bond wires to metal pads |
| US9917072B2 (en) | 2015-09-21 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated stacked package with a fan-out redistribution layer (RDL) and a same encapsulating process |
| US10049953B2 (en) | 2015-09-21 | 2018-08-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated fan-out package having fan-out redistribution layer (RDL) to accommodate electrical connectors |
| US10490528B2 (en) | 2015-10-12 | 2019-11-26 | Invensas Corporation | Embedded wire bond wires |
| US9490222B1 (en) | 2015-10-12 | 2016-11-08 | Invensas Corporation | Wire bond wires for interference shielding |
| US10332854B2 (en) | 2015-10-23 | 2019-06-25 | Invensas Corporation | Anchoring structure of fine pitch bva |
| US10181457B2 (en) | 2015-10-26 | 2019-01-15 | Invensas Corporation | Microelectronic package for wafer-level chip scale packaging with fan-out |
| WO2017078709A1 (en) * | 2015-11-04 | 2017-05-11 | Intel Corporation | Three-dimensional small form factor system in package architecture |
| US9911718B2 (en) | 2015-11-17 | 2018-03-06 | Invensas Corporation | ‘RDL-First’ packaged microelectronic device for a package-on-package device |
| US10165682B2 (en) | 2015-12-28 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Opening in the pad for bonding integrated passive device in InFO package |
| US9984992B2 (en) | 2015-12-30 | 2018-05-29 | Invensas Corporation | Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces |
| WO2017131683A1 (en) * | 2016-01-28 | 2017-08-03 | Intel IP Corporation | Integrated circuit packages |
| CN107301981B (zh) * | 2016-04-15 | 2020-07-10 | 台湾积体电路制造股份有限公司 | 集成的扇出型封装件以及制造方法 |
| CN117393441A (zh) | 2016-04-29 | 2024-01-12 | 库利克和索夫工业公司 | 将电子组件连接至基板 |
| US9997471B2 (en) | 2016-07-25 | 2018-06-12 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor package structure and manufacturing method thereof |
| US9935075B2 (en) | 2016-07-29 | 2018-04-03 | Invensas Corporation | Wire bonding method and apparatus for electromagnetic interference shielding |
| US10062656B2 (en) * | 2016-08-15 | 2018-08-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Composite bond structure in stacked semiconductor structure |
| DE102017117952A1 (de) * | 2016-09-16 | 2018-03-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packagestruktur und verfahren zu ihrer bildung |
| US10529697B2 (en) | 2016-09-16 | 2020-01-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of forming the same |
| US10797039B2 (en) * | 2016-12-07 | 2020-10-06 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming a 3D interposer system-in-package module |
| US10299368B2 (en) | 2016-12-21 | 2019-05-21 | Invensas Corporation | Surface integrated waveguides and circuit structures therefor |
| WO2018125184A1 (en) | 2016-12-30 | 2018-07-05 | Intel Corporation | Package substrate with high-density interconnect layer having pillar and via connections for fan out scaling |
| US10319683B2 (en) | 2017-02-08 | 2019-06-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-stacked package-on-package structures |
| US10529698B2 (en) | 2017-03-15 | 2020-01-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages and methods of forming same |
| US20180294255A1 (en) * | 2017-04-11 | 2018-10-11 | Mediatek Inc. | Method for fabricating microelectronic package with surface mounted passive element |
| US10636775B2 (en) * | 2017-10-27 | 2020-04-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package structure and manufacturing method thereof |
| US10566261B2 (en) | 2017-11-15 | 2020-02-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated fan-out packages with embedded heat dissipation structure |
| KR102086364B1 (ko) * | 2018-03-05 | 2020-03-09 | 삼성전자주식회사 | 반도체 패키지 |
| US10756058B2 (en) * | 2018-08-29 | 2020-08-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package and manufacturing method thereof |
| KR102538181B1 (ko) * | 2018-10-24 | 2023-06-01 | 삼성전자주식회사 | 반도체 패키지 |
| CN111613601B (zh) * | 2019-02-22 | 2023-09-22 | 爱思开海力士有限公司 | 包括桥接晶片的半导体封装件 |
| JP7319808B2 (ja) | 2019-03-29 | 2023-08-02 | ローム株式会社 | 半導体装置および半導体パッケージ |
| US11404365B2 (en) * | 2019-05-07 | 2022-08-02 | International Business Machines Corporation | Direct attachment of capacitors to flip chip dies |
| CN110312363B (zh) * | 2019-06-24 | 2020-10-16 | 维沃移动通信有限公司 | 一种印刷电路板组件及终端 |
| US11063019B2 (en) * | 2019-07-17 | 2021-07-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure, chip structure and method of fabricating the same |
| US11205614B2 (en) | 2019-07-22 | 2021-12-21 | Samsung Electronics Co., Ltd. | Stack packages |
| US11894340B2 (en) * | 2019-11-15 | 2024-02-06 | Advanced Semiconductor Engineering, Inc. | Package structure and method for manufacturing the same |
| US11587899B2 (en) * | 2020-07-29 | 2023-02-21 | Texas Instruments Incorporated | Multi-layer semiconductor package with stacked passive components |
| US11545439B2 (en) * | 2020-09-10 | 2023-01-03 | Qualcomm Incorporated | Package comprising an integrated device coupled to a substrate through a cavity |
| KR102904475B1 (ko) | 2020-09-25 | 2025-12-24 | 삼성전자 주식회사 | Ubm층을 가지는 팬 아웃 반도체 패키지 |
| US12327797B2 (en) * | 2020-12-16 | 2025-06-10 | Intel Corporation | Microelectronic structures including glass cores |
| US20220199546A1 (en) * | 2020-12-18 | 2022-06-23 | Intel Corporation | Shield structures in microelectronic assemblies having direct bonding |
| KR20220141065A (ko) | 2021-04-12 | 2022-10-19 | 삼성전자주식회사 | Ubm 패드를 포함하는 반도체 패키지 |
| US12476157B2 (en) * | 2021-04-28 | 2025-11-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages and method of manufacturing the same |
| CN116960108B (zh) * | 2023-09-21 | 2023-12-08 | 江苏展芯半导体技术有限公司 | 一种芯片封装结构及方法 |
Family Cites Families (24)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6150724A (en) * | 1998-03-02 | 2000-11-21 | Motorola, Inc. | Multi-chip semiconductor device and method for making the device by using multiple flip chip interfaces |
| JP3476127B2 (ja) * | 1999-05-10 | 2003-12-10 | 株式会社村田製作所 | 積層コンデンサ |
| US6228682B1 (en) * | 1999-12-21 | 2001-05-08 | International Business Machines Corporation | Multi-cavity substrate structure for discrete devices |
| JP2002043500A (ja) * | 2000-05-17 | 2002-02-08 | Ngk Spark Plug Co Ltd | 配線基板 |
| JP3499202B2 (ja) * | 2000-10-16 | 2004-02-23 | 沖電気工業株式会社 | 半導体装置の製造方法 |
| JP2003046255A (ja) * | 2001-07-31 | 2003-02-14 | Ngk Spark Plug Co Ltd | 配線基板 |
| TW550997B (en) * | 2001-10-18 | 2003-09-01 | Matsushita Electric Industrial Co Ltd | Module with built-in components and the manufacturing method thereof |
| US20040022038A1 (en) * | 2002-07-31 | 2004-02-05 | Intel Corporation | Electronic package with back side, cavity mounted capacitors and method of fabrication therefor |
| EP1394857A3 (en) * | 2002-08-28 | 2004-04-07 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device |
| JP2004214428A (ja) | 2003-01-06 | 2004-07-29 | Hitachi Ltd | 厚膜多層配線基板 |
| JP2005011837A (ja) * | 2003-06-16 | 2005-01-13 | Nippon Micron Kk | 半導体装置用基板、半導体装置およびその製造方法 |
| CN100350608C (zh) * | 2004-01-09 | 2007-11-21 | 日月光半导体制造股份有限公司 | 多芯片封装体 |
| JP4617900B2 (ja) * | 2005-01-31 | 2011-01-26 | 日本電気株式会社 | ビルトアッププリント配線板構造及びビルトアッププリント配線板の加工方法 |
| JP4768994B2 (ja) * | 2005-02-07 | 2011-09-07 | ルネサスエレクトロニクス株式会社 | 配線基板および半導体装置 |
| US7705691B2 (en) | 2005-10-18 | 2010-04-27 | Agency For Science, Technology & Research | Capacitor interconnection |
| US7928556B2 (en) * | 2007-09-19 | 2011-04-19 | Nec Corporation | Semiconductor device and manufacturing method thereof |
| US8164158B2 (en) * | 2009-09-11 | 2012-04-24 | Stats Chippac, Ltd. | Semiconductor device and method of forming integrated passive device |
| KR101190920B1 (ko) * | 2010-10-18 | 2012-10-12 | 하나 마이크론(주) | 적층 반도체 패키지 및 그 제조 방법 |
| US8835217B2 (en) * | 2010-12-22 | 2014-09-16 | Intel Corporation | Device packaging with substrates having embedded lines and metal defined pads |
| CN104081519B (zh) * | 2011-12-06 | 2017-08-15 | 英特尔公司 | 半导体芯片堆叠组件 |
| WO2013095339A1 (en) * | 2011-12-19 | 2013-06-27 | Intel Corporation | Pin grid interposer |
| US9385006B2 (en) | 2012-06-21 | 2016-07-05 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming an embedded SOP fan-out package |
| CN203288584U (zh) * | 2012-09-14 | 2013-11-13 | 新科金朋有限公司 | 半导体装置 |
| US9196586B2 (en) * | 2014-02-13 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package including an embedded surface mount device and method of forming the same |
-
2014
- 2014-02-13 US US14/180,084 patent/US9196586B2/en active Active
- 2014-02-13 US US14/180,138 patent/US9224709B2/en not_active Expired - Fee Related
- 2014-04-22 CN CN201410163132.6A patent/CN104851841A/zh active Pending
- 2014-04-22 CN CN202010404784.XA patent/CN111613612B/zh active Active
- 2014-04-23 CN CN201410165979.8A patent/CN104851842B/zh not_active Expired - Fee Related
- 2014-12-18 KR KR1020140183453A patent/KR101692120B1/ko active Active
- 2014-12-24 TW TW103145299A patent/TWI550795B/zh not_active IP Right Cessation
- 2014-12-24 TW TW103145300A patent/TWI548053B/zh active
-
2015
- 2015-11-23 US US14/949,006 patent/US9461020B2/en active Active
- 2015-12-28 US US14/981,171 patent/US9589938B2/en not_active Expired - Fee Related
Cited By (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI740838B (zh) * | 2015-09-25 | 2021-10-01 | 美商英特爾公司 | 具有凹陷結構之封裝積體電路裝置 |
| US11901274B2 (en) | 2015-09-25 | 2024-02-13 | Intel Corporation | Packaged integrated circuit device with recess structure |
| US9748184B2 (en) | 2015-10-15 | 2017-08-29 | Micron Technology, Inc. | Wafer level package with TSV-less interposer |
| TWI560831B (en) * | 2015-10-15 | 2016-12-01 | Inotera Memories Inc | Wafer level package with tsv-less interposer |
| TWI806816B (zh) * | 2016-01-06 | 2023-07-01 | 美商艾馬克科技公司 | 半導體裝置和其製造之方法 |
| TWI849473B (zh) * | 2016-01-06 | 2024-07-21 | 美商艾馬克科技公司 | 半導體裝置和其製造之方法 |
| US10872852B2 (en) | 2016-10-12 | 2020-12-22 | Micron Technology, Inc. | Wafer level package utilizing molded interposer |
| US11710693B2 (en) | 2016-10-12 | 2023-07-25 | Micron Technology, Inc. | Wafer level package utilizing molded interposer |
| TWI642156B (zh) * | 2016-10-12 | 2018-11-21 | Micron Technology, Inc. | 採用成型中介層的晶圓級封裝 |
| TWI786068B (zh) * | 2016-12-30 | 2022-12-11 | 美商英特爾股份有限公司 | 半導體封裝及用於半導體封裝的設備 |
| TWI835354B (zh) * | 2022-07-08 | 2024-03-11 | 中國大陸商長鑫存儲技術有限公司 | 半導體封裝結構及製備方法 |
| US12444727B2 (en) | 2022-07-08 | 2025-10-14 | Changxin Memory Technologies, Inc. | Semiconductor package structure and manufacturing method |
| US12512447B2 (en) | 2022-07-08 | 2025-12-30 | Changxin Memory Technologies, Inc. | Semiconductor package assembly and manufacturing method |
Also Published As
| Publication number | Publication date |
|---|---|
| US20150228606A1 (en) | 2015-08-13 |
| CN104851841A (zh) | 2015-08-19 |
| US9196586B2 (en) | 2015-11-24 |
| TWI550795B (zh) | 2016-09-21 |
| US20160133606A1 (en) | 2016-05-12 |
| TWI548053B (zh) | 2016-09-01 |
| CN111613612B (zh) | 2022-03-29 |
| CN104851842A (zh) | 2015-08-19 |
| CN111613612A (zh) | 2020-09-01 |
| US9461020B2 (en) | 2016-10-04 |
| US9589938B2 (en) | 2017-03-07 |
| KR20150095551A (ko) | 2015-08-21 |
| TW201532221A (zh) | 2015-08-16 |
| US20150228580A1 (en) | 2015-08-13 |
| US20160079171A1 (en) | 2016-03-17 |
| US9224709B2 (en) | 2015-12-29 |
| KR101692120B1 (ko) | 2017-01-02 |
| CN104851842B (zh) | 2018-04-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI548053B (zh) | 具有嵌入式表面配裝裝置的半導體封裝與其形成方法 | |
| US11996401B2 (en) | Packaged die and RDL with bonding structures therebetween | |
| US11107798B2 (en) | Semiconductor packages and methods of forming the same | |
| US9735129B2 (en) | Semiconductor packages and methods of forming the same | |
| KR102127796B1 (ko) | 반도체 패키지 및 방법 | |
| US10522490B2 (en) | Semiconductor package and method of forming the same | |
| KR102131759B1 (ko) | 통합 팬-아웃 패키지 및 통합 팬-아웃 패키지 형성 방법 | |
| CN108122880A (zh) | 半导体装置的制造方法 | |
| US20140319696A1 (en) | 3D Packages and Methods for Forming the Same |