TW201432876A - 半導體裝置 - Google Patents
半導體裝置 Download PDFInfo
- Publication number
- TW201432876A TW201432876A TW102145872A TW102145872A TW201432876A TW 201432876 A TW201432876 A TW 201432876A TW 102145872 A TW102145872 A TW 102145872A TW 102145872 A TW102145872 A TW 102145872A TW 201432876 A TW201432876 A TW 201432876A
- Authority
- TW
- Taiwan
- Prior art keywords
- type diffusion
- pad
- field
- diffusion region
- type
- Prior art date
Links
Classifications
-
- H10W42/60—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/854—Complementary IGFETs, e.g. CMOS comprising arrangements for preventing bipolar actions between the different IGFET regions, e.g. arrangements for latchup prevention
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/611—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using diodes as protective elements
-
- H10W10/031—
-
- H10W10/30—
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
本發明的課題是在於提供一種可以小的面積來抑制閉鎖的發生之半導體裝置。其解決手段是在少數載體捕獲領域中,P型擴散領域(22)、N型阱(24)及P型擴散領域(25)會被形成於P型的半導體基板(27)的表面。N型擴散領域(23)會被形成於N型阱(24)的表面。此時,N型阱(24)是被P型擴散領域(22)與P型擴散領域(25)所夾。P型擴散領域(22)與P型擴散領域(25)是藉由非最短距離迂迴配置的金屬膜配線來連接,且雙方皆被連接至接地焊墊(12)。
Description
本發明是關於半導體裝置。更詳細是有關可抑制閉鎖(Latch up)的發生之半導體裝置。
首先,說明有關以往的半導體裝置。圖5是表示以往的半導體裝置的剖面圖。
當被施加具有往輸入焊墊(pad)71的負電壓之突波時,P型半導體基板87的少數載體(carrier)之電子會有從ESD保護電路的領域的N型擴散領域81露出至P型的半導體基板87的情形。此少數載體是從半導體基板87往被連接至接地焊墊72的P型擴散領域82流入、吸收。在此,由於從ESD保護電路往內部電路的方向的P型擴散領域82的水平方向的長度夠長,所以少數載體會充分地被P型擴散領域82吸收。未被P型擴散領域82吸收的少數載體是從半導體基板87經由被連接至電源焊墊73的N型擴散領域83來強制性地抽出。藉由往輸入焊墊71的突波所產生的少數載體是在內部電路之閉鎖的發生的主要原因,但如以上般從半導體基板87逃脫下,可使在內部電
路的閉鎖不易發生(例如參照專利文獻1)。
[專利文獻1]日本特開2007-019345號公報
但,就專利文獻1所揭示的技術而言,由於從ESD保護電路往內部電路的方向之P型擴散領域82的水平方向的長度長,因此該部分造成半導體裝置的面積變大。
本發明是有鑑於上述課題而研發者,提供一種可以小的面積來抑制閉鎖的發生之半導體裝置。
本發明是為了解決上述課題,而提供一種半導體裝置,其特徵係具備:擴散領域之汲極,其係連接至焊墊;內部電路的領域;及少數載體捕獲領域,其係設在前述汲極與前述內部電路的領域之間,具備:第一P型擴散領域、第二P型擴散領域、及被前述第一P型擴散領域與前述第二P型擴散領域所夾的N型擴散領域之3重保護環(guard ring),捕獲往前述焊墊的突波所產生的少數載體,前述第一P型擴散領域與前述第二P型擴散領域係藉
由非最短距離迂迴金屬膜配線來連接,且分別被連接至接地焊墊,前述N型擴散領域係被連接至電源焊墊。
本發明是在3重保護環內,藉由具有接地電位的P型擴散領域來夾持具有正的電源電位的N型的擴散領域,藉此即使縮短從ESD保護電路往內部電路的方向之P型擴散領域的長度,還是可抑制在內部電路的閉鎖的發生。可縮小半導體裝置的面積。
11‧‧‧輸入焊墊
12‧‧‧接地焊墊
13‧‧‧電源焊墊
21‧‧‧N型擴散領域
22‧‧‧P型擴散領域
23‧‧‧N型擴散領域
24‧‧‧N型阱
25‧‧‧P型擴散領域
26‧‧‧N型阱
27‧‧‧半導體基板
圖1是表示半導體裝置的剖面圖。
圖2是表示半導體裝置的平面圖。
圖3是表示半導體裝置的剖面圖。
圖4是表示半導體裝置的剖面圖。
圖5是表示以往的半導體裝置的剖面圖。
以下,參照圖面說明有關本發明的實施形態。首先,說明有關半導體裝置的構成。圖1是表示半導體裝置的剖面圖,圖2是表示半導體裝置的平面圖。
如圖1所示般,半導體基板27是由ESD保護電路的領域、內部電路的領域及少數載體捕獲領域的3個領域所形成,該ESD保護電路的領域是自ESD保護半導體裝
置,該少數載體捕獲領域是捕獲藉由具有往輸入或輸出的焊墊11之負的電壓的突波來產生於半導體基板27的少數載體,且少數載體捕獲領域是包圍內部電路的領域,通常形成保護環。輸入或輸出的焊墊11、接地焊墊12、電源焊墊13、及保護電路基本上是配置於保護環的外側。
在ESD保護電路的領域中,N型擴散領域21是被形成於P型的半導體基板27的表面。此N型擴散領域21通常是作為自ESD保護半導體裝置的ESD保護電路的機能之NMOS電晶體的汲極。此汲極(N型擴散領域21)是被連接至焊墊11。雖未圖示,但實際此NMOS電晶體的源極及閘極是被連接至接地焊墊12,汲極是被連接至焊墊11,藉此此NMOS電晶體是作為ESD保護電路的機能。並且,作為其他的構成,N型擴散領域21是亦為保護二極體的陰極。
在內部電路的領域中,N型阱26是被形成於P型的半導體基板27的表面。P型擴散領域雖未圖示,但實際被形成於N型阱26的表面。此P型擴散領域是成為PMOS電晶體的源極或汲極。並且,N型擴散領域雖未圖示,但實際被形成於P型的半導體基板27的表面。此N型擴散領域是成為NMOS電晶體的源極或汲極。
在少數載體捕獲領域中,P型擴散領域22、N型阱24及P型擴散領域25是被形成於P型的半導體基板27的表面。N型擴散領域23是被形成於N型阱24的表面。此時、N型阱24是被P型擴散領域22及P型擴散領域
25所夾。該等的P型擴散領域22、P型擴散領域25及N型阱24內部的N型擴散領域23是成為汲極(N型擴散領域21)與內部電路的領域之間的3重保護環。P型擴散領域22及P型擴散領域25是分別被連接至接地焊墊12、N型擴散領域23是被連接至電源焊墊13。
圖2是表示P型擴散領域22及P型擴散領域25與接地焊墊12的配置方法之例。如圖2所示般,P型擴散領域22是藉由觸點(contact)22A來電性連接至金屬膜配線22B,P型擴散領域25是藉由觸點25A來電性連接至金屬膜配線25B。此金屬膜配線22B是被電性連接至外部連接用焊墊的接地焊墊12。同樣,金屬膜配線25B也被電性連接至外部連接用焊墊的接地焊墊12。此時,金屬膜配線22B是儘可能至接地焊墊12的附近,不與金屬膜配線25B一起地作為別的配線分離而獨立配線佈局設計。同樣,金屬膜配線25B也是儘可能至接地焊墊12的附近,不與金屬膜配線22B、25B一起地作為別的配線分離而獨立配線佈局設計。亦即,P型擴散領域22與P型擴散領域25是藉由非最短距離互相避開接觸而分離迂迴的金屬膜配線來連接,且雙方皆被連接至接地焊墊12。
其次,說明有關半導體裝置的動作。
往焊墊11的突波所產生的少數載體(電子)是有從ESD保護電路的領域的N型擴散領域21(保護電晶體的汲極或保護二極體的陰極)露出至P型的半導體基板27的情形。此少數載體是從半導體基板27往被連接至接地焊墊
12的P型擴散領域22流入、吸收。未被P型擴散領域22吸收的少數載體是從半導體基板27經由被連接至電源焊墊13的N型擴散領域23來強制性地抽出。未被抽出至N型擴散領域23的少數載體是從半導體基板27往被連接至接地焊墊12的P型擴散領域25流入、吸收。亦即,藉由P型擴散領域22、P型擴散領域25及N型阱24內部的N型擴散領域23的3重保護環來使往焊墊11的突波所產生的少數載體從半導體基板27逃脫。
在此、3重保護環的P型擴散領域22與P型擴散領域25是非最短距離迂迴藉由金屬膜配線22B、25B來連接至接地焊墊12。因此,在P型擴散領域22與P型擴散領域25之間存在金屬膜配線22B及金屬膜配線25B所產生的寄生電阻。藉由此寄生電阻,被P型擴散領域22吸收的少數載體是不流入P型擴散領域25地流入接地焊墊12。亦即,P型擴散領域22所產生的少數載體吸收機能被確實地發揮。往焊墊11的突波所產生的少數載體是在內部電路之閉鎖的發生的主要原因,但如前述般從半導體基板27逃脫下,可使在內部電路的閉鎖不易發生。
另外,在圖1中,N型擴散領域21是作為自ESD保護半導體裝置的ESD保護電路的機能之NMOS電晶體的汲極或保護二極體的陰極。NMOS電晶體的情況,此NMOS電晶體的源極及閘極是被連接至接地焊墊12,汲極是被連接至焊墊11。
作為其他的實施形態,如圖3所示般,N型擴散領域
21是亦可為開放汲極輸出的NMOS電晶體的汲極。此NMOS電晶體的源極是被連接至接地焊墊12,汲極是被連接至輸出焊墊31。
又,如圖4所示般,汲極是亦可為開放汲極輸出的PMOS電晶體的汲極。此PMOS電晶體的源極是被連接至電源焊墊13,汲極(N型阱29內部的P型擴散領域28)是被連接至輸出焊墊31。
11‧‧‧輸入焊墊
12‧‧‧接地焊墊
13‧‧‧電源焊墊
21‧‧‧N型擴散領域
22‧‧‧P型擴散領域
23‧‧‧N型擴散領域
24‧‧‧N型阱
25‧‧‧P型擴散領域
26‧‧‧N型阱
27‧‧‧半導體基板
Claims (4)
- 一種半導體裝置,其特徵係具備:P型的半導體基板,其係具有焊墊、接地焊墊、及電源焊墊;N型擴散領域,其係設於前述半導體基板,連接至前述焊墊;內部電路的領域,其係設於前述半導體基板;及少數載體捕獲領域,其係設於前述N型擴散領域與前述內部電路的領域之間,具有:第一P型擴散領域、第二P型擴散領域、及被前述第一P型擴散領域與前述第二P型擴散領域所夾的N型擴散領域之3重保護環,捕獲藉由往前述焊墊的突波來產生於前述半導體基板的少數載體,前述第一P型擴散領域與前述第二P型擴散領域係經由分離配置的金屬膜配線來分別連接至前述接地焊墊,前述N型擴散領域係被連接至前述電源焊墊。
- 如申請專利範圍第1項之半導體裝置,其中,更具備NMOS電晶體,其係源極及閘極被連接至前述接地焊墊,N型擴散領域之汲極被連接至前述焊墊,作為ESD保護電路的機能。
- 如申請專利範圍第1項之半導體裝置,其中,更具備開放汲極輸出的PMOS電晶體,其係源極被連接至前述電源焊墊,P型擴散領域之汲極被連接至前述焊墊。
- 如申請專利範圍第1項之半導體裝置,其中,更具備開放汲極輸出的NMOS電晶體,其係源極被連接至前述 接地焊墊,N型擴散領域之汲極被連接至前述焊墊。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012278560A JP6085166B2 (ja) | 2012-12-20 | 2012-12-20 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201432876A true TW201432876A (zh) | 2014-08-16 |
| TWI595625B TWI595625B (zh) | 2017-08-11 |
Family
ID=50956129
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW102145872A TWI595625B (zh) | 2012-12-20 | 2013-12-12 | 半導體裝置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US9337077B2 (zh) |
| JP (1) | JP6085166B2 (zh) |
| KR (1) | KR102145169B1 (zh) |
| CN (1) | CN103887305B (zh) |
| TW (1) | TWI595625B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN109545841A (zh) * | 2018-11-22 | 2019-03-29 | 长江存储科技有限责任公司 | 双保护环及其形成方法 |
| US11817447B2 (en) | 2019-12-10 | 2023-11-14 | Samsung Electronics Co., Ltd. | Electrostatic discharge protection element and semiconductor devices including the same |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS61280650A (ja) * | 1985-06-05 | 1986-12-11 | Toshiba Corp | 入力回路 |
| JPS63208240A (ja) * | 1987-02-25 | 1988-08-29 | Hitachi Ltd | 半導体集積回路装置 |
| DE3935538A1 (de) * | 1989-10-25 | 1991-05-02 | Thomson Brandt Gmbh | Mos-logik in bicmos-schaltkreisen |
| JPH03295268A (ja) * | 1990-04-13 | 1991-12-26 | Sony Corp | 半導体装置 |
| CN1245758A (zh) * | 1998-08-20 | 2000-03-01 | 司福佳 | 一种将文字直接设计成花朵的工艺方法 |
| CN1157789C (zh) * | 2001-04-11 | 2004-07-14 | 华邦电子股份有限公司 | 静电放电缓冲装置 |
| JP4892143B2 (ja) * | 2001-07-13 | 2012-03-07 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US6788507B2 (en) * | 2002-03-17 | 2004-09-07 | United Microelectronics Corp. | Electrostatic discharge protection circuit |
| JP4613720B2 (ja) | 2005-07-08 | 2011-01-19 | 株式会社デンソー | 半導体装置 |
| US7737526B2 (en) * | 2007-03-28 | 2010-06-15 | Advanced Analogic Technologies, Inc. | Isolated trench MOSFET in epi-less semiconductor sustrate |
| JP2010109172A (ja) * | 2008-10-30 | 2010-05-13 | Elpida Memory Inc | 半導体装置 |
| JP5593160B2 (ja) * | 2010-08-13 | 2014-09-17 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US8586423B2 (en) * | 2011-06-24 | 2013-11-19 | International Business Machines Corporation | Silicon controlled rectifier with stress-enhanced adjustable trigger voltage |
-
2012
- 2012-12-20 JP JP2012278560A patent/JP6085166B2/ja not_active Expired - Fee Related
-
2013
- 2013-12-12 TW TW102145872A patent/TWI595625B/zh not_active IP Right Cessation
- 2013-12-16 KR KR1020130156173A patent/KR102145169B1/ko not_active Expired - Fee Related
- 2013-12-19 CN CN201310705960.3A patent/CN103887305B/zh not_active Expired - Fee Related
- 2013-12-19 US US14/134,438 patent/US9337077B2/en not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN103887305A (zh) | 2014-06-25 |
| JP6085166B2 (ja) | 2017-02-22 |
| KR102145169B1 (ko) | 2020-08-18 |
| US20140175552A1 (en) | 2014-06-26 |
| CN103887305B (zh) | 2018-02-09 |
| JP2014123632A (ja) | 2014-07-03 |
| TWI595625B (zh) | 2017-08-11 |
| US9337077B2 (en) | 2016-05-10 |
| KR20140080420A (ko) | 2014-06-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10510744B2 (en) | Vertical nanowire transistor for input/output structure | |
| TWI496265B (zh) | 用於靜電放電保護之半導體裝置 | |
| US9559094B2 (en) | Semiconductor device and integrated circuit | |
| CN103972230B (zh) | 具备esd保护电路的半导体装置 | |
| US9899471B2 (en) | Compact CMOS device isolation | |
| JP5147044B2 (ja) | 半導体装置 | |
| US8736022B2 (en) | Semiconductor device with a diode-type ESD protection circuit | |
| CN100595915C (zh) | 用于静电放电保护的防护墙结构 | |
| TWI595625B (zh) | 半導體裝置 | |
| TWI613786B (zh) | 半導體裝置 | |
| TWI497683B (zh) | Semiconductor device | |
| CN103811482B (zh) | 静电放电保护电路 | |
| TWI682518B (zh) | 靜電放電防護元件 | |
| US20150054060A1 (en) | Protection diode | |
| US20130020673A1 (en) | Protection diode and semiconductor device having the same | |
| TWI538160B (zh) | 靜電放電保護裝置及其應用 | |
| US20130168772A1 (en) | Semiconductor device for electrostatic discharge protecting circuit | |
| JP2012104552A (ja) | 半導体集積回路 | |
| JP2023152650A (ja) | 半導体装置 | |
| TW201327778A (zh) | 半導體元件結構 | |
| JP2006261154A (ja) | 半導体装置およびその設計方法 | |
| JP2010040839A (ja) | 保護素子 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |