TW201405298A - 記憶體裝置及其控制方法 - Google Patents
記憶體裝置及其控制方法 Download PDFInfo
- Publication number
- TW201405298A TW201405298A TW101125557A TW101125557A TW201405298A TW 201405298 A TW201405298 A TW 201405298A TW 101125557 A TW101125557 A TW 101125557A TW 101125557 A TW101125557 A TW 101125557A TW 201405298 A TW201405298 A TW 201405298A
- Authority
- TW
- Taiwan
- Prior art keywords
- power
- signal
- saving mode
- volatile memory
- computer system
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 14
- 238000012545 processing Methods 0.000 claims abstract description 72
- 230000007958 sleep Effects 0.000 claims abstract description 39
- 239000007787 solid Substances 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 4
- 238000007726 management method Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000005061 slumber Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
Abstract
一種記憶體裝置及其控制方法。記憶體裝置包括處理單元、非揮發性記憶體模組、揮發性記憶體模組以及電源控制模組。處理單元透過電腦匯流排與電腦系統相連。非揮發性記憶體模組與揮發性記憶體模組分別接收第一電源與第二電源以存取資料。電源控制模組分別提供第一電源及第二電源至非揮發性記憶體模組以及揮發性記憶體模組。當電腦系統透過電腦匯流排傳送一裝置睡眠信號至處理單元時,處理單元判斷所述電腦系統的供電情形以產生省電模式信號。電源控制模組依據裝置睡眠信號及省電模式信號分別判斷是否繼續提供第一電源或第二電源。
Description
本發明是有關於一種記憶體裝置的控制技術,且特別是有關於一種記憶體裝置以及記憶體裝置的控制方法。
近年來,消費性電子產品(例如,智慧型手機、平板電腦、數位相機...等)的研發技術與需求十分迅速,使得廠商對於儲存媒體的需求也急速增加。由於快閃記憶體(Flash Memory)具有資料非揮發性、省電、體積小與無機械結構等特性,適合可攜式裝置的諸多應用,因此最適合使用於由電池供電的手持產品上。固態硬碟就是一種以NAND快閃記憶體作為儲存媒體的新興裝置。
目前而言,平板電腦或筆記型電腦通常採用電腦系統常用的電腦匯流排介面(例如,序列先進技術連接(serial advanced technology attachment;SATA)介面)來與固態硬碟進行數據傳輸,因此目前並沒有專門針對固態硬碟的獨特結構提供最佳化的電源管理,而是與以往舊有的機械式硬碟採用相同的省電模式。由於機械式硬碟具備讀寫頭及機械臂等結構,與固態硬碟中快閃記憶體等結構的讀寫方式完全不同,因此有必要針對固態硬碟的讀寫方式來研發相應的電源管理技術,讓電腦系統可在省電與資料存取效能之間取得平衡。
本發明提供一種記憶體裝置以及記憶體裝置的控制方法,其在記憶體裝置(如,固態硬碟)中額外增加電源控制模組,藉以提升記憶體裝置從省電模式回到正常模式的速度。
本發明提出一種記憶體裝置,此記憶體裝置包括處理單元、非揮發性記憶體模組、揮發性記憶體模組以及電源控制模組。處理單元,透過電腦匯流排與電腦系統相連。非揮發性記憶體模組耦接並受控於所述處理單元,其接收第一電源以存取資料。揮發性記憶體模組耦接並受控於所述處理單元,其接收第二電源以存取資料。電源控制模組耦接至所述處理單元、所述非揮發性記憶體模組以及所述揮發性記憶體模組。電源控制模組分別提供所述第一電源及所述第二電源至所述非揮發性記憶體模組以及所述揮發性記憶體模組。其中,當所述電腦系統透過電腦匯流排傳送裝置睡眠信號至所述處理單元時,處理單元判斷所述電腦系統的供電情形以決定是否將該非揮發性記憶體模組的資料備份到該揮發性記憶體模組,並產生一省電模式信號,且所述電源控制模組依據所述裝置睡眠信號及所述省電模式信號分別判斷是否繼續提供所述第一電源或所述第二電源。
在本發明之一實施例中,當所述電腦系統傳送所述裝置睡眠信號至所述處理單元,且處理單元判斷電腦系統位於交流供電情形時,處理單元設定所述省電模式信號為第
一省電模式。當所述電腦系統傳送所述裝置睡眠信號至所述處理單元,且所述處理單元判斷所述電腦系統位於直流供電情形時,處理單元設定所述省電模式信號為所述第一省電模式,且在預定時間內所述電腦系統並未喚醒所述記憶體裝置之後,所述電腦系統透過所述處理單元以設定所述省電模式信號為所述第二省電模式。
在本發明之一實施例中,上述之省電模式信號包括第一輸入輸出信號以及第二輸入輸出信號。並且,當所述省電模式信號為所述第一省電模式時,處理單元將所述非揮發性記憶體模組中的資料備份至所述揮發性記憶體模組,禁能所述第一輸入輸出信號並致能所述第二輸入輸出信號。
從另一角度來看,本發明提出一種記憶體裝置的控制方法,所述記憶體裝置包括接收第一電源的非揮發性記憶體模組以及接收第二電源的揮發性記憶體模組。所述控制方法包括下列步驟。透過電腦匯流排與電腦系統相連。當所述電腦系統透過所述電腦匯流排傳送裝置睡眠信號時,判斷所述電腦系統的供電情形以決定是否將該非揮發性記憶體模組的資料備份到該揮發性記憶體模組,並產生一省電模式信號。以及,依據所述裝置睡眠信號及所述省電模式信號分別判斷是否繼續提供第一電源或第二電源。
本記憶體裝置的控制方法之其餘實施細節請參照上述說明,在此不加贅述。
基於上述,本發明實施例在記憶體裝置(如,固態硬碟)中額外增加電源控制模組,使得記憶體裝置在進入省電模式時,處理單元會依照電腦系統的供電情況讓記憶體裝置內的揮發性記憶體模組(如,隨機存取記憶體)保持或是短暫維持電源開啟的狀態,並在關閉處理單元與主要的非揮發性記憶體模組之前,先將非揮發性記憶體模組中內部資料部份備份到揮發性記憶體模組中。當電腦系統要讀取記憶體裝置中的資料時,並未停止供電的揮發性記憶體模組可先以備份資料供電腦系統讀取,記憶體裝置於此時重新供電給處理單元及揮發性記憶體模組以使其重新運作,因而可提升記憶體裝置從省電模式回到正常模式的速度,達到電腦系統效能與省電的雙贏。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細參考本發明之示範性實施例,在附圖中說明所述示範性實施例之實例。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/符號代表相同或類似部分。
請參照圖1,圖1是根據本發明一實施例所述之記憶體裝置100及電腦系統110的方塊功能圖。如圖1所示,電腦系統110具備電腦匯流排介面(於本實施例中,電腦匯流排介面例如是SATA介面120),並透過此SATA介面120
與記憶體裝置100相連接以進行數據傳輸。電腦系統110例如是平板電腦、筆記型電腦、桌上型電腦...等。
記憶體裝置100為電腦系統110主要的資料儲存記憶體,例如是固態硬碟。記憶體裝置100包括處理單元130、非揮發性記憶體模組140、揮發性記憶體模組150以及電源控制模組160。透過圖1中記憶體裝置100繪示的方塊結構可知,記憶體裝置100並不是舊有的機械式硬碟,其並不具備磁碟陣列、讀寫頭以及機械臂等結構,因此本實施例以固態硬碟作為舉例。
於圖1中,處理單元130透過電腦匯流排132、SATA介面120以及136以與電腦系統110相連。詳細來說,處理單元130為記憶體裝置100中用來存取非揮發性記憶模組140以及揮發性記憶模組150的控制模組,其可利用嵌入式系統晶片(SOC)來實現。處理單元130包括微處理器134、SATA介面136以及通用目的輸出/輸入(General Purpose Input/Output;GPIO)介面138,且微處理器134分別耦接SATA介面136以及GPIO介面138。特別說明的是,本實施例中的處理單元130接收第一電源VP1以維持運作,且當第一電源VP1關閉時,處理單元130將關閉而停止運作。
非揮發性記憶體模組140及揮發性記憶體模組150分別透過不同的資料匯流排耦接至處理單元130,讓電腦系統110可透過處理單元130從非揮發性記憶體模組140或是揮發性記憶體模組150存取資料。換句話說,非揮發性
記憶體模組140及揮發性記憶體模組150分別耦接並受控於處理單元130,藉以使電腦系統110存取其中的資料。
非揮發性記憶體模組140接收第一電源VP1以維持運作。當非揮發性記憶體模組140沒有接收到第一電源VP1時,雖然非揮發性記憶體模組140中的資料不會消失,但是仍需一段時間的啟動才能存取其中的資料。於本實施例中,非揮發性記憶體模組140例如是以NAND閘組建成的快閃(FLASH)記憶體模組。
揮發性記憶體模組150則是接收第二電源VP2以維持運作。當非揮發性記憶體模組150沒有接收到第二電源VP2時,基於揮發性記憶體模組150的特性,揮發性記憶體模組150中的資料將會消失,因此若要保存揮發性記憶體模組150的資料,則需持續提供第二電源VP2以使其持續刷新資料。於本實施例中,揮發性記憶體模組150例如是以動態隨機存取記憶體(DRAM)所組成,藉以作為記憶體裝置100的快取記憶區塊。
於本實施例中,記憶體裝置100更包括電源轉換器170,其耦接電腦匯流排132以從其供電腳位中接收供電電壓VDD,並將供電電壓VDD轉換為其他裝置所需的電壓。因此,若記憶體裝置100中所需的電壓皆為相同時,則可不需要電源轉換器170。
由上述可知,處理單元130、非揮發性記憶體模組140以及揮發性記憶體模組150皆為記憶體裝置100(固態硬碟)的主要功能結構,為使電腦系統110在記憶體裝置100已
進入省電模式後,仍然能夠迅速從記憶體裝置100讀寫資料,本實施例除了修改處理單元130中的部分省電處理判斷機制以外,亦增加電源控制模組160以控制非揮發性記憶體模組140以及揮發性記憶體模組150的電源供應。
電源控制模組160耦接至處理單元130、非揮發性記憶體模組140以及揮發性記憶體模組150。電源控制模組160從電腦匯流排132的供電腳位中獲得供電電壓VDD,將此供電電壓VDD轉換為第一電源VP1以及第二電源VP2,以分別提供第一電源VP1及第二電源VP2至非揮發性記憶體模組140以及揮發性記憶體模組150。此外,電源控制模組160接收電腦匯流排132中由電腦系統110所傳送的裝置睡眠信號DEVSLP以及處理單元130經由GPIO介面138所傳送的省電模式信號139來分別判斷是否繼續提供第一電源VP1或第二電源VP2。
有鑑於此,當電腦系統110判斷將有一段時間並不會需要存取記憶體裝置100,或是記憶體裝置100位於輕負載狀態時,電腦系統110會跟據SATA的電源管理協定以透過電腦匯流排132傳送/致能裝置睡眠信號DEVSLP至處理單元130,讓記憶體裝置100自行進入省電模式。
當裝置睡眠信號DEVSLP傳送至處理單元130時,處理單元130可透過電腦匯流排132以判斷電腦系統110的供電情形,從而決定是否將非揮發性記憶體模組140的資料備份到揮發性記憶體模組150,並且產生省電模式信號139。電源控制模組160依據裝置睡眠信號DEVSLP及省
電模式信號139以判斷是否繼續提供第一電源VP1以及第二電源VP2,藉以停止處理單元130及非揮發性記憶模組140的運作,還是更加地將揮發性記憶模組140亦停止運作。
詳言之,於本實施例中,當處理單元130接收到裝置睡眠信號DEVSLP時,會先判斷電腦系統110的供電情形為何。若是電腦系統110位於交流供電情形時,也就是當電腦系統110連接至例如市電等穩定電源時,處理單元130設定省電模式信號139為第一省電模式,或者稱為微睡(slumber)模式。也就是說,當省電模式信號139被設定為第一省電模式時,考量到電腦系統110以及記憶體裝置100的效能,處理單元130會將非揮發性記憶體模組140中的資料備份至揮發性記憶體模組150,然後電源控制模組160才會停止供應第一電源VP1以關閉處理單元130以及非揮發性記憶體模組140,以達到省電的目的。另一方面,電源控制模組160則會保留並繼續提供第二電源VP2,以使揮發性記憶體模組150持續刷新其內部資料。
如此一來,當電腦系統110希望對記憶體裝置100進行資料存取時,電腦系統110可以透過揮發性記憶體模組150中備份資料的快速存取,因而提升電腦系統110在記憶體裝置100從省電模式轉換為正常模式時的資料存取速度。
另一方面,當處理單元130接收到裝置睡眠信號DEVSLP,且電腦系統110位於直流供電情形時,也就是
當電腦系統110是利用內建的電池來供應電源時,由於電源供應吃緊,且減少電源功率的消耗將比運作效能來的重要,因此處理單元130會先設定省電模式信號139為上述的第一省電模式,藉以避免電腦系統110在傳送/致能裝置睡眠信號DEVSLP後又即刻需要存取記憶體裝置100。之後,若電腦系統100在一預定時間(例如,10秒)內並未喚醒記憶體裝置100(也就是,並未將記憶體裝置100從第一省電模式轉換回正常運作模式)之後,電腦系統110透過處理單元130中的GPIO介面138來調整省電模式信號139為第二省電模式。電源控制模組160在省電模式信號139為第二省電模式時,便會將第一電源VP1以及第二電源VP2皆停止供應,以關閉處理單元130、非揮發性記憶模組140以及揮發性記憶模組150,達到省電功效。
圖2是根據本發明一實施例所述之記憶體裝置100的詳細方塊圖,也就是說,圖2詳細繪示電源控制模組160的電路結構。圖2的其他部件與圖1相同,在此不予贅述。電源控制模組160包括邏輯單元210、第一電源控制器220以及第二電源控制器230。省電模式信號139包括第一輸入輸出信號GPIO1以及第二輸入輸出信號GPIO2。
邏輯單元210接收裝置睡眠信號DEVSLP及省電模式信號139以產生第一致能信號EN1及第二致能信號EN2。詳言之,邏輯單元210包括第一反及閘212以及第二反及閘214。第一反及閘212的第一輸入端接收第一輸入輸出信號GPIO1,第一反及閘212的第二輸入端接收裝置睡眠
信號DEVSLP,且第一反及閘212的輸出端產生第一致能信號EN1。第二反及閘214的第一輸入端接收第二輸入輸出信號GPIO2,第一反及閘214的第二輸入端接收裝置睡眠信號DEVSLP,且第一反及閘214的輸出端產生第二致能信號EN2。電源轉換器170接收並轉換供電電壓VPP為邏輯電壓以供電給邏輯單元210中的第一反及閘212與第二反及閘214。於本實施例中,邏輯單元210更包括耦接於電源轉換器170的輸出端與承載裝置睡眠信號DEVSLP的腳位之間的電阻R1,以及耦接於電源轉換器170的輸出端與承載第一輸入輸出信號GPIO1的腳位之間的電阻R2。
第一電源控制器220耦接邏輯單元210以接收第一致能訊號EN1以及供電電壓VDD。第一電源控制器220透過供電電壓VDD以轉換為第一電源VP1。當第一致能信號EN1由致能轉為禁能時,第一電源控制器220停止提供該第一電源VP1。第二電源控制器230耦接邏輯單元220以接收第二致能訊號EN2以及供電電壓VDD。第二電源控制器230透過供電電壓VDD以轉換為第二電源VP2。且當第二致能信號EN2由致能轉為禁能時,第二電源控制器230停止提供第二電源VP2。
因此,本實施例結合電腦系統110的供電情況、計算機裝置100的運作模式(例,正常運作模式、第一省電模式或第二省電模式)、裝置睡眠信號DEVSLP、第一輸入輸出信號GPIO1、第一致能訊號EN1以及第二致能訊號EN2,
以形成表(一),除了便於說明以外,且讓應用本實施例者能夠更為了解本發明實施例的精神。
於表(一)中,第一欄位的『供電情況』表示電腦系統100的供電為直流供電或是交流供電。『模式』則表示記憶體裝置100中省電模式信號139的信號狀態,並且由第一輸入輸出信號GPIO1以及第二輸入輸出信號GPIO2呈現。
藉此,請同時參考圖2及表(一),當記憶體裝置100位於正常模式時(無論電腦系統位於交流供電情形還是直流供電情形),裝置睡眠信號DEVSLP、第一輸入輸出信號GPIO1以及第二輸入輸出信號GPIO2皆為禁能(邏
輯”0”),使得第一致能信號EN1及第二致能信號EN2皆為致能(邏輯”1”),因此第一電源控制器220及第二電源控制器230持續供應第一電源VP1及第二電源VP2。
當電腦系統位於交流供電情形且記憶體裝置100位於第一省電模式時,裝置睡眠信號DEVSLP以及第一輸入輸出信號GPIO1為致能(邏輯”1”),而第二輸入輸出信號GPIO2為禁能(邏輯”0”),因此第一電源控制器220停止提供第一電源VP1而關閉處理單元130以及非揮發性記憶模組140。另外,第二電源控制器230仍持續供應第二電源VP2,以使揮發性記憶模組150自動刷新資料。若記憶體裝置100從第一省電模式轉換為正常模式時,裝置睡眠信號DEVSLP以及第一輸入輸出信號GPIO1皆會轉為禁能(邏輯”0”),使得第一致能信號EN1轉為致能(邏輯”1”)而讓第一電源控制器220提供第一電源VP1,以啟動處理單元130以及非揮發性記憶模組140。
當電腦系統位於直流供電情形且記憶體裝置100位於第一省電模式時,類似於上述說明,裝置睡眠信號DEVSLP以及第一輸入輸出信號GPIO1為致能(邏輯”1”),而第二輸入輸出信號GPIO2為禁能(邏輯”0”),使得第一致能信號EN1為禁能(邏輯”0”)而第二致能信號EN2仍維持致能(邏輯”1”)。然而,由於電源功率的消耗比起資料存取效能來的更為重要,因此電腦系統將會確認記憶體裝置100進入第一省電模式的時間(也就是上述的預定時間)來確定是否要關閉揮發性記憶模組150的電源。上述預定時間可依照
應用本實施例者的需求而任意調整時間長度,並不受限於上述舉例。
藉此,於本實施例中,電腦系統110位於直流供電情形且記憶體裝置100位於第一省電模式已超過預定時間(10秒)之後,電腦系統透過處理單元130的GPIO介面138調整省電模式信號139,讓裝置睡眠信號DEVSLP、第一輸入輸出信號GPIO1以及第二輸入輸出信號GPIO2皆為致能(邏輯”1”),使得第一致能信號E1及第二致能信號EN2皆為禁能(邏輯”0”)。因此,第一電源控制器220及第二電源控制器230停止供應第一電源VP1及第二電源VP2以關閉處理單元130、非揮發性記憶體模組140與揮發性記憶體模組150。
相對地,當電腦系統需要使計憶體裝置100從第二省電模式回到正常模式時,便將裝置睡眠信號DEVSLP以及第一輸入輸出信號GPIO1為禁能(邏輯”0”),便可使第一智能信號EN1及第二致能信號EN2轉為致能(邏輯”1”),使電源控制模組160提供第一電源VP1以及第二電源VP2。
應用本實施例者也可從另一角度來描述本案實施例。例如,請參考圖1,本發明實施例提出一種記憶體裝置100的控制方法。記憶體裝置100包括接收第一電源VP1的非揮發性記憶體模組140以及接收第二電源VP2的揮發性記憶體模組150。記憶體裝置100的控制方法則包括下列步驟。首先,記憶體裝置100透過電腦匯流排132與電腦系統110相連。當電腦系統110透過電腦匯流排132以傳送
裝置睡眠信號DEVSLP時,處理單元130判斷電腦系統110的供電情形以產生省電模式信號139。以及,電源控制模組160依據裝置睡眠信號DEVSLP及省電模式信號139分別判斷是否繼續提供第一電源VP1或第二電源VP2。
綜上所述,本發明實施例在記憶體裝置(如,固態硬碟)中額外增加電源控制模組,使得處理單元會依照電腦系統的供電情況讓記憶體裝置內的揮發性記憶體模組(如,隨機存取記憶體)保持或是短暫維持電源開啟的狀態,使記憶體裝置進入第一省電模式,並在關閉處理單元與主要的非揮發性記憶體模組之前,先將非揮發性記憶體模組中內部資料部份備份到揮發性記憶體模組中。
若是記憶體裝置在第一省電模式且當電腦系統要讀取記憶體裝置中的資料時,並未停止供電的揮發性記憶體模組可先以備份資料供電腦系統讀取,記憶體裝置於此時重新供電給處理單元及揮發性記憶體模組以使其重新運作,因而可提升記憶體裝置從省電模式回到正常模式的速度,達到電腦系統效能與省電的雙贏。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,故本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧記憶體裝置
110‧‧‧電腦系統
120、136‧‧‧序列先進技術連接(SATA)介面
130‧‧‧處理單元
132‧‧‧電腦匯流排
134‧‧‧微處理器
138‧‧‧通用目的輸出/輸入(GPIO)介面
139‧‧‧省電模式信號
140‧‧‧非揮發性記憶模組
150‧‧‧揮發性記憶模組
160‧‧‧電源控制模組
170‧‧‧電源轉換器
210‧‧‧邏輯單元
212、214‧‧‧反及閘
220‧‧‧第一電源控制器
230‧‧‧第二電源控制器
DEVSLP‧‧‧裝置睡眠信號
VDD‧‧‧供電電壓
VP1、VP2‧‧‧第一電源、第二電源
GPIO1、GPIO2‧‧‧輸入輸出訊號
EN1、EN2‧‧‧致能信號
R1、R2‧‧‧電阻
圖1是根據本發明一實施例所述之記憶體裝置及電腦系統的方塊功能圖。
圖2是根據本發明一實施例所述之記憶體裝置的詳細方塊圖。
100‧‧‧記憶體裝置
110‧‧‧電腦系統
120、136‧‧‧序列先進技術連接(SATA)介面
130‧‧‧處理單元
132‧‧‧電腦匯流排
134‧‧‧微處理器
138‧‧‧通用目的輸出/輸入(GPIO)介面
139‧‧‧省電模式信號
140‧‧‧非揮發性記憶模組
150‧‧‧揮發性記憶模組
160‧‧‧電源控制模組
170‧‧‧電源轉換器
DEVSLP‧‧‧裝置睡眠信號
VDD‧‧‧供電電壓
VP1、VP2‧‧‧第一電源、第二電源
Claims (10)
- 一種記憶體裝置,包括:一處理單元,透過一電腦匯流排與一電腦系統相連;一非揮發性記憶體模組,耦接並受控於該處理單元,接收一第一電源以存取資料;一揮發性記憶體模組,耦接並受控於該處理單元,接收一第二電源以存取資料;以及一電源控制模組,耦接至該處理單元、該非揮發性記憶體模組以及該揮發性記憶體模組,該電源控制模組分別提供該第一電源及該第二電源至該非揮發性記憶體模組以及該揮發性記憶體模組,其中,當該電腦系統透過該電腦匯流排傳送一裝置睡眠信號至該處理單元時,該處理單元判斷該電腦系統的供電情形以決定是否將該非揮發性記憶體模組的資料備份到該揮發性記憶體模組,並產生一省電模式信號,且該電源控制模組依據該裝置睡眠信號及該省電模式信號分別判斷是否繼續提供該第一電源或該第二電源。
- 如申請專利範圍第1項所述的記憶體裝置,其中該電源控制模組包括:一邏輯單元,接收該裝置睡眠信號及該省電模式信號以產生一第一致能信號及一第二致能信號;一第一電源控制器,耦接該邏輯單元以接收該第一致能訊號,且當該第一致能信號由致能轉為禁能時,該第一電源控制器停止提供該第一電源;以及 一第二電源控制器,耦接該邏輯單元以接收該第二致能訊號,且當該第二致能信號由致能轉為禁能時,該第二電源控制器停止提供該第二電源。
- 如申請專利範圍第2項所述的記憶體裝置,其中該省電模式信號包括一第一輸入輸出信號以及一第二輸入輸出信號,並且,該邏輯單元包括:一第一反及閘,其第一輸入端接收該第一輸入輸出信號,該第一反及閘的第二輸入端接收該裝置睡眠信號,且該第一反及閘的輸出端產生該第一致能信號;以及一第二反及閘,其第一輸入端接收該第二輸入輸出信號,該第一反及閘的第二輸入端接收該裝置睡眠信號,且該第一反及閘的輸出端產生該第二致能信號。
- 如申請專利範圍第1項所述的記憶體裝置,當該電腦系統傳送該裝置睡眠信號至該處理單元,且該處理單元判斷該電腦系統位於一交流供電情形時,該處理單元設定該省電模式信號為一第一省電模式,並且,當該電腦系統傳送該裝置睡眠信號至該處理單元,且該處理單元判斷該電腦系統位於一直流供電情形時,該處理單元設定該省電模式信號為該第一省電模式,且在一預定時間內該電腦系統並未喚醒該記憶體裝置之後,該電腦系統透過該處理單元以設定該省電模式信號為該第二省電模式。
- 如申請專利範圍第4項所述的記憶體裝置,其中該省電模式信號包括一第一輸入輸出信號以及一第二輸入輸出信號,並且,當該省電模式信號為該第一省電模式時,該處理單元將該非揮發性記憶體模組中的資料備份至該揮發性記憶體模組,禁能該第一輸入輸出信號並致能該第二輸入輸出信號。
- 如申請專利範圍第5項所述的記憶體裝置,當該省電模式信號為該第二省電模式時,該電腦系統透過該處理單元以禁能該第一輸入輸出信號以及該第二輸入輸出信號。
- 如申請專利範圍第1項所述的記憶體裝置,其中該記憶體裝置為固態硬碟,該電腦匯流排為序列先進技術連接介面,該非揮發性記憶體模組為快閃記憶體模組,且該揮發性記憶體模組為動態隨機存取記憶體。
- 一種記憶體裝置的控制方法,該記憶體裝置包括接收一第一電源的一非揮發性記憶體模組以及接收一第二電源的一揮發性記憶體模組,其中該控制方法包括:透過一電腦匯流排與一電腦系統相連;當該電腦系統透過該電腦匯流排傳送一裝置睡眠信號時,判斷該電腦系統的供電情形以決定是否將該非揮發性記憶體模組的資料備份到該揮發性記憶體模組,並產生一省電模式信號;以及 依據該裝置睡眠信號及該省電模式信號分別判斷是否繼續提供該第一電源或該第二電源。
- 如申請專利範圍第8項所述的記憶體裝置的控制方法,判斷該電腦系統的供電情形以產生該省電模式信號包括下列步驟:判斷該電腦系統位於一交流供電情形時,設定該省電模式信號為一第一省電模式;判斷該電腦系統位於一直流供電情形時,設定該省電模式信號為該第一省電模式,且在一預定時間內該電腦系統並未喚醒該記憶體裝置之後,設定該省電模式信號為該第二省電模式。
- 如申請專利範圍第9項所述的記憶體裝置的控制方法,更包括下列步驟:當該省電模式信號為該第一省電模式時,將該非揮發性記憶體模組中的資料備份至該揮發性記憶體模組,停止提供該第一電源並繼續提供該第二電源;以及當該省電模式信號為該第二省電模式時,停止提供該第一電源以及該第二電源。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101125557A TW201405298A (zh) | 2012-07-16 | 2012-07-16 | 記憶體裝置及其控制方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101125557A TW201405298A (zh) | 2012-07-16 | 2012-07-16 | 記憶體裝置及其控制方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW201405298A true TW201405298A (zh) | 2014-02-01 |
Family
ID=50550007
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW101125557A TW201405298A (zh) | 2012-07-16 | 2012-07-16 | 記憶體裝置及其控制方法 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TW201405298A (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10831393B2 (en) | 2018-02-08 | 2020-11-10 | Micron Technology, Inc. | Partial save of memory |
| US11307636B2 (en) | 2020-05-26 | 2022-04-19 | Winbond Electronics Corp. | Semiconductor storing apparatus and flash memory operation method |
| US11487343B2 (en) | 2020-05-26 | 2022-11-01 | Winbond Electronics Corp. | Semiconductor storing apparatus and flash memory operation method |
-
2012
- 2012-07-16 TW TW101125557A patent/TW201405298A/zh unknown
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10831393B2 (en) | 2018-02-08 | 2020-11-10 | Micron Technology, Inc. | Partial save of memory |
| TWI731302B (zh) * | 2018-02-08 | 2021-06-21 | 美商美光科技公司 | 記憶體之部分儲存 |
| US11579791B2 (en) | 2018-02-08 | 2023-02-14 | Micron Technology, Inc. | Partial save of memory |
| US11307636B2 (en) | 2020-05-26 | 2022-04-19 | Winbond Electronics Corp. | Semiconductor storing apparatus and flash memory operation method |
| US11487343B2 (en) | 2020-05-26 | 2022-11-01 | Winbond Electronics Corp. | Semiconductor storing apparatus and flash memory operation method |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11221774B2 (en) | Power down mode for universal flash storage (UFS) | |
| US10891062B2 (en) | Managing host communication with a regulator in a low power mode | |
| US8923088B2 (en) | Solid state storage device with sleep control circuit | |
| US20090019301A1 (en) | Storage apparatus | |
| CN104272388A (zh) | 存储器装置的超深断电模式 | |
| US8868950B2 (en) | Reliability-aware disk power management | |
| CN102902345A (zh) | 图形子系统中用于进入和退出睡眠模式的系统和方法 | |
| TWI450096B (zh) | 具可擴充性之混合式儲存裝置及電腦系統與控制方法 | |
| CN110764964A (zh) | 存储装置及其控制方法 | |
| CN111406254A (zh) | 从易失性存储器到非易失性存储器的可配置数据刷新 | |
| CN112578895A (zh) | 降低非易失性存储器中的由于待机泄漏电流引起的功耗 | |
| TW201405298A (zh) | 記憶體裝置及其控制方法 | |
| CN100419637C (zh) | 电脑周边设备供电装置的驱动电路 | |
| US20130036263A1 (en) | Solid state storage device using volatile memory | |
| US20230409099A1 (en) | Managing sink side and source side display power delivery in response to intermittent power failures | |
| KR20150020843A (ko) | 데이터 저장 장치 및 그것을 포함하는 데이터 처리 시스템 | |
| CN115113805A (zh) | 空闲功率缓解电路 | |
| TW201329691A (zh) | 具有省電功能的電子系統 | |
| CN102467225A (zh) | 计算机系统的存储器供电装置及其存储器供电方法 | |
| CN106155565A (zh) | 一种基于动态内存的高速硬盘 | |
| TW201624298A (zh) | 儲存裝置及計算機系統 | |
| TW201351123A (zh) | 節能電路 | |
| US20130016559A1 (en) | Nand flash memory system and method providing reduced power consumption | |
| TWI615844B (zh) | 記憶體控制電路單元、記憶體儲存裝置及訊號接收方法 | |
| CN112783806A (zh) | 一种ssd数据存储下电控制装置及方法 |