[go: up one dir, main page]

TW201212168A - Memory architecture of 3D array with diode in memory string - Google Patents

Memory architecture of 3D array with diode in memory string Download PDF

Info

Publication number
TW201212168A
TW201212168A TW100120044A TW100120044A TW201212168A TW 201212168 A TW201212168 A TW 201212168A TW 100120044 A TW100120044 A TW 100120044A TW 100120044 A TW100120044 A TW 100120044A TW 201212168 A TW201212168 A TW 201212168A
Authority
TW
Taiwan
Prior art keywords
memory
string
line
stylized
memory cell
Prior art date
Application number
TW100120044A
Other languages
English (en)
Other versions
TWI427744B (zh
Inventor
Chun-Hsiung Hung
Shin-Jang Shen
Hang-Ting Lue
Original Assignee
Macronix Int Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US13/011,717 external-priority patent/US8659944B2/en
Application filed by Macronix Int Co Ltd filed Critical Macronix Int Co Ltd
Publication of TW201212168A publication Critical patent/TW201212168A/zh
Application granted granted Critical
Publication of TWI427744B publication Critical patent/TWI427744B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D88/00Three-dimensional [3D] integrated devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Description

201212168 六、發明說明: 【發明所屬之技術領域】 本發明係關於高密度記憶裝置,特別是關於具有多層平面 記憶胞的記憶裝置以提供三維陣列。 【先前技術】 當積體電路中的裝置之臨界尺寸縮減至通常記憶胞技術的 極限時’設計者則轉而尋求記憶胞的多重堆疊平面技術以達成 更高的儲存密度,以及每一個位元較低的成本。舉例而言,薄 膜電晶體技術已經應用在電荷捕捉記憶體之中,可參閱如賴等 人的論文 A multi-Layer Stackable Thin-Film Transistor (TFT) NAND-Type Flash Memory", IEEE Int'l Electron Device Meeting, 2006 年 12 月 11 〜13 日;及 Jung 等人的論文"xjjjfee Dimensionally Stack NAND Flash Memory Technology Using Stacking Single Crystal Si Layers on ILD and TANOS structure for Beyond 30nm
Node”,IEEE Int’l Electron Device Meeting, 2006 年 12 月 11 〜13 曰。 此外,交會點陣列技術也已經應用在反熔絲記憶體之中, 可參閱如 Johnson 等人的論文”512-Mb PROM with a Three Dimensional Array of Diode/Anti-fuse Memory Cells", IEEE J. of Solid-state Circuits, vol. 38, no. 11, 2003 年 Π 月。在 Johnson 等 人所描述的設計中’多層字元線及位元線被使用,其具有記憶 元件於交會點。此記憶元件包含P+多晶矽陽極與字元線連 接,及n+多晶矽陰極與位元線連接,而陰極與陽極之間由反 私絲材料分隔。 在由賴、Jung、等人所描述的製程中,每一個記憶層使用 201212168 一 多道關鍵微影步驟。因此,製造此裝置所需的闕鍵微:影步驟的 數目會是其所使用記憶層數目的倍數。因此,雖然可以藉由使 用三維陣列達到較高的密度,然而較高的製造成本也限制了此 技術的使用範圍。 另一種使用垂直反及閘記憶胞結構於電荷捕捉記憶體中的 技術也已經在Tanaka等人的論文"Bit Cost Scaleable Technology with Punch and Plug Process for Ultra High Density Flash Memory ", 2007 Symposium on VLSI Technology Digest of
Technical Papers,pp. 14〜15,2007 年 6 月 12〜14 日,有所描述。 於Tanaka等人描述的結構中,包括多閘極場效電晶體結構, 其具有類似反及閘操作的垂直通道,使用矽氧氮氧矽 (SONOS)型態電荷捕捉記憶胞結構,以在每一個閘極/ 垂直通道介面處產生儲存位置。此記憶結構是基於安排 2為垂直通道的柱狀半導體材料而構成多閘極記憶胞,且 有-較低的選擇閘極靠近基板,及一較高的選擇間極於其上 方。複數個纟平控制閘極係使用與柱狀物相 形成。作為水平控制_平面電極層並 ==:而!每一個,憶胞而言仍是^ 鍵锨衫步驟。此外,此方法的多層結構 仍是有所限制,其係由例如是垂直通道&電性、所= 的程式化及抹除操作等因素來決定。 吏用 因此需要提供一種低製造成本的三維 構,其包括可靠、非常小記憶元件。隹積體電路記憶體 【發明内容】 此處所描職術為一種記憶裝置,包含一積體電路基板 201212168 複數個長條半導體材料堆疊,複數條字元線,記憶元件及二極 ,。此複數個長條半導體材料堆疊延伸出該積體電路基板,該 複數個堆疊具有山脊狀且包括至少兩個長條半導體材料由絕 ,層分隔而成為複數個平面位置中的不同平面位置。此複數條 字元線安排成正交於該複數個堆叠之上,且與該複數個堆疊順 形,如此於該複數個堆疊的表面與該複數條字元線交會點建立 -個三維陣顺交會區域。此記憶元件於該交會區域,盆經由 該長條半導體材料與該複數條字元線建立可存取之該三 成串列介於位元線結構與源極線 無㈣祕,齡於記憶射顺位元線結 構及源極線其中一者之間。 在某些實施例令,該串列是反及閘串列。 梅2 例巾’触x線結射的—航位元線、該源 ==複=元線中的-特定字元線的 胞。、擇了以辨識出该二維陣列的記憶胞中的一特定記憶 在某些實施例中,該二極體與該串 _列與該位元線結構之間。 雜係7丨於記憶胞 在某些實施例中,該二極體與該 串列與該源極線之間。 耦接係^於記憶胞 某些實施例包括一串列選擇線及 擇線安排成正交於额數個料 此串列選 形,如此於該複數個堆疊的表面與該串列個堆叠順 且與該概賴概個料之上, 選擇線交會點建立接地^擇1^^數個堆疊的表面與該接地 201212168 在某些實施例中,該二極體耦接於該串列選擇 元線結構之間。在某些實施例巾,該二極體 ;地^ 裝置與該_狀_。 ' 在某些實施例中,該交會區域中的記憶元件分 隧層、一電荷捕捉層及一阻擋層。 牙 在某些實施例中,該長條半導體材料包含n型石夕而該 體包含-p _域_長條半導歸射。麵㈣施 該長條半導體材料包含η财而該二極體包含 長條半導體材料接觸。 土/、邊 某些實施例包括賴以於程式倾記憶猶施加反向偏壓 至该記憶胞未選取串列中的二極體。 本發明之另-目的為提供—種記憶褒置,包含—積體電路 基板以及-個三維陣列的記憶胞於該積體電路基板中。此三 陣列包含反及閘串列記憶胞的堆4;以及二極體與該串列麵 接,係介於記憶胞串列與位元線結構及源極線其中一者之間。 某些實施例中,該位元線結構中的一特定位元線、該_ 中的-特定雜線及該複數條字元線巾的―特定字^線的组 合選擇’可以辨識出該三維陣列的記憶胞中的一特定記憶胞。 在某些實施例中,該二極體與該串列耦接,係介於記憶胞 串列與雜元線結構之㈤。在$㈣施财,該二極體與 列耦接,係介於記憶胞串列與該源極線之間。 某些實施例包括-串列選擇褒置介於該位元線結構與該記 隱胞串列之間,以及-接地選擇褒置介於該源極線與該記憶胞 串列之間。 在某些實施例中,該二極體耦接於該串列選擇裝置與該位 7 201212168 該二極體粞接於該接地選擇 元線結構之間。在某些實施例中 農置與該源極線之間。 一在某些實施射’該交會區域巾的電荷捕捉結構分別包含 一穿隧層、一電荷捕捉層及一阻擋層。 本發明之再一目的為提供一種操作三維反及閘快閃記憶體 的方法。其步驟包含施加—財化酿偏祕舰該三維反及 間快閃記憶體,該三維_包含二極體與該串肋接,使得該 -極體係介於記憶胞㈣與位元線結構及源極線結構其中一 者之間。 〃 一條或多條未選取的串列被充電,其中該未選取串列並不 包含即將被_式侧整程式化的記憶胞。在不同的實施 例中,此充電係自源極線結構或自位元線結構進行。在不同的 實施例中’此充電係經由二極體或不經由二極體進行。將該位 π線結構及源極線結構自該未選取串列及包含即將被該程 化調整偏壓程式化的記憶胞之—者或多者的—選取串^解^ 輕接。程式化電壓經由即將被該程式化調整偏壓程式化的記^ 胞之一條或多條字元線而施加至該未選取串列及該選取串1列= 該記憶元件安排成串列介於位元線結構與共同源極線之 間,且包括二極體與該串列耦接,係介於各自的串列之記憶月巧 串列與位it線結構及源極線其中-者之間。第—選擇閉 如串列選測極SSL)可以於對應的位元線結構與該記^ 胞串列之間,且第二選擇閘極(例如接地選擇閘極GSL)可以 接於對應的共同源極線與該記憶胞串列之間。該二極體可以^ 接介於第-選擇閘極與該對應的位元線結構之間。該二極^ 以耦接介於第二選擇閘極與該對應的共同源極線之間。过 此三維記憶裝置包含複數個山脊狀堆4,其是由複數個長 201212168 條半導體材料由絕緣層分隔而成,在此處所描述的範例中安排 成串列,其可以經由解碼電路而與感測放大器耦接。該複數個 長條半導體材料具有側表面於該複數個堆疊的側面。在此範例 中丄此複數條作為字元線的導線可以與列解碼器她,安排成 f父於賴數瓣4之上。此導線具有與該複數鋒疊順形的 表面(例如絲面)。’如此獅的表面組轉致在與該長 導體材料的側表面與複數條導線交會點建立—個多層的交合 區域^記憶元件安·介於長條半導體獅的織二與導^ ^的父會區域中。記航件是可程式化的,類似於以下實施例 中所描述?可程式電阻結構或是電荷捕捉結構。於特定交會區 1!!該順料線、記憶元件及該長條半導體材料的 陣堆疊。此陣列結構的結果可以提供該三維 此複數個山脊狀堆疊及複數條導線是利用自動對準的方式 形成記憶胞。舉例而言’複數個山脊狀堆 ,可以使用單-_幕罩定義,導致形成交錯的難 =對深的且堆射的長條半導體材料_表面是垂直地或 =形成溝麵山脊傾斜_面對準。此記憶元件可以使用二 二或數層全面沈餅堆疊之上晴料戦 ^對準步_触軸。此外,概解線可 件的材料之上,之後再二 早-蝕刻幕罩疋義出導線的_製程 氮化 .維、埋藏通道、無接 此外’此處也描述-種根基於能隙工程多晶石夕-氧化石夕· 石夕-氧化矽-氧化矽(BE-SONOS)技術之 面的反及閘快閃結構。 201212168 本發明對三維垂直閘極反及閘快閃設計提供一種非 常有效率的陣列解碼方式。其晶粒尺寸可以適用於目前 的浮動閘極反及閘快閃設計中而又可以將密度擴展至 一兆位元。 本發明也對超高密度三維反及閘快閃設計提供了一 種可行的電路設計架構。 本發明之目的,特徵,和實施例,會在下列實施方式的 早郎中搭配圖式被描述。 【實施方式】 本發明以下的實施例描述係搭配圖式1到41進行說明。 第1圖顯示一個三維可程式化電阻記憶陣列之一個 記憶胞部分的示意圖,在圖中將填充材料省略以清 楚的表示構成此三維陣列之長條半導體材料的堆疊及 正交的導線。在此圖式中,僅顯示兩個平面。然而,平 面的數目可以擴展至非常大的數目。如第〗圖中所示, 此記憶陣列形成於具有一絕緣層1〇於其下的半導體或 其他結構(未示)上方的積體電路基板之上。此記憶陣列 包括複數個長條半導體材料的堆疊n、12、13、14彼 此由絕緣材料21、22、23、24分隔。此堆疊為山脊形 狀且沿著圖中的Y轴方向延伸,所以長條半導體材料 11〜14可以組態為位元線,且延伸出基板。長條半導體 材料11、13可以做為第—記憶平面上的位it線,而長 條半導體材料12、14可以做為第二記憶平面上的位元 f。一層記憶材料15,例如是反炼絲材料,在此範例 :包覆於長條半導體材料之上,且在其他的範例中,至 >形成於長條半導體材料的側^。複數條導線Μ、 10 201212168 條半導體材料堆疊正交。複數條 ί此:隹,,長條半導體材料堆叠順形的表面:並填入由 刪(例如2°)之令,且在介 交會點之卜^隹疊與複數條導線16、17之間侧表面 (例如矽化Τ義々多層陣列的介面區域。一層金屬矽化物 線16、結、石夕化欽)18、19形成於複數條導 矽二意i才:f15 ’可以包含例如是二氧化矽'氮氧化 ^ 太匕石夕的反賴料’舉例而言,具有介於 料,例:t,、級的厚度。也可以利用其他的反炫絲材 -導=二夕。長條半導體材料n〜14可以是具有第 :电笙1、(例如P型)的半導體材料。導線16、17可 =具有第二導電型態(例如n型)的半導體材料。舉例 錄長條半導體材料11〜14可以使用p型多晶矽而導 ^ 可以使用濃摻雜的n+型多晶矽。長條半導體 、广、寬度必須足以提供二極體操作所需的空乏區 域。因此,記憶胞包含一個形成於三維交會點陣列中介 於長條多晶矽及導線整流器間的PN接面,此PN接面 ^有一可程式反熔絲層於陰極與陽極之間。在其他的實 鉍例中,可以使用不同的可程式電阻記憶材料,包括轉 換金屬氧化物,例如鎢上方的氧化鎢或是摻雜金屬氡化 物的長條半導體材料。如此的材料可以被程式化及抹 除,且可以在儲存多位元於一記憶胞中的操作應用。 #第2圖顯示在導線16與長條半導體材料14交會處沿 著記憶胞Z-X平面的剖面圖。主動區域25、26形成長 條半導體材料14的兩侧及介於導線16與長條半導體材 料14之間。在自然狀態’反熔絲記憶材料層15具有高 電阻於長式化之後,此反溶絲記憶材料崩潰,導致反 201212168 熔絲記憶材料内的主動區域25、26之一或兩者回到一 低電阻狀態。在此處所描述的實施例中,每一個記憶胞 具有兩個主動區域25、26形成長條半導體材料14的兩 侧。第3圖顯示在導線16、17與長條半導體材料14交 曰處/σ著§己憶胞χ_γ平面的剖面圖。圖中顯示自由導 線16疋義的字元線經過反熔絲記憶材料層15至長條半 導體材料14的電流路禋。 、電子的流動是由第3圖中的虛線顯示,自η+導線16 進入Ρ型長條半導體材料14,且沿著長條半導體材料 14(,線箭頭)至感測放大器,在感測放大器處可以量測 乂才曰示所選取s己憶胞的狀態。在一典型實施例中,係使 用約1奈米厚的氧化矽作為反熔絲材料,且利用第ρ ,中的晶片内控制電路施加包含5〜7伏特脈衝及脈衝 寬度約為1微秒的程式化脈衝。而讀取脈衝是利用 厂圖中的晶片内控制電路施加包含卜2伏特脈衝及盘 相關的脈衝寬度。此讀取脈衝可以遠短於裎式化^ 第4圖顯示兩個記憶胞平面,每一個平面具 憶胞。這些記憶胞由具有介於陰極與陽極之間^ : ,虛線代表)之二極體標示來表示。此兩個 =、 =由作為第—字元線WLn和第二字元線机州的導 Γ 與分_為位元線 BLn、BLn+1 * BLn+2 、第 第一和第三長條半導體材料堆疊51、52, 54和55、56交會處定義出此陣列的第一和 / 憶胞的第-平面包括在長條半導體材㈣# 5 ° ^ 憶胞30、31’在長條半導體材料堆疊54上的記 ^己 ]3以及在長條半導體材料堆疊5 6 _L的記憶胞3二,: 記憶胞的第二平面包括在長條半導體材料堆疊Μ上的 12 201212168 • 城胞4()、4卜在長條半導體材料堆疊53上的記憶胞 42 43以及在長條半導體材料堆疊55上的記憶胞44、 45。如圖中所不’導線6〇係作為字元線WLn,其包括 垂直延伸的6G_1、6G-2、6G-3與第1圖中介於堆疊間的 溝渠内的材料對應,以將導線6G與每一個平面中的3 個例示長條半導體材料堆疊耦接。一個陣列可以實施成 如此處所描述般具有許多層,以構成接近或到達每晶片 兆位兀之非常高密度的記憶體。 第5圖顯示一個三維可程式化電阻記憶陣列之一個 =2記憶胞部分的示意圖,在圖中具有填充材料以清楚 ,f不與構成此三維陣列之長條半導體材料的堆疊及 ϋ的導線相對關係。在此圖式中,僅顯示兩層。然而, 層二人的數目可以擴展至非常大的數目。如第5圖中所 二’、此記憶陣列形成於具有一絕緣層110於其下的半導 ,或,他結構(未示)上方的積體電路基板之上。此記憶 陣列包括複數個長條半導體材料的堆卜二 料 121、122、123、124分隔。此堆 著圖中的γ轴方向延伸,所以長條 f導體⑽ui〜114可以組態為位元線,且延伸出其 條;導體材料出、113可以做為第-記憶平: 的4兀線,而長條半導體材料112 二記憶平面上的位元線。 』以做為第 絕中介於長條半導體材料ηι*112之間的 113 ^以及在第二堆疊中介於長條半導體材料 和114之間的絕緣材料i 2 3具有大於 氧化層厚度⑽丁),其中等效氧化層厚度(EOT) 料f厚度乘以氧化㈣絕緣層之介電常數 、之氧化層厚度。此處所使用的名詞',約40奈 201212168 米”是考慮典型如此裝置的製程中約10%數量級變動的 結果。此絕緣層的厚度對於減少此結構中相鄰記憶胞間 的干擾具有重要的影響。在某些實施例中,絕緣材料的 等效氧化層厚度(EOT)可以最小達到3〇奈米而仍能在 相鄰層間具有足夠的隔離。 一層記憶材料115 ’例如是介電電荷捕捉結構,在此 範例中包覆於長條半導體材料之上。複數條導線116、 117與這些長條半導體材料堆疊正交。複數條導線116、 117具有與這些長條半導體材料堆疊順形的表面,並填 入由這些堆疊所定義的溝渠(例如12〇)之中,且在介於 長條半導體材料111〜114堆疊與複數條導線116、117 之間側表面交會點之處定義多層陣列的介面區域。一層 金屬矽化物(例如矽化鎢、矽化鈷、矽化鈦)118、119形 成於複數條導線116、117的上表面。 奈米線的金氧半場效電晶體型態藉由提供奈米線或 奈米管結構於導線111〜114之上的通道區域而也被組態 成此種方式’如同Pau丨等人的論文"linpact of a Pr〇cess Variation on Nanowire and Nanotube Device Performance " IEEE Transactions on Electron Device, Vol. 54, No. 9, 2007 年 9 月11〜13日’在此引為參考資料。 因此,可以形成組態為反及閘快閃陣列的三維陣列的 SONOS型癌a己憶胞。源極、波極和通道形成於石夕長條 半導體材料111〜114中,記憶材料層115包括氧化矽(〇) 的穿隧介電層97、氮化矽(N)的電荷儲存層卯、氧化矽 (〇)的阻擋介電層99及多晶矽(S)的導線116、in。 長條半導體材料111〜114可以是p型半導體材料而導 線116、117可以使用相同或不同的半導體材料(例如p+ 型態)。舉例而言’長條半導體材料111〜114可以是p 201212168 •型多晶矽,或是p型磊晶單晶矽,而導線116、117 以使用相對濃換雜的P+多晶碎。 替代地’長條半導體材料U1〜114可以是半導體 材料而導線116、117可以使用相同或不同導電型態的 半導體材料(例如P+型態)。此n型半導體材料安排導致 埋藏-通道空乏型態的電荷捕捉記憶胞。舉例而言, 條半導體材料111〜114可以是η型多晶矽,或是η型磊 晶單晶矽,而導線116、117可以使用相對濃摻雜的二 多晶矽。典型η型長條半導體材料的摻雜濃度約為 1018/cm3,可使用實施例的範圍大約在1〇n/cm3到 1019/cm3之間。使用n型長條半導體材料對於無接面的 實施例是較佳的選擇,因為可以改善沿著反及閘串列的 導電率及因此允許更高的讀取電流。 因此,包含場效電晶體的此記憶胞具有電荷儲存結構 形成於此交會點的三維陣列結構中。使用約25奈米數 量級的長條半導體材料和導線厚度,且具有山脊形狀堆 疊的間距也是約25奈米數量級,具有數十層(例如三十 層)的裝置在單晶片中可以達到兆(1 〇12)位元的容量。 此記憶材料層Π 5可以包含其他的電荷儲存結構。舉例 而言,可以使用能隙工程(BE)之SONOS電荷儲存結構所取 代,其包括介電穿隧層97,且層次間在〇v偏壓時具有倒u 型價帶。在一實施例中’此多層穿隧層包括第一層稱為電洞穿 隧層’第二層稱為能帶補償層及第三層稱為隔離層。在此實施 例中,電洞穿隧層97包括二氧化矽層形成於長條半導體材 料的側表面’其可利用如現場条汽產生(in_situ steam generation,ISSG)之方法形成,並選擇性地利用沉積後一氧 化氮退火或於沉積過程中加入一氧化氮之方式來進行氮化。第 15 201212168 一層中的二氧化矽之厚度係小於20埃’且最好是小於15埃, 在一代表性實施例中為10或12埃。 在此貫施例中’能帶補償層包含氮化石夕層係位於電洞穿隧 層之上,且其係利用像是低壓化學氣相沉積LPCVD之技術, 於680 C下使用二氣矽烷(dichlorosilane,DCS)與氨之前驅物來 形成。於其他製程中,能帶補償層包括氮氧化矽,其係利用類 似之製程及一氧化二氮前驅物來形成。能帶補償層中的氮化矽 層之厚度係小於30埃,且較佳為25埃或更小。 在此貫施例中,隔離層包含二氧化石夕層係位於能帶補償層 上,且其係利用像是LPCVD高溫氧化物HT0沉積之方式形 成。隔離層中的二氧化矽層厚度係小於35埃,且較佳為乃^ 或更小。如此的三層穿隧介電層產生了,,倒U”形狀之價帶能 階。 第一處之價帶能階係可使電場足以誘發電洞穿隧通過該第 一處與半導體主體(或長條半導體材料)介面間的薄區域,且 ^亦足以提升第-處後之價帶能階,以有效翁第—處後的複 5穿隨介電層内的電洞穿隨現象。此種結構,除了建立此三層 =隨介電層,,倒U”形狀之價帶’也可達成電場輔助之高速^ 其亦可在電場不存在或為了其他操作目的(像是從記憶 胞讀取資料或程式化鄰近之記憶胞)而鶴發小電場之情开^ 下有效的預防電荷流失通過經複合穿隧介電層結構。 、-代表性之裝置中,記憶材料層115包含能隙工程_) 牙随介電層,其包含第—層的二氧化奴厚度係小於2夺 層ϋ氮切層之厚度係小於3奈米及一第二層的二氧化ί 二4奈米。在—實施例中’此複合穿隨介電層包含 4氧化石夕層οι(例如小於等於15埃)、超帛氮化石夕層叫例 16 201212168 士】於卓於埃)以及超薄氧化梦層〇2(例如小於等於35埃) =組成,且其可在和半導體主體或長條半導體材料之介面起 ,的b—個15埃或更小之補償下,增加約2 6電子伏特的價帶 月巨階。藉由一低價帶能階區域(高電洞穿隧阻障)與高傳導帶能 階,2層可將N1層與電荷捕捉層分開一第二補償(例如從介 面起算約30埃至45埃)。由於第二處距離介面較遠,足以誘 發電洞穿隨之電場可提高第二處後的價帶能階,以使其有效地 消除電洞穿隧轉。@此’ 〇2層並不會嚴重干擾電場辅助之 電洞穿隧,同時又可增進經工程穿隧介電結構在低電 電荷流失的能力。 記憶材料層115中的電荷捕捉層在此實施例中包含氮化 矽層之厚度係大於50埃,包括舉例而言,厚度約7〇埃的氮化 f,且其係利用如LPCVD方式形成。本發明也可使用其他電 ,捕捉材料與結構,包括像是氮氧化矽(Six〇yNz)、高含矽量之 氮化物、高含矽量之氧化物,包括内嵌奈米粒子的捕捉層等等。 在此實施例中記憶材料層U5中的阻擋介電層是氧化 矽’其厚度係大於5〇埃’且包含在此實施例中式9〇埃,且可 以使用將氮化矽進行濕式轉換之濕爐管氧化製程。在其他實施 例中則可以使用高溫氧化物(HTO)或是LPCVD沉積方式形成 ,氧化碎。也可以使用其他的崎介電層㈣例如是氧化 高介電係數材料。 在一代表性實施例中’電洞穿隨層中的二氧化石夕之厚度係 ,13埃;能帶補償層之氮化矽層厚度係為2〇埃;隔離層之二 氧化石夕層層厚度係為25埃;電荷捕捉層之氮制^層厚度係為 70埃;及阻擋介電層可以是厚度9〇埃的氧化矽。導線u'6‘: 1Π的_材料可以是p+多晶石夕(其功函數為51電子伏特)。 第6圖顯示在導線116與長條半導體材料114交會處 201212168 形成之電荷捕捉記憶胞沿著記憶胞z-x平面的剖面 圖。主動區域125、126形成長條半導體材料114介於 導線116與長條半導體材料114之間的兩側。在第6圖 所描述的實施例中,每一個記憶胞是雙重閘極場效電晶 體具有兩個主動區域125、126形成長條半導體材料114 的兩侧。 第7圖顯示在導線116與長條半導體材料114交會處 形成之電荷捕捉記憶胞沿著記憶胞χ_γ平面的剖面 圖。圖中也顯示流至長條半導體材料114的電流路徑。 電子的流動如圖中虛線所示,是沿著p型長條半導體材 料流至感測放大器,其可以量測以指示所選取記憶胞的 狀態。介於作為字元線的導線116、117之間的源/汲極 區域128、129、130可以是"無接面”的,也就是源/汲極 的摻雜型態不需要與字元線底下的通道區域之摻雜型態不 同。在此’’無接面”的實施例中,電荷捕捉場效電晶^可 以具有P型通道結構。此外’在某些實施例中,源/及 極的摻雜可以在定義字元線之後利用自動對準佈植的 方式报ϊλί。 在替代實施例中,長條半導體材料111〜114可以在,, 無接面"的安排中使用淡摻雜η型半導體主體,導致形成 ff空乏模式下操作的埋藏通道場效電晶體,此電荷插 足δ己憶胞具有自然偏移至較低的臨界電壓分佈。 从第8圖顯示兩個記憶胞平面,每—個平面具有$ 4捕捉記憶胞安排成反及閘組態,其是—正方體的 = 括許多平面及許多字元線。此兩個記憶ΐ ^由作為子70線WLn•卜WLn和WLn =62,其分別為第-、第二和第三長條半導‘ 201212168 s己憶胞的第一平面包括記憶胞70、71和72於〜 閘串列中,且位於長條半導體材料堆疊之上, 73、74和75於-反及間串列中,且位於長條半導$ 料堆疊之上,以及記憶胞76、77和78於—反 = 中,且位於長條半導體材料堆疊之上。在此例示中, 憶胞的第二平面與立方體的底平面對應,且包括 (例如80、82 * 84)利用類似於第一平面的安= 反及閘串列中。 徘& 如圖中所*,作為字元線WLn❸導線161包括 延伸部分,其與第5圖中介於堆疊之間的溝渠12 料對應,以將導線161與所有平面中介於長條半導體 料間的溝渠内之介面區域的記憶胞(例如第一平面 憶胞的71、74和77)耦接。 位兀線與源極線係位於此記憶串列的相對端。位元 106、107和108藉由位元線信?虎心卜BLn和扯⑷ 的控制而連接至記憶串列巾的不同堆疊。在此安排中由 信號SLn㈣的源極、線86、終結上半平面的反及間串 列。類似地,在此安排巾由信號SLn+1控制的源極線 87終結下半平面的反及閘串列。 在此安排中,串列選擇電晶體85、88和89連接介於 各自的反及閘串列與位it綠BLnl、版* BLn+1之 間。串列選擇線83與字元線平行。 在此安排中,區塊選擇電晶體9〇〜95將反及閑串列 與源極線之接。在此範例巾,接地選擇線gsl與 區塊遠擇電晶體90〜95連接,且可以使用類似於導線 和162的方式實施。在某些實施例中,此串 包晶體及區塊選擇電晶體可以使用與記憶胞中 的間乳化層相_介電堆4。在其他的實施例中,可以 19 201212168 ::典;層來取代。此外,通道長度及寬度可以 y4的&要而調整以提供這些電晶體適當的切 月b ° 第9圖顯示一個類似於第5圖的替代 使用相同的參考標號,、:二^ 欠 圖不同的部分是絕緣層110的表面 ”導體材料113、114的側表面⑴Α、114Α 之、心31疋線之後在作為字元線的導線(例如16〇) 以,因此,記憶材料層115在字元線之間可 =王.或部分韻刻而不會影響到操作。然而,在某些結 需要如此處所描述的一般蝕刻通過記憶材料 層115來形成介電電荷捕捉結構。 第10圖顯示類似第6圖的記憶胞沿著Ζ-Χ平面的剖 f圖。第10圖與第6圖完全相同,顯示第9圖記憶胞 中的結構’在此剖面圖中與第5圖實施的結構之剖面圖 相同。第11圖顯示類似第7圖的記憶胞沿著χ_γ平面 白勺剖面圖。第11圖與第7圖不同的部分是沿著長條半 導體材料114的側表面(例如114Α)的區域ma、12% 和130a中的記憶材料被移除。 第12到16圖顯示實施如此處所描述的三維記憶陣列 的基本製私階段流程圖,其僅使用2個對陣列構成對準 =分關鍵影響的圖案化幕罩步驟。在第12圖中,顯示 父錯沈積絕緣層210、212、214及半導體層211、213 之後的結構,舉例而言半導體層可以使用全面沈積之摻 雜半導體形成於晶片的陣列區域。根據實施例的不同,半導 體層可以使用具有n型或p型摻雜的多晶矽或磊晶單晶 矽。層間絕緣層210、212、214可以舉例而言使用二氧 化矽、其他氧化矽或是氮化矽。這些層可以使用許多不 201212168 二ρΤϋ成’包括業界熟知的低壓化學氣相沈積 (LPCVD)等技術。 第13圖顯示第一微影圖案化步驟的結果,其用來定 義複數個山脊狀的長條半導體材料堆疊250,^中此長 條半導體材料是由半導體層2η、213構成且由絕緣層 210、M2、214分隔。具有很深及很高的深寬比的溝渠 可以形成於多層堆疊之間,其係使用微影為基礎的製程 及把加含破硬式幕罩和反應式離子钮刻。 第14Α和14Β圖分別顯示包括例如是反炫絲記憶胞 結構的可程式化電阻記憶結構及包括例如是矽氧氮氧 矽(SONOS)型態記憶胞結構的可程式化電荷捕捉記憶 結構實施例中下一個階段的剖面圖。 第14Α圖顯示包括如第丨圖所示的單層反熔絲記憶 胞結構的可程式化電阻記憶結構實施例全面沈積一記 憶材料215後的結果。替代地,可以進行氧化製程而不 使用全面沈積以形成氧化物於長條半導體材料裸露的 側面,其中氧化物係作為記憶材料。 第14B圖顯示包括如第4圖所示的多層電荷捕捉結 構的可私式化電阻記憶結構實施例全面沈積一記憶材 料315後的結果,此多層電荷捕捉結構包括一穿隧層 397、一電荷捕捉層398及一阻擋層399。如第14A和 14B圖所示’記憶材料層235、315是利用順形方式沈 積於山脊狀的長條半導體材料堆疊(第13圖中的250) 之上。 第15圖顯示導電材料填充高深寬比溝渠步驟後的結 果’此導電材料可以例如是具有η型或p型摻雜,用來 作為字元線的導線,被沈積以形成層225。此外,在使用多晶 石夕的實施例中,一層矽化物226形成於層225之上。如圖中所 21 201212168 比、、户^Μ屢化學氣相沈積(LPC VD)之多晶碎等高深寬 間技術在此實施例中使用以填充介於山脊狀堆疊 蓋退渠,即使是非常窄具有高深寬比的1〇奈米數量 、’ /再渠也可行。 =^6圖顯示第二微影圖案化步驟的結果,其用來定 第二i ί記憶陣列中作為字元線的複數條導線2 60。此 介ίif圖案化步驟使用單一幕罩定義此陣列中蝕刻 過山間尚深寬比溝渠的臨界尺寸,而不需要施刻通 ^大的堆4。多晶石夕可以使用具有對多晶石夕與氧化 替ϊ ϋ夕高度選擇性的蝕刻製程來進行蝕刻。因此, 蝕刻製程可以使用與蝕刻半導體及絕緣層相同 、一罩進行,此製程會停止於底部絕緣層210。 一選擇性的製程步驟包括形成硬式幕罩於複數條導 綠之f,這些導線包括字元線、接地選擇線及串列選擇 硬轉罩相制相對厚的纽物或其他可以阻 “,子佈植的材料形成。於硬式幕罩形成之後,可以進 二離子佈植以增加長條半導體材料中的摻雜濃度,及因 降低/t3著長條半導體材料電流路徑上的電阻。藉由使 用控制,植能量,佈植可以導致穿過底長條半導體材 料,及每一個在堆疊中的上方長條半導體材料。 之後,移除硬式幕罩將複數條導線上方的矽化物裸露 出來。於一層間介電層形成於陣列上方之後,介層孔被 形成且舉例而言使用鎢的栓塞填充於其中。作為位元線 BL的上方金屬線被圖案化且與解碼電路連接。一個三 維解碼電路被以圖中的方式建立,使用一字元線、一位 元線、及一源極線來存取一選取記憶胞。可參閱標題為 Plane Decoding Method and Device for Three
Dimensional Memories”的美國專利第 6906940 號。 22 201212168 為了程式化一所選取反熔絲型態記憶胞’在此實施例 中所選取字元線被偏壓至-7V,未選取字元線可以設定 為0V,所選取位元線也可以設定為0V,未選取位元線 可以設定為0V,所選取源極線可以設定為-3.3V,而未 選取源極線可以設定為0V。為了讀取一所選取記憶 胞,在此實施例中所選取字元線被偏壓至-1.5V,未選 取字元線可以設定為0V,所選取位元線也可以設定為 0V ’未選取位元線可以設定為〇v,所選取源極線SL 可以設定為-3_3V,而未選取源極線可以設定為〇v。 第17圖顯示根據本發明一實施例之積體電路的簡化示意 圖。其中積體電路875包括使用具有此處所描述的三維可程式 電阻唯讀記憶體(RRAM)陣列860於一半導體基板之上。一列 解碼器861與沿著記憶陣列860列方向安排之複數條字元線 862耦接且電性溝通。行解碼器863與沿著記憶陣列86〇行方 向女排之複數條位元線864(或之前所描述的串列選擇線)電 性溝通以對自陣列860的記憶胞進行讀取及程式化資料操 作平面解器858與此陣列860平面上的之前所描述的源 串列選擇線859(或之前所描述的位元線)耦接。位址係由匯 流排865提供給行解碼器863、列解碼$ 861與平面解碼器 =°方塊—866中的感測放大器與資料輸人結構經由資料匯流 =67與行解碼器863搞接。資料由積體電路8乃上的輸入/ 料輸入線Μ,或者由積體電路875其他内部 輸入至方塊嶋中物•結構。其他電 殊目的庫積體電路875之内,例如泛用目的處理器或特 列所或是模她合喷供由可程式餘記憶胞陣 器功能。資料由方塊866中的_放大 2 ’提供至積體電路875,或提供至# 篮电路875内部/外部的其他資料终端。 積 23 201212168 在本實施例中所使用的控制器係使用了偏壓調整狀態 ,,並控制了由電壓供應源或是方塊868 i生或提供^ 調整供應賴的應用,例如讀取和程式化電壓。該控制器 用特殊目的邏輯電路而細’如熟f該項技藝者職知 代實施例中,該控制器包括了通用目的處理器,其可使於同一 積體電路’以執行一電腦程式而控制裝置的操作。在又一實施 例中’該控制器係由特殊目的邏輯電路與通用目的處理器組合 而成。 第18圖顯示根據本發明—實闕之碰電路的簡化示音 圖。其中積體電路97S包括使用具有此處所描述的三維三維^ 及閘快閃記憶辦辦列960於-半導縣板之上。一列 器961與沿著記憶陣列960歹方向安排之複數條字元線% 接且電性溝通。行解碼器963與沿著記憶陣列%〇行方向安排 之複數條位το線964(或之前所描述的串列選擇線)電性 以對自陣列960的記憶胞進行讀取及程式化資料操作。 解碼器958與此陣列960平面上的之前所描述的串列選擇線 959(或之前所描述的位元線迦妾。位址係由匯流排% 給行解碼器963、列解碼器961與平面解碼器958。方塊966 中的感測放大器與資料輸人結構經由㈣匯流排%7與行解 碼器963雛。資料由積體電路975上的輸入/輸出^供給 資料輸入線97:1 ’或者由積體電路975其他内部/外部的資& 源,輸入至方塊966 +的資料輸入結構。在此例示實施例中, ,他電路974係包含於積體電路975之内,例如泛用目的處理 裔或特殊目的躺f路,或是模池合以提供由反及閘快 憶體,列所支援的系統單;功能。㈣由方塊%6中的感測 放大器,經由資料輸出線972,提供至積體電路975,或提供 至積體電路975内部/外部的其他資料終端。 、 在本實施例中所使用的控制器係使用了偏壓調整狀態機構 24 201212168 • 969,並控制了由賴供應源或是方塊868產生或提供之偏壓 調整供應電壓的應用,例如讀取、程式化、抹除、抹除驗^ 以及程式化驗證電壓。該控制器可利用特殊目的邏輯電路^應 用,如熟習該項技藝者所熟知。在替代實施例中,該控制器包 括了通用目的處理器,其可使於同一積體電路,以執行一電腦 程式而控制裝置的操作。在又一實施例中,該控制器係 目的邏輯電路與通用目的處理器組合而成。 、 "第19圖為8層垂直通道薄膜電晶體能隙工程多晶矽_ 氧化矽-氮化矽-氧化矽-氧化矽(BE_s〇N〇s)電荷捕捉反 置一部份之穿隧電子顯微鏡的剖面圖,其係以成第8圖^ 第23圖的方式被製造、測試及安排解碼。此裝置係利 用75奈米的半間距形成。其通道為大約18奈米厚的^ 型多晶矽。沒有進行額外的接面佈植而形成無接面結 構。在半導體長條間用來隔離通道的絕緣材料是在乙軸 方向,且其是厚度約為40奈米的氧化矽。所提供的閘 極為Ρ+多晶矽線。此串列選擇及接地選擇裝置具有較 記憶胞更長的通道長度。此測試裝置具有32個字元 線、無接面的反及閘串列。因為形成所示結構所使用的 溝渠蝕刻具有傾斜的形狀,在溝渠的底部具有距寬的矽 線,而且在細線間的絕緣材料距多晶矽被蝕刻得更多, 所以第19圖中下方細線的寬度係比上方細線的寬度 寬。 第20圖顯不一實施例中具有二極體(例如二極體 1492)於此反及閘串列半導體主體内的記憶胞剖面圖。 此結構包括複數個山脊狀堆疊,其包括長條半導體材料 Ml4、Ml3、Ml2於各自山脊狀堆疊平面的基板上。 複數條作為字元線的導線1425-1到1425-n(為簡化起見 圖中僅顯示兩條)與堆疊正交且延伸穿越,及如之前所 25 201212168 描述的順形地形成於記憶層之上。作為串列選擇線ssl 的導線1427及作為整體源極線GSL的導線1428 他的如此線安排成與作為子元線的複數條導線平行二 些導線可以利用例如是具有η型或p型摻雜多晶的^ 電材料1491形成,以供用來作為字元線的導線使用。 矽化物層1426可以形成於作為字元線、串 及整體源極線GSL的複數條導線之上。 '' 在區域1415中,長條半導體材料1414、1413、1412 經由整體源極線内連線而與相同平面中的苴他長條半 導體材料連接,及與一平面解碼器(未示)連/接。長條半 導體材料係使用之前所描述的階梯接觸區域而在整體 源極線内連線中延伸。 二極體(例如1492)放置於與導線1425_丨到1425 n連 接的δ己憶胞及將位元線BLn和BLn+1與長條半導體材 料1414、1413、1412連接的拴塞145〇、1451之間。在 此例示範例中,二極體是由長條半導體材料中的p+佈 植區域(例如1449)形成。栓塞145〇、1451可以包括摻 雜多晶矽、鎢或是其他垂直内連接技術。上方位元線 BLn和BLn+Ι連接介於栓塞145〇、1451與行解碼電路 (未示)之間。 在第20圖所示的結構中,並不需要在陣列中的串列 選擇閘極與共同源極選擇閘極上形成接觸。 第21圖顯示兩個記憶胞平面,每一個平面具有6個 電荷捕捉記憶胞安排成反及閘組態,其是一正方體的代 表例不’可以包括許多平面及許多字元線。此兩個記憶 胞平面由作為字元線\VLn-l、WLn和WLn+Ι的導線 1160、1161和1162,其分別為第―、第二和第三長條 半導體材料堆疊。 26 201212168 記憶胞的第一平面包括記憶胞1170、1171和1172於 -反及閘串列中’且位於長條半導體材料' 記憶胞㈣、1174和1175於一反及間串列巾,且位= 長條半導體材料堆疊之上。在此例示中,記憶胞的第二 平面與立方體的底平面對應,且包括記憶胞(例如 ^。1184)利用類似於第一平面的方式安排於反及間串列 如圖中所示’作為字元線WLn的導線1161包括垂直 ,伸部分’其與第5时介於堆疊之_溝渠12〇内材 料對應,以將導'線1161肖所有平面中介於長條半導體 材料間的溝渠内之介面區域的記憶胞(例如第一平面中 記憶胞的1171、1174)叙接。 串列選擇電晶體1196、1197連接介於各自的反及閉 串列與位7L線BL1和BL2之間。類似地,在此安排中, ,正方體底平面中的類似串列選擇電晶體連接介於各 的反及閘串列與位元線BL1和BL2之間,使得行解 馬施加於這些位元線。串列選擇線1與串列選擇電 曰曰體1196、1197連接,且與字元線平行,如第2〇圖中 所示。 在此範例中,二極體111〇、nn、1112、ni3連接 在此串列與對應的位元線之間。 接地選擇電晶體119〇、1191安排在此反及閘串列中 的相對側且用來將在一選取層中的此反及閘串列與一 共同源極茶考線耦接。此共同源極參考線由此結構中的 平面解碼器解碼。接地選擇線GSL可以使用類似於導 線1160、1161和1162的方式實施。在某些實施例中, 此串列選擇電晶體及接地選擇電晶體可以使用與記憶 胞中的閘氧化層相同的介電堆疊。在其他的實施例中, 27 201212168
且分別會對代表與目標記憶胞A ^列/字元線,但是不同行/位元線的記 Μ同τ叼圯惕脃A,
對在與目& 5己憶胞A在相同行/位元線及相同列/字 = 疋不同平面/源極線的記憶胞c,對在與目標記憶胞 :同列/字兀線,但是不同行/位元線及不同平面/源極線的 D ’對在與目標記憶胞a在相同平面/源極線及相同 行/位το線,但是不同列/字元線的記憶胞E慮記憶胞的干 擾條件。 根據此安排,此串列選擇線及共同源極選擇線可以在 一立方體中以立方體為基礎的方式解碼。此字元線可以 在一列中以列為基礎的方式解碼。此共同源極線可以在 一平面中以平面為基礎的方式解碼。此位元線可以在一 行中以行為基礎的方式解碼。 第22圖顯示類似於第20圖中的陣列之程式化操作的 時序示意圖。此程式化區間分割成標示為T1、丁2和T3 的三個主要區段。在T1的第一部分時,此立方體中的 接地選擇線GSL和未選取的共同源極線csl(顯示於圖 中標示為SL)被設疋為VCC ’其大約是3 3V而選取的 共同源極線CSL則保留在約〇v。此外,此_列選擇線 SSL也保留在約0V。如此可以達到將所選取的平面與 ον之耦合效應且未選取的平面是浮接的,造成介於未 選取的共同源極線與共同源極選擇線之間的差值不足 以開啟共同源極選擇線的閘極。於一小段轉換時間之 後’此電路中的未選取字元線及其他的導通間極(例如 假字元線及選擇閘極)被耦接至一約為1 的導通電壓 28 201212168 值。類似地,此選取字元線被耦接至相同或接近的電焊 值,而接地選擇線GSL和未選取的共同源極線cSLj二 保留在VCC。如此會造成此正方體未選取平面中的主 體區域之自我壓升效應。請參閱第21圖,記憶胞c和 D在區間T1中因為此操作的結果而具有麗升區域。 在T2區段中,接地選擇線GSL和未選取的共同源極 線CSL轉變回到0V,而字元線及導通閘極保留在/導通 電壓。於接地選擇線GSL和未選取的共同源極線cSl 轉變回到0V的一小段時間之後,此立方體中的串列選 擇線SSL轉變至VCC,其可以是如之前所描述的約 3·3ν。類似地,未選取的位元線也轉變至vcc。T2時 間中的偏壓結果會造成在相同平面/源極線及相同列/字元 線Μ旦是不同行/位元線的記憶胞(如記憶胞Β)之通道以及在相 同列/字元線,但是不同行/位元線及不同平面/源極線的記憶胞 (如5己憶胞D)之通道藉由自我壓升而被升壓。記憶胞c的升壓 通道電壓因會此二極體而不會由位元線BL洩漏。於Τ2段落 之後,串列選擇線SSL和未選取的位元線轉變回到〇ν。 在Τ3區段中,於接地選擇線GSL和未選取的共同源 極線C S L轉變回到〇 v之後,選取字元線的電壓被提升 至一例如是20V的程式化電位,而串列選擇線SSl、接 地選擇線GSL、選取位元線、未選取位元線、選取的共 同源極線CSL和未選取的共同源極線CSL保持在〇v。 於T1和T2的時間區段中所選取記憶胞中會形成一反 轉的通道,且因此即使是在串列選擇閘極和選擇共同源 ,閘極皆_的情況下也可以達成程式化。必須注意的 是,與目標記憶胞A在相同平面/源極線及相同行/位元線, 但1不同列/字元線的記憶胞E,僅會因為導通電壓施加在 未达取子元線而受到干擾。所以所施加的導通電壓必須 29 201212168 足夠低(例如小於iOV)以防止儲存在這些記憶胞中的資 料受到干擾。 於程式化區間之後,所有的電壓皆回到約0V。 第20圖中結構的不同實施例使用汲極端(位元線)正 向感測。在不同的實施例中,此二極體於讀取及程式化 抑制操作時抑制散失的電流路徑。 第23圖顯示類似於第20圖中的陣列之讀取操作的偏 壓條件示意圖。根據第23圖顯示施加於基板410上結 構的偏壓條件,一立方體中一平面上的記憶胞之讀取偏 壓為施加導通電壓呈未選取字元線,及一讀取參考電壓 施加至一選取字元線。選取的共同源極線C SL與約 耗接’未選取的共同源極線CSL與約VCC搞接,而此 立方體中的接地選擇線GSL和串列選擇線SSL皆與約 3.3V耦接。此立方體中的位元線BLn和BLn+Ι則與約 為1.5V的預充電階级耦接。 在此範例中的頁面解碼可以藉由使用共同源極線的 平面解碼而達成。因此,對一給定偏壓條件,因為立方 體中母一選取的共同源極線或平面具有可以被讀取的 位元線具有相同位元數目的一頁面。選取的共同源極線 CSL與約〇v耦接或是設定為參考電壓,而其他的共同 源極線CSL則設定為約3.3V。在此情況下,未選取的 共同源極線是浮接的。對未選取平面上位元線路徑之二 極體防止電流發散。 ,頁面讀取操作中,一立方體中之每一平面上的每一 條字元線被讀取一次。類似地,於一個以頁面為基 耘式化刼作中,此裎式化抑制條 卜 頁面程式化所需的程式化次數,即每-個平 此對個包含8個記憶胞的立方體而言,未選取記情 30 201212168 胞的程式化抑制條件必須足以承受8個程式化循環。 必須注意的是,此位元線串列中的二極體需要將位元 線上的偏壓略為提升約0.7V以補償二極體之典型壓 降。 第24圖顯示一立方體之抹除操作的偏壓條件示意 圖。根據第24圖顯示的偏壓條件’字元線與一例如是 -5V的負電壓搞接,共同源極線CSL及位元線與一例如 是+8V的正電壓耦接,及接地選擇線GSL與一例如是 +8V之合適的高導通電壓耦接。如此可以抑制源極線偏 壓的擊穿尺度。其他區塊的接地選擇線GSL和串列選 擇線SSL則是關閉。位元線所需的高電壓則可由位元 線驅動is a又δ十來滿足。替代地,子元線及串列選擇線可 以接地而共同源極線CSL及接地選擇線GSL則與一例 如是+ 13V的高電壓轉接。 第25圖顯示一替代實施例,其中二極體1492係應用 由使用在形成拴塞時的同位p+摻雜形成之多晶矽^ 1550、1551形成。在此情況下’二極體是自動對準的 而可以減少製程步驟。其他的結構則與第2〇囷中 4〇 於自我壓升時 以一桠體必須在數十毫秒内承受 一約8V的升壓通道電位。在8V反^「 電流應該小於100PA以承受此升壓電位,:的估5:: 電位應該遠咼於8 V。一個較低開啟| 田;、、;、朋/貝 幫助防止感測的困難。 叫約小於0, 極體是放置在記 在區域1515中, 雜而耦接在一起, 第26圖顯示一替代實施例,其中二 憶胞串列的共同源極線CSL端。因此, 每一個平面中的源極線藉由ρ+線或穆 31 201212168 3;:串㈣共同源極線解碼器與接地選擇線⑽L 的相同。一極體。其他的結構則與第20圖中所示 向m中結構的不同實施例使用源極端(源極線)反 抑二二不同的實施例中,此二極體於讀取及程式化 抑^呆作時抑制散失的電流路徑。 憶胞的2:::: 一 的示意圖,在此圖示中顯示記 CSL1 十面,對應共同源極線CSL0和共同源極線 节产晌Ϊ憶胞的兩行,對應位元線BL〇和位元線BL1, 擇線GSL i^^ SSL與串列選擇閘極耦接,而接地選 自我^接地選擇閘極耦接。類似於之前所描述的 式化式化操作用來進行程式化,其具有兩階段程 述。二極,加至所選取字元線會於以下更詳細地描 CST ~ "耦接至對應的記憶胞串列與共同源極線 bL〇或共同源極線CSL1之間。 個了 ::^_位元線是表示-串列中的另- 成低準位時當選取的共同源極線CSL變 ^ 〇〇 匕織位疋線的高電壓不會變成低準位。頁 線ΐ壓Ϊ ^那1固記憶胞應該被程式化。當位元 雷ϊγ反及閉快閃記憶胞而言,可以使用富勒-諾德漢 •V陪6隨對所選取記憶胞進行程式化。為了抑制非選取 。- Ξ?!程式化,應該施加高電壓至此記憶胞的區域位 岡1 ^通道。為了達成程式化抑制,可以施加如第 28圖和第妁圖的程式化序列。 弟 32 201212168 此程式化操作包含施加高電壓至未選取的共同源 線,且施加VCC(約3.3V)至未選取位元線。當字元’綠冲 g:CC=高電壓的導通電壓時,未選取位元線的 广、同源極線強迫拉至高電壓或是由位元線被強】 m ^共同源極線。當所選取記憶胞的字元線改變至 =化電位時’所有的區域位元料浮接。在程 加Γ能必須足以使得由—未選取位元線: 的電壓階級導致的任何電流(自vcj; 问電壓至地)不會對程式化造成 c/ 擾情況發生。 及疋導致耘式化干 第28圖顯示一個五階段的程式化 接地選擇線開啟接地選擇閘極,而串‘ 卜 選取平面中的區域位元線充電至言=„未 字元線電壓被升高至一第一字;。戶二,兀線的 妾地選擇雜襲❿施加供 =及將 將選取位讀接地。在步驟3 位元線和 】通電壓而串列選擇間極保持開啟及 ==-個 巧=此導致未選取區域位元線中 回電壓耦接。在步驟4,分享 U位7C線與 同源極線的區域位元線充電至高=選取共 選擇線關閉而接地選擇線開啟。在步 ^奴,串列 被偏壓至程式化電壓而串 只A ,字元線電壓 關閉。 甲〜擇線及接地選擇線保持 第29®顯示-轉代的五階段 1,所有的區域位元線經由偏壓 C序列。在步驟 Μ中的共同源極線 33 201212168 2電壓而被充電至高電壓,·此立方射的接地選 :極’且關閉串列選擇閘極。之後,關閉此立方體中 「地選擇閘極’且開料列選擇閘極,其會驅動選取 品域位元線中的區域位元線至地電壓。 2驟3 ’字元線被偏壓至一導通電壓而_列選擇閘 =呆持開啟及接地選擇閘極保持_。如此導致選取區 ^ 7L線中的區域位元線保持接地而未選取區域位元 由^區域位7C線浮接且由?元線升壓。在步驟4,藉 極二喜^立方體中的接地選擇閘極,且關閉串列選擇閘 ^未選取共同源極線偏壓,將選取位元線及-未選取 ^源極線的區域位元線充電至高電壓。在步驟5,選 =凡線接收程式化電壓而串列選擇閘極及接地選擇 =保持關閉129圖中的演算法相較於第28圖可以 二有較,的提升抑制特性而消耗更多的功率。自提升區 =tl線LBL3自高電壓可収善提升抑制結果,如此 更Γ改良了抑制。由共同源極線改 支至问t壓及放電至地的結果會增加功率消耗。 因此,在此操作技術中,自源極線所施加的高電壓可 以抑制程式化。當程式化電壓被施加所選取位元線=未 選取源極線被拉下至地時,此被程式化的位元線是浮 的。此外,此偏壓電壓序列是以維持正確升壓來抑制程 式化的方式施加。在程式化時,係以二極體的電流 以防止電流回到共同源極。 王 因為共同源極線是整體的,共同源極線可以斜整個陣 列解碼一次即可。相對的,解碼串列選擇線則需要 的串列選擇線驅動器及接觸區域。 在不同的實施例中,此二極體解碼之記憶陣列減少 列選擇線閘極的數目至每一個區塊只有一個串列選擇 34 201212168 線結構,或是每一個反及閘串列只有一個串列選擇線閘 極:如此結構大幅降低製程困難度,且具有高度對稱性 及微縮性。此架構在增加三維記憶陣列中的記憶胞層數 目時並不需要大量的_列選擇線。類似地,—個區塊中 也僅需要一條接地選擇線。 =匕二維垂直閘極裝置最好是使用薄膜電晶體能隙工 程多晶矽·氧化矽-氮化矽·氧化矽_氧化矽田E_s〇N〇s)裝置。另 方面’也可以開發使用反炫絲或是其他記憶技術的類似裝置 (例如使用其他的具有高介電係數介電層之電荷捕捉裝置)。 第3 0圖顯示類似於第21圖中的陣列之另—範例程式 化操作的時序示意圖。 在T1相位時’此源極線藉由接地選擇線GSL及未 取源極線上的vcc而被自我升壓。 及m相/立時’此未選取位元線藉由串列選擇線视 HV ? I·立Γ疋線上的高電屋HV❿才皮升壓至高電屢 之通道賴糾也被提升。記憶胞C被提升 在T3 t J 士為此位元線BL上的二極體而不會攻漏。 位時就已經形日i \記憶胞A被程式化。其反轉通道在T1相 ^ ΐ Ϊ' t ; Γ A 牡此圖不中顯不此串列中包;k 體形成於源極線結構鱼 匕栝一極 置可以用來支持程串列之間。這些二極體的位 的^^=^=胞八,且會考慮以下記憶胞 極線及相同列/字元線,標記憶f A在相同平面% C代表與目標記憶胞Α—=同雜元線的記憶胞’記憶胞 但是不同平面/源極線 目同饤7位兀線及相同列/字元線, 凜的心fe胞,記憶胞D代表與目標記憶 35 201212168 月^ A在相同列/子元線,但是不同行/位元線及不同平面/源極 線的記憶胞’記憶胞E代表與目標記憶胞A在_平面/源 極線及相同行/位元線,但是不_字元線的記憶胞。記憶胞 E被導通錢Vpass干擾且在許乡實施射可减略。‘心 第32圖顯示類似於第31圖中的陣列之一範 操作的時序示意圖。 在Τ1相位時,此未選取位元線(記憶胞Β和D)藉由 串列選擇線SSL及未選取位元線上的錢Vee而被自 我升壓_。 在T2相位時,此未選取源極線藉由接地選擇線 及未選取源極線上的高電壓HV而被升壓至高電壓 HV。例如記憶胞c之未選取源極線的通道電壓也被直 接提升。當源極線SL的電壓為〇v及接地選擇線GSL開啟 時,例如記憶胞B之已經被提升的通道電壓Vch因為此源極 線SL上反向偏壓的二極體之較小漏電而不會洩漏。 在T3相位時’雖然串列選擇線SSL被關閉記憶胞a 仍是被程式化。其反轉通道在T1相位時就已經形成。 第33A和33B圖為三維反及閘快閃記憶陣列一部份之 穿隧電子顯微鏡的相片。 顯示於圖中的是75奈米半間距(4F2)之虛擬接地裝置的穿隧 電子顯微鏡相片。其通道寬度和長度分別是30和40奈米, 而通道高度是30奈米。每一個裝置是雙閘極(垂直閘極)的垂 直通道裝置,其中通道(埋藏通道裝置)是淡摻雜的η型以增 加讀取電流。此位元線BL的輪廓是適合使用平面〇Ν〇 的形狀。藉由適當調配此製程以獲取較小的側壁凹陷。 而在此位元線BL的側壁形成一非常平坦的ΟΝΟ。 第33Α圖為此陣列在X軸方向上的剖面圖。圖中顯 示兩個電荷捕捉能隙工程多晶矽-氧化矽_氮化;5夕_氧化石夕_氣 36 201212168 : 化矽(ΒΕ-SONOS)裝置形成於每一個通道的側壁。每一個裝置 是雙閘極裝置。通道電流是水平地流動,而閘極是垂直地排 列。具有最小的ΟΝΟ侧壁凹陷。 第33Β圖為此陣列在Υ軸方向上的刹面圖。由於較 緊縮的間距及較小的位元線寬度,聚焦離子束之穿隧電 子顯微鏡相片顯不包括多晶梦-閑極於位元線(水平半導體 長條)上及間距的雙重影像。圖示中的裝置其通道長度大 約是40奈来。 第34圖為實驗量測之多晶矽二極體的電流電壓(Ιν) 特性圖。 多晶石夕ΡΝ二極體的正向及反向電流電壓(ιν)特性係 直接自與虛擬接地反及閘垂直閘極三維反及閘陣列連 接之ΡΝ二極體量測。此多晶矽的高度/寬度尺寸為3〇/3〇 奈米。在-8的漏電流遠低於ι〇ρΑ,其已經符合自我升 壓及幫助消除程式化干擾的需求。施加源極偏壓vs, 及7V的導通電壓Vpass於所有的字元線上。此p+_N 二極體(30奈米寬度及30奈米高度)顯示超過6個數量及以上 的成功開啟/關閉比例。此正向電流由反及閘串列串聯電阻所 钳制。
第35圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的讀取電流特性圖。 M 此二維反及閘記憶體具有32條字元線。字元線的Vpass 和Vread兩者電壓皆為7V。源極線電壓Vsl則在以下數值中 變動:2.5V、2.0V、l.0V、〇.5V和aiv。在此圖示中,源極 線電壓Vsl超過l.ov時導致合適的感測電流。施加在源極端 的讀取電壓(源極端感測技術),在此情況下是一正電壓。'所兩 的偏壓由此ΡΝβ體提升,其需要足夠的開啟電壓,使得^ 過1.5V的源極偏壓才可以產生足夠的讀取電流。 ° 37 201212168 第36圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的程式化抑制特性圖。 Ba 圖中顯示記憶胞A、B、C、D的典型地程式化抑制 特性。在此情況下,Vcc=3.3V、HV=8V、vpass=9v。 在記憶胞A係施加遞增步進脈衝ISSp方法。此圖式顯 示出超過5V的無干擾區間。如此是由二極體隔離特性 所造成。 第37圖為實驗量測之與三維反及閘記憶體連接之多晶 石夕二極體的源極偏壓效應對於程式化干擾影響。 源極線抑制偏壓(HV)對於程式化干擾區間具有影 響。藉由HV>7V可以將記憶胞c的干擾降至最>小。’ 第38圖為實驗量測之與三維反及閘記憶體連接之多晶 石夕一極體的導通閘極電壓效應對於程式化干擾影響。 導通閘極電壓對於程式化干擾具有影響。藉由 Vpass>6V可以減少記憶胞c的干擾。 第39圖為實驗量測之與三維反及間記憶體連接之多晶 矽二極體的區塊抹除轉換電流示意圖。 源極,S L上不同的偏壓會改變區塊抹除轉換特性。 抹除係藉由施加一正源極線偏壓及將所有的字元線w L 接地而達成。如此表不將此三維反及閘陣列的主體浮接。 源極選擇線SSL/接地選擇線GSL施加合適的正電壓以 避免干擾。在第10圖中亦顯示此抹除轉變。在某些實 施例中此陣列並未使用電場增強效應(因為平坦0N0的 ,故),使得此抹除主要由能隙工程多晶石夕_氧化砂-氮化石夕· 祕矽-氧切(BE-SONOS)電洞穿隨注入支持。 第40圖為實驗罝測之與三維反及閘記憶體連接之多晶 石一極體的程式化及抹除狀態電流電壓特性示意圖,此 記憶體具有不同數目的程式化/抹除循環。 38 201212168 此,流電壓曲線顯示進行低於一萬次抹除操作内的 二^劣化,特別是在1 〇〇〇次及一次時。耐力的劣化通 书疋因為介面狀態(Dit)產生的緣故使得次臨界斜率變 ,,而,憶區間並不會改變。藉由調整能隙工程多晶矽_ 氧^[匕石夕·氮化石夕-氧化石夕-氧化石夕(BE-SONOS)堆疊此裝置顯示出 進行—萬次抹除操作之後與巨大裝置相較的合理較小 劣化。 第41圖為實驗量測之與三維反及閘記憶體連接之多晶 矽一極體的臨界電壓分佈示意圖,此記憶體具有檢查表分 佈之程式化/抹除記憶胞。 ^ 單一階級記憶胞的檢查表分佈在此與三維反及閘 =憶體連接之PN多晶石夕二極體中使用。(在此三維感測 中)最接近的記憶胞被程式化至相反狀態以代表最差的 干擾情况。在每一層中係使用傳統的頁面程式化及程式 化抑制方法,且然後將其他未選取源極線(記憶胞c和 )抑制依次在其他層進行頁面程式化。在一三維陣列 中未,取記憶胞受到許多次的列應力及行應力的傷害。 ,許夕不同的實施例中,替代實施例的二極體是與汲 極端(位TL線)或是源極端(源極線)連接,且具有將 選擇,SSL/接地選擇線GSL與位元線/源極線的角色互 f這些替代操作係在裝置階級中驗證。然而,在電路 設計中,源極線具有很小的電容負載,如此在施加高 壓HV&於源極線時可以在速度及功耗上的表現更佳。 、—本發明之較佳實施例與範例詳細揭露如上,惟應瞭解為上 述=例僅作為範例,非用以限制專利之範圍。就熟知技藝之人 自可輕易依據下列申請專利範圍對相關技術進行修改與 39 201212168 【圖式簡單說明】 第1圖顯示此處所描述之一個三維記憶結構的示意
圖’其包括複數個長條半導體材料平面與Y轴平行I 安排成複數個山脊狀堆疊,一記憶層於長條半導體材料 的側面’及複數條具有與其下的複數個山脊狀堆蟲 之底表面的導線。 且 y 第2圖顯示第1圖的記憶胞結構在沿著ζ_χ平面的 剖面圖。 第3圖顯示第!圖的記憶胞結構在沿著γ_χ平面的 剖面圖。 第4圖顯示具有第1圖結構的反熔絲為基礎記憶體 不意圖。 第5 —圖顯示此處所描述之一個三維反及閘快閃記憶 結構的示意圖,其包括複數個長條半導體材料平面與^ 軸平行且安排成複數個山脊狀堆疊,一電荷捕捉記憶層 於長條半導體材料的側面,及複數條具有與其下的 個山脊狀堆疊順型之底表面的導線。 第6圖顯示第5圖的記憶胞結構在沿著ζ_χ 剖面圖。
第7圖顯示第5圖的記憶胞結構在沿著γ_χ平 剖面圖。 J 圖顯示具有第5圖和第23圖結構的反 記憶體之示意圖。 、門 顯Ϊ 一個類似於第5圖的三維反及閘快閃記憶 ί除,代貫施例的示意圖’其中記憶材料層自導線間 第10圖顯示第9圖的記憶胞結構在沿著Z-X平面的 201212168 剖面圖。 f 11 ®顯7F第9 ®的記憶胞結構在沿著γ·χ平面的 alj面圖。 、9圖中的記憶裝置的 、9圖中的記憶裝置的 第12顯示實施製造如第] 製程第一階段之剖面示意圖 第丨3顯示實施製造如第] 製程第二階段之剖面示意圖 第第jlA顯示實施製造如第1圖中的記憶裝置的製程 第二階段之剖面示意圖。 第5圖中的記憶裝置的製程 弟二階段之剖面示意圖。 9圖中的記憶裝置的 9圖中的記憶裝置的 5 第顯示實施製造如第] 製程第三階段之剖面示意圖 第顯示實施製造如第i 製程第四階段之剖面示意圖 —^ 17圖顯示根據本發明—實施例之積體電路的簡化方快 = 巾積體電路包括具有行、列及平面解碼電路之:唯 可程式電阻唯讀記健㈣。 _之一維 第18,顯示根據本發明另—實施例 =,其中積體電路包括具有行、列及平 == 反及閘快閃記憶體陣列。 电 <一維 子iLL圖為三維反及閑快閃記憶體陣列一部份之穿隨電 第20圖顯示一三維反及間快閃 體==位元線結構與記憶串列之間二面有, 顯示兩個記憶胞平面,每-個平面二 41 201212168 憶胞安排成反及閘組態。 第一2 2圖顯示類似於第2 〇圖中的陣列之程式化操作的 時序不意圖。 第23圖顯示一三維反及閘快閃記憶結構中具有二極 體於此串列的位元線結構與記憶串列之間在^ &取 操作時的剖面圖。 ^ 24圖顯示—三維反及閘快閃記憶結構中具有二極 體於此串列的位兀線結構與記憶串 化操作時的剖面圖。 你延仃私式 體3二一三維反及閘快閃記憶結構中具有二極 孫伯田ί列的位70線結構與記憶串列之間的示意圖,其 係使用多晶石夕栓塞作為二極體。 ϋ圖顯示—三維反及閘快閃記憶結射具有二極 體^此串列的源極線結構與記憶串列之間的剖面圖。 體於此2i歹 記‘_^有二極 顯示兩個結構與記憶串列之間的示意圖,其 範:^^。21圖中的陣列之程式化操作的第-範« μ陣㈣綱作的第二 ..® ^^ ^ ^ ^b# ^ ^ 纪示—個類似於第27圖中之三維反及閑快閃 二η示意圖’在此圖示中顯示此串列中包括二極 體升第=極線結構與記憶串列之間。 範例之時序!^圖第。31圖中的陣列之程式化操作的一個 42 201212168 第33A和33B圖為三維反及閘快閃記憶陣列一部份之 穿隧電子顯微鏡的相片。 第34圖為實驗量測之多晶矽二極體的電流電壓(IV) 特性圖。 第35圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的讀取電流特性圖。 第36圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的程式化抑制特性圖。 第37圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的源極偏壓效應對於程式化干擾影響。 第38圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的導通閘極電壓效應對於程式化干擾影響。 第39圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的區塊抹除轉換電流示意圖。 第40圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的程式化及抹除狀態電流電壓特性示意圖,此 記憶體具有不同數目的程式化/抹除循環。 第41圖為實驗量測之與三維反及閘記憶體連接之多晶 矽二極體的臨界電壓分佈示意圖,此記憶體具有檢查表分 佈之程式化/抹除記憶胞。 【主要元件符號說明】 10、110 :絕緣層 11〜14、111〜114 :長條半導體材料 15、 115 :記憶材料 16、 17、116、117 :導線 18、19、118、119 :金屬矽化物 43 201212168 20、120 :溝渠 21〜24、121〜124 :絕緣材料 25、26、125、126 :主動區域 30〜35、40〜45、70〜78、80、82、84 :記憶胞 51〜56 :長條半導體材料堆疊 60(60-1、60-2、60-3)、61、160〜162 :字元線 86、87 :源極線 90〜95 :區塊選擇電晶體 97、 397 :穿隧介電層 98、 398 :電荷儲存層 99、 399 :阻擋介電層 83 :串列選擇線 85、88、89 :串列選擇電晶體 106、107、108 :位元線 128、129、130 :源/汲極區域 210、 212、214 :絕緣層 211、 213 :半導體 215 .記憶材料層 250 :山脊狀堆疊 315 :電荷捕捉層 225 :導線 226、1426 :金屬矽化物 875、975 :積體電路 860 :具有二極體於記憶串列中的三維可程式電阻唯讀記憶體 陣列 960 :有二極體於記憶串列中的三維反及閘快閃記憶體陣列 858、 958 :平面解碼器 859、 959 :串列選擇線 201212168 861、 961 :列解碼器 862、 962 :字元線 863、 963 :行解碼器 864、 964 :位元線 865、 965、867、967 :匯流排 866、 966 :感測放大器/資料輸入結構 874、974 :其他電路 869、969 :狀態機構 868、968 :偏壓調整供應電壓 871、 971 :資料輸入線 872、 972 :資料輸出線 410、1410 :基板 1412〜1414 :長條半導體材料 1415、1515 :區域 1425-1 到 1425-n :導線
1427 :串列選擇線SSL 1428 :整體源極線GSL 1449 : P+佈植區域 1450、1451、1550、1551 :栓塞 1491 :導電材料 1492、1592 :二極體 1106 :串列選擇線 1110〜1113 :二極體 1160〜1162 :導線 1170〜1175、1180、1182 :記憶胞 1190、1191 :接地選擇電晶體 1196、1197 :串列選擇電晶體 45

Claims (1)

  1. 201212168 七、申請專利範圍: L 一種記憶裝置,包含: 一積體電路基板; 個雄m長條半導體材料堆曼延伸出該積體電路基板,該複數 狀且包括至少兩個長條半導體材料由絕緣層分 &而成為複 5個平面位置中的不同平面位置; 複數複數個堆叠之上,且具有與該 線表面的交會點 兮複件於該交會區域’其經由該複數個長條半導體材料與 件文排成㈣介於位元線結構與源極狀間;以及. 極線^體墟,係介於記憶胞串列與位元線結構及源 2. 如申睛專利第1項之記憶裝置,其巾該㈣是反及間 3的一請專利範圍第1項之記憶裝置,其中該位元綠㈣士 二===一特定源極線及該複數= 憶胞中的-特定記= 可以辨識出該三維陣列的記 4.如申睛專利範圍第1項之記,丨音步詈,盆中兮一 咖,係介於記瓣顺該體與該串 5. 如申請專利侧第1項之記憶裝置,其巾該二極體與該串 46 201212168 列m ’係介於記憶胞$顺絲極線之間。6· 請專利範_ 1項之記憶裝置,更包括: 擇線*排成正交於該複触1堆疊之上,JL具有與該 I與該串列 ΐϋΐί,的表面,如此於該複數個堆叠與該接i選擇線 , …、祓数個堆疊之| 的表面,如此於該複數 表面的交會點建立串列選擇裝置;以及 H選擇、線鑛成正交於該複數個堆疊之上,且具有與該 表面的交會點建立接地選擇裝置。 7.如申請專利範圍第6項 該串列選擇輕與該位元線結構之間置Ί亥一極體轉接於 8. 如申凊專利範圍第6項之$情驻罢,甘+ ^ 該接地選擇裝置與該源極線之間。d、中该二極體耗接於 請專利範圍第1項之記憶裝置,其枝記, U 3 —穿隧層、一電荷捕捉層及一阻擋層。 !^/1中請專利賴第1項之記憶裝置,其中該長條半導體材 y ^_而該二極體包含—p型區域於該長條半導I料 It申請專利範圍第1項之於隱裝置,其中該長條半導體材 二斗匕3 η _而該二極體包含—p型栓塞與該長條半導體材 接觸。 12.如申請專利範圍f !項之記憶裝置,更包含邏輯以於程式 47 201212168 化㈣憶胞時施加反向驗至該記_未選取串 列中的二極 體。 13. —種記憶裝置,包含: 一積體電路基板; -個三轉觸記憶胞於該積體電路基板巾’該陣列包 含: 、 反及間串列記憶胞的堆疊;以及 一極體與該串顺接’係介於記鏡串顺位元線結 構及源極線其中一者之間。 14 .如^糊細第13項之記憶裝置,其巾該位元線結構中 的特疋位元線、该源極線中的一特定源極線及該複數條字元 線中的-特定字元線的組合選擇,可以辨識出該三維陣列 憶胞中的一特定記憶胞。 。 利範圍第13項之記憶裝置,其中該二極體與該串 列搞接Μ糸"於記憶胞串列與該位元線結構之間。 W如申請專利範圍第13項之記憶裝置,其中該二極體盘 列輕接’係介於記舰串顺該祕線之間。 、〆 R如申請專利範圍第U項之記憶裝置,更包括·· 及—串列選擇裳置介於該位樣结構與該記憶胞串列之間;以 一接地選擇裝置介於該源極線與該記憶胞串列之間。 18·如申請專利範圍第Π項之記憶裝置,其中該二極體输於 48 201212168 °亥串列選擇裝置與該位元線結構之間。 請專利範㈣17項之記憶裝置,其中該二極體減於 5亥接地選擇裝置與該源極線之間。 20·如中請專利範圍第13項之記憶|置’其中該記憶元件分別 匕含一穿隨層、一電荷捕捉層及一阻擋層。 21· —種操作三維反及閘快閃記憶體的方法,包含: 施加-程式化調整偏壓序列至該三維反及閘快閃記憶體,該 j陣列包含二極體與該串列輕接,使得該二極體係介於記憶 肊串列與位元線結構及源極線結構其中一者之間。 r如中μ專利範圍第21項之方法’其中該施加該程式化調整 偏壓序列包含: 自源極線結構之一者或多者通過該二極體的一者或多者 對未選取串列的一者或多者充電,其中該未選取串列並不包含 即將被該程式化調整偏壓程式化的記憶胞; 將忒位元線結構及源極線結構自該未選取串列及包含即 將被該程式化調整偏壓程式化的記憶胞之一者 串列解除耦接; 、 經由即將被該程式化調整偏壓程式化的記憶胞之一條或 多條字元線施加-程式化電壓至該未選取串列及該選取串列。 23.如中請糊顧第21項之方法,財馳加 化 偏壓序列包含: 沒有通過該二極體的-者或多者而自源極線結構之一者 或多者對未選取串列的一者或多者充電,其中該未選取串列並 49 201212168 不包含即將被該程式化調整偏壓程式化的記憶胞; 將§亥位元線結構及源極線結構自該未選取串列及包含即 將被該程式化調整偏壓程式化的記憶胞之一者或多者的一選取 串列解除耦接;以及 經由即將被該程式化調整偏壓程式化的記憶胞之一條或 多條字元線施加一程式化電壓至該未選取串列及該選取串列。 24. 如申§青專利範圍第21項之方法,其中該施加該程式化調整 偏壓序列包含: 通過該二極體的一者或多者而自位元線結構之一者或多 者對未選取串列的一者或多者充電,其中該未選取串列並不包 含即將被該程式化調整偏壓程式化的記憶胞; 將該位元線結構及源極線結構自該未選取串列及包含即 將被該程式化調整偏壓程式化的記憶胞之一者或多者的一選取 串列解除耦接;以及 經由即將被該程式化調整偏壓程式化的記憶胞之一條或 多條字元線施加一程式化電壓至該未選取串列及該選取串列。 25. 如申請專利範圍第21項之方法’其中該施加該程式’化調整 偏壓序列包含: 沒有通過該二極體的一者或多者而自位元線結構之一者 或多者對未選取串列的一者或多者充電’其中該未選取串列並 不包含即將被該程式化調整偏壓程式化的記憶胞; 將該位元線結構及源極線結構自該未選取串列及包含即 將被該程式化調整偏壓程式化的記憶胞之一者或多者的一選取 串列解除耦接;以及 經由即將被該程式化調整偏壓程式化的記憶胞之一條或多條字 元線施加一程式化電壓至該未選取串列及該選取_列。 50
TW100120044A 2010-09-01 2011-06-08 具有二極體於記憶串列中的三維陣列記憶體架構 TWI427744B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US37929710P 2010-09-01 2010-09-01
US13/011,717 US8659944B2 (en) 2010-09-01 2011-01-21 Memory architecture of 3D array with diode in memory string

Publications (2)

Publication Number Publication Date
TW201212168A true TW201212168A (en) 2012-03-16
TWI427744B TWI427744B (zh) 2014-02-21

Family

ID=45825443

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100120044A TWI427744B (zh) 2010-09-01 2011-06-08 具有二極體於記憶串列中的三維陣列記憶體架構

Country Status (4)

Country Link
JP (1) JP5977003B2 (zh)
KR (1) KR20120022676A (zh)
CN (1) CN102386188B (zh)
TW (1) TWI427744B (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150069115A (ko) * 2013-12-13 2015-06-23 매크로닉스 인터내셔널 컴퍼니 리미티드 반도체 구조 및 그 제조 방법
US9190467B2 (en) 2014-01-08 2015-11-17 Macronix International Co., Ltd. Semiconductor structure and manufacturing method of the same
TWI621244B (zh) * 2012-05-31 2018-04-11 應用材料股份有限公司 包括環繞式閘極字元線及包埋位元線的垂直通道dram
CN107978674A (zh) * 2016-10-25 2018-05-01 中芯国际集成电路制造(上海)有限公司 一种半导体器件及制备方法、电子装置
TWI718637B (zh) * 2019-03-29 2021-02-11 大陸商長江存儲科技有限責任公司 三維記憶體及其製造方法
US10964718B2 (en) 2019-03-29 2021-03-30 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11004861B2 (en) 2019-03-29 2021-05-11 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11011540B2 (en) 2019-03-29 2021-05-18 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11081496B2 (en) 2019-03-29 2021-08-03 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11665903B2 (en) 2019-03-29 2023-05-30 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102025111B1 (ko) * 2013-01-11 2019-09-25 삼성전자주식회사 전류 경로 선택 구조를 포함하는 3차원 반도체 장치 및 그 동작 방법
CN103928054B (zh) * 2013-01-15 2017-08-15 旺宏电子股份有限公司 一种包含叠层式存储器结构的存储器及其操作方法
KR101995910B1 (ko) * 2013-03-26 2019-07-03 매크로닉스 인터내셔널 컴퍼니 리미티드 3차원 플래시 메모리
US9159814B2 (en) 2013-03-26 2015-10-13 Tsinghua University Memory structure and method for forming same
CN103151357A (zh) * 2013-03-26 2013-06-12 清华大学 存储结构及其形成方法
JP6031394B2 (ja) * 2013-03-29 2016-11-24 旺宏電子股▲ふん▼有限公司 3dnandフラッシュメモリ
CN104112745B (zh) * 2013-04-19 2017-10-20 旺宏电子股份有限公司 三维半导体结构及其制造方法
CN104347635B (zh) * 2013-08-07 2017-07-14 旺宏电子股份有限公司 包括载子供应的半导体阵列排列
CN104576595B (zh) * 2013-10-16 2017-08-15 旺宏电子股份有限公司 集成电路及其操作方法
CN104766862A (zh) * 2014-01-06 2015-07-08 旺宏电子股份有限公司 三维存储器结构及其制造方法
CN105826312B (zh) * 2015-01-04 2019-01-11 旺宏电子股份有限公司 半导体元件及其制造方法
CN105990281B (zh) * 2015-02-27 2018-06-22 旺宏电子股份有限公司 半导体结构及其制造方法
KR102251815B1 (ko) * 2015-07-02 2021-05-13 삼성전자주식회사 메모리 장치 및 메모리 시스템
KR102432483B1 (ko) * 2015-12-31 2022-08-12 에스케이하이닉스 주식회사 데이터 저장 장치 및 이의 구동 방법
US9922987B1 (en) * 2017-03-24 2018-03-20 Sandisk Technologies Llc Three-dimensional memory device containing separately formed drain select transistors and method of making thereof
CN116546817A (zh) * 2017-05-31 2023-08-04 应用材料公司 3d-nand器件中用于字线分离的方法
JP2020087495A (ja) * 2018-11-29 2020-06-04 キオクシア株式会社 半導体メモリ
JP2020155664A (ja) * 2019-03-22 2020-09-24 キオクシア株式会社 半導体記憶装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7005350B2 (en) * 2002-12-31 2006-02-28 Matrix Semiconductor, Inc. Method for fabricating programmable memory array structures incorporating series-connected transistor strings
WO2004090984A1 (en) * 2003-04-03 2004-10-21 Kabushiki Kaisha Toshiba Phase change memory device
US20070253233A1 (en) * 2006-03-30 2007-11-01 Torsten Mueller Semiconductor memory device and method of production
JP2008034456A (ja) * 2006-07-26 2008-02-14 Toshiba Corp 不揮発性半導体記憶装置
KR100806339B1 (ko) * 2006-10-11 2008-02-27 삼성전자주식회사 3차원적으로 배열된 메모리 셀들을 구비하는 낸드 플래시메모리 장치 및 그 제조 방법
JP5091491B2 (ja) * 2007-01-23 2012-12-05 株式会社東芝 不揮発性半導体記憶装置
JP2009135328A (ja) * 2007-11-30 2009-06-18 Toshiba Corp 不揮発性半導体記憶装置

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI621244B (zh) * 2012-05-31 2018-04-11 應用材料股份有限公司 包括環繞式閘極字元線及包埋位元線的垂直通道dram
KR20150069115A (ko) * 2013-12-13 2015-06-23 매크로닉스 인터내셔널 컴퍼니 리미티드 반도체 구조 및 그 제조 방법
KR102063529B1 (ko) 2013-12-13 2020-01-08 매크로닉스 인터내셔널 컴퍼니 리미티드 반도체 구조 및 그 제조 방법
US9190467B2 (en) 2014-01-08 2015-11-17 Macronix International Co., Ltd. Semiconductor structure and manufacturing method of the same
CN107978674A (zh) * 2016-10-25 2018-05-01 中芯国际集成电路制造(上海)有限公司 一种半导体器件及制备方法、电子装置
US10964718B2 (en) 2019-03-29 2021-03-30 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
TWI718637B (zh) * 2019-03-29 2021-02-11 大陸商長江存儲科技有限責任公司 三維記憶體及其製造方法
US11004861B2 (en) 2019-03-29 2021-05-11 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11011540B2 (en) 2019-03-29 2021-05-18 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11081496B2 (en) 2019-03-29 2021-08-03 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11462565B2 (en) 2019-03-29 2022-10-04 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11502102B2 (en) 2019-03-29 2022-11-15 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11581332B2 (en) 2019-03-29 2023-02-14 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11665903B2 (en) 2019-03-29 2023-05-30 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof
US11943923B2 (en) 2019-03-29 2024-03-26 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and fabrication methods thereof

Also Published As

Publication number Publication date
JP2012054550A (ja) 2012-03-15
CN102386188A (zh) 2012-03-21
CN102386188B (zh) 2014-01-22
JP5977003B2 (ja) 2016-08-24
KR20120022676A (ko) 2012-03-12
TWI427744B (zh) 2014-02-21

Similar Documents

Publication Publication Date Title
TW201212168A (en) Memory architecture of 3D array with diode in memory string
CN102842339B (zh) 一种三维阵列存储器装置及其操作方法
US8947936B2 (en) Memory architecture of 3D array with diode in memory string
US8503213B2 (en) Memory architecture of 3D array with alternating memory string orientation and string select structures
US8199573B2 (en) Nonvolatile semiconductor memory device
TW475267B (en) Semiconductor memory
US10453861B1 (en) Ferroelectric non-volatile memory
US9698156B2 (en) Vertical thin-channel memory
US10468433B2 (en) Three-dimensional semiconductor devices including gate electrodes
US20190304988A1 (en) Ferroelectric non-volatile memory
US9362302B1 (en) Source line formation in 3D vertical channel and memory
US20130051150A1 (en) Three-Dimensional NAND Memory With Stacked Mono-Crystalline Channels
CN112771617B (zh) 具有降低的干扰的三维存储器器件编程
JP2007299975A (ja) 半導体装置およびその製造方法
CN106935587A (zh) 存储器元件及其制作方法
TW200908343A (en) Non-volatile semiconductor memory device
JP2007193862A (ja) 不揮発性半導体記憶装置
CN110323227A (zh) 低电阻垂直通道立体存储器元件
WO2008041536A1 (fr) Dispositif de stockage à semi-conducteurs non volatile et son procédé de fonctionnement
JP2008117959A (ja) 不揮発性半導体記憶装置
TWI506769B (zh) 絕緣層覆矽及薄膜電晶體的能隙工程分離閘極記憶體
CN106158021A (zh) 具有译码器及局部字符线驱动器的三维与非门存储器
TWI307965B (en) Multi-level non-volatile memory and manufacturing method thereof
CN101097923A (zh) 非易失性存储器件
TW550762B (en) Structure, fabrication and operation method of flash memory device