TW201203933A - Efficient electrical hibernate entry and recovery - Google Patents
Efficient electrical hibernate entry and recovery Download PDFInfo
- Publication number
- TW201203933A TW201203933A TW100107406A TW100107406A TW201203933A TW 201203933 A TW201203933 A TW 201203933A TW 100107406 A TW100107406 A TW 100107406A TW 100107406 A TW100107406 A TW 100107406A TW 201203933 A TW201203933 A TW 201203933A
- Authority
- TW
- Taiwan
- Prior art keywords
- differential
- wake
- differential signal
- voltage
- signal line
- Prior art date
Links
- 238000011084 recovery Methods 0.000 title description 2
- 238000000034 method Methods 0.000 claims abstract description 14
- 230000007958 sleep Effects 0.000 claims description 44
- 230000004044 response Effects 0.000 claims description 18
- 230000011664 signaling Effects 0.000 claims description 17
- 230000000295 complement effect Effects 0.000 claims description 10
- 238000004891 communication Methods 0.000 claims description 7
- 230000002093 peripheral effect Effects 0.000 claims description 5
- 230000002618 waking effect Effects 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 14
- 238000010586 diagram Methods 0.000 description 14
- 230000000694 effects Effects 0.000 description 4
- 230000006266 hibernation Effects 0.000 description 4
- 239000000428 dust Substances 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 230000008878 coupling Effects 0.000 description 2
- 238000010168 coupling process Methods 0.000 description 2
- 238000005859 coupling reaction Methods 0.000 description 2
- 238000006073 displacement reaction Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 241000282376 Panthera tigris Species 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000001627 detrimental effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 238000010291 electrical method Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/026—Arrangements for coupling transmitters, receivers or transceivers to transmission lines; Line drivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/20—Repeater circuits; Relay circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Power Sources (AREA)
Description
201203933 六、發明說明: 本申請案主張優先於2010年3月18曰提出申請之 12/727,073號美國申請案,12/727,〇73號美國申請案之全部 内谷特此以引用方式併入本文中。 【先前技術】 差動發訊係一種使用在兩個單獨導線上發送之兩個互補 k唬來電傳輸資訊之方法β信號值係該兩個單獨導線上之 電壓位準差且此值形成所傳輸之信號。接收裝置感測該兩 個信號之間的差而忽略每一導線相對於接地之各別電壓。 因此,差動發訊使能夠辨別處於較低位準之信號。此傳輸 技術可用於類比發訊及數位發訊。差動發訊之實例包含 (但不限於)LVDS(低壓差動發訊)、差動ECL(發射極耦合邏 輯)、PECL(正發射極輕合邏輯)、lvPECL(低電壓正發射 極编合邏輯)、RS-422、RS-485、Ethernet®(雙絞線)、 USB(通用串列匯流排)、串列ΑΤΑ、TMDS(轉變最小化差 動發訊)、Firewire®(IEEE 1394)及HDMI(高清晰度多媒體 介面)。 由於差動發訊比起單端發訊改良了系統雜訊抗擾性,因 此諸多電子應用(諸如可攜式或行動裝置)可降低供應電壓 以便節省電力及減少不必要之發射輻射。舉例而言,在差 動線上傳輸之電壓可遠低於單端發訊。在TXDP及TXDN上 傳輸之差動信號位準大約係200 mv。TXDP與TXDN之間的 差表示邏輯「高」或「低」。 154447.doc 201203933 差動信號可在兩個裝置之間發送,該兩個裝置中之一第 一者可係一主機裝置(諸如一電腦、一個人數位助理、一 行動電話’等等)且該兩個裝置中之一第二者可係與該主 機裝置介接之一裝置(諸如,一記憶卡、WiFi裝置或任一 其他週邊裝置),裝置中之一者可藉由該等差動信號 發送一省電命令至欲進入一省電狀態之另一裝置。該省電 狀態可包括休眠狀態或—閒置狀態1省電狀態係藉由減 小至該裝置内之組件中之一者或多者之電力(諸如使該裝 置内之一個或多個組件斷電)來節約電力之一電力管理模 式。在接收到省電命令之後,該裝置改變其組態以便進入 省電狀態且以便自省電狀態退出(當發送「喚醒」或退出 該省電狀態之一隨後命令時)。 圖1中繪示該等裝置之一個實例性組態。在主機/傳輸器 側,該輸出傳輸器經組態以處於高阻抗(HIZ)中。hiz係當 前未受電路驅動之一輸出端+之狀態。纟數位電路中,其 意指信號既未被驅動至一邏輯「高」位準亦未被驅動至一 邏輯「低」位準。由於將此一信號連接至一低阻抗電路將 不影響彼電路;反而其自身將被拉至與該經有效驅動之輸 出相同之電壓’因此可將其視為—開路(或「浮動」導 線)。 。在卡/接收器側,閉合/斷開一連串開關以便組態該接收 器。具體而言’冑用作用於普通差動㈣《高速終端電阻 器之低值電阻器(諸如50 Ω)與差動接收器線(RxDp、 RXDN)中斷連接,及將高值電阻器(諸如數Κω)連接至該等 154447.doc 201203933 差動接收器線(RXDP、rXDN)。高值電阻器(在圖】中展示 為R-大)當與輸出傳輸器之HIZ狀態組合時,在該接收器側 模擬-邏輯「低」》該接收器在該主機裝置退出mz時使用 谓測器(DET)偵測喚醒信號且開始在RXDp、rxdn上驅動 有效信號。 圖1中之組態具有數個缺點。首先,該组態在該接收器 侧需要兩個可切換電阻器組,其中該等組中之一者具有數 ΚΩ之一電阻。其次,圖i令之組態易受電磁干擾(麵)影 響,此乃因該等R-大電阻器之值如此高,從而需要更複雜 操作來抵製EMI脈衝》 圖2中、會示4等裝置之另—實例性組態。在發送該休眠 命令之後,該主機將其傳輸器輸出設定成HIZ。而且,該 主機接通可切換上拉電阻器,以使得將兩個差動線皆上拉 至V-PULL UP。在主機與卡之間存在固有的接地移位電 麼。該接地移位電麗被添加至M_puLL up,且該總位準 可係過電壓且對接收器電晶體有害。圖2中所緣示之該組 態因此需要該卡接收器包含用以保護該等輸入電晶體之專 用電路。 另外,圖2中所繪示之組態具有數個缺點。首先,該主 機裝置*要數個額外組件,包含該等上拉電阻器。其次, 以卡接收器為要用以計及該接地移位之額外專用電路。而 且°亥專用電路限制差動發訊之頻率範圍(僅支援最高至 1.5 Gbps之頻率)。 因此’關於該省電狀態之解決方案遭受過度複雜性之困 154447.doc 201203933 擾》 【發明内容】 本發明之實施例係由申請專利範圍界定,且不應將此章 節中之任何内容視為對彼等申請專利範圍之一限制。 舉例而言,下文所闡述之實施例一般而言係關於一系統 之至少一部分之省電。在一項實施例中,一裝置經由差動 信號線與一裝置通信。該裝置包括一控制器及至少兩個開 關。在一省電模式中,該控制器發送一個或多個信號至該 等開關以使得該等開關經組態以將該等差動信號線連接至 低阻抗(諸如將該兩個差動信號線連接至接地)。 提供其他實施例,且該等實施例中之每一者可單獨使用 或組合在一起使用。現在將參照隨附圖式闡述各實施例。 【實施方式】 藉由介紹之方式,以下實施例一般而言係關於在一省電 模式(諸如’休眠或閒置)之前、期間及/或之後之一個或多 個裝置之操作。在一項實施例中,該系統包含兩個裝置, 充當一傳輸器之一第一裝置及充當一接收器之一第二裝 置。在一第二實施例中,該第二裝置可進一步充當一傳輪 器且該第—裝置可充當一接收器,以使得傳輸可去往/來 自該第一裝置及該第二裝置中之每一者。 該第—裝置可與一單個第二裝置通信。或者,該第一袈 置可與多個第二裝置通信。進一步地,該第一裝置可藉: 差動發訊與該一個或多個第二裝置通信。該第一裝置可係 一主機裝置,且該第二裝置可係一個或多財。如下文所 I54447.doc 201203933 更詳細論述,該主機裝置可發送—省電命令至一個或多個 卡以便使該-個或多個卡進入一省電狀態中。該主機裝置 可針對該省電狀態而組態自身之至少—部分。而且,該一 個或多個裝置可針對該省電狀態而組態自纟。進一步地, 該-個或多個卡可發送—省電命令至該主機裝置以便使該 主機裝置進入—省電狀態中。該-個或多個卡可針對該省 電狀態而組態其自身之至少一部分。而且,該主機裝置可 針對該省電狀態而組態自身。 一發送該省電命令之該裝置將其傳^動㈣線巾之至少 -者組態成一預定低電壓及/或低阻抗。低阻抗係大約、 大致等於或小於50 Ω。舉例而言,低阻抗可大約或大致等 於用於差動信號線之—個、—些或所有終端電阻器。作為 另-實例’低阻抗可係大約或大致等於該等差動信號線中 之一者或兩者之特性阻抗。 在一項實施例中,發送省電命令(諸如休眠命令及/或喚 醒命令)之裝置將該兩個傳輸差動信號線組態成相同(或大 致相同)之預定低電麼且將該兩個差動信號線組態成低阻 抗。在-替代實施例中,發送省電命令(諸如休眠命令及/ 或奐醒βρ令)之裝置僅將該等傳輸差動信號線中之—第一 者組態成預定低阻抗及低電塵。可將該等傳輸差動信號線 中之第二者以不同於該等傳輸差動信號線中之第—者之方 式組態成(諸如)高阻抗。 該預定低電塵可係數個電壓中之一者。在_項實施例 中’該預定低電Μ係〇Ve舉例而言,〇ν可包括發送一省 154447.doc 201203933 電命令之裝置之至少一部分電路接地,諸如主機裝置之一 驅動器電路之電路接地。驅動器電路可用於藉由在該等差 動線上接入且驅動信號來經由該等差動線傳輸資料。 在一替代實施例中,該預定低電壓大於〇 V。具體而 言’該預定低電壓可低於該最低差動發訊電壓,高於該最 面差動發讯電壓,或在介於該最低差動發訊電壓與該最高 差動發訊電壓之間範圍内。 如上文所論論述,在一項實施例中,將該兩個差動信號 線設定成(或大致成)預定低電壓。具體而言,該兩個差動 仏號線中之每一者上之電壓可經組態以等於該預定低電壓 及低阻抗。舉例而言,在LVDS(低電壓差動發訊)之一項實 施方案中 ’ V〇l-1.0 V,V0H=1.4 V,Vcc=2.5-3.3 V 且 VEE=GND。在一項實施例中,該兩個差動信號線中之每一 者上之電壓可經組態以小於v〇L,諸如大致小於1〇 v或等 於 GND 〇 或者,該兩個差動信號線中之每一者上之電壓可經組態 成不同之低電壓,其中該等經組態之低電壓之差小於一預 定差。可基於用於退出省電狀態之差動喚醒信號來選擇該 預疋差。特定而言,該差動喚醒信號可具有至少一最小 差。該預定差可小於該差動喚醒信號之最小差以使得該接 收器在該省電狀態期間不將該等差動信號線上之電壓錯誤 地解譯為差動喚醒信號。 在LVDS之實例中,傳輸器可相依於所發送之邏輯而將 —小電流(諸如3.5 mA)注入至該等差動信號線中之一者 154447.doc 201203933 中。該電流在接收端處穿經一電阻器(其可在5 〇卩至1 2 〇 β 之範圍内且匹配於該等差動線之特性阻抗),且然後沿另 一導線在相反方向返回。依據歐姆定律,跨越該電阻器 (若其係約100 Ω)之電壓差因此係大約350 mv。接收器感 測此電壓之極性以判定邏輯位準。因此,差動信號線上之 電壓之間的預定差可小於350 mV(差動喚醒信號中之最小 差)0 主機裝置可以數種方式中之-者在該等差動信號線中之 一者或兩者上組態該預定低阻抗及低電壓。主機裝置可使 用被動或主動電組件以便組態該等差動線上之電壓。作為 -項實例,主機裝置可包含一個或多個用以組態該等差動 線上之電壓之開關。該一個或多個開關可係該主機裝置驅 動器電路之一部分(如下文關於圖4所論述)。《者,該一個 或多個開關可與該主機裝置驅動器電路分離(如下文關於 圖5所論述)。 該-個或多個開關可將該等差動㈣線連接至接地 將該等差動信號線組態成預定低電壓及低㈣4⑽ 言,-第-開關可將該等差動信號線中之第—者直接連接 至接地(例如,自該第—開關至接地僅線管且其間無中間 電組件),且一第二開關可將該等差動信號線中之第二者 直接連接至接地(例如,自該第:_至接地僅線管且其 =無中間電裝置)。作為另—實例,該第1關 等 差動線中之第—者連接至—[中間電組件(諸如-第! 電阻器)且該第—中間電組件可連接至接地,且將該等差 154447.doc 201203933 動線中之第二者連接至一第二中間電组件(諸如一第 阻器)且該第二中間電組件可連接至接地。 或者,該-個或多個開關可將該等差動信號線連接至不 同於接地之-預定低電虔及低阻抗。舉例而言, 節器可用於輸出該預定低電塵及低阻抗。該一個或多 關可將4等差動信號線連接至該電壓調節器輸出。 與該主機裝置通信之裝置在該等差動信號線中之一者或 兩者上接收預定低電麼及低阻抗。與該主機裝置通信之裝 置之-項實例係一卡’諸如包含一記憶體裝置之一卡。記 憶體裝置之實例包含(但不限於)安全數位(「s〇tm」)記憶 卡(相對慢的快閃儲存裝置之一實例)及超高速型叫刪· ID記憶卡(-較快的快閃儲存裝置之一實例)。犯係犯_3(:
商 h。UHS-ΙΙ係由 sd Associate針對下—代 s〇TM 卡開發之一標準且係-「高速協定j之-項實例。一卡之 ^ 一實例可係通用快閃儲存器(「UFS」)儲存裝置。 UFS」係由工作於電子工程設計發展聯合協會㈣价
Device Engineering CouncU)(「JEDEC」)固態技 術協會之UFS任務小組開發之一標準。 一在。項實施例中’該卡可包含福測該等差動信號線甲之 ▲者或兩纟上之一唤醒信號之一喚醒信號偵;則器。該喚醒 ^號伯測器之一項實例可包括接收該等差動信號線上之預 疋,電壓作為輸入之—差動放大器。在另一實施例中,該 卡° L 3與喚醒“號評估器組合之一喚醒信號偵測器。 "亥矣醒k號δ平估器可評估該喚醒信號之至少一個態樣,諸 154447.doc 201203933 如該喚醒信號是一差動信號「高」還是一差動信號 「低」。基於該經判定之喚醒信號,該卡可相應地喚醒。 舉例而言,一第一喚醒信號可指示在一間置狀態之後唤醒 之一指令。在此例項中,該卡可將電力重新供應至其電組 件中之一者或某些(諸如其接收器及傳輸器)。作為另一實 例,一第二喚醒信號可指示在喚醒期間執行之特殊指令。 在此例項中,除了將電力重新供應至該卡之電組件中之一 者或某些以外,該卡可在接收該第二喚醒信號之後執行預 定程序。 以此方式,該主機裝置及與該主機裝置通信之裝置可經 組態以.提供發訊省電狀態之一行動之一有效電學方法; 在省電狀態期間有效地保持該等差動線;及/或自省電狀 態恢復。與圖1及圖2中所揭示之組態相比較,本組態可利 用較少EMI、更小底材面(例如,⑦面積)及/或較少接地移 位效應而達成。 圖3係傳輸/接收休眠及喚醒命令之一主機裝置3 〇 〇及一 裝置305之一方塊圖。如圖3中所展示,主機裝置3〇〇包含 -傳輸器TX 310及-接收器Rx 32〇。類似地,裝置3〇5(其 可包含一卡或一週邊裝置)包含一傳輸器丁又34〇及一接收 器RX 330 i機裝置3 〇〇可發送一主機休眠命令至裝置 305。裝置305可使用該主機休眠命令以便將電力自裝置 305之至少一部分(諸如接收器RX 33〇)關斷或移除。主機 裝置300亦可閉合開關315以將該等差動信號線中之每一者 連接至接地。為喚醒裝置3G5,主機裝置發送—主機喚 154447.doc •11 - 201203933 醒命令。為感測該主機喚醒命令,裝置3〇5包含偵測器 DET 335,如下文所更詳細論述。裝置3〇5可使用該主機喚 醒命7以便將裝置305之至少一部分(諸如接收器Rx 33〇) 接通電源。 裝置305亦可發送一裝置休眠命令至主機裝置3〇〇。主機 裝置300可使用該裝置休眠命令以便將電力自主機裝置3〇〇 之至少一部分(諸如接收器RX 32〇)關斷或移除。裝置3〇5 亦可閉合開關345以將該等差動信號線中之每一者連接至 接地。為唤醒主機裝置300,裝置3〇5發送一裝置喚醒命 令。為感測該裝置喚醒命令,主機裝置3〇〇包含偵測器 DET 325。主機裝置3〇〇可使用該裝置唤醒命令以便將主機 裝置300之一部分(諸如接收器rx 32〇)接通電源。 圖4繪示主機裝置410及卡42〇之一方塊圖。在圖4中所繪 示之組態中,主機裝置410充當一傳輸器且卡42〇充當一接 收器。進一步地,圖4圖解說明主機裝置41〇包含一傳輸器 TX 〇在该省電狀態期間(諸如在已自該主機裝置傳輸該省 電命令之後但在發送該喚醒命令之前),該傳輸器τχ經組 態以具有一低阻抗輸出LOWZ。該低阻抗輸出l〇wZ在差 動信號線TXDP及TXDN中之一者或兩者上輸出。 卡420包含差動信號線RXDP及rxdN。卡420進一步包含 2個額定值為50 Ω之電阻器R及具有數十皮法拉之一值之一 電容器C。s亥2個電阻器R(其等係高速終端電阻器)及電容 器C用於普通差動發訊。卡420亦包含用於接收差動信號線 RXDP及RXDN上之信號之一接收sRXe該卡進一步包含 154447.doc •12· 201203933 經組態以偵須|J —喚醒信號且以偵^奐醒信f虎之一類型之偵 測器DET。舉例而言,雨可包括用以判定該等信號線上 之差動電壓之一差動放大器及用以判定一邏輯值(是邏 輯低」還疋邏輯「高」)以判定喚醒信號之類型之邏 輯’如下文所更詳細論述。 圖5係圖4中所繪示之主機裝置41〇之一擴展方塊圖之一 項實例。主機裝置500可包含一處理器51〇、一記憶體裝置 520及用於在主機裝置5〇〇之各種元件之間通信之一匯流排 530。處理器510係用於控制主機裝置5〇〇之一個或多個操 作之一控制器(諸如一微控制器)或算術邏輯單元。主機裝 置500進一步包含用於驅動傳輸線TXDP及TXDN中之一 者、另一者或兩者之一驅動器電路55〇。在藉由傳輸線 TXDP及TXDN傳輸資料時,驅動器電路55〇將信號接入且 驅動至傳輸線TXDP及TXDN上以使得傳輸線TXDP及TXDN 上之電壓差形成差動信號對。一對差動信號通常係其等電 流波形係彼此異相一百八十度(18〇°)之兩個信號。 進一步地’在圖5中所闡述之實施方案中,匯流排53〇係 一並行匯流排而驅動器電路550接收一串列輸入。為調和 該差異’串列化器540充當並行匯流排530與驅動器電路 550之串列輸入之間的一介面。在操作中,處理器51〇可存 取記憶體520以便組態去往驅動器電路550之一命令。處理 器5 10經由匯流排530發送該命令。匯流排530將該命令發 送至串列化器540,該串列化器又將該命令轉換成一串列 輸入命令以輸入至驅動器電路5 50。驅動器電路550接收該 154447.doc -13· 201203933 串列輸入命令且相應地組態自身。在一個態樣中’驅動器 電路550所接收之該串列輸入命令包括用以組態驅動器電 路550内之一個或多個開關以將差動信號線TXDp& τχ〇Ν 連接至接地之一命令。舉例而言,驅動器電路55〇回應於 接收到該串列輸入命令可組態一個或多個開關以使得差動 k號線TXDP及TXDN二者皆連接至驅動器電路55〇之接 地。在另一態樣中,驅動器電路55〇所接收之該串列輸入 命令包括用以將差動信號線TXDP及TXDN與接地中斷連接 之一命令。回應於該命令’驅動器電路55〇可控制驅動器 電路550中之一個或多個開關以將差動信號線TxDp及 TXDN與接地中斷連接。 圖6係圖4中所繪示之主機裝置之一擴展方塊圖之第二實 例。替代驅動器電路550包含用以將差動信號線τχορ及 TXDN連接至接地之開關’開關61 〇包含一個或多個用以將 差動信號線TXDP及TXDN連接至主機裝置600之至少一部 分之接地(諸如驅動器電路550之接地)之開關。開關610可 包括一個或多個電晶體。處理器510可發送一第一命令至 開關610以將差動信號線TXDP及TXDN連接至接地。特定 而言,開關610可包括一第一開關及一第二開關。處理器 5 10可發送相同信號至第一開關及第二開關以便使該第一 開關閉合(將該第一差動線電連接至接地)及以便使該第二 開關閉合(將該第二差動線電連接至接地)。或者該處理器 可發送一第一信號至一第一開關以便閉合該第一開關,及 發送一第二信號至該第二開關以便閉合該第二開關。處理 154447.doc • 14· 201203933 器510可發送一第二命令至開關610以將差動信號線txdP 及TXDN與主機裝置6〇〇之至少一部分之接地中斷連接。 圖7係圖4中所繪示之卡42〇之一擴展方塊圖之一項實 例。卡420包含一差動喚醒信號偵測器71〇,其包含經組態 以偵測一差動喚醒信號是否存在於差動信號線RXDp及 RXDN上之電路。在一個態樣中,差動喚醒信號偵測器7 i 〇 經組態以比較差動信號線RXDP與RXDN上之電壓以判定該 等電壓差是否超過一預定量(諸如10〇 mV) *用於差動喚醒 信號偵測器710之電路可包含一放大器(如關於圖8所論 述)。或者,用於差動唤醒信號偵測器710之電路可包括經 組態以比較差動信號線RXDP與RXDN上之電壓之一處理器 或其他類型之控制器。差動喚醒信號偵測器71〇可產生兩 個輸出:(1)指示是否已接收到該差動喚醒信號之一喚醒信 號;及(2)指示該差動喚醒信號之一邏輯值之線狀態。 卡420可進一步包含一差動喚醒信號評估器72〇。差動喚 醒信號評估器720可對該喚醒信號作出回應。特定而言, 回應於指示已接收到該差動喚醒信號之一唤醒信號,差動 喚醒信號評估器720可評估線狀態。舉例而言,該線狀態 可指示一差動「低」或一差動「高」。唤醒信號評估器72〇 可基於該等差動信號線上之一值而判定差動喚醒信號之一 類型。一差動「低」可指示一第一類型之喚醒信號且一差 動「高」可指示一第二類型之喚醒信號。差動喚醒信號評 估器720之輸出(OUT)可經由一匯流排650發送至駐存於卡 420中之一處理器630。處理器63〇可相依於差動喚醒信號 154447.doc •15· 201203933 之類型而判定喚醒之一類型,且存取記憶體640以便根據 喚醒信號之類型判定用以喚醒之一程序組。舉例而言,第 一類型之喚醒可係一啟動唤醒’其係指示卡420應執行一 啟動程序之一喚醒信號》因此’回應於接收到該啟動唤 醒,該裝置可執行用以啟動卡420之一個或多個程序。第 二類型之喚醒可係一休眠喚醒’其係指示卡420應執行一 休眠喚醒之一喚醒信號。因此’回應於接收到該休眠喚 醒’裝置可將電力供應至卡420之一個或多個區段(諸如接 收器Rx)。 圖8(其包含圖8A及圖8B)係圖4中所繪示之主機裝置及 之一擴展方塊圖之又一實例,其中在休眠模式期間組態兰 機裝置800與卡810兩者。主機裝置8〇〇包含四個開剧 SWA、SWB、SWC及SWD。如上文相對於圖5及圖6所氣 述’該四個開關可係該驅動器電路之—部分或可與該驅鸯 器電路分離。在將主機裝置800設定成休眠模式時,斷探 SWA&SWB,且閉合SWc及SWd。以此方式,將該等差鸯 信號線連接至主機裝置800之—接地,諸如傳輸接地^ GND。如圖8中所展示,該傳輸接地Τχ gnd連接至接收器 接地Hx GND。另-選擇係’ SWa及SWb可將該等差動線與 該驅動器電路之一個或多個放大器中斷連接。舉例而言, 該驅動器電路可包含一第一放大器及一第二放大器。在差 動發訊期間’言亥第一放大器可用於在該第—差動線上驅動 -第-《’且-第二放大器可用於在該第二差動線上驅 動-第二電壓。在一省電模式_,可關閉該第一放大器 154447.doc -16· 201203933 及該第二放大器。進一步地,可斷開SWa以將該第一放大 器與該第一差動信號線電中斷連接,且可斷開SWb以將該 第二放大器與該第二差動信號線電中斷連接。 此外,可停用主機裝置800内之組件,諸如高速接收器 HS Rcvrl。因此,由於該等差動發訊線簡單地連接至接地 (而非被上拉至一電壓,諸如圖2中所繪示),因此用以保持 該等差動信號線之所消耗之電力低於依賴於上拉電晶體之 -組態m該主機裝置不必為了針對該休眠模式 組態主機裝置800而添加任何額外電阻器或中斷連接主機 裝置800上之任何電阻器。而是,用作用於普通差動發訊 之问速終端電阻器RtermTx可在休眠模式期間保持連接至該 等差動發訊線。 在將卡810設定成休眠模式時,可停用卡81〇内之組件, 諸如高速接收器HS RCvr2及高速驅動器Hs Driver。進一步 地,該卡不必為了針對該休眠模式組態卡81〇而添加任何 額外電阻器或中斷連接卡81〇上之任何電阻器。更確切 地’不必重新組態用作高速終端電阻器之、_以及用於 雙工之開關S WntermRj SWptermRx。舉例而言,在休眠模式 期間可斷開或閉合開關SWU SWpw。&與圖i中 所繪示之組態不同’圖1中之組態需要額外開關及大Ω電阻 益,及伴隨彼等組件之問題。卡81〇可進一步包含一差動 活動侧器,其係圖7中所繪示之差動喚醒信號侧器71〇 之一項實例。該差動活動偵測器可包括具有磁滯之一運算 放大器。該運算放大器之磁滞可經選擇以使得其大於休眠 154447.doc 201203933 模式期間之該等差動信號線上之電壓之任何差,但小於當 發送該差動喚醒信號時該等差動信號線上之電壓差。差動 喚醒信號们則n 710之輸出可發送至活㈣測器邏輯 (ADL)。活動偵測器邏輯(ADL)係差動喚醒信號評估器72〇 之一項實例。活動偵測器邏輯(ADL)可輪出指示差動喚醒 信號之類型之一個或多個輸出信號。 圖9係自傳輸器之觀點之一省電操作之一流程圖9〇〇之一 實例。在905處,傳輸器發送休眠命令。如上文所論述, 主機裝置或-週邊裝置(諸如一卡)可經由一個或多個驅動 器電路發送休眠命令。為發送休眠命令,一處理器可指示 傳輸器藉由傳輸器傳輸休眠命令,諸如處理器51〇可指示 驅動器電路550藉由在該等差動信號線上驅動互補電壓以 編碼休眠命令來發送休眠命令。 在發送休眠命令之後,處理器可發送用以針對休眠組態 該等差動信號線之一指令。在91〇處,可由傳輸器接收用 以針對休眠組態該等差動信號線之指令。舉例而言,用以 針對休眠組態該等差動信號線之指令可包括用以閉合一個 或多個開關之一指令。驅動器電路(諸如驅動器電路55〇)或 開關610可接收用以針對休眠組態該等差動信號線之指 令。回應於接收到該指令,在915處,發送休眠命令之裝 置之至少一部分將該兩個差動信號線連接至接地。舉例而 言,驅動器電路可回應於接收到來自處理器之該指令而閉 合一個或多個開關。 該傳輸器然後等待接收用以退出休眠之指令,如由決策 154447.doc •18· 201203933 G所展不。舉例而言,主機裝置细中之處理器η。 :待以發出何時退出休眠之指令。在是時候退出休眠 日、_^理器510發送該指令(諸如用以組態-個或多個開關 之礼令)。回應於接收到用以退出休眠之指令,在925 處’該傳輸器將該兩個差動信號線與接地中斷連接。在 處,該傳輸器可進一步判定嗔醒之一類型(諸如啟動嗔 或休眠奐s星)》而且,在935處,該傳輸器發送包含有喚 醒類型之喚醒命令。 、 =10係自接收器之觀點之一省電操作之一流程圖之 實例。在1005處’接收器接收休眠命令。如上文 述’主機裝置或-週邊裝置(諸如一卡)可接收休眠命令。
回應於接收到休眠命令,在蘭處,該裝置關閉其自身之 至少-部分。舉例而言’該裝置可回應於接收到該休眠命 令而關閉接收器。該裝置然後等待接收喚醒信號,如決策 方塊HH5中所展示1應於接收到該喚醒信號,在刪 處’該裝置判定所接收之喚醒信號;之類型。如上文所論 述’可發出複數個喚醒信號中之—者"奐醒信號之類^ 判定經執行以退出該省電狀態之一個或多個操作。在MU 處’該裝置藉由基於所判定之喚醒信號之類型而接通自身 來自該省電狀態退出。 意欲將前述詳細說明理解為對本發明可採取之選定形式 之一圖解說明而不理解為對本發明之一界定。打算僅由L 下包含所冑等效内容之申料利制來界定本發明之範 154447.doc -19· 201203933 【圖式簡單說明】 圖1係-第-先前技術組態之—方塊圖。 圖2係-第二先前技術組態之一方塊圖。 圖3係傳輪/接收休眠及喚命 之-方塊圖。 ^之-主機裝置及-裝置 之 :::圖解說明該主機裝置/傳輸器及卡裝置/接收器 器之一擴展方塊
圖5係圖4中所繪示之該主機裝置/傳輪 圖之一項實例。 J is之一擴展方塊 圖6係圖4中所繪示之該主機裝置/傳輪 圖之第二實例。 擴展方塊圖之一 圖8(其包含圆8A及圖8B)係 ^ , ^ 厅、會不之該主機裝置及 該卡之一擴展方塊圖之又一實例。 圖9係一傳輸器發送一休 ^ A ^ 針斜休眠組態該等差 動線及發送一唤醒命令之一流程 I例〇 圖10係一接收器接收一休命 感剛該喚醒命令及組 態从喚醒之該接收器之一流程圖之一實例。 【主要元件符號說明】 圖7係圖4中所繪示之該卡/接收器之一 項實例。 300 主機裝置 305 裝置 310 傳輸器 315 開關 154447.doc •20· 201203933 320 接收器 325 偵測器 330 接收器 335 偵測器 340 傳輸器 345 開關 350 主機休眠/喚醒命令 355 裝置休眠/喚醒命令 410 主機裝置 420 卡 500 主機裝置 510 處理器 520 記憶體裝置 530 匯流排 540 串列化器 550 驅動器電路 600 主機裝置 610 開關 630 處理器 640 記憶體 650 匯流排 710 差動喚醒信號偵測器 720 差動喚醒信號評估器 800 主機裝置 154447.doc -21 - 201203933 810 卡 HS DRIVER 高速驅動器 HS RCVR 高速接收器 RX 接收器 RXDN 差動接收器線 RXDP 差動接收器線 sw 開關 TX 傳輸器 TXDN 差動傳輸器線 TXDP 差動傳輸器線 I54447.doc 22-
Claims (1)
- 201203933 七、申請專利範園·· 二裝置通信之裝置,該 I. 一種用於經由差動信號線與—第 裝置包括: 一徑刺器; 一第一開關,其經組態以回應於接收到來自該控制器 之至少-個信號而在一省電模式之至少一部分期間將一 第一差動彳§號線連接至低阻抗;及 f第二開關’其經組態以回應於接收到來自該控制器 之該至少—個信號而在該省電模式之該至少-部分期間 將一第二差動信號線連接至低阻抗。 2’如請求m其經組態以藉由在該等差動信號線 上驅動互補電壓以在料差動信號線上編碼資訊來與該 第一農置通信; 其中該第一開關經組態以回應於接收到該至少一個信 號而將該第一差動信號線連接至一第一預定電壓,· 其中該第二開關經組態以回應於接收到該至少一個信 號而將s亥第二差動信號線連接至一第二預定電壓;且 其中該第一預定電壓及該第二預定電壓小於該等互補 電壓。 3. 如請求項2之裝置,其中該第一預定電壓與該第二預定 電壓大致相同。 4. 如請求項3之裝置’其進一步包括: 一驅動器電路’其經組態以在該等差動信號線上驅動 5亥等互補電壓,該驅動器電路包含一第一放大器及一第 154447.doc 201203933 二放大器; 一第一發訊開關,其經組態以將該第一放大器與該第 一差動信號線電連接;及 一第二發訊開關,其經組態以將該第二放大器與該第 二差動信號線電連接, 其中該控制器經組態以: 在忒省電模式之該至少一部分期間,閉合該第一開 關及該第二開關,且斷開該第一發訊開關及第二發訊 開關;且 在一發訊模式期間,斷開該第一開關及該第二開 關,且閉合該第一發訊開關及第二發訊開關。 5. 如凊求項4之裝置,其中該第一開關經組態以將該第一 差動信號線電連接至接地;且 其中該第二開關經組態以將該第二差動信號線電連接 至接地。 6. 如請求項1之裝置,其中該第—開關經組態以回應於接 收到該至少一個信號而將該第一差動信號線連接至接 地;且 其中該第二開關經組態以回應於接收到該至少—個信 號而將該第二差動信號線連接至該接地。 7. 一種經組態以經由差動信號線通信之裝置,該農置包 括: 電路’其與該等差動信號線中之至少一者電通信,該 電路經組態以: 154447.doc 201203933 接收用以組態該等差動信號線中之該至少一者之— 指令;且 回應於接收到該指令,在一省電模式之至少一部分 期間將該等差動信號線中之—者設定成低阻抗且將該 等差動信號線中之另一者設定成低阻抗或高阻抗。 8. 如請求項7之裝置,其令該電路經組態以將該等差動信 號線中之該另一者設定成低阻抗;且 其中該電路經組態以將該等差動信號線設定成大致一 相同預定電壓。 9. 如請求項8之裝置,其卡該電路包括至少兩個開關;且 其中該電路經組態以控制該至少兩個開關以使得該等 差動信號線電連接至接地。 10. 如喷求項9之裝置,其中該電路包括經組態以在該等差 動k號線上接入且驅動差動信號之驅動器電路;及 其中該驅動器電路包括該至少兩個開關。 11. 如凊求項7之裝置,其中該電路包括經組態以在該等差 動信號線上接入且驅動互補電壓以在該等差動信號線上 編碼資訊之驅動器電路; 其中該電路經組態以將一第一差動信號線設定成一第 一預定電壓; 其中該電路經組態以將一第二差動信號線設定成一第 二預定電壓;且 其中該第一預定電壓及第二預定電壓小於該等互補電 壓。 154447.doc 201203933 12. 如請求項U之裝置,其中該第一預定電壓與該第二預定 電壓大致相同。 13. ,請求項u之裝置,其中該驅動器電路經組態以經由該 等差動信號線發送一差動喚醒信號至週邊裝置,該差動 喚醒信|包括該第-差動信號線上之一第一喚醒電壓及 該第二差動信號線上之—第二喚醒電壓;且 其中該第一喚醒電壓與該第二喚醒電壓之間的一差大 於該第一預定低電壓與該第二預定低電壓之間的一差。 14 · -種在-省電模式之至少—部分期間組態差動信號線之 方法’該方法包括: 在該等差動信號線上驅動互補電壓以編碼一省電命 令; 在一省電模式之該至少一部分期間將一第一差動信號 線連接至低阻抗及一第一預定電壓;及 在該省電模式之該至少一部分期間將一第二差動信號 線連接至低阻抗及一第二預定電壓, 其中該第一預定電壓及該第二預定電壓小於該等互補 電壓。 15. 如請求項14之方法,其中該第一預定電壓大致等於該第 二預定電壓。 16. 如請求項14之方法,其中將該第一差動信號線連接至低 阻抗包括將該第一差動信號線電連接至接地;且 將該第二差動信號線連接至低阻抗包括將該第二差動 信號線電連接至該接地。 154447.doc 201203933 17. 18. 19. 20. 如睛求項14之方法,其進一步包括經由該等差動信號線 發运一差動喚醒信號,該差動唤醒信號自複數個喚醒類 型編碼喚西某類型。 一種經組態以經由差動信號線與一第二裝置通信之裝 置,該裝置包括: 一控制器;及 電路,其與該控制器通信,該電路經組態以: 在一省電模式之至少一部分期間,接收該等差動信 號線上之預定低阻抗電壓,該等預定低阻抗電壓大致 相同; 判定是否已接收到一差動唤醒信號;且 回應於判定已接收到該差動喚醒而輸出一喚醒信號 至該控制器。 如請求項18之裝置,其中該電路包括一放大器; 其中該等差動信號線包含—第—差動線及_第二差動 線; 其中該差動喚醒信號包括該第一差動信號線上之—第 -喚醒電壓及該第二差動信號線上之一第二喚醒電壓;且 其中該放大器經組態以僅當該第一喚醒電壓斑該第二 喚醒電壓之間的-差大於—預定量時才輸出該喚醒信 號。 如明求項18之裝置,其進一步包括唤醒信號評估器電 路’其經組態以判定該差動喚醒信號之一類型,其中該 差動嗓醒信號之該類型判定回應於接㈣該差動喚醒^ 154447.doc 201203933 號之該裝置之喚醒動作。 21·如請求項20之裝置,其中一第一類型之差動喚醒信號包 括一啟動喚醒’該裝置回應於接收到該啟動喚醒而啟 動;且 其中一第二類型之差動唤醒信號包括一休眠唤醒,該 裝置回應於接收到該休眠喚醒而通電。 22.如請求項18之裝置,其中當判定是否已接收到該差動喚 醒信號時該等差動信號線之電阻與當判定該差動線上之 一差動“號時该等差動信號線之電阻大致相同。 該方法包 23. —種在一省電模式期間操作一裝置之方法, 括: 接收该等差動信號線上之互補電壓以在該等差動信號 線上編碼一省電命令; 在一省電模式之至少一部分期間 在該等差動信號線電壓; 判定是否已接收到一差動喚醒信號;26.如請求項23之方法,里冷—-it λ*中之一者;及 回應於差動喚醒信號之該所判定之類型而 154447.doc • 6 · 201203933 27.如請求項26之方法,其中一第一類型之差動喚醒信號包 括一啟動喚醒;且 其中喚醒包括回應於接收到該啟動喚醒而啟動。 154447.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/727,073 US8188764B2 (en) | 2010-03-18 | 2010-03-18 | Efficient electrical hibernate entry and recovery |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW201203933A true TW201203933A (en) | 2012-01-16 |
Family
ID=44070629
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100107406A TW201203933A (en) | 2010-03-18 | 2011-03-04 | Efficient electrical hibernate entry and recovery |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US8188764B2 (zh) |
| EP (1) | EP2548349A1 (zh) |
| KR (1) | KR101845095B1 (zh) |
| CN (1) | CN102893567B (zh) |
| TW (1) | TW201203933A (zh) |
| WO (1) | WO2011115759A1 (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI868825B (zh) * | 2023-07-27 | 2025-01-01 | 瑞昱半導體股份有限公司 | 具有低功耗喚醒機制的電子裝置及其運作方法 |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7142107B2 (en) | 2004-05-27 | 2006-11-28 | Lawrence Kates | Wireless sensor unit |
| EP1905200A1 (en) | 2005-07-01 | 2008-04-02 | Terahop Networks, Inc. | Nondeterministic and deterministic network routing |
| WO2009140669A2 (en) | 2008-05-16 | 2009-11-19 | Terahop Networks, Inc. | Securing, monitoring and tracking shipping containers |
| US8391435B2 (en) * | 2008-12-25 | 2013-03-05 | Google Inc. | Receiver state estimation in a duty cycled radio |
| US8637668B2 (en) | 2010-06-15 | 2014-01-28 | Basf Se | Process for preparing a cyclic tertiary methylamine |
| US8933223B2 (en) | 2010-10-14 | 2015-01-13 | Basf Se | Process for preparing a cyclic tertiary amine |
| JP5234374B2 (ja) * | 2011-03-02 | 2013-07-10 | 日本電気株式会社 | 差動信号伝送回路、ディスクアレイコントローラ及び差動信号伝送ケーブル |
| US9076398B2 (en) * | 2011-10-06 | 2015-07-07 | Himax Technologies Limited | Display and operating method thereof |
| IN2014DN10668A (zh) | 2012-06-01 | 2015-08-28 | Basf Se | |
| US8884015B2 (en) | 2012-06-01 | 2014-11-11 | Basf Se | Process for the preparation of a mono-N-alkypiperazine |
| US8981093B2 (en) | 2012-06-06 | 2015-03-17 | Basf Se | Process for preparing piperazine |
| TWI495294B (zh) * | 2012-10-30 | 2015-08-01 | Realtek Semiconductor Corp | 計算機網路連線狀態的偵測方法 |
| KR102574330B1 (ko) | 2018-03-07 | 2023-09-01 | 삼성전자주식회사 | 반도체 회로 및 반도체 시스템 |
| DE102018221586A1 (de) | 2018-12-13 | 2020-06-18 | Robert Bosch Gmbh | Störsichere Übertragung von Signalen zwischen unterschiedlichen Massepotentialen |
| US11408919B2 (en) * | 2018-12-31 | 2022-08-09 | Tektronix, Inc. | Device signal separation for full duplex serial communication link |
| CN111309385B (zh) * | 2020-01-17 | 2023-02-07 | 高新兴物联科技股份有限公司 | 一种中断唤醒方法、装置、电子设备及可读存储介质 |
| US11677591B2 (en) * | 2020-05-12 | 2023-06-13 | Saic Motor Corporation Limited | Bidirectional isolated communication circuit and method for differential signal |
| CN112731828B (zh) * | 2020-12-09 | 2021-12-14 | 深圳市紫光同创电子有限公司 | 终端电阻电路、芯片以及芯片通信装置 |
| US12481509B2 (en) | 2022-11-08 | 2025-11-25 | SanDisk Technologies, Inc. | Hiberate (HIB8) exit time for universal flash storage (UFS) devices by monitoring when to enable or disable low power states without waiting on squelch detection |
| KR20240132881A (ko) * | 2023-02-27 | 2024-09-04 | 주식회사 엘엑스세미콘 | 데이터 수신 장치, 데이터 수신 방법, 및 데이터 통신 시스템 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH07105819B2 (ja) * | 1987-07-08 | 1995-11-13 | ファナック株式会社 | デジタル差動信号伝送装置 |
| JP3828652B2 (ja) * | 1998-01-09 | 2006-10-04 | 株式会社アドバンテスト | 差動信号伝送回路 |
| US7170949B2 (en) * | 2002-03-14 | 2007-01-30 | Intel Corporation | Methods and apparatus for signaling on a differential link |
| US7200186B2 (en) * | 2002-03-14 | 2007-04-03 | Intel Corporation | Methods and apparatus for reducing power usage of a transmitter and receiver coupled via a differential serial data link |
| US7203853B2 (en) * | 2002-11-22 | 2007-04-10 | Intel Corporation | Apparatus and method for low latency power management on a serial data link |
| JP4492920B2 (ja) * | 2003-05-27 | 2010-06-30 | ルネサスエレクトロニクス株式会社 | 差動信号伝送システム |
| CN1826786A (zh) * | 2003-06-02 | 2006-08-30 | 高通股份有限公司 | 生成并实施一用于更高数据率的讯号协议和接口 |
| JP3807407B2 (ja) | 2003-09-05 | 2006-08-09 | セイコーエプソン株式会社 | トランスミッタ回路、レシーバ回路、インターフェース回路、及び電子機器 |
| US7352248B2 (en) * | 2005-03-01 | 2008-04-01 | Seiko Epson Corporation | Method and apparatus for maintaining a clock/data recovery circuit frequency during transmitter low power mode |
| US7439760B2 (en) * | 2005-12-19 | 2008-10-21 | Rambus Inc. | Configurable on-die termination |
| US20080123792A1 (en) * | 2006-11-27 | 2008-05-29 | Edoardo Prete | Apparatus and method for transmitting signals over a signal line |
| CN101471698B (zh) * | 2007-12-28 | 2012-09-05 | 艾默生网络能源系统北美公司 | 一种含有供电模块的rs485总线系统 |
| US7741867B2 (en) * | 2008-10-30 | 2010-06-22 | Hewlett-Packard Development Company, L.P. | Differential on-line termination |
-
2010
- 2010-03-18 US US12/727,073 patent/US8188764B2/en active Active
-
2011
- 2011-03-04 TW TW100107406A patent/TW201203933A/zh unknown
- 2011-03-04 KR KR1020127027072A patent/KR101845095B1/ko active Active
- 2011-03-04 EP EP11707767A patent/EP2548349A1/en not_active Withdrawn
- 2011-03-04 CN CN201180024624.1A patent/CN102893567B/zh active Active
- 2011-03-04 WO PCT/US2011/027147 patent/WO2011115759A1/en not_active Ceased
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI868825B (zh) * | 2023-07-27 | 2025-01-01 | 瑞昱半導體股份有限公司 | 具有低功耗喚醒機制的電子裝置及其運作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2548349A1 (en) | 2013-01-23 |
| US20110227641A1 (en) | 2011-09-22 |
| US8188764B2 (en) | 2012-05-29 |
| KR101845095B1 (ko) | 2018-04-03 |
| CN102893567B (zh) | 2015-06-10 |
| WO2011115759A1 (en) | 2011-09-22 |
| KR20130062906A (ko) | 2013-06-13 |
| CN102893567A (zh) | 2013-01-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201203933A (en) | Efficient electrical hibernate entry and recovery | |
| US9684361B2 (en) | Devices routing wakeup signals using physical layer directly to power management circuit without waking up link layer | |
| US12086013B2 (en) | USB interface circuit and method for low power operation | |
| EP2135249B1 (en) | Progressive power control of a multi-port memory device | |
| EP2530601B1 (en) | Redriver circuits with power saving modes | |
| EP2115605B1 (en) | Detecting connection to a usb host or hub without using an extra status input | |
| US11775045B2 (en) | Managing power at a station via a physical layer device and related systems, methods and devices | |
| US8527798B2 (en) | Energy-saving circuit for a peripheral device, peripheral device, switching device and method of operation | |
| US8130010B2 (en) | Signal lines with internal and external termination | |
| KR20050063782A (ko) | 호스트로서 동작가능한 장치 | |
| CN104657313A (zh) | 通用串行总线装置的检测系统及其方法 | |
| JP2013538385A (ja) | 低電力状態を実施するシステムと方法 | |
| CN104781754A (zh) | 通信端口中的空闲功率的减小 | |
| JP2018535493A (ja) | Usbインターフェース回路および低電力動作のための方法 | |
| US20210365101A1 (en) | Control system for controlling intelligent system to reduce power consumption based on bluetooth device | |
| CN105094271B (zh) | 集线器控制方法以及集线器控制电路 | |
| US20090153189A1 (en) | Universal serial bus wakeup circuit | |
| JP3987163B2 (ja) | データ通信システム | |
| EP1876512B1 (en) | Network control apparatus and method for enabling network chip | |
| EP2798505B1 (en) | Power management for data ports | |
| US20060015670A1 (en) | Apparatus for detecting connection of a peripheral unit to a host system | |
| CN115549747B (zh) | 高速传输系统、信号中继器以及信号中继器的控制方法 | |
| CN114661646A (zh) | 串口转接控制电路 | |
| CN101431417A (zh) | 网络处理器及其省电方法 | |
| CN101222489A (zh) | 基于链路端口模式的链路电源的控制 |