[go: up one dir, main page]

TW201203516A - Semiconductor substrate, method for making a semiconductor substrate, electronic device, and method for making an electronic device - Google Patents

Semiconductor substrate, method for making a semiconductor substrate, electronic device, and method for making an electronic device Download PDF

Info

Publication number
TW201203516A
TW201203516A TW100114604A TW100114604A TW201203516A TW 201203516 A TW201203516 A TW 201203516A TW 100114604 A TW100114604 A TW 100114604A TW 100114604 A TW100114604 A TW 100114604A TW 201203516 A TW201203516 A TW 201203516A
Authority
TW
Taiwan
Prior art keywords
layer
semiconductor
semiconductor portion
separation layer
semiconductor substrate
Prior art date
Application number
TW100114604A
Other languages
English (en)
Other versions
TWI600139B (zh
Inventor
Naohiro Nishikawa
Tsuyoshi Nakano
Takayuki Inoue
Original Assignee
Sumitomo Chemical Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Chemical Co filed Critical Sumitomo Chemical Co
Publication of TW201203516A publication Critical patent/TW201203516A/zh
Application granted granted Critical
Publication of TWI600139B publication Critical patent/TWI600139B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/47FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
    • H10D30/471High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
    • H10D30/473High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
    • H10D30/4732High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
    • H10D30/4738High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material having multiple donor layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/47FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/015Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/80FETs having rectifying junction gate electrodes
    • H10D30/87FETs having Schottky gate electrodes, e.g. metal-semiconductor FETs [MESFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10P10/00
    • H10P14/20
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/85Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
    • H10D62/854Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs further characterised by the dopants
    • H10P14/24
    • H10P14/3221
    • H10P14/3251
    • H10P14/3418
    • H10P14/3421

Landscapes

  • Junction Field-Effect Transistors (AREA)

Description

201203516 六、發明說明: 、 【發明所屬之技術領域】 • 楼明侧於—種半導縣板、半㈣基板之製造方 法、電子裝置(device),以及電子裝置之製造方法。 【先前技術】 在專利文獻1中’係揭示—種在GaAs基板上疊層有n 型場效電晶體、i-GaAs分離層及p型場效電晶^補型 半導體裝置。 (專利文獻1)日本特開平1G_313G96號公報 【發明内容】 [發明所欲解決之課題] 在單一基底基板上形成有n型場效電晶體及口型場效 電晶體之互補型裝置,係被期待作為低消耗電力且可高速 動作之電子裝置。 以往’係在形成有η型場效電晶體之層的下方,設有 作為接觸(contact)層使用的p_GaAs層。在p_GaAs層中, 由於載子(carrier)可自由移動,因此從設於p型場效電晶 體之接觸層之電極注入的載子,會經由p-GaAs層而移動至 η型場效電晶體侧。結果,由於η型場效電晶體與p型場 效電晶體之間會有洩漏電流流通,因此難以提高η型場效 電晶體與ρ型場效電晶體之間的耐電壓。 在專利文獻1所記載之發明中,於反應爐内’係依緩 衝(buffer)層、ρ 型通道(channel)層、i 型阻障(barrier) 層、分離層、η型通道層、i型阻障層及接觸層(contact 3 323072 201203516 layer)之順序藉由結晶成長而形成於基底基板上之後,將 所獲得之半導體基板從反應爐取出。接著,藉由將所取出 之半導體基板從η型接觸層至分離層之層進行餘刻,使形 成Ρ型場效電晶體之區域露出之後,將所獲得之半導體基 板投入於反應爐,再於i型阻障層表面藉由結晶成長來形 成p-GaAs。如此,在將半導體基板暫時從反應爐取出,且 將此基板加工之後再送回反應爐,以進一步進行結晶成長 之方法中’所製造之半導體裝置之成本會變高。 [解決課題之手段] 為了解決上述問題,在本發明之第1態樣中,係.提供 一種半導體基板,其係具備:基底基板;第1半導體部, 形成於基底基板上’且具有包含第1傳導型之多數載子的 第1通道層;分離層’形成於第1半導體部之上方,且具 有賦予較第1半導體部之雜質準位(impurity state)還深 之雜質準位的雜質;及第2半導體部,形成於分離層之上 方’且具有包含與第1傳導型相反之第2傳導型之多數载 子的第2通道層。該分離層係例如具有可將第1半導體部 中之第1傳導型之多數載子予以全部捕捉(trap)之數的雜 質原子。 在上述半導體基板中,分離層係可於從第1半導體部 之傳導帶起深〇.25eV以上之準位,具有捕獲電子之電子捕 獲中心。此外,分離層係可於從第1半導體部之價電子帶 起深〇.25eV以上之準位,具有捕獲電洞之電洞捕獲中心。 該分離層係例如具有氧原子、硼原子、鉻原子、或鐵原子。 4 323072 201203516 該分離層之雜質濃度係例如未達lxl021(em-3j。 此外’上述半導體基板之第1通道層係可具有較第2 通道層中所含之電子載子數及分離層中所含之電子載子數 之合計載子數還大數量的電子載子;第2通道層係可具有 較第1通道層中所含之電洞载子數及分離層中^含之電洞 載子數之合計載子數還大數量的電洞栽子。兹舉一例,上 述半導體基板之基底基板係為GaAs ;分離層係為捧雜有氧 原子之AlyGaHAVOSySl)。此時,第i通道層及第2通 道層係可為 InzGai-zAs(OSz^l;)。 上述半導體基板復可具備蝕刻停止層,其係形成於分 離層與第1半導體層部之間,且預定之蝕刻條件下之蝕刻 速度係較分離層之蝕刻速度為小。茲舉一例,蝕刻停止層 係與第1半導體部及分離層進行晶格匹配或準晶格匹配, 而分離層係與第2半導體料行晶格匹配或準晶格匹配。 該蝕刻停止層係為例如MntGai 。 第1半導體部復可具有供給電子至第1通道層之包含 n 3L雜=的第1载子供給層;第2半導體部復可具有供給 電洞至第2通道層之包含ρ型雜質的第2載子供給層。此 時刀離層係可具有較第j載子供給層中之η型載子數及 第2載子供給層中型載子數之任—者還大數量的載子。 在本發明之第2態樣中,係提供一種半導體基板之製 5法;ί係具備:在基底基板上,形成具有包含第1傳 載子之第1通道層之第1半導體部的步驟;在 第丰導體部之上方,形成具有賦予較第I半導體部之雜 323072 5 201203516 質準位還深之雜質準位之雜質之分離層的步驟;及在分離 層之上方,形成具有包含與第1傳導型相反之第2傳導型 之多數載子之第2通道層之第2半導體部的步驟。復可具 備在第1半導體部之上方,形成在預定蝕刻條件下之蝕刻 速度較分離層之触刻速度還小之姓刻停止層的步驟。 在本發明之第3態樣中,係提供一種電子襄置,其係 具備:基底基板;第1半導體部’形成於基底基板上,且 具有包含第1傳導型之多數載子的第1通道層;分離層, 形成於第1半導體部之上方之一部分的區域,且具有賦予 較第1半導體部之雜質準位還深之雜質準位的雜質;第2 半導體部’形成於分離層之上方,且具有包含與第丨傳導 型相反之第2傳導型之多數載子的第2通道層;形成於第 1半導體部之源極電極、閘極電極及汲極電極;及形成於 第2半導體部之源極電極、閘極電極及汲極電極。 在本發明之第4態樣中,係提供一種電子裝置之製造 方法,其係具備:形成覆蓋上述半導體基板之一部分區域 之遮罩的步驟;在形成有遮罩之遮罩區域以外之區域中將 第2半導體部藉由蝕刻予以去除的步驟;在將第2半導體 部藉由蝕刻予以去除之步驟之後,將遮罩予以去除而形成 遮罩去除區域的步驟;在遮罩區域以外之區域中於第1半 導體部形成源極電極、閘極電極及汲極電極的步驟;及在 遮罩去除區域中於第2半導體部形成源極電極、閘極電極 及汲極電極的步驟。 另外,上述發明之概要並未列舉本發明所有必要特 323072 6 201203516 徵。此外’此等特徵群之次組合(subconbination)亦可構 成發明。 【實施方式】 以下透過發明之實施形態來說明本發明,惟以下實施 形態並非用以限定申請範圍之發明。此外,實施形態中所 說明之特徵之所有組合,未必為發明之解決手段所必須。 第1圖係顯示半導體基板100之剖面之一例。半導體 基板100係具備:基底基板110、第1半導體部200、分離 層300及第2半導體部400。第1半導體部200係形成於 基底基板110上。第1半導體部200係形成於基底基板ι1〇 上。分離層300係形成於第1半導體部2〇〇之上方。第2 半導體部400係形成於分離層300之上方。 基底基板110係為支撑第1半導體部2〇〇、分離層3〇〇 及第2半導體部400之基板。例如’基底基板n〇係為包 含3-5族化合物半導體之基板。茲舉一例,基底基板11〇 係為GaAs基板。基底基板110亦可為在si基板、SOI基 板、Ge基板及G0I基板任一基板上’藉由磊晶(epitaxial) 成長形成有3-5族化合物半導體之基板。 第1半導體部200係具有包含第1傳導型之多數載子 之第1通道層208。第1傳導型之多數載子,係為電子或 電洞之任一者。例如,在第1傳導型之多數載子為電子時, 第1通道層'208係為η型半導體。在第1傳導型之多數载 子為電洞時,第1通道層係為ρ型半導體。於半導體 基板100形成有場效電晶體時’第1通道層208係發揮作 323072 7 201203516 為載子移動於源極電極及汲極電極間之通道之功能。 第2半導體部400係具有包含與第1傳導型相反之第 2傳導型之多數載子的第2通道層408。例如,第1通道層 208中之多數載子為電子時,第2通道層408中之多數載 子係為電洞。第1通道層208中之多數載子為電洞時,第 2通道層408中之多數載子係為電子。 第1半導體部200具有電子作為多數載子時,在第1 半導體部200中係可形成例如η型p-HEMT (pseudomorphic-High Electron Mobility Transistor» 擬態高電子遷移率電晶體)。第2半導體部400具有電洞作 為多數載子時,在第2半導體部400中係可形成例如p型 P-HHMT(pseudomorphic-High Hole Mobi 1 ity Transistor ’ 擬態高電洞遷移率電晶體)。該n型p-HEMT及p型p-HHMT 係發揮作為互補型場效電晶體之功能。 分離層300係具有賦予較第1半導體部200之雜質準 位還深之準位的雜質準位。分離層3〇〇係具有例如氧原 子、蝴原子、鉻原子、或鐵原子作為該雜質。分離層3〇〇 具有雜質時’會在構成分離層3〇〇之晶格匹配產生不規則 性。結果’分離層300即捕捉從第1半導體部2〇〇朝向第 2半導體部400移動之載子,而防止載子到達第2半導體 部 400。 在包含As元素之3-5族化合物半導體、包含p元素 之3-5族化合物半導體、及包含n元素之3_5族化合物半 導體中’係添加有自傳導帶起〇.2〇ey之範圍内存在施體 8 323072 201203516 (donor)準位之雜質。此外,添加有自價電子帶起〇. 2〇eV 之範圍内存在受體(acceptor)準位之雜質。第1半導體部 200之載子為電子之情形下,分離層300所具有之電子捕 獲中心之準位位於較施體準位還深之準位時,分離層3〇〇 即可有效地捕捉從第1半導體部200移動而來的電子。此 外’第1半導體部200之載子為電洞之情形下,分離層3〇〇 所具有之電洞捕獲中心之準位位於較受體準位還深之準位 時’分離層300即可有效地捕捉從第1半導體部2〇〇移動 而來的電洞。 電子捕獲中心之準位及電洞捕獲中心之準位,分別較 施體準位及受體準位還淺時,即使雜質捕捉載子,被捕捉 之載子亦易於被激發而成為自由移動的載子。因此,較佳 為分離層300係於第1半導體部2〇〇中之多數载子為電子 時,於分離層300之傳導帶起深〇· 25eV以上之準位,具有 捕獲電子之電子捕獲中心。分離層3〇〇係於第丨半導體部 200中之多數載子為電洞時’於分離層_之價電子帶起 深0.25eV以上之準位,具有捕獲電洞之電洞捕獲中心。 基底基板110為GaAs時,兹舉一例,第i通道層⑽ 及第2通道層408係為InzGai)。第丄通 208及第2通道層樹各個亦可具有不同之z的值。 分離層綱係例如為摻雜有氧原子之⑽⑻岭 如。藉由分離層300具有晶格間距離與第 及第2半導體部400為大致相等的構成,而且 子等之較深準位的雜質,可與第1半導體部_及第^ 323072 9 201203516 導體部400進行晶格匹配或準晶格匹配,並且防止載子在 第1半導體部200與第2半導體部400之間的擴散。 在此,在本說明書中,所謂「準晶格匹配」係指雖非 為完整的晶格匹配,惟彼此相接之2個半導體之晶格常數 的差異較小,在因為晶格不匹配所導致缺陷產生不顯著的 範圍内,可將彼此相接之2個半導體疊層的狀態。此時, 由於各半導體之結晶晶格在可彈性變形之範圍内變形,因 此會吸收上述晶格常數的差異。例如,Ge與GaAs之疊層 狀態,係為準晶格匹配之狀態。 分離層300係具有可將第1半導體部200中之第1傳 導型之多數載子予以全部捕捉之數量的雜質原子。例如, 第1通道層208具有電子作為多數載子時,第1通道層208 係具有較第2通道層408中所含之電子載子數及分離層 300中所含之電子載子數之合計載子數還大數量的電子載 子。第2通道層408係具有較第1通道層208中所含之電 洞載子數及分離層300中所含之電洞載子數之合計載子數 還大數量的電洞載子。 藉由分離層300具有將第1半導體部200中之多數載 子予以全部捕捉之數以上之數量的雜質原子,可將第1半 導體部200所具有之多數載子到達第2半導體部400之機 率進一步降低。然而,分離層300所具有之雜質原子之濃 度過高時,由於會在分離層300之結晶構造產生缺陷,因 此會有無法與第1半導體部200及第2半導體部400進行 晶格匹配或準晶格匹配之情形。因此,例如分離層300中 10 323072 201203516 之雜質濃度,係以未達lxl021(cnf3)為佳。 * 第2圖係顯示半導體基板1〇〇之製造方法之流程圖。 - 在S102中,係將基底基板110載設於供以藉由結晶成長來 形成半導體之反應爐内。接著,在S104中形成第1半導體 部 200。在 S104 中,係例如使用 MOCVD(metalorganic chemical vapor deposition,金屬有機氣相沉積)法將第 1通道層208藉由磊晶成長而形成於基底基板11〇上。 在藉由M0CVD法的磊晶成長中,係可使用於各金屬原 子鍵結有碳數為1至3之烧基(alkyl group)或氫之三炫基 (trialkyl)化合物、或三氫化合物作為3族元素原料。例 如’可使用三曱基鎵(丁1^11161±712&11丨11111)(丁1^)、三曱基銦 (Trimethylindium)(TMI)、三曱基紹(Trimethylaluminum) (TMA)等。可使用砷化三氫(arsine)(AsH3)、或以碳數為工 至4之烷基置換砷化三氫所含之至少一個氫原子的烷基砷 化三氫(alkyl arsine)、三氫化磷(ph〇sphine)(pH3)等作 為5族元素原料氣體。 接下來,在S106中形成分離層300。在sl〇6中,將 3族元素原料及5族元素原料,與以雜質原子為構成要素 之單體或化合物-同置入反應爐。例如,於分離層3〇〇為 AUGanAs時’係藉由將作為3族元素原料之三曱基鎵及三 曱基銘、作為5族元素原料氣體之碑化三氮,與以氧原子 為構成要素之TAi|(butyl ethe〇氣體—同置人反應爐 來將基底基板11G加熱’藉此可將包含氡原子作為雜質之 AlyGawAs藉由蠢晶成長來形成。在S1()6中,於將絡原子 323072 201203516 或鐵原子導入於分離層300時’係可使用分子束磊晶法 (Molecular Beam Epitaxy ’ MBE 法)而將 AlyGa卜yAs 藉由轰 晶成長來形成。 接著,在S108中形成第2半導體部400。在S108中’ 係例如使用M0CVD法而將第2通道層408藉由磊晶成長來 形成於分離層300上。藉由以上的順序’即可製造具有藉 由分離層300所分離之第1半導體部200及第2半導體部 400之半導體基板100。 第3圖係顯示另一實施態樣之半導體基板1〇〇之剖面 之一例。在第3圖中,第1半導體部200相對於第1圖所 示之第1半導體部200,復具有設於第1通道層208上方 之接觸層216。第2半導體部400相對於第1圖所示之第2 半導體部400,復具有設於第2通道層408上方之接觸層 416。 接觸層216及接觸層416係確保在半導體基板1〇〇形 成場效電晶體等之電子元件時所設的電極與第1通道層 208及第2通道層408之間的傳導性。例如,第1通道層 208為i-InGaAs時,接觸層216係為n-GaAs。第2通道層 408 為 i-InGaAs 時,接觸層 416 係為 p-GaAs。 第4圖係顯示另一實施態樣之半導體基板100之剖面 之一例》第4圖中之第1半導體部200相對於第3圖所示 之第1半導體部200,復具有蕭特基(Schottky)層214。此 外,第4圖中之第2半導體部400相對於第3圖所示之第 2半導體部400,復具有蕭特基層414 » 12 323072 201203516 蕭特基層214係設於第1通道層208與接觸層216之 間。此外’蕭特基層414係設於第2通道層408與接觸層 416之間。 第5圖係顯示另一實施態樣之半導體基板1〇〇之剖面 之一例。第5圖中之半導體基板1〇〇相對於第3圖所示之 半導體基板100,復具有蝕刻停止層31(^蝕刻停止層310 係設於第1半導體部200及分離層300之間。 餘刻停止層310在預定之蝕刻條件下的蝕刻速度,係 較分離層300之蝕刻速度為小。藉由半導體基板1〇〇具備 蝕刻停止層310 ’於該蝕刻條件下將第2半導體部400及 分離層300進行蝕刻’可易於使第1半導體部200露出。 例如在第1半導體部200形成n型場效電晶體,且在 第2半導體部400形成ρ型場效電晶體時,係於形成η型 場效電晶體之區域中使第1半導體部200之表面露出。為 了要在形成η型場效電晶體之區域中使第1半導體部200 之表面露出’係於將形成Ρ型場效電晶體之區域進行遮罩 (mask)之後’將經遮罩之區域以外之區域中之第2半導體 部400及分離層300藉由钱刻予以去除。藉由在露出之第 1半導體部200之表面、及第2半導體部400之表面設置 源極電極、閘極電極、沒極電極,第1半導體部200及第 2半導體部400即分別發揮作為η型場效電晶體及ρ梨場 效電晶體之通道之功能。 在此,將蝕刻停止層310予以蝕刻之速度較將第2半 導體部400及分離層300予以蝕刻之速度為小時,在將第 13 323072 201203516 2半導體#彻及分離層3GG予以#刻期間中触刻時間等 之蝕刻條件之控制所要求的精確度會變低。此係由於即使 直到第2半導體部400及分離層3〇〇之蝕刻結束之時間未 以高精確度控制之情形下,只要在直到蝕刻停止層31〇全 藉由ϋ刻被去除之時間内結束银刻,就可防止第1半導 體部2 0 0被姓刻之故。 在第2半導體部400及分離層3〇〇之蝕刻結束後,將 蝕刻停止層310予以蝕刻之速度較將第2半導體部4〇〇及 分離層300予以蝕刻之速度為大時,在將蝕刻停止層31〇 予以钱刻期間中触刻時間等之钱刻條件之控制所要求的精 確度會變低。此係由於即使直到蝕刻停止層31〇之蝕刻結 束之時間未以高精確度控制之情形下,只要在直到第1半 導體部200被姓刻之時間内結束餘刻,就可防止第1半導 體部200被餘刻之故。 第2半導體部400及分離層300之蝕刻速度相對於蝕 刻停止層310之蝕刻速度,係以1〇倍以上為佳,且以5〇 倍以上為尤佳。茲舉一例,第2半導體部400及分離層300 為GaAs ’而飯刻停止層310為I nGaP之情形下使用構酸進 行餘刻時,InGaP之#刻速度係為GaAs之钱刻速度之約1〇〇 分之卜第2半導體部400及分離層300為InGaP,而蝕刻 停止層310為GaAs之情形下使用鹽酸進行蝕刻時,GaAs 之蝕刻速度係為InGaP之蝕刻速度之約300分之1。 蝕刻停止層310係與第1半導體部200及分離層300 進行晶格匹配或準晶格匹配,而分離層3〇〇係與第2半導 14 323072 201203516 體部400進行晶格匹配或準晶格匹配。具體而言,蝕刻停 止層310之晶格間距離’係與第1半導體部2〇〇及分離層 300之晶格間距離大致相等。此外,分離層3〇〇之晶格間 距離’係與第2半導體部400之晶格間距離大致相等。第 1半導體部200及第2半導體部400包含AlGaAs時,钱刻 停止層 310 係例如為 i-lntGai-tP(0 S t S 1)。 第6圖係顯示在半導體基板loo上形成互補型場效電 晶體之電子裝置150之剖面之一例。在電子裝置150中, 係於第5圖所示之半導體基板1〇〇之一部分的區域中,藉 由姓刻等去除了第2半導體部400、分離層300及蝕刻停 止層310。 電子裝置150係於第1通道層208上具有接觸窗220 及接觸窗222。接觸窗220及接觸窗222係藉由將第5圖 所示之接觸層216之一部分去除而形成。 此外,電子裝置15〇係具有:形成於接觸窗220上之 源極電極230 ;形成於第1通道層208上之閘極電極232 ; 及形成於接觸窗222上之汲極電極234。源極電極230、閘 極電極232及汲極電極234係為形成於半導體基板1〇〇之 η型場效電晶體之控制電極。從源極電極230注入之電子, 234為通道之第1通道層内移動而收集於沒極電極 電子裝置15〇係於第2通道層4〇8上具有接觸窗 Λ Ο Ο 一 。接觸窗420及接觸窗422係藉由將第5圖 所不之接觸層416之一部分去除而形成。 323072 15 201203516 此外’電子裝置150係具有:形成於接觸窗420上之 源極電極430 ;形成於第2通道層408上之閘極電極432 ; 及形成於接觸窗422上之汲極電極434。源極電極430、閘 極電極432及汲極電極434係為形成於半導體基板1〇〇之 p型場效電晶體之控制電極。從源極電極430注入之電洞, 係在作為通道之第2通道層408内移動而收集於汲極電極 434。 第7圖係顯示製造電子裝置150之方法之流程圖。從 S102至S108之步驟,係與第2圖所示之si〇2至S108之 步驟相同。在從S102至S108之步驟中,進行製造半導體 基板100。接著,在形成覆蓋半導體基板1〇()之一部分區 域之遮罩的步驟S110中,於未去除第2半導體部400、分 離層300及蝕刻停止層31〇之區域形成遮罩。換言之,藉 由塗佈阻劑(resist)等’將形成p型場效電晶體之區域予 以遮罩。 接下來’在要蝕刻之步驟S112中,將形成η型場效 電晶體之區域,亦即在S11〇中形成有遮罩之區域以外之區 域之第2半導體部400、分離層300及蝕刻停止層310藉 由蝕刻予以去除。在S110中形成有遮罩之遮罩區域中,則 未將第2半導體部4〇〇、分離層300及蝕刻停止層310予 以去除。 亦可將進行第2半導體部400及分離層300之蝕刻的 條件、與進行蝕刻停止層310之蝕刻的條件設為不同的條 件。例如’第2半導體部4〇〇及分離層300之蝕刻速度, 16 323072 201203516 係以較蝕刻停止層3i〇之蝕刻速度為大為佳。 - 接著,在將遮罩去除之步驟S114中,係將施行於形 成?型場效電晶體之區域的遮罩予以去除而形成遮罩去除 區域。該遮罩係可使用阻劑剝離液予以去除。 接下來,在形成接觸層之步驟S116十,藉由將接觸 層216之一部分區域予以去除而形成接觸窗22〇及接觸窗 222。此外,藉由將接觸層416之一部分區域予以去除而形 成接觸窗420及接觸窗422。具體而言,係於形成接觸窗 220、接觸窗222、接觸窗42〇及接觸窗422之區域塗佈阻 劑之後進行蝕刻,藉此而將形成接觸窗22〇、接觸窗222、 接觸窗420及接觸窗422之區域以外的區域予以去除。 最後,在形成電極之步驟S118中,於遮罩區域以外 的區域中,將源極電極230、閘極電極232及汲極電極234 分別形成於接觸窗220、蕭特基層214及接觸窗222上。 同樣地’在遮罩去除區域中,將源極電極43〇、閘極電極 432及汲極電極434分別形成於接觸窗420、蕭特基層414 及接觸窗422上。源極電極230、閘極電極232、汲極電極 234、源極電極430、閘極電極432及沒極電極434係例如 藉由金屬蒸鍍而形成。 第8圖係顯示另一實施態樣之半導體基板1〇〇之剖面 的一例。第8圖中之半導體基板1〇〇相對於第5圖所示之 半導體基板100,復具有緩衝層202、電子供給層204、間 隔件(spacer)層206、間隔件層210、電子供給層212、蕭 特基層214、緩衝層402、電洞供給層404、間隔件層406、 17 323072 201203516 間隔件層410、電洞供紙a λ 、、、、。層412及蕭特基 緩衝層202係為發抽仏、 車作為使基底基板與雷子供给 層204之晶格間距離匹配 與電子供π 。<緩衝層之功能的半導體層。緩 衝層202亦可為以確保雷;糾认a 〇λ . 示電子供給層204之結晶質之目的所 設之半導體層。緩衝層2〇9後在,l M丄丈 係例如藉由磊晶成長法而形成 於基底基板110上。緩衝層202之材料係例如為GaAs或
AlGaAs 。 電子供給層204及電子供給層212係為供給載子於第 1通道層208之半導體。使用第i通道層2〇8作為n型場 效電晶體之通道時,電子供給層2〇4及電子供給層2丨2係 例如具有在半導體内顯示n型傳導型的雜質。茲舉一例, 電子供給層204及電子供給層212係具有梦原子。 間隔件層206及間隔件層210係分別形成於電子供給 層204與第1通道層208之間、及電子供給詹212與第1 通道層208之間。間隔件層206及間隔件層21〇係抑制電 子供給層204及電子供給層212内之雜質擴散於第1通道 層208。此外,間隔件層206及間隔件層21〇係防止第1 通道層208中之載子之移動率因為雜質離子散射而降低。 間隔件層206及間隔件層210之材料係例如為AlGaAs。 緩衝層402係為發揮作為使分離層300與電洞供給層 404之晶格間距離匹配之緩衝層之功能的半導體層。緩衝 層402亦可為以確保電洞供給層404之結晶質之目的所設 之半導體層。緩衝層402係例如藉由磊晶成長法而形成於 分離層300上。緩衝層402之材料係例如為GaAs或AlGaAs。 323072 18 201203516 電洞供給層404及電洞供給層412係為供給載子於第 2通道層408之半導體。使用第2通道層4〇8作為p型場 效電晶體之通道時,電洞供給層404及電洞供給層412係 例如具有在半導體内顯示P型傳導型的雜質。茲舉一例, 電洞供給層404及電洞供給層412係具有碳原子。 間隔件層406及間隔件層410係分別形成於電洞供給 層404與第2通道層408之間、及電洞供給層412與第『 通道層408之間。間隔件層406及間隔件層41〇係抑制電 洞供給層404及電洞供給層412内之雜f擴散於第2通道 層408。此外,間隔件層406及間隔件層41(η_±$ $ 通道廣權中之載子之移動率因為雜質離子散射而降低。 間隔件層概關隔件層41G之材料係例如為αη^-。 在第8圖所示之半導體基板1〇〇中分離層係呈 ^電子^給層204中之電子載子之數及電子供給層212 中之電域子之數任—者還大數量的。需要可足以將 Ϊ述第1^體部中之第1傳導型多數載子全部捕捉之數 里以上之數1的雜質原子。 第9圖係顯示传用笛δ _ 1、 使用第8圖所不之半導體基板1〇〇而形 成互補型場效電晶鹽 9體之電子裝置150。第9圖所示之電子 襄置150相對於笫R固沉_ _ 弟6圖所不之電子裝置15〇,第1丰導體 部200及第2半邋驹如仏。丄 千守 】止千導體部400中之層構造係有所不同。 在製造第9圖所示之電子裝置15〇時係於使用第7 圖所說明之要進行蝕刻之步驟S112中,將第8圖所示之半 導體基板1GG中之形成n型場效電晶體之區域之接觸層 19 323072 201203516 416至蝕刻停止層31〇之層予以去除。在第丨蝕刻條件中 將接觸層416至分離層300之層予以去除,且在第2蝕刻 條件中將蝕刻停止層31〇予以去除,藉此不以高精確度控 制银刻時間下’可將接觸層416至蝕刻停止層310之層子 以去除。 之後,藉由與製造第6圖所示之電子裝置15〇之情形 相同的順序,來形成接觸窗220、接觸窗222、接觸窗42〇 及接觸窗422。再進一步形成源極電極23〇、閘極電極232、 汲極電極234、源極電極430、閘極電極432及汲極電極 434藉由以上的順序,可製造在單一的半導體基板 上具有p型%效電晶體及n型場效電晶體,並且在各個場 效電晶體間流通之洩漏電流較小的電子裝置。 (實施例) (實驗例1) 第10圖係顯示為確認第8圖所示之半導體基板1〇〇 特性所製作之半導體基板1〇〇的一例。第圖所示之半導 體基板100,係具有與第8圖所示之半導體基板丨〇〇相等 的構造。第11圖係顯示為比較所製作之半導體基板1〇〇 之特性所製作之p型P-HHMT單體之比較樣本的構造。在本 實驗中,係判定半導體基板100之第2通道層4〇8中之片 載子(sheet carrier)濃度及移動率,是否具有與〇型 P-HHMT單體之比較樣本相等之特性。以下說明用於實驗之 半導體基板100的製作順序。 首先’將GaAs之基底基板11〇戟設於反應爐。接下 20 323072 201203516
來,將緩衝層2G2至接觸層216之層,依序藉由根據M〇cvD .法之蠢晶成長形成。接著,藉由蟲晶成長將由i_InGaP所 ‘ 構成之蝕刻停止層310形成於接觸層216上。如第1〇圖 所示,依據各層功能分別調整蠢晶成長的條件以成為不同 組成、膜厚及雜質濃度。 接下來,將三甲基鎵及三甲基鋁、砷化三氫、及丁基 峻氣體置人反雜後將基底基板11G域,藉此在姓刻停 止層310上,藉由磊晶成長形成由包含氧原子之AiGaAs 所構成之分離層300。將藉由磊晶成長形成分離層3〇〇之 後,再依序藉由磊晶成長形成緩衝層4〇2至接觸層aw之 層。 在本實驗中,係製作分離層300内之氧原子濃度不同 之複數個樣本,且測量各個氧原子濃度中之半導體基板 100的特性。具體而言,係製作分離層300之氧原子濃声 分別為 0(cnf3)、L0xl019(cm-3)、2. 〇xl〇19(Cm-3)、及 4辰二
l〇19(cm_3)之樣本1、樣本2、樣本3及樣本4。 X 又進行所製作之半導體基板1〇〇之第2通道層4〇8中 之片載子濃度及移動率之霍爾效應(Hall effect)。在,、則 量之前,先以檸檬酸(citric acid)進行蝕刻將接觸層 去除,而使蕭特基層414之表面露出。從所獲得之半導體 基板切出7匪見方之試料,且在所獲得之試料之—面的* 個角落設置In電極,以van der Pauw(凡得瓦)法進行霍 爾效應測量。 第12圖係顯示所製作之樣本之第2通道層中之 21 323072 201203516 片載子濃度及移動率之测量結果。樣本i及樣本2係顯示 η型傳導髮。在樣本1及樣本2中,由於分離層3〇〇之氧 原子/農度不夠大’因此可推知形成η型之第1半導 體部200内一部分的電子通過了分離層3〇〇。此外可推知 通過分離層300之一部分的電子,係將形成ρ型ρ ΗΗΜΤ 之第2半導體部400内的電洞予以全部補償而殘留之電 子則移動於第2通道層408内。 在樣本3中’可推知在緩衝層2〇2至接觸層216之層 構成之第1半導體部200内之電子的一部分係通過分離層 300,而通過分離層300之電子的一部分係將第2半導體部 400内之電洞予以全部補償。結果,可推知會形成在第2 通道層408不存在電子及電洞任一者的狀態,而成為超過 可測量範圍的高電阻。 綜上所述,在樣本1、樣本2及樣本3中,電洞難以 在第2通道層408中高速移動。因此,分離層3〇〇中之氧 原子濃度為用於樣本1、樣本2及樣本3之濃度時,可推 知第2半導體部400不適於ρ型ρ-ΗΗΜΤ之形成。 相對於此’樣本4係顯示p型傳導型。由於從第1半 導體部200朝向第2半導體部400移動的電子係在分離層 300被捕捉,因此可推知在第2通道層408殘留有電洞。 將樣本4之片載子濃度及移動率與比較樣本之片载子濃度 及移動率作比較,顯示大致相等的值。因此’可得知由於 樣本4中之分離層300具有充分高濃度之氧原子,樣本4 係為適於形成η型ρ-ΗΕΜΤ及ρ型ρ-ΗΗΜΤ之半導體基板。 22 323072 201203516 (實驗例2) 在實驗例1中所製作之半導體基板100中,係將接觸 層416至電洞供給層404的層藉由蝕刻予以去除,而使緩 衝層402之表面露出。第13圖係顯示設於緩衝層402之電 極450及電極452的形狀。電極450及電極452係為於緩 衝層402之表面,依序將由AuGe、Ni、Au所構成之層分別 以成為10nm、10nm、100nm之厚度的方式蒸鑛所形成之金 屬電極。 第14圖係顯示使用設於緩衝層402上之2個電極來 測量耐電壓及洩漏電流之結果。藉由測量在2個電極間流 通由電子所形成之1. 0x1 (Γ5(Α)之電流時之兩電極間的電 壓,來測量注入電子時之半導體基板100的耐電壓。從一 方之電極注入的電子,係由分離層300内之氧原子所捕 捉。結果,可得知分離層300之氧原子濃度愈大,則半導 體基板100之耐電壓亦愈大。 接著,測量在2個電極間施加10V電壓時流通於兩電 極間之電流,來測量注入電子時之半導體基板100之洩漏 電流。可得知分離層300之氧原子濃度愈大,則半導體基 板10 0之泡漏電流亦愈小。 接下來,藉由測量在2個電極間流通由電洞所形成之 1.0χ1(Γ5(Α)之電流時之兩電極間的電壓,來測量流通電洞 時之半導體基板1〇〇的耐電壓。從一方之電極注入的電 洞,係由分離層300與基底基板110之間之第1半導體部 200所補償,因此不會到達另一方之電極。結果,可得知 23 323072 201203516 注入電洞時之耐電壓,較注入電子時之耐電壓為大。此外, 注入電洞時之洩漏電流,係較注入電子時之洩漏電流為 小。另外,注入電洞時之耐電壓,相較於注入電子時之耐 電壓,與分離層300之氧原子濃度的相關性較低。 以上雖使用實施形態說明了本發明,惟本發明之技術 範圍並不限定於上述實施形態記載之範圍。該行業業者可 明瞭可對上述實施形態施以各種變更或改良。該種經加以 變更或改良之形態亦得以包含於本發明之技術範圍中,此 由申請專利範圍之記載即可明瞭。 申請專利範圍、說明書、及圖式中未顯示之裝置、系 統、及方法中之動作、順序、步驟、及階段等之各處理之 執行順序,應注意只要未特別明示「在之前」、「在之前先」 等,而且未限將之前之處理之輸出在之後之處理中使用, 就可以任意的順序來實現。關於申請專利範圍、說明書、 及圖式中之動作流程,即使為了方便使用「首先,」、「接 著,」等作說明,惟並非意味需依此順序實施。 【圖式簡單說明】 第1圖係顯示半導體基板100之剖面的一例。 第2圖係顯示半導體基板100之製造方法之流程圖。 第3圖係為顯示另一實施態樣之半導體基板100之剖 面之一例。 第4圖係為顯示其他實施態樣之半導體基板100之剖 面之一例。 第5圖係為顯示其他實施態樣之半導體基板100之剖 24 323072 201203516 面之一例。 • 第6圖係顯示在半導雜基板1〇〇上形成有互補型場效 “ 電晶體之電子裝置150之剎面的一例。 第7圖係顯示表示製造電子裝置150之方法之流程 圖。 第8圖係顯示另一實施態樣之半導體基板1〇〇之剖面 之一例。 第9圖係顯示使用第8圖所示之半導體基板丨〇〇而形 成有互補型場效電晶體之電子裝置150。 第10圖係顯示為確認第8圖所示之半導體基板1QQ 之特性所製作之半導體基板100之一例。 第11圖係顯示位比較所製作之半導體基板1〇〇之特 性所製作之p型P-HHMT單體之比較樣本的構造。 第12圖係顯示所製作之樣本之片載子(sheet carrier)濃度及移動率之測量結果。 第13圖係顯示設於蕭特基(Schottky)層414之電極 450及電極452之形狀。 第U圖係顯示使用設於緩衝層402上之2個電極而 測量耐電壓及泡漏電流之結果。 【主要元件符號說明】 100 半導體基板 110 基底基板 150 電子裝置 200 第1半導體部 202 缓衡層 204 、 212 電子供給層 206 、 210 間隔件層 208 第1通道層 25 323072 201203516 214 、 414 蕭特基層 216 、 416 220 、 222 、 420 、 422 接觸窗 230 、 430 源極電極 232 、 432 234 、 434 汲極電極 300 310 名虫刻停止層 400 402 緩衝層 404 、 412 406 、 410 間隔件層 408 450 、 452 電極 接觸層 閘極電極 分離層 第2半導體部 電洞供給層 第2通道層 26 323072

Claims (1)

  1. 201203516 七、申請專利範圍: * L 一種半導體基板,係具備: - 基底基板; 第1半導體部,形成於前述基底基板上,且呈有包 含第1傳導型之多數载子的第丨通道層; 分離層,形成於前述第丨半導體部之上方,且具有 賦予較前述第1半導體部之雜質準位還深之雜質準位 的雜質;及 第2半導體部,形成於前述分離層之上方,且具有 包含與前述第1傳導型相反之第2傳導型之多數载^的 第2通道層。 2·如申請專利範圍第1項所述之半導體基板,其中,前述 分籬層係具有可將前述第1半導體部中之第丨傳導型之 多數载子予以全部捕捉(trap)之數的雜質原子。 如申凊專利範圍第2項所述之半導體基板,其中, 月'J述基底基板係為GaAs ; 前述分離層係為摻雜有氧原子之AlyGawAsC〇Sy 各 1)。 — 4.如申請專利範圍第3項所述之半導體基板,其中,前述 第1通道層及前述第2通道層係為lnzGai-zAs(〇szs 1)。 — 一 q •如申請專利範圍第1項所述之半導體基板,其中,前述 分離層中之雜質濃度係為未達lxl021(cnf3)。 η •如申請專利範圍第1項所述之半導體基板,其中,前述 1 323072 201203516 分離層係於從前述分離層之傳導帶起深0. 25eV以上之 準位,具有捕獲電子之電子捕獲中心。 7. 如申請專利範圍第1項所述之半導體基板,其中,前述 分離層係於從前述分離層之價電子帶起深0. 25eV以上 之準位,具有捕獲電洞之電洞捕獲中心。 8. 如申請專利範圍第1項所述之半導體基板,其中,前述 分離層係具有氧原子、删原子、絡原子、或鐵原子。 9. 如申請專利範圍第1項所述之半導體基板,其中,前述 第1通道層係具有較前述第2通道層中所含之電子載子 數及前述分離層中所含之電子載子數之合計載子數還 大數量的電子載子; 前述第2通道層係具有較前述第1通道層中所含之 電洞載子數及前述分離層中所含之電洞載子數之合計 載子數還大數量的電洞載子。 10. 如申請專利範圍第1項所述之半導體基板,其中,復具 備敍刻停止層,其係形成於前述分離層與前述第1半導 體層部之間,且預定之蝕刻條件下之蝕刻速度係較前述 分離層之蝕刻速度為小。 11. 如申請專利範圍第10項所述之半導體基板,其中,前 述蝕刻停止層係與前述第1半導體部及前述分離層進 行晶格匹配或準晶格匹配,而前述分離層係與前述第2 半導體部進行晶格匹配或準晶格匹配。 12. 如申請專利範圍第10項所述之半導體基板,其中,前 述餘刻停止層係為i-IntGai-tP(OStSl)。 2 323072 201203516 13. 如申請專利範圍第1項所述之半導體基板,其中,前述 第1半導體部復具有供給電子至前述第1通道層之包含 η型雜質的第1載子供給層; 前述第2半導體部復具有供給電洞至前述第2通道 層之包含Ρ型雜質的第2載子供給層; 前述分離層係具有較第1載子供給層中之η型載子 數及第2載子供給層中之ρ型載子數之任一者還大數量 的載子。 14. 一種半導體基板之製造方法,係具備: 在基底基板上,形成具有包含第1傳導型之多數載 子之第1通道層之第1半導體部的步驟; 在前述第1半導體部之上方,形成具有賦予較前述 第1半導體部之雜質準位還深之雜質準位之雜質之分 離層的步驟;及 在前述分離層之上方,形成具有包含與前述第1 傳導型相反之第2傳導型之多數載子之第2通道層之第 2半導體部的步驟。 15. 如申請專利範圍第14項所述之半導體基板之製造方 法,其中,復具備在前述第1半導體部之上方,形成在 預定蝕刻條件下之蝕刻速度較前述分離層之蝕刻速度 還小之#刻停止層的步驟。 16. —種電子裝置,係具備: 基底基板; 第1半導體部,形成於前述基底基板上,且具有包 3 323072 201203516 含第1傳導型之多數載子的第1通道層; 分離層,形成於前述第1半導體部之上方之一部分 的區域,且具有賦予較前述第丨半導體部之雜質準位^ 深之雜質準位的雜質; 、 第2半導體部,形成於前述分離層之上方,且具有 包含與前述第1傳導型減之第2傳導型之多數載; 第2通道層; 形成於前述第1半導體部之源極電極、間極電極及 汲極電極;及 形成於前述第2半導體部之源極電極、_電極及 没極電極。 17. —種電子裝置之製造方法,係具備: 形成覆蓋申請專利範圍第1項之前述半導體基板 之一部分區域之遮罩的步驟; 在形成有前述遮罩之遮罩區域以外之區域中將前 述第2半導體部藉由钱刻予以去除的步驟; 在將前述第2半導體部藉由姓刻予以去除之步驟 =後’將前述料料錢”成鱗錄區域的步 驟, 在前述遮罩區域以外之區域中於前述第1半導體 部形成源極電極、問極電極及沒極電極的步驟;及 ,丄!Τ去除區域中於前述第2半導體部形成 源和電極、閘極電極及沒極電極的步驟。 323072 4
TW100114604A 2010-04-30 2011-04-27 半導體基板、半導體基板之製造方法、電子裝置,以及電子裝置之製造方法 TWI600139B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010105694 2010-04-30

Publications (2)

Publication Number Publication Date
TW201203516A true TW201203516A (en) 2012-01-16
TWI600139B TWI600139B (zh) 2017-09-21

Family

ID=44861134

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100114604A TWI600139B (zh) 2010-04-30 2011-04-27 半導體基板、半導體基板之製造方法、電子裝置,以及電子裝置之製造方法

Country Status (6)

Country Link
US (1) US9559196B2 (zh)
JP (1) JP2011249776A (zh)
KR (1) KR20130064042A (zh)
CN (1) CN102792430A (zh)
TW (1) TWI600139B (zh)
WO (1) WO2011135809A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102792430A (zh) * 2010-04-30 2012-11-21 住友化学株式会社 半导体基板、半导体基板的制造方法、电子器件、以及电子器件的制造方法
CN103109369B (zh) * 2010-06-24 2016-04-06 富士通株式会社 半导体装置
TWI524551B (zh) 2012-11-19 2016-03-01 新世紀光電股份有限公司 氮化物半導體結構及半導體發光元件
TWI499080B (zh) 2012-11-19 2015-09-01 Genesis Photonics Inc 氮化物半導體結構及半導體發光元件
TWI556467B (zh) * 2012-11-19 2016-11-01 新世紀光電股份有限公司 氮化物半導體結構
TWI535055B (zh) 2012-11-19 2016-05-21 新世紀光電股份有限公司 氮化物半導體結構及半導體發光元件
US10026843B2 (en) 2015-11-30 2018-07-17 Taiwan Semiconductor Manufacturing Co., Ltd. Fin structure of semiconductor device, manufacturing method thereof, and manufacturing method of active region of semiconductor device
US9923088B2 (en) * 2016-07-08 2018-03-20 Qorvo Us, Inc. Semiconductor device with vertically integrated pHEMTs
JP6836022B2 (ja) * 2018-12-10 2021-02-24 株式会社フィルネックス 半導体基板、半導体基板の製造方法及び半導体素子の製造方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60263471A (ja) * 1984-06-11 1985-12-26 Oki Electric Ind Co Ltd 半導体装置
JP2757364B2 (ja) * 1988-02-02 1998-05-25 富士通株式会社 半導体装置
JP2691571B2 (ja) * 1988-08-16 1997-12-17 富士通株式会社 化合物半導体装置の製造方法
JPH02257669A (ja) * 1989-03-30 1990-10-18 Toshiba Corp 半導体装置
JP3090451B2 (ja) * 1989-05-31 2000-09-18 株式会社日立製作所 半導体装置
JPH05173199A (ja) * 1990-12-20 1993-07-13 Fujitsu Ltd 非線形光学装置
US5844303A (en) * 1991-02-19 1998-12-01 Fujitsu Limited Semiconductor device having improved electronic isolation
JP3347175B2 (ja) * 1993-03-19 2002-11-20 富士通株式会社 半導体装置とその製造方法
JP2560562B2 (ja) * 1991-04-30 1996-12-04 住友化学工業株式会社 エピタキシャル成長化合物半導体結晶
JP3286920B2 (ja) * 1992-07-10 2002-05-27 富士通株式会社 半導体装置の製造方法
JPH06208963A (ja) * 1992-11-18 1994-07-26 Sumitomo Chem Co Ltd 半導体結晶基板
JPH07263644A (ja) * 1994-03-17 1995-10-13 Hitachi Ltd 化合物半導体集積回路
JPH0969611A (ja) 1995-09-01 1997-03-11 Hitachi Ltd 半導体装置およびその製造方法
JPH09246532A (ja) * 1996-03-14 1997-09-19 Fujitsu Ltd 化合物半導体装置の製造方法
JP3137032B2 (ja) * 1997-05-14 2001-02-19 日本電気株式会社 相補型半導体装置とその製造方法
JP2002334841A (ja) * 2001-05-08 2002-11-22 Hitachi Cable Ltd 化合物半導体エピタキシャルウェハ及びその製造方法並びに電界効果トランジスタ
JP2003133561A (ja) * 2001-10-30 2003-05-09 Sumitomo Chem Co Ltd 3−5族化合物半導体および半導体装置
JP2003142492A (ja) * 2001-10-30 2003-05-16 Sumitomo Chem Co Ltd 3−5族化合物半導体および半導体装置
TW200642268A (en) * 2005-04-28 2006-12-01 Sanyo Electric Co Compound semiconductor switching circuit device
JP2008060359A (ja) * 2006-08-31 2008-03-13 Sony Corp 化合物半導体デバイス
US7488630B2 (en) * 2007-03-06 2009-02-10 International Business Machines Corporation Method for preparing 2-dimensional semiconductor devices for integration in a third dimension
KR101657327B1 (ko) * 2009-04-07 2016-09-13 스미또모 가가꾸 가부시키가이샤 반도체 기판, 반도체 기판의 제조 방법 및 전자 디바이스
CN102792430A (zh) * 2010-04-30 2012-11-21 住友化学株式会社 半导体基板、半导体基板的制造方法、电子器件、以及电子器件的制造方法
WO2014018776A1 (en) * 2012-07-26 2014-01-30 Massachusetts Institute Of Technology Photonic integrated circuits based on quantum cascade structures

Also Published As

Publication number Publication date
US20130056794A1 (en) 2013-03-07
WO2011135809A1 (ja) 2011-11-03
US9559196B2 (en) 2017-01-31
JP2011249776A (ja) 2011-12-08
CN102792430A (zh) 2012-11-21
TWI600139B (zh) 2017-09-21
KR20130064042A (ko) 2013-06-17

Similar Documents

Publication Publication Date Title
TW201203516A (en) Semiconductor substrate, method for making a semiconductor substrate, electronic device, and method for making an electronic device
US10566450B2 (en) Normally-off HEMT transistor with selective generation of 2DEG channel, and manufacturing method thereof
US5663583A (en) Low-noise and power ALGaPSb/GaInAs HEMTs and pseudomorpohic HEMTs on GaAs substrate
US11769825B2 (en) Nitride semiconductor device and nitride semiconductor package
US8748939B2 (en) Transistor and method for manufacturing same
CN104170058B (zh) 通过插入界面原子单层改进与iv族半导体的金属接触
Siladie et al. Mg and In codoped p-type AlN nanowires for pn junction realization
US20130221408A1 (en) Semiconductor device, manufacturing method thereof, protective element, and manufacturing method thereof
Sumiya et al. Dynamic observation and theoretical analysis of initial O2 molecule adsorption on polar and m-plane surfaces of GaN
US8288260B1 (en) Field effect transistor with dual etch-stop layers for improved power, performance and reproducibility
WO2022149788A1 (ko) 고효율 질화물계 광 검출기
US9437675B1 (en) eDRAM for planar III-V semiconductor devices
JP2000068497A (ja) GaN系化合物半導体装置
EP3291306B1 (en) Compound semiconductor device and method of manufacturing the compound semiconductor device
Chaudhuri Polarization-induced 2D hole gases in undoped (In) GaN/AlN heterostructures
US20230246100A1 (en) Enhancement-mode hemt and manufacturing process of the same
Cheng Heterostructure electronic devices
US12520534B2 (en) Normally-off mode polarization super junction GaN-based field effect transistor and electrical equipment
Krishna Investigation of p-Type GaN/AlGaN Superlattices: Defining a Pathway Towards Low Sheet Resistance for p-Channel III-Nitride Devices
Blanton et al. Bonded GaN-Si pn Heterojunctions Fabricated Using Transferred GaN Membranes
CN109390390A (zh) 电子器件及其形成方法
Peterson et al. Kilovolt-Class β-Ga2O3 MOSFETs on 1-inch Bulk Substrates
Hussain Study of Digital Algan Alloy Based Heterostructures Using Aln/GaN Short Period Superlattice
Ostermaier Interface characterization methods and properties of GaN metal-insulator-semiconductor structures
Emen Growth, characterization and fabrication of AlGaN/GaN high electron mobility transistors on silicon carbide substrates

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees