[go: up one dir, main page]

TW201201401A - Forming a compound-nitride structure that includes a nucleation layer - Google Patents

Forming a compound-nitride structure that includes a nucleation layer Download PDF

Info

Publication number
TW201201401A
TW201201401A TW100110188A TW100110188A TW201201401A TW 201201401 A TW201201401 A TW 201201401A TW 100110188 A TW100110188 A TW 100110188A TW 100110188 A TW100110188 A TW 100110188A TW 201201401 A TW201201401 A TW 201201401A
Authority
TW
Taiwan
Prior art keywords
processing chamber
chamber
layer
gas
nitride layer
Prior art date
Application number
TW100110188A
Other languages
English (en)
Inventor
Jie Su
Original Assignee
Applied Materials Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Applied Materials Inc filed Critical Applied Materials Inc
Publication of TW201201401A publication Critical patent/TW201201401A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/01Manufacture or treatment
    • H10H20/011Manufacture or treatment of bodies, e.g. forming semiconductor layers
    • H10H20/013Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials
    • H10H20/0133Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials with a substrate not being Group III-V materials
    • H10H20/01335Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials with a substrate not being Group III-V materials the light-emitting regions comprising nitride materials
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/301AIII BV compounds, where A is Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C23C16/303Nitrides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/54Apparatus specially adapted for continuous coating
    • H10P14/24
    • H10P14/2901
    • H10P14/3216
    • H10P14/3251
    • H10P14/3416

Landscapes

  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Chemical Vapour Deposition (AREA)

Description

201201401 六、發明說明: 【發明所屬之技術領域】 本發明之實施例大致關於諸如發光二極體(LEDS)、雷 射二極體(LDs)之元件的製造,更明確地,關於形成Ιπν 族材料之處理。 【先前技術】 發現III-V族材料在諸如短波LEDs、LDs、與電子元 件(包括南功率、高頻率與高溫電晶體與積體電路)的多 種半導體元件發展與製造中越來越重要。舉例而言,利 用πι族-氮化物半導體材料氮化鎵(GaN)製造短波長(例 如,藍/綠至紫外光)LEDs。已經發現利用(jaN製造的短 波長LEDs比起利用非—氮化物半導體材料(包括π ν工族 几素)製造的短波長LEDs而言,可提供顯著較高的效率 與較長的運作時間。 種已經用來沉積ΠΙ族-氮化物(例如,GaN)之方法係 金屬有機化學氣相沉積(M〇CVD)。此化學氣相沉積方法 、吊執行於咖度受控環境之反應器中,以確保包含至少 ΠΙ私元素(例如,鎵(Ga))之第一前驅物氣體的穩定 性。第二前驅物氣體(例如,氨(NH3))提供形成卬族—氮 物所需之氮。將兩個前驅物氣體注入反應器中之處理 品""、、z、在處理區域_混合並移向處理區域中之加熱基 載氣可用來助於傳送前驅物氣體朝向基板。前驅物 201201401 在加熱之基板表面處反應以在基板表面上形成m族氣 化物層⑽如,GaN)。薄膜的品質部分取決於沉積均勾 性’而沉積均勻性則取決於橫跨基板之前驅物的均勻流 動與混合。 雖之:利用GaN以在光譜之藍光區域中產生光致發光的 可行性已經知道數十年了’但仍有許多障礙阻礙其之實 際製造。舉例而言’藍寶石基板與m族_氣化物層間之 材料差異格常數、熱膨脹係數與界面表面能) 會產生錯位,錯位擴散通過結構並因為藍寶石基板與⑴ 族:氮化物層間之晶格落差產生之誘發應力而惡化元件 !生月b已經在基板與HI族-氮化物層之間應用多種類型 的緩衝層以改變下方基板之表面能,減輕晶格匹配氮化 物層中之内應力,並提供纟晶生成後續層之成核位置。 然而’傳、統III族-氮化物的品質通常不令人滿意,因為 緩衝層之薄膜性質(諸如’厚度、島狀結構密度、島狀結 構尺寸)並非時常一致的。成核過程中生成參數中的任何 ^微變動容易影響氮化物層品f,這接著導致在合併之 前成核$狀結構的扭肖或錯位,藉此負自地影響塊狀ΠΙ 族氮化物的生成。 隨著對LEDs ' LDs、電晶體與積體電路的需求提高, 沉積高品質III族氮化物薄膜的任務變得更加重要。因 此,需要可改善緩衝層品質與基板上m族氮化物生成之 處理與設備。 5 201201401 【發明内容】 一實施例中,提供製造複合氮化物-基半導體構造之方 法。方法包括在第一處理腔室中形成III族-氮化物缓衝 層於一或多個基板上;在不暴露一或多個基板於周圍大 氣環境的情況下,傳送一或多個具有III族-氮化物缓衝 層沉積於其上之基板進入第二處理腔室,以形成第一 III 族-氮化物層於緩衝層上;在第三處理腔室中形成InGaN 多重量子井(MQW)主動層於III族-氮化物緩衝層上;在 第四處理腔室中形成p-AlGaN層於InGaN MQW主動層 上;及形成第二III族-氮化物層於p-AlGaN層上。取決 於應用,III族-氮化物緩衝層可為GaN、AIN、AlGaN、 InGaN或InAlGaN,並可未摻雜或摻雜η-型或p-型摻雜 元素。第一處理腔室可為PVD、MOCVD、CVD、ALD 或任何其他類型的相似沉積腔室。第二處理腔室可為 MOCVD或HVPE腔室。第三處理腔室可為MOCVD腔 室。第四處理腔室可為MOCVD或HVPE腔室。 另一實施例中,提供製造複合氮化物-基半導體構造之 方法。方法包括在包含不具Ga環境之第一處理腔室中形 成緩衝層於一或多個矽-基基板上;在不暴露一或多個基 板於周圍大氣環境的情況下,傳送一或多個具有缓衝層 沉積於其上之矽-基基板進入包含不具A1環境之第二處 理腔室中,以在第二處理腔室中形成塊狀III-V族層於緩 衝層上。一實例中,緩衝層可包括A卜A1N或SiN的至 201201401 少一者’取決於應用,其可未摻雜或摻雜有卜型或p-型 摻雜兀素。第一處理腔室可為M〇CVD' pvD、cVD、 ald腔室或任何其他類型的沉積腔室。第二處理腔室可 為臟VD或HVPE腔室。另一實例中,包括M、細 或SlN之鈍化層可沉積於^基基板之表面上接著為㈣ 緩衝層’取決於應用’其可未摻雜或摻雜有η-盤或p•型 摻雜元素。純化層與緩衝層可沉積於相同或不同的處理 腔室中。 又另-實施例中’提供處理複合氮化物-基半導體元件 的處理系統。處理系統包括第一處理腔室,設以沉積緩 衝層於-或多個基板之表面上;第—基板處置系統,設 :自輸入區域傳送一或多個基板至第-處理腔室;第二 =室,設以沉積一或多…族層於形成於-或多 衝層上;及自動傳送系統,設以在不暴露 周圍大氣環境之情況下,傳送-或多個 基板於第-處理腔室與第二處理腔室之間…實例中, 第-處理腔室可為M0CVD、PVD、CVD、ALD腔室或 =其他氣相沉積腔室。第二處理腔室可為M HVPE腔室。 人 之==::中二:處理複合氮化物-基半導體元件 組件,配置於傳送Μ中理系:包括傳送區域;機器人 月園大翁产 域中’以在不暴露-或多個基板於 室,可傳送連一或多個基板,·氣相沉積腔 於傳达區域並設以形成緩衝層於一或多 201201401 個基板上;氫化物氣相磊晶(HVPE)腔室,可傳送連通於 傳送區域並設以形成η-型摻雜與/或p-型摻雜氮化鎵 (GaN)層於一或多個基板上;及金屬有機化學氣相沉積 (MOCVD)腔室,可傳送連通於傳送區域並設以形成 InGaN層於η-型摻雜與p-型掺雜GaN層之間。 【實施方式】 本文所述之本發明實施例通常有關於利用金屬有機化 學氣相沉積(MOCVD)、氫化物氣相磊晶(HVPE)、物理氣 相沉積(PVD)、化學氣相沉積(CVD)與/或原子層沉積 (ALD)處理形成III -V族材料的方法。選擇藍寶石基板之 一實施例中,厚III族-氮化物的生成可沉積於HVPE或 MOCVD腔室中,而分隔的處理腔室(諸如,PVD、 MOCVD、CVD或ALD腔室)可用以在較低生成速率下生 成緩衝層(或者有時稱為成核層)於藍寶石基板上。緩衝 層可為 GaN、AIN、AlGaN、InGaN 或 InAlGaN,可為摻 雜或未摻雜的。 選擇矽-基基板之另一實施例中,厚III族-氮化物的生 成可沉積於其中提供不具A1環境之HVPE或MOCVD腔 室中,而不具Ga環境之分隔處理腔室係用來生成不具 Ga之緩衝層(諸如,A卜A1N或SiN)於III族-氮化物層 與矽-基基板之間。上述實施例中,分隔處理腔室可利用 PVD、CVD、MOCVD、電漿輔助MOCVD或其他相似氣 201201401 2沉積技術以沉積不具Ga之緩衝層。咸信專用處 有助於改善緩衝層之薄膜性f,因為 衝層之生成特性(諸如,島狀結構密度、島狀結構尺I緩 厚度等等),這接著導致石厂基基板與沉積於其上之 -氣化物層之間更佳的整合。再者,包含這些分隔腔室: 糸統的産量將增加而高於傳統單—腔室古 排,緩衝層與塊狀m族氮化物層形成於相同 須提高清潔與處理調整數目的需求。 示範硬體 第2圖係根據本發明至少—實施例可用以製造複合氮 化物半導體元件之示範處理系統2〇〇的示意俯視圖。預 期參照第5圖描述於下之處理亦可執行於其他適當處理 腔室中。處理系統200中之環境可維持在真空狀態或低 於大氣壓力的壓力下。某些實施例中,可樂見以為惰性 氣體(例如,氮)回填處理系統2〇〇。 處理系統2 0 0通常句枯值译_ h 一 遇书匕栝傳送腔室206,容納基板配置 器(未顯示);與傳送腔室2〇6耗接之第—m〇cvd腔室 2心、第二M〇CVD腔室勘與第三M〇CVD腔室2〇2c; 與傳送腔f 206耗接之負載鎖定腔室·;與傳送腔室 2〇6耦接之批次負載鎖定腔室2〇9,用以儲存基板;及鱼 負載鎖定腔室輕接之負載台川,用以負載基板。 傳送腔室2〇6包括機器人细 愧益人組件(未顯示),可操作以拾起 並傳送基板於負載鎖定腔室2G8、批次負載鎖定腔室2〇9 與_VD腔室2〇2a_c之間。雖然顯示三個m〇cvd腔 201201401 室202a、202b、2 02c,但應當可理解任何數目的MOCVD 腔室可耦接於傳送腔室206。此外’腔室202a、202b、 202c可為耦接於傳送腔室206之一或多個MOCVD腔室 (例如,下述顯示於第3圖中之MOCVD腔室300)與一或 多個氫化物氣相磊晶(HVPE)腔室(諸如,顯示於第4A圖 與第4B圖中之400、401)的組合。或者,處理系統200 可為不具傳送腔室之線上(in-line)系統。多種實施例中, 應用時可額外地包括PVD、C VD或ALD腔室,或者以 耦接至傳送腔室206之MOCVD或HVPE腔室之一者取 代。 各個MOCVD腔室202a、202b、202c通常包括形成處 理區域之腔室主體212a' 212b、212c,將基板置於其中 以經歷處理;化學輸送模組216a、216b、216c,自其輸 送諸如氣體前驅物至腔室主體212a、212b、212c;及用 於各個MOCVD腔室202a、202b、202c之電子模組220a、 220b、220c,其包括處理系統200之各個MOCVD腔室 的電子系統。各個MOCVD腔室202a、202b、2〇2c係適 以執行CVD處理,其中金屬有機元素與金屬氫化物元素 反應以形成薄的複合氮化物半導體材料層。 傳送室206可在處理過程中保持在真空與/或低於大氣 壓力之壓力下。傳送室2〇6之真空水平可經調節以符合 MOCVD腔室202a之真空水平。舉例而言,當自傳送室 206傳送基板進入MOCVD腔室202a(或反過來)時,可將 傳送室206與MOCVD腔室202a維持在相同真空水平 10 201201401 下。接著,當自傳送室206傳送基板至負載鎖定腔室208 或批次負載鎖定腔室209 (或反過來)時,即便負載鎖定 腔室208或批次負載鎖定腔室209與MOCVD腔室202a 的真空水平可能不同,傳送室真空水平可匹配負載鎖定 腔室208或批次負載鎖定腔室209之真空水平。某些實 施例中,樂見以惰性氣體(例如,氮)回填傳送室206。舉 例而言,可在高於90% N2或NH3之環境中傳送基板。或 者,可在高純度H2環境(例如,高於90% H2之環境)中 傳送基板。 處理系統200中,機器人組件將裝載有一或多個基板 之攜帶板25 0傳送進入第一 MOCVD腔室202a以進行第 一沉積處理。攜帶板尺寸在200mm-750mm之間。基板 攜帶板可由多種材料(包括SiC或SiC-塗覆之石墨)所形 成。一實施例中,攜帶板250包括碳化矽材料且表面積 係約1,000 cm2或更多、較佳係2,000 cm2或更多、更佳 係4,000 cm2或更多。攜帶板之示範實施例係進一步描述 於2009年8月28日申請且名稱為「WAFER CARRIER DESIGN FOR IMPROVED PHOTOLUMINESCENCE UNIFORMITY」之美國專利申請案12/871,143號。機器 人組件將攜帶板250傳送進入第二MOCVD腔室202b以 進行第二沉積處理。機器人組件將攜帶板250傳送進入 第一 MOCVD腔室202a或第三MOCVD腔室202c任一 者以進行第三沉積處理。在已經完成所有或某些沉積步 驟之後,將攜帶板25 0自MOCVD腔室202a-202c傳送 201201401 回負載鎖定腔室208。接著將攜帶板250傳送至負載台 210。或者,在MOCVD腔室202a-202c的一或多個中進 一步處理前,可將攜帶板250儲存於負載鎖定腔室208 或批次負載鎖定腔室209任一者中。一示範系統係描述 於2008年1月31曰申請之美國專利申請案12/023,5 72, 名稱為「PROCESSING SYSTEM FOR FABRICATING COMPOUND NITRIDE SEMICONDUCTOR DEVICES」, 其全文以參考資料倂入本文中。 系統控制器260控制處理系統200之行動與操作參 數。系統控制器260包括電腦處理器、支援電路與耦接 至處理器之電腦可讀記憶體。處理器執行系統控制軟 體,例如儲存於記憶體中之電腦程式。處理系統與應用 方法的態樣進一步描述於2006年4月14日申請之美國 專利申請案11/404,516,現公開為US 2007-0240631,名 稱為「EPITAXIAL GROWTH OF COMPOUND NITRIDE STRUCTURES」,其全文以參考資料倂入本文中。 示範MOCVD腔室 第3圖係根據本發明之至少一實施例可用於製造複合 氮化物半導體元件之MOCVD腔室300的示意橫剖面 圖。MOCVD腔室300可為上述參照系統200所述之腔 室202a、202b或202c之一或多者。MOCVD腔室300 通常包括腔室主體3 02;化學輸送模組316,用以輸送前 驅物氣體、載氣、清潔氣體與/或淨化氣體;帶有電漿源 之遠端電漿系統326 ;基座或暴板支撐件314 ;及真空系 12 201201401 封圍處理空間 空間308之一端,而攜 之另一端。攜帶板250 統3 12。MO CVD腔室300之腔室主體 3 08。喷頭組件3〇4係配置於處理空間 帶板250係配置於處理空間3〇8之另 可配置於基板支撐件314上。 第一處理氣體通道304A 304A,其與化學輸送模組316耦接以
一實施例中,喷頭組件304可為雙_區域組件其具有 耦接以輸送第二前驅物或第二處理氣體混合物至處理空 間308;及溫度控制通道3〇4c,其與熱交換系統37〇耦 接以流動熱交換流體至喷頭組件3〇4好助於調控噴頭組 件304之溫度。適當熱交換流體包括(但不限於)水、水_ 系乙二醇混合物、全氟聚醚(例如,Galden⑧流體)、油· 系熱傳送流體或相似流體。
處理過程中’可透過與喷頭組件3〇4中之第一處理氣 體通道304A耦接之氣體導管346將第一前驅物或第—處 理氣體混合物輸送至處理空間3〇8,並可透過與噴頭組 件304中之第二氣體處理通道3〇4B耦接之氣體導管345 將第二前驅物或第二處理氣體混合物輸送至處理空間 308。處理氣體混合物或前驅物可包括一或多個前驅物氣 體或處理氣體以及可與前驅物氣體混合之載氣與/或摻 雜氣體。適以執行本文所述實施例之示範喷頭係描述於 2007年10月16曰申請之美國專利申請案1 1/873,132, 名稱為「 MULTI-GAS STRAIGHT CHANNEL 13 201201401
SHOWERHEAD」;2007年10月16曰申請之美國專利申 請案 11/8 73,141,現公開為US 2009-0095222,名稱為 「MULTI-GAS SPIRAL CHANNEL SHOWERHEAD」;及 2007年10月16曰申請之美國專利申請案11/873,170現 公 開 為 2009-0095221 ,名 稱為 「 MULTI-GASCONCENTRIC INJECTION SHOWERHEAD」,所有其之全文以參考資料併入本文中。 下圓蓋319係配置於下部空間310之一端,而攜帶板 250係配置於下部空間310之另一端。攜帶板250係顯 示於處理位置中,但可移動至例如可負載與卸載基板S 之較低位置。排氣環320可配置於攜帶板250週邊以助 於避免沉積發生於下部空間310中,並亦有助於自 MOCVD腔室300直接將氣體排至排氣埠309。下圓蓋 319可由透明材料(例如,高-純度石英)製成,好讓光線 通過以輻射加熱基板S。可藉由複數個配置於下圓蓋319 下方之内部燈泡321A與外部燈泡321B來提供輻射加 熱,並可利用反射器366來幫助控制MOCVD腔室300 暴露於内部與外部燈泡321A、321B提供之輻射能量。 亦可利用額外的燈泡環來細微地溫度控制基板S。 可自配置於攜帶板25 0下方且接近腔室主體底部之喷 頭組件304與/或入口埠或管道(未顯示)輸送淨化氣體(例 如,含氮氣體)進入MOCVD腔室300。淨化氣體進入 MOCVD腔室3 00之下部空間310並向上流過攜帶板250 14 201201401 與排氣環3 2 0,且進入圍繞環狀排氣通道3 〇 $而配置之 排氣埠309。排氣導管306連接環狀排氣通道3〇5至真 空系統3 12,其包括真空泵307。可利用閥系統來控制 MOCVD腔室300壓力,閥系統控制自環狀排氣通道引 出支排出氣體的速率。MOCVD腔室之其他態樣係描述 於2008年1月31日申請之美國專利申請案12/〇23,52〇, 名稱為「CVD APPARATUS」,其之全文以參考資料併入 本文中。 若想要的話,可自配置於處理空間3〇8附近之喷頭組 件304與/或入口埠或管道(未顯示)輸送清潔氣體(例如, 含_素氣體,例如氯氣)進入M0CVD腔室3〇〇。清潔氣 體進入MOCVD腔室3〇〇之處理空間3〇8以自腔室部件 (諸如,基板支撐件314與噴頭組件3〇4)移除沉積物,並 透過多個圍繞環狀排氣通道3〇5而配置之排氣埠3〇9離 開腔室。 化學輸送模組316通常輸送前驅物與/或化學物質至 MOCVD腔至300。自化學輸送系統3 16透過輸送管線供 應反應性氣體、載氣、淨化氣體與清潔氣體進入腔室 3〇〇。透過輸送管線供應氣體進入氣體混合匣,氣體於其 中混合在一起並輸送至噴頭3〇4。取決於所應用之處理, 某二輸送至MOCVD腔室3〇〇之前驅物與/或化學物質源 可為液體而非氣體。當應用液體化學物質時,化學輸送 模組包括液體注入系統或其他適當機構(例如,起泡器或 蒸發器)以蒸發液體。來自液體的蒸氣可與載氣混合。 15 201201401 遠端電装系統326可產生電漿給選擇之應用,諸如腔 室清潔或自處理基板蝕刻殘餘物或缺陷層。遠端電漿系 統326自it過輸入管線供應之前驅物產纟的電梁物種, 係透過導管304D送入以經由喷頭組件3〇4分散至 MOCVD腔室300之處理空間3〇8。清潔應用的前驅物氣 體可包括含氣氣體、含I氣體、切氣體、含溴氣體、 含氣氣體與/或其他適當反應性元素。遠端電聚系統咖 亦可適於在層沉積處理過程中將適當的沉積前驅物氣體 流入遠端電漿系統326而用於沉積CVD層。一實施例 中,遠端電漿系統326係用來輸送活性氮物種至處理空 間 3 08。 可進一步藉由循環熱交換液體通過腔室壁中之管道 (未顯示)以形成熱交換器來控制M〇CVD腔室3〇〇之壁與 周圍結構(例如,排氣通道)之溫度。喷頭組件3〇4亦可 具有熱父換通道(未顯示)以形成額外的熱交換器。一般 而5,熱交換流體包括水_系乙二醇混合物、油·系熱傳 送流體或相似流體。可利用熱交換器執行喷頭組件3〇4 之加熱作用,這可減少或排除不欲之反應產物凝結,並 可改善移除處理氣體與其他污染物之揮發產物,若揮發 產物凝結於排氣導管3〇6之壁上且在無氣流期間往回移 動進入處理腔室的話,將會污染處理。 示範HVPE腔室 16 201201401 第4A圖係根據本發明實施例用以製造複合氮化物半 導體元件之氫化物氣相磊晶(HVPE)腔室400的示意等角 圖。HVPE腔室400包括第一前驅物源4〇2、第二前驅物 源404、讓反應性氣體(例如’含氯氣體)通過之通道4〇6、 上環408、下環410與側壁412。含氣氣體可與前驅物源 (諸如,鎵或鋁)反應以形成氯化物。 第4B圖係根據本發明實施例用於製造複合氮化物半 導體元件之HVPE腔室401的示意橫剖面β HVPE腔室 4〇1包括支撐軸420支撐之基座418。HVPE腔室401亦 包括腔室壁403,具有第一管4〇5與其耦接。第一管4〇5 係氣化物反應產物最初流入在釋放至腔室前之管。管4〇5 係透過一或多個連接器4〇9耦接至第二管4〇7。一實施 例中’ -或多個連接器柳可經配置以實質平衡氣化物 反應產物的流動。一實施例中’可呈現複數個實質相同 的連接$ _ °另—實施例中,可呈現複數個連接器 409 ’其中至少—連接器409不同於至少一另一連接器 4〇9。另一實施例中,可呈現複數個連接器4〇9,其實質 上均勻地分散於管4〇5、術之間。另—實施例中,可呈 現複數個連接器彻,其非均勻地分散於管405、407之 間。管407具有複數個開041卜經由開〇川可讓氯化 物反應產物進入虛搜P爿 匙理空間。一貫施例中,開口 411可沿 著^二管4〇7均勻地分散。另—實施例中,開口川可 沿著第二f 407非均勻地分散。—實施例中,開口 411 17 201201401 可具有實質相似尺寸。另—實施例中,開σ 4n可具有 不同尺寸。-實施例中,開σ 411可朝向遠離基板之方 向。另一實施例中,開口 411可朝向大致面對基板之方 向。另-實施例中,開口 411可朝向實質平行於基板沉 積表面之方向。另一實施例中,開口 4ιι可朝向多個方 向。首先藉由將含氯氣體導人前驅物源或舟來形成氣化 物氣體並流動於通道416中。含氣氣體曲折環繞管414 中之通道。通道416係由上述之電阻式加熱器所加熱。 因此,在接觸前驅物之前提高含氣氣體溫度。一旦氣與 前驅物接觸後,產生反應以形成氣化物反應產物,反應 產物係流過耦接至管414之氣體進料器4i3 t之通道 4 1 6接著,氣化物反應產物係均勻地分散且配置於HVpE 腔至401中。HVPE腔室401之其他態樣係描述於2〇〇9 年12月15曰申清之美國專利申請案12/637,〇19號,名 稱為「HVPE CHAMBER HARD WARE」,其之全文以參考 資料併入本文中。 分隔腔室中生成緩衝層之示範方法 第1圖顯示可利用本發明多種實施例製造之示範ΠΙ_ν 族兀件。如第i圖所示,氮化物基LED構造1〇〇可形 成於基板104(例如’(0001)藍寶石基板)上。基板直徑尺 寸範圍可為5〇mm-2〇〇mm或更大。依序沉積未摻雜GaN (u-GaN)層11〇與η·型GaN(n_GaN)層ιΐ2於形成於基板 104上之緩衝層1〇8 (諸如,或Aw緩衝層)上。元 件之主動區域具現為多重量子井主動層,圖 18 201201401 式中顯示包括InGaN層。以作為電子阻擋層(EBL)之上 方P-型AlGaN層120與作為接點層之卜型GaN接點層 122來形成p_n接合區。雖然本文論述主要提及led型 ΠΙ-V族元件,然此構造並不意圖限制本文所述之本發明 範圍,因為本文所述之一或多個處理可用於形成其他相 似元件,諸如雷射二極體與ΙΠ_ν族功率轉換元件。 第1圖所示之氮化物-基led構造100中,基板1〇4 可為任何基板,包括(但不限於)藍寶石(Α12〇3)、實質純 矽(Si)、碳化矽(SiC)、尖晶石、氧化錯、以及複合半導 體基板,諸如砷化鎵(GaAs)、沒食子酸鋰、銦磷(inp)與 單晶體GaN等基板。一實施例中,使用藍寶石基板。為 了仟到沉積於藍寶石基板上之ηι族_氮化物的改良生成 特性,提供描述於第5圖中之處理次序⑽。預期步驟 之數目與次序並非意圖限制本文所述之本發明範圍,因 為可在不悖離本文所述之本發明基本範圍下添加、刪除 與/或重新排列一或多個步驟。 處理次序開始於步驟5〇2,在第—處理腔室中形成緩 衝層108於一或多個基板1〇4 (第i圖)上。可在第一處 理腔室利用清潔氣體清潔基板1()4,或者在將基板 傳送進人第-處理腔室之前已經清潔過基板1()4。第一 處理腔室可為配置於處理系統中之多個處理腔室之— 者,而處理系統如先前詳細描述於第2圖中通常包括傳 送腔室與負載鎖定腔室。或者,第—處理腔室可為配置 於具有或不具有傳送腔室之線上處理系統中之批次處理 201201401 腔室。任一實例中,梦 第一處理腔室可為PVD、MOCVD、 C7、ALD腔室或任何其他氣相沉積腔室。緩衝層⑽ :、二70或四元薄膜’包括-或多個m族元素盈 氮之固體溶液。緩衝層108可為任何結晶薄膜,其與即 :形成於其上之111族-氮化物結晶薄膜具有相似晶格構 -(即’具有相同的立方體構造)。舉例而言,本發明之 多種貫施例中,緩衝層⑽可為利用m〇cvd'hvpe、 卿、_、勘或任何其他適當處理形成之咖、綱、 W5戈1(未摻雜或摻雜有η-型或p_ 型摻雜元素’取決於應用)。一實例中,緩衝層ι〇8係沉 積於PVD腔室(未顯示)中之靖材料,卿腔室可為單 獨腔室或如上參照第2圖所述之群集工具的部分。上述 實例中,可在維持於低魔(例如,維持在約〇 5毫托耳至 數托耳(例如’約2毫托耳至約3〇〇托耳之環境下)下之 氬⑽與氮(N2)氣體混合物中反應性濺射ai而沉積趟 材料於基板上。另-實例中,可在氯(Ar)與/或氮⑽環 境中RF與/或DC偏壓氮化铭乾材濺射A1N材料於基板 之表面上而沉積A1N材料於基板上。亦預期可在富氮Μ” 環境中蒸發紹(A1)來形成A1N材料,或甚至可利用cVD 方法形成趣層。多種實施例中,緩衝層⑽形成的厚 度係在10-800 nm之間,但厚度可有所變化且在某些實 例中’厚度可高達0H 〇 μπι。
替代實例中,緩衝層⑽可為利用M0CVD4理形成 於MOCVD腔室300 (第3圖)中之GaN材料。M〇cvD 20 201201401 處理通常具有較慢的沉積速率(例如,5 μπι/小時或更 低)’且提供較高均勻性的沉積結果與較佳控制的生成速 率。此外,通常在較低溫度下沉積MOCVD氮化物薄膜, 這可允許製造處理具有較低的熱預算。此實例中,將有 機金屬前驅物與含氮前驅物(例如,氨(ΝΗ3))導入第一處 理腔室以開始緩衝層1 08之沉積。有機金屬前驅物可包 括ΙΠ族金屬與碳基團等其他組成。舉例而言,前驅物可 包括烧基III族金屬化合物’諸如烷基銘化合物、烷基鎵 化合物與/或烷基銦化合物等◊特定前驅物實例可包括 (但不限於)三甲基鋁(ΤΜΑ)、三乙基鋁(ΤΕΑ)、三曱基銦 (ΤΜΙ)、三乙基銦(ΤΕΙ)、三甲基鎵(TMG)與三乙基鎵 (TEG)。較大尺寸的烷基基團(諸如,丙基、戊基、己基 等)亦可與III族金屬化合。不同尺寸的烷基基團(諸如, 乙基二甲基鎵、曱基二乙基_鋁等)亦可化合於相同前驅 物中。其他有機基團(諸如,芳香基團、烯烴基團、炔基 團等)亦可為有機金屬前驅物之部分。若需要的話,含氮 前驅物可在分隔氣流中流入第一處理腔室,並在基板上 之加熱反應區域甲的空間與有機金屬前驅物氣體流混 合。載氣(例如,氦)可用以促進第一處理腔室中之前驅 物流動以及調節腔室中之總壓力。載氣可在進入腔室之 前與刖驅物氣體預先混合與/或可透過分隔流線路以未 混合狀態進入腔室。 此利用MOCVD處理之替代實例中,藉由將前驅物氣 體(諸如一甲基鎵(TMG)與NH3)導入第一處理腔室來形 21 201201401 成緩衝層108(例如’ GaN緩衝層),TMG流率係在約〇 seem至約1〇 sccm之間而Nh3流率係在約〇 slm至約% slm之間,且基座溫度係約5〇〇〇c至約9〇〇〇c而腔室壓 力係約50托耳至約300托耳以形成厚度在約1〇nm至約 50 nm之間的GaN緩衝層。緩衝層1〇8包括Am之實施 例中,將前驅物氣體(諸如,三曱基鋁(丁河八)與ΝΗ〇導入 第一處理腔室,TMA流率係在約〇 sccm至約1〇 sccm之 間而NH:3流率係在約0slm至約3〇slm之間,且基座溫 度係約500〇C至約900°C而腔室壓力係約5〇托耳至約 3〇〇托耳以形成厚度在約10 nm至約5〇 nm之間的Am 緩衝層。或者,緩衝層108可為利用HvpE腔室形成之 ㈣材料。上述實例中,利用HVPE處理自鎵與氮之前 驅物將GaN緩衝層快速形成於基板上。 步驟504,在沉積緩衝層1〇8之後,將經沉積之基板 傳送進人第:處理腔室以沉積塊狀m族^化物層於緩 衝層1〇8上。如帛1圖所示’塊狀HI族-氮化物層通常 包括依序沉積於緩衝層1〇8上之未摻雜⑽(“a· 110與η-型摻雜(n-GaN)層112。第二處理腔室可為 MOCVD腔室(第3圖)、HvpE腔室(第4a圖與第則) 或任何其他適當處理腔室。—實例中,利用HVPE腔室 沉積塊狀ΙΠ族-氮化物層。 MOCVD處理用來.沉積m族氮化物層之實例中,可在 約至約1050〇c之基座溫度與約5〇托耳至約_ 托耳(例如1⑽托耳至約遍托耳)之腔室壓力下將 22 201201401 刖驅物氣體(諸如,TMG、NH3與N2)導入第二處理腔室。 u-GaN層110的沉積厚度可約為i μΐΏ至約ι〇〇 μιη,而 n-GaN層112的沉積厚度可在約2 μιη與約14〇μιη之間。 一實例中,u-GaN/n-GaN層110、112的沉積總厚度係約 4 μιη。某些實施例中,可省略心以^^層ιι〇。 或者,HVPE處理可用以在ΗνρΕ腔室中沉積m族-氮化物層。上述實例中,HvpE腔室可設以提供快速沉 積GaN材料,其藉由在約7〇〇〇c至約i i〇〇〇c間之基座 皿度與約450托耳之腔室壓力下利用HvpE前驅物氣體 (諸如,GaCl3與NH3)。可藉由流動約2〇 sccm至約15〇 SCCm間之流率下的氣氣通過溫度維持在700。0:至約 950 C間之液態鎵來產生含鎵前驅物。液態鎵可維持在 約800 C之溫度下。在約6 SLM至約2〇 slm範圍間之 流率下供應氨至處理腔室。若需要的話,可在各個u_GaN 與n-GaN沉積處理之後接著淨化/排空步驟來清潔第二 處理腔至以移除清潔處理過程中產生之清潔副產物。 步驟506,接著在第三處理腔室(例如,腔室) 中沉積InGaN乡重量子井(MQW)主動層116於n_GaN層 112上(第1圖)。可在約700°C至約850〇C之基座溫度與 f 1〇〇托耳至約500托耳之腔室麼力下搭配^載氣流將 前驅物氣體(諸如,三甲基鎵(TMG)、三甲基鋼(tmi)與 贿3)流入第三處理腔室。InGaNMQW主動層ιΐ6的厚度 可為約75〇A,這可在約75〇〇C之溫度下沉積約40分^ 至數小時的週期而加以達成。 23 201201401 若想要的話,步驟506所列之處理可與步驟508-5 10 所列之處理在相同MOCVD腔室中執行而不具有任何生 成中斷。然而,已經發現在高溫下生成GaN材料會造成 MOCVD腔室中嚴重的Ga金屬與GaN寄生沉積,特別係 在腔室部件(包括喷頭或氣體分配組件)上。富含鎵之沉 積物導致之問題係因為鎵本身作為陷阱之特性,其與用 於沉積LED之後續層的氣相前驅物反應,氣相前驅物諸 如三甲基銦(TMI)、三甲基鋁(TMA)、η-型摻雜物(諸如, 矽烷(SiH4)與二矽烷(Si2H6))與 p-型摻雜物(例如, Cp2Mg)。由於Ga-In共晶形成在MOCVD腔室中之適當 條件下,InGaN多重量子井(MQW)係最受影響的,通常 導致PL波長漂移、PL強度降低與元件劣化。因此,本 發明實施例採取「兩個-分裂式處理」,其利用多個處理 腔室於 InGaNMQW 主動層 116、p-AlGaN 層 120 與 p-GaN 接點層122,以最小化或甚至排除不同層間之污染,詳 細内容討論於下。 步驟508,在沉積InGaNMQW主動層116之後,接著 在第四處理腔室(例如,MOCVD或HVPE腔室)中利用 MOCVD處理或HVPE處理沉積p-AlGaN層120於InGaN MQW主動層116上(第1圖)。當利用MOCVD處理生成 p-AlGaN層120時,可在約1020°C之基座溫度與約200 托耳之壓力下在H2載氣流中提供前驅物(諸如,三曱基 鎵(TMG)、三甲基鋁(TMA)、NH3)。若想要的話,TMA 與TMG前驅物可經選擇以提供沉積層適當的A1 : Ga化 24 201201401 學计量。p-AlGaN層120的厚度可為約200 A-500 A,這
可在約950oC至約1 020°C範圍中之溫度下沉積約5分鐘 而加以達成。藉由利用兩個分隔腔室來形成InGaN MQW 主動層116與p-AlGaN層120,可將p_型層與MQW層 之生成分隔於不同腔室中以避免Mg-In交互汙染《同 時,亦藉由排除處理腔室之清潔與調整來提高系統産 里,若在相同腔室中形成InGaN與AlGaN層的話則需要 處理腔室之清潔與調整。 p-AlGaN層120沉積於inGaN MqW主動層 上後,處理前進至步驟510。步驟51〇 ’在第四處理腔室 中利用MOCVD處理或HVPE處理任一者將p_GaN接點 層122沉積於p-AlGaN層120上(第i圖)。使用m〇cvd 處理之實施例中,可在1020〇c之基座溫度與約ι〇〇托耳 之壓力下將前驅物(諸如,三甲基鎵(TMG)、NH3、Cp2Mg 與流44理腔室。或者’可在不具氨之環境中在 約850 C與約1〇5 0。(:間之基座溫度下利TMG、Cp2Mg 與電漿激發N2之流動幼9 ς八g + L勁灼25分鐘來生成p-GaN接點層 122i-GaN#_ 122形成過程中,以約州秒至約 10°C/秒間之溫度爬井挂圭A L血 · 开速羊來加熱一或多個基板。完成構 造之P-GaN接點層122的厚度可約為〇ΐμπι〇5μπι或更 厚。此外’可將摻雜物(諸如,修)或鎂(Mg))添加至薄 膜。可在沉積處理過程中拉 τ藉由添加少篁摻雜氣體來摻雜 薄膜。舉例而言,針對矽抉她 • 町耵夕摻雜而言可用矽烷(SiH4)或二矽 院(Si2H6)氣體’而針對鎂摻 L雜而§可用包括雙(環戊二烯 25 201201401 基)鎮(Cp2Mg或(CsH^Mg)之摻雜氣體。 利用發基板之示範製造方法 當利用矽-基基板時已經發現上述利用兩個分隔處理 腔室來形成缓衝層與塊狀m族·氣化物層的概念係有用 的。如先前所述’雖然、利用GaN、讀、細心ΐη_ - 或InA1GaN之緩衝層已經能夠在藍寶石基板與沉積於其 上之⑴族-氮化物層之間提供良好的介面區域,但在矽_ 基基板上生成某些緩衝層(特別係GaN緩衝層)會遭遇某 些問題。舉例而言’矽-基基板與GaN層間之高晶格落差 會造成GaN層中的高錯位密度。此外,⑽肖以間之 熱膨脹係數中的大差異在自生成溫度冷卻至室溫的過程 中在GaN層中誘發大拉伸應力,造成層的碎裂。在 矽-基基板上生成GaN緩衝層的另一問題通稱為回熔蝕 刻處理,這係在後續u_GaN* n_GaN生成過程中應用之 高處理溫度下形成之Ga_si共晶合金所造成。石夕與嫁在 基板介面之交互作用引發強且快速的蝕刻反應,這破壞 矽-基基板與沉積於其上之〖„族_氮化物磊晶層,造成非 均勻性地生成氮化物層或差的表面型態。為此原因,已 經發現GaN緩衝層非為矽_基基板的有利候選者。為了克 服這些問題’提出第6圖所示之新處理次序600來提供 形成於矽-基基板上良好薄膜品質的m族_氮化物磊晶 層預期處理步驟的數目與次序非意圖限制本文所述本 發明之範圍’因為可在不㈣本文所述本發明之基本範 圍下添加、刪除與/或重新排列一或多個步驟。 26 201201401 處理次序開始於步驟602,在提供不具Ga環境之第一 處理腔室中形成緩衝層1G8於—或多㈣基基板上。一 實施例中,第一處理腔室可為MOCVD、電漿-輔助 MOCVD或pVD腔室。相似於上述之步驟5〇2,第一處 理腔至可為配置於處理系統中之多個處理腔室之一者, 處系、·先通;ϋ包括傳送腔室、二或多個處理腔室與負載 鎖疋腔至丨者’第一處理腔室可為配置於可具有或可 不具有傳送腔室之線上處理系統中之批次處理腔室。步 驟602之一實例中,將包括Α1、Α1Ν或siN之緩衝層 (取決於應用可經摻雜或未經摻雜)形成於基板表面上。 一實例中 緩衝層108係在PVD腔室中利用pVD處理 沉積之Am材料。在不具Ga之處理腔"沉積A1N緩 衝層於,基基板上可避免可能的Ga_w晶反應,因為
Ga_基緩衝層不存在於基板表面或者不在第—處理腔室 中執行Ga-基層沉積,因此移除含嫁材料擴散且汗染石夕 基板表面的可能性。 可藉由維持在低壓(例如,維持在約0.5毫托耳至數托 耳’例如’約0.5毫托耳至約300托耳之環境)下之氨(Μ 與氮(ν2)氣體混合物中反應性濺射ΑΙ來沉積趟緩衝層 於夕基基板上。另-實例中,可在氯㈣與/或氮⑽環 境中RF肖/或DC Μ氮化㈣材濺射Am材料於石夕-基 基板之表面上而沉積Α1Ν材料於石厂基基板上。亦預期可 在富氮(Ν2)環境中蒸發鋁(Α丨)來沉積Am材料,或甚至可 利用CVD方法形成剔層。多種實施例巾,緩衝層⑽ 27 201201401 形成的厚度係在10-800 nm之間’但厚度可有所變化且 在某些實例中’厚度可高達0.5_丨〇 μπι。 或者,可利用MOCVD處理沉積αιΝ緩衝層於矽_基基 板上。上述實例中,可將前驅物氣體(諸如,三甲基鋁 (ΤΜΑ)與ΝΗ3)導入第一處理腔室,ΤΜΑ流率係在約〇 seem至約1〇 sccm之間而ΝΗ3流率係在約〇 sim至約3〇 slm之間,且基座溫度係約5〇〇〇c至約9〇〇〇c而腔室壓 力係約50托耳至約300托耳以形成A1N緩衝層。預期可 藉由CVD、ALD、HVPE或任何其他適當技術形成緩衝 層 108。 仍需要GaN緩衝層之某些應用中,可沉積包括八卜 A1N或SiN材料之鈍化層於矽-基基板之表面上,接著為 GaN緩衝層。舉例而言,可藉由上述之傳統物理或化學 氣相沉積技術沉積包括A卜A1N或SiN材料之鈍化層, 以形成連續鈍化層橫跨矽-基基板之表面。咸信此鈍化層 用以提供GaN緩衝層與矽-基基板之間良好的整合,而無 需承党上述Ga-Si回熔蝕刻問題。鈍化層的厚度範圍可 在約10埃至約6,000埃之間,例如約3500埃。若搭配 AlxNy鈍化層應用GaN緩衝層,AixNy鈍化層可沉積於第 一處理腔室(PVD、MOCVD、CVD或ALD腔室)#,而 GaN緩衝層與塊狀ΓΙΙ族-氮化物層可沉積於第二處理腔 室(MOCVD或HVPE腔室)十,以避免任何可能的交互汙 染與/或不必要的清潔與處理調整。 步驟604,在沉積緩衝層1〇8之後,將經沉積之矽基 28 201201401 板傳送進入第二處理腔室以沉積塊狀[η族-氮化物層於 石夕基板上之緩衝層108上。第二處理腔室可為其中提供 不具μ環境之m〇cvd腔室或HvpE腔室。由於利用 A1N材料之緩衝層並不沉積於第二處理腔室中,後續層 便不具有A1汙染的可能性。如先前於步驟5料所述之: 些優點,使用分隔處理腔室於沉積塊狀ΙΠ族-氮化物層 提供相似的優點,諸如提供純淨成核或生成特徵給後續 的氮化物層’造成更佳的薄膜特性與表面型I同時, 亦藉由排除處理腔室之清潔與調整來提高系統産量,若 在=腔室中形成緩衝層與塊狀出族_氮化物層的 需要處理腔室之清潔與調整。 相似於步驟5〇4,在傳送基板進人第二處理腔室之後, 藉由败VD或HVPE處理將塊狀nim物層(諸 如’未推雜GaN(U_GaN)層110與^型摻雜(n-GaN)層112) 於緩衝層1〇8上。之後,可如第6圖之步㈣6、608與 ::,依序沉積InGaNMQW主動層、—層與 ::層:塊狀ΠΙ族-氮化物層上。步驟 二:所述之處理步驟大致相似於上述參照步驟 5〇6、5〇8與510執行之處理。因此,.本文不再重 複会述各個處理步驟。 ==針對本發明之實施例,但可在不悖離本發 本發二計出本發明之其他與更多實施例,而 本發明之範圍係隨附之中請專利範圍所確定。 29 201201401 【圖式簡單說明】 為了更詳細地了解本發明之上述特徵,可參照實施例 (某些描繪於附圖中)來理解本發明簡短概述於上之特定 描述。然而,需注意附圖僅描繪本發明之典型實施例而 因此不被視為其之範圍的限制因素,因為本發明可允許 其他等效實施例。 第1圖係示範GaN-基發光二極體(LEDs)之構造的示意 圖。 第2圖係描述根據本文所述實施例製造複合氮化物半 導體元件之處理系統之一實施例的示意俯視圖。 第3圖係根據本文所述實施例製造複合氮化物半導體 元件之金屬-有機化學氣相沉積(MOCVD)腔室的示意橫 剖面圖。 第4A圖係根據本文所述實施例製造複合氮化物半導 體元件之氫化物氣相磊晶(HVPE)腔室的示意等角圖。 第4B圖係根據本文所述實施例製造複合氮化物半導 體元件之HVPE腔室的示意橫剖面圖。 第5圖係根據本發明一實施例之處理次序的流程圖。 第6圖係根據本發明另一實施例之處理次序的流程 圖〇 【主要元件符號說明】 100氮化物·基LED構造 30 201201401 104 基板 108 缓衝層 110 未推雜GaN層 112 η-型GaN層 116 InGaN多重量子井主動層 120 p-型 AlGaN層 122 p-型GaN接點層 2〇〇 處理系統 202a 第一 MOCVD腔室 202b 第二MOCVD腔室202c 第三MOCVD腔室 2〇6 傳送腔室 208 負載鎖定腔室 209 批次負載鎖定腔室210 負載台 212a、212b、212c、3 02 腔室主體 216a、216b、216c、316 化學輸送模組 220a、220b、220c 電子模組 250 攜帶板 260 系統控制器 300 MOCVD腔室 304 噴頭組件 3 04 A 第一處理氣體通道 304B 第二處理氣體通道 304D 導管 306 排氣導管 308 處理空間 310 下部空間 314 基板支樓件 320 排氣環 304C 溫度控制通道 305 環狀排氣通道 307 真空泵 309 排氣埠 312 真空系統 319 下圓蓋 321A 内部燈泡 321B 外部燈泡 326 遠端電將系統 345、346 氣體導管 366 反射器 370熱交換系统 31 201201401 400、401 HVPE 腔室 403 腔室壁 405 第一管 407 第二管 409 連接器 411 開口 413 氣體進料器 416 通道 420 支撐軸 402 第一 前驅物源 404 第二 前驅物源 406 通道 408 上環 410 下環 412 側壁 414 管 418 基座 500、600 處理次序 610 502、504、506、508、510、602、604、606、608 處理步驟 32

Claims (1)

  1. 201201401 七、申請專利範圍: 1 · 一種製造一複合氮化物構造之方法,包括: 在一第一處理腔室中形成一第一 III族-氮化物層於 二或多個基板上,其中利用一金屬有機化學氣相沉積 (MOCVD)處理、一物理氣相沉積(PVD)處理、一化學氣 相沉積(CVD)處理或一原子層沉積(ALD)處理來形成該 第一 III族-氮化物層; 在一受控制環境中自該第一處理腔室傳送該二或多 個基板至一第二處理腔室;及 在該第二處理腔室中形成一第二ΠΙ族-氮化物層於 該第一 III族-氮化物層上,其中形成該第二ΪΠ族-氮化 物層的步驟包括: 暴露一第二III族金屬於一不具氫-之含鹵素氣體 以形成一第二前驅物;及 輸送該第二前驅物與一氮源至該二或多個基板各 自之一表面。 2.如申請專利範圍第1項所述之方法,其中該二或多個 基板各自包括矽或碳化矽。 3·如申請專利範圍第丨項所述之方法,其中該第一 III 族-氮化物層包括 GaN、AlN、AlGaN、InGaN 或 InAlGaN。 33 201201401 4. 如申請專利範圍第丨項所述之方法,其中形成該第一 ΙΠ族-氮化物層於二或多個基板上的步驟包括: 透過一具有複數個氣體通道之噴頭輸送一或多個處 理氣體,該複數個氣體通道經定向以均勻地輸送該一或 多個處理氣體至該二或多個含矽基板。 5. 如申請專利範圍第1項所述之方法,更包括: 藉由一 MOCVD處理沉積一 InGaN層於該第二III族 -氮化物層上; 藉由一 MOCVD處理或一 HVPE處理沉積一 p-型摻 雜AlGaN層於該inGaN層上;及 藉由一 MOCVD處理或一 HVPE處理沉積一 型摻 雜GaN層於該P-型摻雜AlGaN層上。 6·如申請專利範圍第5項所述之方法,其中該inGaN 層係形成於一第三處理腔室中,而沉積該p-型摻雜 MGaN層與沉積該卜型摻雜㈣層的步驟係執行於一第 四處理腔室中。 7.如申請專利範圍第i項所述之方法,其中該第一處理 腔室係-不具Ga之環境’而該第—m族層包括μ、剔 或 SiN。 8. —種製造一複合氮化物構造之方法,包括 34 201201401 在—第一處理腔室中形成一第一 ΠΙ族-氮化物層於 二或多個含矽基板上,其中形成該第一 Ιπ族氮化物層 的步驟包括: 透過一具有複數個氣體通道之噴頭輸送一或多個 處理氣體,該複數個氣體通道經定向以均勻地輸送該 一或多個處理氣體至該二或多個含矽基板;及 利用一加熱源形成一所欲的溫度分佈橫跨該二或 多個含石夕基板,其中該二或多個含石夕基板係、配置於該喷 頭與該加熱源之間; 在文控制的環境中自該第一處理腔室傳送該二或 多個含矽基板至一第二處理腔室;及 在該第二處理腔室中形成一第二ΠΙ族氮化物層於 該第一 111族-氮化物層上,其中形成該第二III族-氮化 物層的步驟包括: 、暴露一第二111族金屬於一不具氫-之含齒素氣體 以形成—第二前驅物;及 藉由輸送該第二前驅物與一氮源至該二或多個含 夕土板各自之一表面而形成一第二薄膜於該二或多 個含矽基板上。 9·如申請專利範圍第8項所述之方法,其中該第一 m 族-氮化物層包括GaN、A1N、Ai㈣、或副㈣。 1〇.如申請專利範圍第8項所述之方法,其中該二或多個 35 201201401 含石夕基板各自包括矽或碳化矽。
    或 SiN。 更包括: 族-氮化物層於 III族-氣化物層 12.如申請專利範圍第8項所述之方法, 在一第三處理腔室中形成一第三ΙΠ 一或多個含矽基板上,其中形成該第三 的步驟包括: 透過一具有複數個氣體通道之噴頭輸送一第三前 驅物、—第四前驅物與一氮源氣冑,該複數個氣體通 道經定向以均勻地輸送該一或多個處理氣體至該二 或多個含矽基板;及 利用一加熱源形成一所欲的溫度分佈橫跨該二戈 多個含矽基板,其中該二或多個含矽基板係配置於該噴 頭與該加熱源之間。 13· 一種製造一複合氮化物構造之方法,包括: 族-気化物層於 在一第一處理腔室中形成一第一 III 二或多個含矽基板上,其中形成該第一 ΠΙ族-氮化物 的步驟包括: 處理氣體,該複數個氣體通道經定向以岣勻地輪 透過一具有複數個氣體通道之喷頭輪送一或多 36 201201401 —或多個處理氣體至該二或多個含矽基板;及 利用 加熱源形成一所欲的溫度分佈橫跨該二或 3夕基板’其中該二或多個含石夕基板係配置於該喷 頭與該加熱源之間; 在受控制的環境中自該第一處理腔室傳送該二或 多個含矽基板至—第二處理腔室; 在該第二處理腔室中形成一第二πι族-氮化物層於 該第一 III族-氮化物層上; 在該觉控制的環境中自該第二處理腔室傳送該二或 多個含石夕基板至一第三處理腔室; 在該第三處理腔室中形成一三元ΠΙ族-氮化物層於 該第二III族-氮化物層上,其中形成該三元Ιπ族-氮化 物層的步驟包括: 透過一具有複數個氣體通道之喷頭輸送一第一 III族前驅物、—第二m族前驅物與一氮源氣體,該 複數個氣體通道經定向以均勻地輸送該第一 ΠΙ族前 驅物、該第二III族前驅物與該氮源氣體至該二或多 個含矽基板;及 辛J用加熱源形成一所欲的溫度分佈橫跨該二或 夕個3石夕基板’其中該二或多個含石夕基板係配置於該 喷頭與該加熱源之間; 在該受控制的環境中自該第三處理腔室傳送該二或 多個含矽基板至一第四處理腔室; 在該第四處理腔室中形成一第一摻雜ΙΠ族·氮化物 37 201201401 層於該三元III族-氮化物層上,其中形成該第一摻雜in 族-氮化物層的步驟包括: 透過一具有複數個氣體通道之喷頭輸送該第一 III族前驅物與一氮源氣體,該複數個氣體通道經定 向以均勻地輸送該第一 III族前驅物與該氮源氣體至 該二或多個含矽基板;及 利用一加熱源形成一所欲的溫度分佈橫跨該二或 多個含矽基板’其中該二或多個含矽基板係配置於該 喷頭與該加熱源之間;及 形成一第二摻雜ΠΙ族-氮化物層於該第一摻雜III族 -氮化物層上。 14如申請專利範圍第13項所述之方法,其中該第一 III 族-氣化物層包括 GaN、AlN'AlGaN、InGaN 或 InAlGaN。 15,如申凊專利範圍第丨3項所述之方法,其中該二或多 個含矽基板各自包括矽或碳化矽。 16·如申明專利範圍第13項所述之方法,其中該第一處 理腔至係不具Ga之環境’而該第—III族層包括A卜 A1N 或 SiN。 申'•月專利fe圍第13項所述之方法,其中該第二處 理腔室係一不具銘之環境。 38
TW100110188A 2010-04-01 2011-03-24 Forming a compound-nitride structure that includes a nucleation layer TW201201401A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US32023410P 2010-04-01 2010-04-01
US13/052,861 US20110244617A1 (en) 2010-04-01 2011-03-21 Forming a compound-nitride structure that includes a nucleation layer

Publications (1)

Publication Number Publication Date
TW201201401A true TW201201401A (en) 2012-01-01

Family

ID=44710138

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100110188A TW201201401A (en) 2010-04-01 2011-03-24 Forming a compound-nitride structure that includes a nucleation layer

Country Status (5)

Country Link
US (2) US20110244663A1 (zh)
KR (1) KR20130046333A (zh)
CN (1) CN102640259A (zh)
TW (1) TW201201401A (zh)
WO (1) WO2011123291A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI837226B (zh) * 2018-12-21 2024-04-01 法商索泰克公司 生長底材及其製作方法

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8409895B2 (en) * 2010-12-16 2013-04-02 Applied Materials, Inc. Gallium nitride-based LED fabrication with PVD-formed aluminum nitride buffer layer
US20130032810A1 (en) * 2011-08-03 2013-02-07 Bridgelux, Inc. Led on silicon substrate using zinc-sulfide as buffer layer
TW201315834A (zh) * 2011-10-13 2013-04-16 Ind Tech Res Inst 有機金屬化學汽相沈積的方法與裝置
JP2013143475A (ja) * 2012-01-11 2013-07-22 Ulvac Japan Ltd 発光デバイスの製造方法及び真空処理装置
US8691706B2 (en) * 2012-01-12 2014-04-08 Taiwan Semiconductor Manufacturing Company, Ltd. Reducing substrate warpage in semiconductor processing
WO2013158210A2 (en) 2012-02-17 2013-10-24 Yale University Heterogeneous material integration through guided lateral growth
KR101843513B1 (ko) * 2012-02-24 2018-03-29 서울바이오시스 주식회사 질화갈륨계 발광 다이오드
JP5319810B2 (ja) * 2012-03-08 2013-10-16 株式会社東芝 窒化物半導体層の製造方法
US9396933B2 (en) * 2012-04-26 2016-07-19 Applied Materials, Inc. PVD buffer layers for LED fabrication
KR102317822B1 (ko) * 2012-07-02 2021-10-25 어플라이드 머티어리얼스, 인코포레이티드 물리 기상 증착에 의한 알루미늄-질화물 버퍼 및 활성 층들
CN104428444B (zh) * 2012-07-13 2016-09-21 盖列姆企业私人有限公司 膜形成装置及方法
CN102851733B (zh) * 2012-09-04 2016-08-17 苏州晶湛半导体有限公司 氮化镓基材料及器件的制备系统和制备方法
US9978904B2 (en) * 2012-10-16 2018-05-22 Soraa, Inc. Indium gallium nitride light emitting devices
CN103904169A (zh) * 2012-12-26 2014-07-02 光达光电设备科技(嘉兴)有限公司 一种led外延结构的生长方法及其设备
US9929310B2 (en) 2013-03-14 2018-03-27 Applied Materials, Inc. Oxygen controlled PVD aluminum nitride buffer for gallium nitride-based optoelectronic and electronic devices
WO2014144698A2 (en) 2013-03-15 2014-09-18 Yale University Large-area, laterally-grown epitaxial semiconductor layers
US20140315371A1 (en) * 2013-04-17 2014-10-23 International Business Machines Corporation Methods of forming isolation regions for bulk finfet semiconductor devices
JP6199619B2 (ja) * 2013-06-13 2017-09-20 株式会社ニューフレアテクノロジー 気相成長装置
JP6153401B2 (ja) * 2013-07-02 2017-06-28 株式会社ニューフレアテクノロジー 気相成長装置および気相成長方法
GB2531453A (en) 2013-07-02 2016-04-20 Ultratech Inc Formation of heteroepitaxial layers with rapid thermal processing to remove lattice dislocations
CN103361719B (zh) * 2013-07-05 2016-08-10 华灿光电股份有限公司 一种在缓冲层上生长氮化镓外延层的方法
DE112014004343B4 (de) * 2013-09-23 2019-01-31 Ultratech, Inc. Verfahren und Vorrichtung zum Ausbilden von Galliumnitridschichten mit Bauelementqualität auf Siliziumsubstraten
US20150187618A1 (en) * 2013-12-30 2015-07-02 Enkris Semiconductor, Inc. System and method for forming gan-based device
US9412902B2 (en) 2014-02-22 2016-08-09 Sensor Electronic Technology, Inc. Semiconductor structure with stress-reducing buffer structure
US10199535B2 (en) 2014-02-22 2019-02-05 Sensor Electronic Technology, Inc. Semiconductor structure with stress-reducing buffer structure
US9978589B2 (en) 2014-04-16 2018-05-22 Yale University Nitrogen-polar semipolar and gallium-polar semipolar GaN layers and devices on sapphire substrates
US9978845B2 (en) 2014-04-16 2018-05-22 Yale University Method of obtaining planar semipolar gallium nitride surfaces
KR102188493B1 (ko) 2014-04-25 2020-12-09 삼성전자주식회사 질화물 단결정 성장방법 및 질화물 반도체 소자 제조방법
CN105304780A (zh) * 2014-06-25 2016-02-03 南通同方半导体有限公司 一种具有高空穴浓度的P-GaN蓝光LED外延结构
CN104952710B (zh) * 2015-06-12 2018-01-30 湘能华磊光电股份有限公司 一种led外延层生长方法
JP6834207B2 (ja) * 2016-07-13 2021-02-24 富士電機株式会社 半導体装置の製造方法
US10312081B2 (en) 2016-07-15 2019-06-04 University Of Kentucky Research Foundation Synthesis of metal oxide surfaces and interfaces with crystallographic control using solid-liquid-vapor etching and vapor-liquid-solid growth
KR20190038639A (ko) 2016-08-12 2019-04-08 예일 유니버시티 성장 동안 질소 극성 패시트를 제거함으로써 외래 기판 상에 성장된 적층 무결함 반극성 및 비극성 GaN
JP6753634B2 (ja) * 2016-08-26 2020-09-09 住友電工デバイス・イノベーション株式会社 半導体装置の製造方法
CN107785243B (zh) * 2016-08-26 2023-06-20 住友电工光电子器件创新株式会社 形成氮化物半导体层的工艺
KR102680861B1 (ko) * 2016-12-15 2024-07-03 삼성전자주식회사 질화 갈륨 기판의 제조 방법
CN106816503A (zh) * 2017-01-23 2017-06-09 华灿光电(浙江)有限公司 一种蓝绿光发光二极管的外延片及制备方法
US10818839B2 (en) 2018-03-15 2020-10-27 Samsung Electronics Co., Ltd. Apparatus for and method of fabricating semiconductor devices
DE102019111598A1 (de) * 2019-05-06 2020-11-12 Aixtron Se Verfahren zum Abscheiden eines Halbleiter-Schichtsystems, welches Gallium und Indium enthält
FR3098019B1 (fr) * 2019-06-25 2022-05-20 Aledia Dispositif optoélectronique comprenant des éléments semi-conducteurs tridimensionnels et procédé pour sa fabrication
CN115548102A (zh) * 2022-06-28 2022-12-30 徐州金沙江半导体有限公司 一种氮化镓hemt外延结构的生长方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7781356B2 (en) * 2003-02-12 2010-08-24 Arizona Board of Regents, a Body Corporate Epitaxial growth of group III nitrides on silicon substrates via a reflective lattice-matched zirconium diboride buffer layer
TW200723624A (en) * 2005-12-05 2007-06-16 Univ Nat Chiao Tung Process of producing group III nitride based reflectors
JP5265090B2 (ja) * 2006-04-14 2013-08-14 豊田合成株式会社 半導体発光素子およびランプ
KR100707215B1 (ko) * 2006-04-25 2007-04-13 삼성전자주식회사 고배향성 실리콘 박막 형성 방법, 3d 반도체소자 제조방법 및 3d 반도체소자
US7585769B2 (en) * 2006-05-05 2009-09-08 Applied Materials, Inc. Parasitic particle suppression in growth of III-V nitride films using MOCVD and HVPE
US20080050889A1 (en) * 2006-08-24 2008-02-28 Applied Materials, Inc. Hotwall reactor and method for reducing particle formation in GaN MOCVD
US20090095221A1 (en) * 2007-10-16 2009-04-16 Alexander Tam Multi-gas concentric injection showerhead
US8183132B2 (en) * 2009-04-10 2012-05-22 Applied Materials, Inc. Methods for fabricating group III nitride structures with a cluster tool

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI837226B (zh) * 2018-12-21 2024-04-01 法商索泰克公司 生長底材及其製作方法
US12040424B2 (en) 2018-12-21 2024-07-16 Soitec Method for manufacturing a growth substrate

Also Published As

Publication number Publication date
WO2011123291A3 (en) 2012-04-19
US20110244617A1 (en) 2011-10-06
CN102640259A (zh) 2012-08-15
US20110244663A1 (en) 2011-10-06
WO2011123291A2 (en) 2011-10-06
KR20130046333A (ko) 2013-05-07

Similar Documents

Publication Publication Date Title
TW201201401A (en) Forming a compound-nitride structure that includes a nucleation layer
US8110889B2 (en) MOCVD single chamber split process for LED manufacturing
US8642368B2 (en) Enhancement of LED light extraction with in-situ surface roughening
US8183132B2 (en) Methods for fabricating group III nitride structures with a cluster tool
US8080466B2 (en) Method for growth of nitrogen face (N-face) polarity compound nitride semiconductor device with integrated processing system
US20110081771A1 (en) Multichamber split processes for led manufacturing
US8853086B2 (en) Methods for pretreatment of group III-nitride depositions
US20120156863A1 (en) Substrate pretreatment for subsequent high temperature group iii depositions
TW200917340A (en) Parasitic particle suppression in the growth of III-V nitride films using MOCVD and HVPE
TW200820327A (en) Hotwall reactor and method for reducing particle formation in GaN MOCVD
TW201107522A (en) Decontamination of MOCVD chamber using NH3 purge after in-situ cleaning
US20110207256A1 (en) In-situ acceptor activation with nitrogen and/or oxygen plasma treatment
CN100524621C (zh) 晶态氮化镓基化合物的生长方法以及包含氮化镓基化合物的半导体器件
KR20110103503A (ko) n형 및 p형 도핑을 위한 위성 성장챔버들을 구비한 MOCVD 장치
WO2010129289A2 (en) Decontamination of mocvd chamber using nh3 purge after in-situ cleaning
HK1094623B (zh) 晶态氮化镓基化合物的生长方法以及包含氮化镓基化合物的半导体器件