[go: up one dir, main page]

TW201201329A - Thermally enhanced electronic package and method of manufacturing the same - Google Patents

Thermally enhanced electronic package and method of manufacturing the same Download PDF

Info

Publication number
TW201201329A
TW201201329A TW100119517A TW100119517A TW201201329A TW 201201329 A TW201201329 A TW 201201329A TW 100119517 A TW100119517 A TW 100119517A TW 100119517 A TW100119517 A TW 100119517A TW 201201329 A TW201201329 A TW 201201329A
Authority
TW
Taiwan
Prior art keywords
wafer
package structure
substrate
electronic package
layer
Prior art date
Application number
TW100119517A
Other languages
English (en)
Other versions
TWI447868B (zh
Inventor
An-Hong Liu
David Wei Wang
Original Assignee
Chipmos Technologies Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chipmos Technologies Inc filed Critical Chipmos Technologies Inc
Publication of TW201201329A publication Critical patent/TW201201329A/zh
Application granted granted Critical
Publication of TWI447868B publication Critical patent/TWI447868B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y30/00Nanotechnology for materials or surface science, e.g. nanocomposites
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/20Modifications to facilitate cooling, ventilating, or heating
    • H05K7/2039Modifications to facilitate cooling, ventilating, or heating characterised by the heat transfer by conduction from the heat generating element to a dissipating body
    • H05K7/205Heat-dissipating body thermally connected to heat generating element via thermal paths through printed circuit board [PCB]
    • H10W70/68
    • H10W74/117
    • H10W90/00
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82BNANOSTRUCTURES FORMED BY MANIPULATION OF INDIVIDUAL ATOMS, MOLECULES, OR LIMITED COLLECTIONS OF ATOMS OR MOLECULES AS DISCRETE UNITS; MANUFACTURE OR TREATMENT THEREOF
    • B82B1/00Nanostructures formed by manipulation of individual atoms or molecules, or limited collections of atoms or molecules as discrete units
    • B82B1/005Constitution or structural means for improving the physical properties of a device
    • H10W20/49
    • H10W72/01515
    • H10W72/073
    • H10W72/075
    • H10W72/325
    • H10W72/352
    • H10W72/353
    • H10W72/354
    • H10W72/536
    • H10W72/5363
    • H10W72/552
    • H10W72/555
    • H10W72/865
    • H10W72/884
    • H10W72/9223
    • H10W72/923
    • H10W72/9415
    • H10W72/942
    • H10W74/00
    • H10W74/15
    • H10W90/26
    • H10W90/297
    • H10W90/701
    • H10W90/722
    • H10W90/724
    • H10W90/732
    • H10W90/734
    • H10W90/754
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S977/00Nanotechnology
    • Y10S977/902Specified use of nanostructure
    • Y10S977/932Specified use of nanostructure for electronic or optoelectronic application

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Materials Engineering (AREA)
  • Composite Materials (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Thermal Sciences (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Wire Bonding (AREA)

Description

201201329 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種散熱型電子封裝結構,特別關於— 種具高散熱能力之散熱型電子封裝結構。 【先前技術】 對半導體產品性能上的不斷要求導致更高的操作頻率 及更大的功率消耗。因此,這些半導體產品需要具有高熱 傳導效率,以能有效率地散熱,降低互連接點溫度之電子 封裝結構。在該類型半導體中,液晶顯示器(LCD)的驅 動半導體裝置即為其中一例^而另一種使用基板作為晶片 載具(chip carrier)之高功率封裝結構相同的也需要高熱傳 導效率的熱傳導方式 圖1顯示一種被稱為微細間距球閘陣列(fine pitch baU gnd array ; FBGA)封裝結構的典型高功率封裝結構。fbga 封裝結構ίο包含-晶片u和一基板14。基板14可以為硬質 或軟性印刷電路板。晶片u以黏晶材料15(例如:黏著膜) 固定在基板14上。金屬線13連接晶片u之主動面與基板“ 。封裝材料12覆蓋晶片η、基板14和金屬㈣,以保護晶 片11與金屬線13免於受到破壞。鲜球16設置於基板14上, 作為FBGA封裝結構1〇的輸出入端子(― temmals)。隨著設置在晶^的有限面積上的電路的密集 化’將產生更多的熱’使咖續裝結構ig遭受散熱不良的 問題。再者,封裝材料12包括環氧樹脂(ep〇Xyresin)’其具 不良的熱傳導性,因此容易將熱累積在封裝結構w 201201329 内。一般來說’基板14之絕緣層為高分子材料製作而成, 而高分子材料也有不良的熱傳導性的問題,於是乎該結構 累積的熱能不容易從絕緣層傳導到FBGA封裝結構1〇外。 另,新一代的三維積體電路和元件構裝為目前封裝之 趨勢。此類裝置之構裝是關於一種堆疊二個或多個積體電 路’以獲得三維晶片堆疊之製造方法,而該製造方法需在 各疊層間利用穿透石夕通孔(through silicon vias ; TSVs),來 形成垂直電性連接。所謂穿透矽通孔是蝕穿(etch thr〇ugh) 矽晶圓和以金屬材料填充其中所形成之垂直連接結構。以 TSVs以作為二維連接的方法可在三維層間大量增加傳導路 徑。 圖2顯示使用TSVs的三維積體電路封裝結構。三維積體 電路封裝結構20包含複·數個積體電路晶片(211和212)、 TSVs(231和232)和一基板24。TSVs(231和232)貫穿積體電 路晶片(211和212)。複數個微凸塊(micro bumps)或軟金屬覆 蓋物(soft metal caps)233個別地形成在TSVs(231和232)的 表面。複數個微凸塊23 3用於電性連接彼此間之積體電路晶 片(211和212) ’以及連接基板24和與其相鄰之TSVs(231和 232)。黏膠25將積體電路晶片(211和212)接合一起,並將積 體電路晶片(211和212)固定在基板24上。封裝材料22覆蓋積 體電路晶片(211和212)和基板24。數個被動積體電路晶片 241嵌在基板24内,複數個輸出端點(terminals)或電極 (electrodes)242設置在基板24之下表面,以做為對外輸出電 性之用。 201201329 在傳統的二維積體電路封裝結構2〇中,許多積體電路 晶片(211和212)被放入同—封裝體内。各晶片(211或212)產 生的熱能,累積在封裝體内,無法有效地經由封裝材料22 或基板24逸散至外部。為去除傳統封裝結構既有缺點,因 此,需要新的材料與方法,來增進封裝結構的熱傳導效能 【發明内容】 本發明之一方面提供一散熱型電子封裝結構。特別是 指-種混合奈米碳球之絕緣樹脂材料使用纟電子構裝中, 以增進散熱效能。由於奈来碳球會將熱能轉化成以紅外線 輕射的方式來傳輸與散逸’混合奈米碳球之材料可有效率 地進行散熱,因此麟低電子封裝結構之操作溫度。 鑑於前述,本發明揭示一種散熱型電子封裝結構’其 包含一晶片一基板、—黏膠和-封膠材。黏膠或/及封膠 材混合有複數個奈米碳球,該基板包含_絕緣層和一線路 層,線路層形以絕緣層上。晶片藉由㈣設置於基板上 ’且晶片電性連接於線路層,而封膠㈣㈣晶片和基板 本發明更揭露一種散熱型電子封 伽曰μ w 丁訂裝結構,其包含複數 二Ί 一第一黏膠、複數個第二黏膠和-封膠 2第複數個第二黏膠或封膠材可混合有複數個 奈米碳球。該基板包含一絕緣層 跟路層,而線路層形 成於該絕緣層上。該些晶片中之一 精由第—黏膠至基板》 其他的日日片則利用第二黏膠垂直 ® 起。複數個晶片電 201201329 性連接線路層。而封膠材則覆蓋該些晶片和基板。 本發明另揭露-種晶圓級晶片尺寸封裝結構,其包含 一晶片、複數個録墊、複數個重分佈辉塾、—重配線金屬 層、一樹脂材料和複數個奈米碳球。重配線金屬層用以將 複數個料重新分配成重分佈銲塾。樹脂材料覆蓋於晶片 上其中,複數個奈米碳球可混合於樹脂材料内,以達到 紅外線輻射散熱的效果。 上文已相當廣泛地概述本揭露之技術特徵及優點,俾 使下文之本揭露詳細描述得以獲得較佳瞭解。構成本揭露 之申咕專利範圍標的之其它技術特徵及優點將描述於下文 。本揭露所屬技術領域中具有通常知識者應瞭解,可相當 容易地利用下文揭示之概念與特定實施例可作為修改或設 計其它結構或製程而實現與本揭露相同之目的。本揭露所 屬技術領域中具有通常知識者亦應瞭解,這類等效建構無 法脫離後附之申請專利範圍所界定之本揭露的精神和範圍 〇 【實施方式】 本發明係關於將奈米碳球(carbon nanocapsules ; 應用在半導體封裝結構中,以讓半導體封裝結構具有加強 散熱特性。特而言之,一絕緣材料或樹脂混合複數個奈米 碳球,並使用在電子封裝之應用上,藉此達到改進半導體 晶片之散熱之目的。此混合材料或樹脂可直接或間接與半 導體晶片接觸,藉其改善熱傳導或熱散逸(heat dissipati〇n) 之效率。在半導體封裝構造中,混合材料可應用的部分, 201201329 例如有:覆晶底膠層、無流動底部密封(n〇n_fl〇w underfill) 層、晶片封膠體、晶片披覆(chip coating)層、黏晶膠 (die-attach adhesives)、不導電膠 / 膜(non_c〇nductive paste/film)、導電膠 /膜(non-conductive paste/film)或薄膜覆 蓋銲線(film over wire ; FOW)膠材等等。 在混合材料中之奈米碳球具有將熱能轉化成以紅外線 輻射的方式來傳輸與散逸之特性,而此種特性對電子產品 封裝而§,是理想的散熱方式。在一些實施例中,奈米碳 球的表面可進一步被處理,以確保他們是電性絕緣,避免 使用時產生寄生效應(parasitic effect)或電性短路情形。再 者,並可使該奈米碳球粒子與原料樹脂間的接觸面具有良 好的界面黏著力(interfacial adhesi〇n),因此使用於半導體 封裝中將更能進一步的提升原有封裝結構的散熱效率。 在混合材料中之奈米碳球之尺寸可介於丨奈米至1〇〇奈 米。奈米碳球可具有大約30奈米之平均直徑。有兩種之奈 米碳球:中空和填充金屬(metal filled)。在混合材料中之奈 米碳球包含中空奈米碳球、填充金屬奈米碳球或兩者。填 充金屬奈米碳球可填充金屬、金屬氧化物(metal 〇xides;)、 金屬碳化物(metal carbides)或合金。 在一些實施例中,在混合材料中之奈米碳球可經處理 ,以使其具電絕緣層。在一些實施例中,奈米碳球之表面 可進一步被處理,以使其與樹脂間有良好的界面黏著性 (interfacial adhesion) 〇 因此,前述的混合材料適合與在半導體封裝内之一 201201329 功能的矽晶粒直接接觸。與利用傳統熱傳導與熱對流散熱 之半導體封裝結構比較’利用紅外線輻射方式來傳輸與散 逸石夕晶片之熱能,能更有效率地移除熱能,降低晶片的溫 度。此混合材料之應用包含封膠體、覆晶底膠和被覆層 (coatings)。前述之混合材料也適合使用在將晶粒黏著在基 板(硬質或軟性)或使用在晶粒堆疊上等不同晶粒黏著運用 。這些黏膠包含一般在本領域中熟知者,例如:可網印黏 晶膠(SCreen-0n die attach paste)、黏晶薄膜(die attachment film,DAF)、薄膜覆蓋銲線(film 〇ve]: wire ; FOW)膠材和 不導電膠(non-conducting paste ; NCP)。 圖3係本發明其一實施例之一 FBGA封裝結構之截面示 意圖。 FB G A封裝結構30包含一晶片31和一基板34。基板34 可為硬質或軟性印刷電路板,並具有一開口 341。晶片3】 利用黏晶材料35,以其主動面311面向基板34之方式,固定 在基板34上,其中該黏晶材料35可為黏著膜(adhesive film) 或黏著劑(adhesive paste)或B-stage黏晶膠材。複數條金屬 線33穿過開口 341電性連接晶片31與基板34。封膠32包覆晶 片31、基板34和金屬線33,藉此保護晶片31與金屬線33, 以避免損壞。銲球36設置於基板34之下表面,作為FBGA封 裝結構30的輸出入端(inpUt/〇utpUt terininals)。封膠32和黏 曰曰材料3 5與奈米碳球3 8混合。因此,晶片3 1所產生的熱, 除傳統常見的熱傳導與熱對流之散熱方式外,更可利用紅 外線輻射的方式,散逸至FBGA封裝結構30之外。即,奈米 201201329 碳球38可幫助移除FBGA封裝結構3〇内之積熱β儘管在本實 施例中奈米碳球38是混合在封膠32和黏晶材料35兩者内, 但在其他實施例中’奈米碳球38可單獨混合在封膠32或單 獨混合在黏晶材料35内。 如圖4所示,以基板型(substrate-based)封裝結構40包含 一晶片41和一基板44。晶片41利用黏晶材料45固定在基板 44上其中該黏晶材料45可為黏著膜(adhesive film)或黏著 劑(adhesive Paste)或B-stage黏晶膠材。一被覆層49覆蓋在 晶片41之主動面上。封膠42覆蓋晶片41、基板料和金屬線 43 ’藉以保護晶片41與金屬線43避免損壞《封膠42和被覆 層49與奈米碳球48混合。於本實施例中,該奈米碳球48係 混合在封膠42、黏晶材料45及/或被覆層49,如此晶片41所 產生的熱可透過奈米碳球48有效地以紅外線輻射的方式散 逸。 圖5顯示本發明一實施例之覆晶球格陣列(fHp chip BGA)封裝結構之截面示意圖。覆晶球格陣列封裝結構5〇包 含一晶片 51、一不導電膠(non_conductive paste ; NCP) 55( 或底膠(underfill))、和一基板54。該基板54包含一絕緣層541 和一線路層(wiring layer)542(或銅箔(copper foil)),其中線 路層542形成於絕緣層541上。晶片51以覆晶接合於基板54 上。複數個凸塊(bumps)57形成在晶片51上,並連接基板54 之線路層542。不導電膠55可完全填充晶片51和基板54之間 之間隙’並將晶片51固定在基板54上。封膠52覆蓋晶片51 、基板54和凸塊57 ^封膠52保護晶片51,以避免其受到損 201201329 壞。銲球56設置於基板54之下表面,以作為覆晶球格陣列 封裝結構50的輸出入端(input/output terminals)。其中,奈 米碳球58混合在不導電膠55及/或封膠52内,如此晶片51所 產生的熱可藉由奈米碳球58有效地以紅外線輻射的方式散 逸。 圖6顯示本發明一實施例之使用薄膜覆蓋銲線膠材 (film over wire ; FOW)之多晶片封裝結構(multi-Chip package)之截面示意圖。多晶片封裝結構60包含複數個積體 電路晶片61、複數層f〇w膜652和一基板64。黏膠651接合 最底層之晶片61和基板64。封膠62覆蓋晶片61和一部分的 基板64。端接點(terminals)或電極(electrodes)642設置於基 板64之下表面。線路層643設置於基板64之上表面。柱狀凸 塊(stud bumps)67形成在線路層643上。金屬線63連接基板 64上之柱狀凸塊67和晶片61之主動面。其一較佳之做法為 該金屬線之第一端先於基板上形成一柱狀凸塊67後使其第 二端形成於晶片61之主動面上,就是所謂的逆銲線(Reverse Bonding)。 FOW膜652用於包覆金屬線63連接在晶片61上之部分 ’其中FOW膜652可對金屬線63提供額外的支撐,以保護金 屬線63避免損壞或造成短路。又,FOW膜可幫助相同或 相似大小之兩鄰近且垂直堆疊之晶片61間之黏合。當相同 或相似大小之兩晶片61垂直堆疊(即,一晶片在另一晶片的 上面)時,因位在下方晶片上銲墊(bonding pads)無法延伸出 被上方晶片所覆蓋之區域,因此在打線接合製程時會產生
S -11· 201201329 問題。在下方晶片61之金屬線63為FOW膜652包覆的情形下 ’當上方晶片5 1進行打線接合時,FOW膜652可提供打線接 合所需的支撐。FOW膜652可降低打線接合所面臨的問題或 使打線接合所需面臨的問題降到最低。 於本實施例中’奈米碳球68可混合在覆蓋晶片61之封 膠62、黏膠651和FOW膜652内,從而使得晶片61產生的熱 可輕易地以紅外線輻射的方式散逸至外界環境中。 圖7顯示本發明一實施例之使用穿透矽通孔(TSVs)之 二維積體電路封裝結構之截面示意圖。三維積體電路封裝 結構70包含複數個積體電路晶片(71丨和7 12)、穿透矽通孔 (73 1和732)以及一基板74。穿透矽通孔(73 1和732)對應地貫 穿各個積體電路晶片(711和712) ^複數個微凸塊(micro bumps)或軟金屬覆蓋物(soft metal caps)733和734分別形成 在穿透矽通孔(731和73 2)上作為連接之用。如圖7所示,堆 疊之積體電路晶片(711和712)和基板74以該些微凸塊或軟 金屬覆蓋物(733和734)相互連接。黏膠75用於將積體電路晶 片(711和712)接合在一起,並將該些晶片(711和712)固定在 基板74上。封膠72覆蓋晶片(711和712)和部分之基板74 ^複 數個被動積體電路晶片741嵌入在基板74内。端接點 (terminals)或電極(electrodes)742設置在基板74之下表面。 該封膠72和黏膠75混合有奈米碳球78,並予以覆蓋各晶片 (711和712),使得從晶片(711和712)產生的熱可輕易地透過 紅外線輻射的方式散逸至外界環境中。 圖8顯示本發明一實施例之覆晶球閘陣列(fiip_chip -12- 201201329 ballgridanray; BGA)封裝結構之截面示意圖。覆晶球閘陣 列封裝結構80包含一晶片81、一底膠層(underfill layer)85 和一基板84。晶片81以覆晶接合方式固定在基板84上。形 成在晶片81上之複數個凸塊87用以連接在基板料上之線路 層842。並於基板84之下表面形成有複數個銲球86。底膠層 85可το全填充晶片81和基板84間之間隙。且封膠82覆蓋晶 片81、底膠層85和部分之基板84。其中,該奈米碳球88混 合在底膠層85及/或封膠82内,使得晶片81所產生的熱可有 效地透過紅外線輻射的方式被透過基板84而散逸。 圖9至11是根據本發明一實施例之截面圖,主要是揭示 在晶圓級晶片尺寸(wafer leveI chip scale package; WLCsp) 封裝製程中,使用混合奈米碳球之黏膠之步驟。如圖9所示 ,本發明提供-具有複數個積體電路晶片之晶圓91。在圖 1 0中/tc*合有奈米碳球之樹脂材料93被塗佈在晶圓9丨之表 面上,其中該表面與複數個銲球92是相對的。其中,銲球 92形成之時機可在塗佈樹脂材料93之前或之後。值得注意 的是該樹脂材料93塗佈在晶圓91之背面上。在圖丨丨中,塗 佈樹脂材料93之晶圓91接著被切割成個別饥⑽電子封裝 結構94,而各個WLCSp電子封裝結構叫可以覆晶接合之方 式,固定在一基板95上(如圖12所示),其中wLcsp電子封 裝結構94和基板95之間可依實際需求選擇填充或不填充底 膠層96,而基板95可為印刷電路板或其他類似者。在一實 施例中,底膠層96亦可混合有複數個奈米碳球。 如圖13所示,散熱型机^電子封裝結構(此酿^ -13- 201201329 enhanced WLCSP electronic package) 94可利用晶圓級封裝 技術(wafer level packaging technology),其中晶圓級封裝技 術可為重新分配層和凸塊技術(redistribution layer and bump technology)、密封銅柱技術(encapsulated copper post technology)、密封打線接合技術(encapsulated wire bond technology)或其他類似者。製作完成的WLCSP電子封裝結 構94所具有的尺寸可與晶片90相當。在一實施例中,WLCSP 電子封裝結構94包含一晶片90,晶片90包含複數個銲墊 1202,複數個重分佈銲塾(redistributed bond pad) 1203、一 重配線金屬層(redistributed metal layer) 1204、複數層絕緣 層(1205、1206和1207)、樹脂材料93和複數個奈米碳球,其 中重配線金屬層1204用於將複數個銲墊1202重新分配成重 分佈銲墊1203 ;複數層絕緣層(1205、1206和1207)部分地將 重配線金屬層1204與晶片90分離,和將重配線金屬層1204 與複數個重分佈銲墊1203分離;樹脂材料93覆蓋晶片90 ; 奈米碳球則混合在樹脂材料93内。進一步而言,樹脂材料 93可位於晶片90之背面。複數個重分佈銲墊1203可為底層 金屬銲墊(under bump metal pads)或銅柱(未繪示)。複數層 絕緣層(1205、1206和1207)可包含高分子絕緣材料,例如: 以苯並環丁浠為基礎的(benzocyclobutene-based)高分子絕 緣材料。在一實施例中,奈米碳球可混合在任何或所有的 複數層絕緣層(1205、1206和1207)。重配線金屬層1204可包 含銅或鋁。銲球92可接合在重分佈銲墊1203上。 本揭露之技術内容及技術特點已揭示如上,然而本揭 201201329 路所屬技術領域中且右摘堂在Μ 土 只& γ八有逋㊉知識者應瞭解,在不背離後附 申請專利範㈣界定之本揭露精神和範圍内,本揭露之教 示及揭示可作種種之替換及修韩。例如,上文揭示之許多 製程可以不同之方法實施或以其它製程予以取代,或者採 用上述一種方式之組合。 此外,本案之權利範圍並不侷限於上文揭示之特定實 施例的製程裝置、方法或步驟。本揭露所屬技術領域中具 有通㊉知識者應瞭解,基於本揭露教示及揭示製程、裝置 、方法或步驟,無論現在已存在或日後開發者,其與:案 實施例揭示者係以實質相同的方式執行實質相同的功能, 而達到實質相同的結果,亦可使用於本揭露。因此,以下. 之申請專利範圍儀用以涵蓋用以此類製程裝置、方法或步 驟。 ^ 【圖式簡單說明】 圖1顯示一傳統FBGA封裝結構之截面圖; 圖2顯示使用TSVs的傳統三維積體電路封裝結構; 圖3係本發明一實施例之FBGA封裝結構之戴面示意圖 f 圖4顯示本發明一實施例之基板型封裝結構之截面示 意圖; ’ 圖5顯示本發明一實施例之覆晶球格陣列封裝結構之 截面示意圖; 圖6顯示本發明一實施例之使用薄膜覆蓋銲線膠材之 多晶片封裝結構之截面示意圖; -15- 201201329 圖7顯示本發明一實施例之使用穿透矽通孔之三维積 體電路封裝結構之截面示意圖; 圖8顯示本發明一實施例之覆晶球閘陣列封裝結構之 截面示意圖; 圖9至12係截面圖,其是根據本發明一實施例,顯示在 晶圓級晶片尺寸封裝製程中,使用混合奈米碳球之黏膠之 步驟;及 圖13顯示本發明一實施例之散熱型WLcSp電子封裝結 構之截面示意圖。 【主要元件符號說明】 10 FBGA封裝結構 11 晶片 12 封裝材料 13 金屬線 14 基板 15 黏晶材料 16 銲球 20 三維積體電路圭 22 封裝材料 24 基板 25 黏膠 30 FBGA封裝結構 31 晶片 32 封膠 33 金屬線 201201329 34 基板 35 黏晶材料 36 鲜球 38 奈米碳球 40 封裝結構 41 晶片 42 封膠 43 金屬線 44 基板 45 黏晶材料 48 奈米碳球 49 被覆層 50 覆晶球格陣列封 51 晶片 52 封膠 54 基板 55 不導電膠 56 鲜球 57 凸塊 58 奈米碳球 60 多晶片封裝結構 61 晶片 62 封膠 63 金屬線 64 基板 -17- 201201329 67 柱狀凸塊 68 奈米碳球 70 三維積體電路封裝結構 72 封膠 74 基板 75 黏膠 78 奈米碳球 80 覆晶球閘陣列封裝結構 81 晶片 82 封膠 84 基板 85 底膠層 86 鲜球 87 凸塊 88 奈米碳球 90 晶片 91 晶圓 92 鲜球 93 樹脂材料 94 WLCSP電子封裝結構 95 基板 96 底膠層 211 ' 212 積體電路晶片 231 ' 232 穿透矽通孔 233 微凸塊 -18- 201201329 241 242 311 341 541 542 642 643 651 652 711、 731、 73」、 741 742 842 1202 1203 1204 1205 被動積體電路晶片 電極 主動面 開口 絕緣層 線路層 電極 線路層 黏膠 FOW膜 712 積體電路晶片 732 穿透矽通孔 734 微凸塊 被動積體電路晶片 電極 線路層 銲墊 重分佈銲墊 重配線金屬層 、1206、1207 絕緣層 -19-

Claims (1)

  1. 201201329 七、申請專利範圍: 1. 一種散熱型電子封裝結構,包含: 一基板,包含: 一絕緣層;及 一線路層’形成於該絕緣層上; 一晶片,電性連接該線路層; 一黏膠,設置於該晶片與該基板之間; 一封膝’覆蓋該晶片和該基板;以及 複數個奈米碳球,混合於該黏膠及/或該封膠内。 2. 根據請求項1所述之散熱型電子封裝結構,其更包含一被 覆層,該被覆層覆蓋在該晶片之一主動面上,其中該些奈 米碳球均勻地分布在該被覆層。 3. 根據請求項1所述之散熱型電子封裝結構,其更包含複數 根金屬線,該些金屬線電性連接該晶片和該線路層。 4. 根據請求項1所述之散熱型電子封裝結構,其包含複數個 凸塊,該些凸塊電性連接該晶片和該線路層。 5. 根據請求項1所述之散熱型電子封裝結構,其中該晶片包 含一主動面’其中該主動面面向該基板。 6. 根據請求項1所述之散熱型電子封裝結構,其中該基板包 含一開口。 7. 根據請求項6所述之散熱型電子封裝結構,其更包含複數 根金屬線’該些金屬線穿過該開口,以電性連接該晶片和 該線路層。 8. 根據請求項1所述之散熱型電子封裝結構,其中該黏膠是 一黏晶材料、一不導電膠或一底膠層。 201201329 9·根U項1所述之散熱型電子封裝結構,其更包含複數 個銲球,該些銲球設置於該基板上。 10·—種散熱型電子封裝結構,包含: 一基板,包含: 一絕緣層;及 一線路層’形成於該絕緣層上; 複數個晶片’垂直堆疊且電性連接該線路層; 一第一黏膠,黏接該些晶片中之一者至該基板; 複數個第二黏膠,黏接該些晶片; 一封膠,覆蓋該些晶片和該基板;以及 複數個奈米碳球,混合於該第一黏膠、該些第二黏膠 及/或該封膠内。 11. 根據請求項10所述之散熱型電子封裝結構,其更包含複數 根金屬線,該些晶片透過該些金屬線電性連接該線路層。 12. 根據請求項i i所述之散熱型電子封裝結構,其中該些第二 黏膠為薄膜覆蓋銲線膠材。 13. 根據請求項10所述之散熱型電子封裝結構,其更包含複數 個穿透矽通孔’其中該些晶片透過該些穿透矽通孔電性連 接該線路層。 14·根據請求項10所述之散熱型電子封裝結構,其中該些穿透 矽通孔疋形成在該些晶片上且填充金屬之通孔。 15. 根據請求項10所述之散熱型電子封裝結構,其中該些晶片 是依序一個堆疊在另一個上。 16. 根據請求項13所述之散熱型電子封裝結構,其更包含複數 個被動積體電路晶片,其中該些被動積體電路晶片嵌置於 -21- 201201329 該基板内。 17. —種散熱型電子封裝結構之製備方法,包含下列步驟: 提供一晶圓,該晶圓包複數個積體電路晶片; 塗佈-樹脂材料於該晶圓之—表面,其中該樹脂材料 包含複數個奈米碳球;以及 切割塗佈該樹脂材料之該晶圓,以獲得複數個電子封 裝結構。 18·根據請求項17所述之製備方法’其更包含將複數個鲜球接 合在該晶圓上與塗佈該樹脂材料之該表面相對之—表面 之步驟。 19.根據請求項18所述之製備方法,更包含下列步驟: 將該電子封裝結構覆晶接合於—基板上;以及 形成一底膠層於該電子封裝結構與該基板之間。 20·根據請求項19所述之製備方法’其中該底膠層混合複數個 奈米碳球。 21. —種晶圓級晶片尺寸封裝結構,包含: 一晶片’包含複數個輝墊; 複數個重分佈銲墊; -重配線金屬層’用以電性連接該些銲塾與該八 佈銲墊; 一刀 其中該表面與該 一樹脂材料’覆蓋該晶片之一表面 些銲墊是相對;以及 複數個奈米碳球,混合於該樹脂材料内。 ’其更包含 22.根據請求項21所述之晶圓級晶片尺寸封裝結構 22- 201201329 複數絕緣層,設置於該重配線金屬層與該晶片之間,以及 設置於該重配線金屬層與該些重分佈銲墊之間。 23.根據請求項22所述之晶圓級晶片尺寸封裝結構,其中該些 絕緣層中至少一者包含複數個奈米碳球。 -23-
TW100119517A 2010-06-15 2011-06-03 散熱型電子封裝結構及其製備方法 TWI447868B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US35492710P 2010-06-15 2010-06-15
US13/116,278 US8338935B2 (en) 2010-06-15 2011-05-26 Thermally enhanced electronic package utilizing carbon nanocapsules and method of manufacturing the same

Publications (2)

Publication Number Publication Date
TW201201329A true TW201201329A (en) 2012-01-01
TWI447868B TWI447868B (zh) 2014-08-01

Family

ID=45095582

Family Applications (2)

Application Number Title Priority Date Filing Date
TW100119517A TWI447868B (zh) 2010-06-15 2011-06-03 散熱型電子封裝結構及其製備方法
TW100119519A TWI483353B (zh) 2010-06-15 2011-06-03 散熱增益型電子封裝體

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW100119519A TWI483353B (zh) 2010-06-15 2011-06-03 散熱增益型電子封裝體

Country Status (3)

Country Link
US (3) US8564954B2 (zh)
CN (2) CN102290394B (zh)
TW (2) TWI447868B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI761060B (zh) * 2021-02-03 2022-04-11 南茂科技股份有限公司 薄膜覆晶封裝結構
TWI800679B (zh) * 2019-05-21 2023-05-01 南韓商三星電機股份有限公司 半導體封裝以及包括其的天線模組
US12362255B2 (en) 2021-08-26 2025-07-15 Micron Technology, Inc. Apparatus including direct-contact heat paths and methods of manufacturing the same

Families Citing this family (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006098367A1 (ja) 2005-03-17 2006-09-21 Yamaha Corporation 磁気センサ及びその製造方法
US8237293B2 (en) * 2009-11-25 2012-08-07 Freescale Semiconductor, Inc. Semiconductor package with protective tape
US20110309481A1 (en) * 2010-06-18 2011-12-22 Rui Huang Integrated circuit packaging system with flip chip mounting and method of manufacture thereof
KR20120000282A (ko) * 2010-06-25 2012-01-02 삼성전자주식회사 히트 스프레더 및 그를 포함하는 반도체 패키지
JP2012104790A (ja) * 2010-10-12 2012-05-31 Elpida Memory Inc 半導体装置
KR20120122266A (ko) * 2011-04-28 2012-11-07 매그나칩 반도체 유한회사 칩온필름형 반도체 패키지
US8643155B2 (en) * 2011-06-09 2014-02-04 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display and chip on film thereof
TW201320263A (zh) * 2011-11-11 2013-05-16 南茂科技股份有限公司 加強散熱的封裝結構
JP5924725B2 (ja) * 2011-11-14 2016-05-25 ヤマハ株式会社 歪みセンサ及び歪みセンサの製造方法
TWI504852B (zh) * 2012-09-07 2015-10-21 仁寶電腦工業股份有限公司 散熱模組
CN103066036A (zh) * 2012-12-30 2013-04-24 杨渊翔 一种主动式散热基板
US20140233166A1 (en) * 2013-02-19 2014-08-21 Norman E. O'Shea Flexible powered cards and devices, and methods of manufacturing flexible powered cards and devices
US9385091B2 (en) 2013-03-08 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Reinforcement structure and method for controlling warpage of chip mounted on substrate
CN104142118B (zh) 2013-05-10 2017-07-07 雅马哈株式会社 应变传感器
US20150001736A1 (en) * 2013-06-29 2015-01-01 Hualiang Shi Die connections using different underfill types for different regions
US9190399B2 (en) 2014-03-06 2015-11-17 International Business Machines Corporation Thermally enhanced three-dimensional integrated circuit package
TWI575673B (zh) * 2014-11-07 2017-03-21 瑞鼎科技股份有限公司 雙面覆晶薄膜封裝結構及其製造方法
TWI611740B (zh) * 2015-02-05 2018-01-11 頎邦科技股份有限公司 可撓性基板
US10128207B2 (en) * 2015-03-31 2018-11-13 Stmicroelectronics Pte Ltd Semiconductor packages with pillar and bump structures
CN104851860B (zh) * 2015-04-30 2018-03-13 华为技术有限公司 一种集成电路管芯及制造方法
US9978663B2 (en) 2015-12-09 2018-05-22 Samsung Display Co., Ltd. Integrated circuit assembly with heat spreader and method of making the same
US9741677B1 (en) 2016-03-01 2017-08-22 Infineon Technologies Ag Semiconductor device including antistatic die attach material
DE102016103862A1 (de) * 2016-03-03 2017-09-07 Osram Opto Semiconductors Gmbh Optoelektronische Leuchtvorrichtung, Träger für einen optoelektronischen Halbleiterchip und optoelektronisches Leuchtsystem
CN105927869A (zh) * 2016-06-15 2016-09-07 重庆惠科金扬科技有限公司 灯条、背光模组及显示装置
US10535632B2 (en) * 2016-09-02 2020-01-14 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor package structure and method of manufacturing the same
US10079194B1 (en) * 2017-03-07 2018-09-18 Novatek Microelectronics Corp. Chip on film package
CN107644861A (zh) * 2017-10-27 2018-01-30 无锡吉迈微电子有限公司 芯片再布线封装结构及其实现工艺
US10897824B2 (en) * 2017-10-30 2021-01-19 Baker Hughes, A Ge Company, Llc Encapsulation of downhole microelectronics and method the same
KR102567412B1 (ko) 2018-10-31 2023-08-16 삼성전자주식회사 복수의 레이어를 포함하는 차폐 필름 및 그것을 사용하는 전자 장치
DE102019111366B3 (de) 2019-05-02 2020-05-14 Fachhochschule Kiel Kompaktes Leistungselektronik-Modul mit vergrößerter Kühlfläche
DE102019111367A1 (de) * 2019-05-02 2020-11-05 Danfoss Silicon Power Gmbh Leistungselektronik-Modul mit verbesserter Kühlung
TWI724592B (zh) * 2019-10-25 2021-04-11 大陸商北京集創北方科技股份有限公司 散熱元件及半導體封裝件
TWI760806B (zh) * 2020-07-31 2022-04-11 大陸商河南烯力新材料科技有限公司 薄膜覆晶封裝結構與顯示裝置
CN114721188B (zh) * 2022-03-29 2024-05-17 颀中科技(苏州)有限公司 覆晶封装结构的形成方法、覆晶封装结构及显示装置
KR20240000293A (ko) * 2022-06-23 2024-01-02 삼성전자주식회사 반도체 패키지
CN115241082A (zh) * 2022-08-01 2022-10-25 贵州大学 一种多层芯片堆叠的键合方法及多层芯片堆叠结构
CN115458513B (zh) * 2022-10-13 2025-08-26 甬矽电子(宁波)股份有限公司 扇入型封装结构及其制备方法
TWI898839B (zh) * 2024-09-19 2025-09-21 國巨股份有限公司 晶片型導熱貼片及其製造方法

Family Cites Families (38)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6825550B2 (en) * 1999-09-02 2004-11-30 Micron Technology, Inc. Board-on-chip packages with conductive foil on the chip surface
DE10058593A1 (de) * 2000-11-25 2002-06-06 Bosch Gmbh Robert Verpacktes elektronisches Bauelement und Verfahren zur Verpackung eines elektronischen Bauelements
JP4208714B2 (ja) 2001-08-31 2009-01-14 ナノ−シー,インク. フラーレンの燃焼合成のための方法
US6965513B2 (en) 2001-12-20 2005-11-15 Intel Corporation Carbon nanotube thermal interface structures
TW575520B (en) 2002-02-27 2004-02-11 Ind Tech Res Inst Preparation of hollow carbon nanocapsules
US6813866B2 (en) * 2002-04-17 2004-11-09 Building Materials Investment Corporation Laminated hip and ridge asphalt shingle
TWI251580B (en) 2002-08-02 2006-03-21 Ind Tech Res Inst Preparation of magnetic metal filled carbon nanocapsules
TW577856B (en) 2002-12-25 2004-03-01 Ind Tech Res Inst Organically functionalized carbon nanocapsules
TWI312353B (en) * 2002-12-26 2009-07-21 Ind Tech Res Inst Polymer chain grafted carbon nanocapsule
US7723406B2 (en) 2002-12-26 2010-05-25 Industrial Technology Research Institute Polymer-chain-grafted carbon nanocapsule
CN2662449Y (zh) * 2003-02-19 2004-12-08 立卫科技股份有限公司 基板堆栈式封装结构
JP2004335915A (ja) * 2003-05-12 2004-11-25 Shinko Electric Ind Co Ltd 半導体装置の製造方法
JP2004349457A (ja) * 2003-05-22 2004-12-09 Matsushita Electric Ind Co Ltd Lsiパッケージ
TWI242465B (en) 2003-07-21 2005-11-01 Ind Tech Res Inst Carbon nanocapsule as catalyst support
US7109581B2 (en) * 2003-08-25 2006-09-19 Nanoconduction, Inc. System and method using self-assembled nano structures in the design and fabrication of an integrated circuit micro-cooler
US6982492B2 (en) * 2003-10-23 2006-01-03 Intel Corporation No-flow underfill composition and method
CN1318536C (zh) * 2003-12-13 2007-05-30 鸿富锦精密工业(深圳)有限公司 散热装置及其相变导热片
CN100376655C (zh) 2004-06-30 2008-03-26 鸿富锦精密工业(深圳)有限公司 热介面材料
TWI310368B (en) 2004-07-12 2009-06-01 Ind Tech Res Inst Heteroatom containing carbon nanocapsule and method of preparing the same
TWI388042B (zh) * 2004-11-04 2013-03-01 台灣積體電路製造股份有限公司 基於奈米管基板之積體電路
TW200633171A (en) * 2004-11-04 2006-09-16 Koninkl Philips Electronics Nv Nanotube-based fluid interface material and approach
US7623349B2 (en) * 2005-03-07 2009-11-24 Ati Technologies Ulc Thermal management apparatus and method for a circuit substrate
US20060280912A1 (en) * 2005-06-13 2006-12-14 Rong-Chang Liang Non-random array anisotropic conductive film (ACF) and manufacturing processes
US20070035930A1 (en) * 2005-08-10 2007-02-15 Chien-Min Sung Methods and devices for cooling printed circuit boards
TW200735303A (en) * 2006-03-07 2007-09-16 Der-Ho Wu Epoxy molding compound reinforced with carbon nanotubes
US7295441B1 (en) * 2006-05-12 2007-11-13 Giga-Gyte Technology Co. Ltd. Heat dissipating type printed circuit board and structure thereof for conducting heat with heap pipe
US8890312B2 (en) * 2006-05-26 2014-11-18 The Hong Kong University Of Science And Technology Heat dissipation structure with aligned carbon nanotube arrays and methods for manufacturing and use
CN101447443B (zh) * 2006-08-15 2010-06-02 南茂科技股份有限公司 高频集成电路封装构造的制造方法
US7687890B2 (en) * 2007-03-29 2010-03-30 Intel Corporation Controlling substrate surface properties via colloidal coatings
KR100871381B1 (ko) * 2007-06-20 2008-12-02 주식회사 하이닉스반도체 관통 실리콘 비아 칩 스택 패키지
US20090001599A1 (en) * 2007-06-28 2009-01-01 Spansion Llc Die attachment, die stacking, and wire embedding using film
CN100573856C (zh) 2007-07-11 2009-12-23 南茂科技股份有限公司 增进散热效益的卷带式半导体封装构造
CN101114623B (zh) * 2007-08-30 2010-06-16 威盛电子股份有限公司 封装模块及电子装置
KR101361828B1 (ko) * 2007-09-03 2014-02-12 삼성전자주식회사 반도체 디바이스, 반도체 패키지, 스택 모듈, 카드, 시스템및 반도체 디바이스의 제조 방법
CN201229937Y (zh) * 2008-07-15 2009-04-29 力成科技股份有限公司 具有非阵列凸块的倒装芯片封装结构
US20100052156A1 (en) * 2008-08-27 2010-03-04 Advanced Semiconductor Engineering, Inc. Chip scale package structure and fabrication method thereof
US9041228B2 (en) * 2008-12-23 2015-05-26 Micron Technology, Inc. Molding compound including a carbon nano-tube dispersion
TWI475103B (zh) * 2009-12-15 2015-03-01 財團法人工業技術研究院 散熱結構

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800679B (zh) * 2019-05-21 2023-05-01 南韓商三星電機股份有限公司 半導體封裝以及包括其的天線模組
TWI761060B (zh) * 2021-02-03 2022-04-11 南茂科技股份有限公司 薄膜覆晶封裝結構
US12362255B2 (en) 2021-08-26 2025-07-15 Micron Technology, Inc. Apparatus including direct-contact heat paths and methods of manufacturing the same

Also Published As

Publication number Publication date
CN102290394A (zh) 2011-12-21
TWI447868B (zh) 2014-08-01
US20110304991A1 (en) 2011-12-15
TWI483353B (zh) 2015-05-01
US20110304045A1 (en) 2011-12-15
CN102290381A (zh) 2011-12-21
US8338935B2 (en) 2012-12-25
CN102290394B (zh) 2014-05-07
US9307676B2 (en) 2016-04-05
TW201301451A (zh) 2013-01-01
US20130294033A1 (en) 2013-11-07
US8564954B2 (en) 2013-10-22

Similar Documents

Publication Publication Date Title
TWI447868B (zh) 散熱型電子封裝結構及其製備方法
TWI773404B (zh) 半導體封裝
CN103633075B (zh) 叠层封装半导体器件
TWI719202B (zh) 半導體封裝結構及其製造方法
US10490539B2 (en) Package on-package structure including a thermal isolation material and method of forming the same
TWI499024B (zh) 堆疊式多封裝構造裝置、半導體封裝構造及其製造方法
CN102569214B (zh) 三维系统级封装堆栈式封装结构
CN104377170B (zh) 半导体封装件及其制法
TWI830115B (zh) 封裝結構及其製造方法
TW202002190A (zh) 半導體裝置封裝體及其製造方法
US20080042261A1 (en) Integrated circuit package with a heat dissipation device and a method of making the same
TWI733569B (zh) 電子封裝件及其製法
US20140151880A1 (en) Package-on-package structures
WO2002103793A1 (en) Semiconductor device and manufacturing method thereof
CN113410215B (zh) 半导体封装结构及其制备方法
KR20150116844A (ko) 패키지 온 패키지 구조들
CN115312406A (zh) 芯片封装结构及制备方法
TW201911500A (zh) 電子封裝件及其製法
CN113363221B (zh) 电子封装件
TW577153B (en) Cavity-down MCM package
TW200939451A (en) Stacked semiconductor package
CN118448362A (zh) 一种具备背面石墨烯散热层的扇出封装结构及其制备方法
TW201220444A (en) Semiconductor package device with a heat dissipation structure and the packaging method thereof
TW200839984A (en) Multi-chip semiconductor package structure
CN103426854A (zh) 一种基于柔性基板封装的散热结构及其制作工艺