[go: up one dir, main page]

TW201044545A - Techniques for placement of active and passive devices within a chip - Google Patents

Techniques for placement of active and passive devices within a chip Download PDF

Info

Publication number
TW201044545A
TW201044545A TW099103218A TW99103218A TW201044545A TW 201044545 A TW201044545 A TW 201044545A TW 099103218 A TW099103218 A TW 099103218A TW 99103218 A TW99103218 A TW 99103218A TW 201044545 A TW201044545 A TW 201044545A
Authority
TW
Taiwan
Prior art keywords
layer
active
active layer
metal layer
substrate
Prior art date
Application number
TW099103218A
Other languages
English (en)
Inventor
Jong-Hae Kim
Shiqun Gu
Brian Matthew Henderson
Thomas R Toms
Matthew Nowak
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201044545A publication Critical patent/TW201044545A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/40Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/20Inductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/68Capacitors having no potential barriers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D88/00Three-dimensional [3D] integrated devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10W20/20
    • H10W20/496
    • H10W20/497
    • H10W72/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

201044545 六、發明說明: 【發明所屬之技術領域】 本發明係關於積體電路(ic)。更具體言之,本發明提供 用於在半導體晶片中配置主動及被動元件之技術。 【先前技術】 圖1為一習知CMOS設計100之說明。習知設計100包括一 基板102及升高之金屬層Ml至Μη。在此實例中,重分布設 計層(Redistributed Design Layer,RDL)l〇l 包括金屬氧化 物,且因此亦可被稱作金屬層。升高之金屬層Ml至Μη在 後段製程期間加以製造,且被稱作後段製程(BEOL)層 103 ° 作用層106經製造於基板1〇2上,且包括諸如NMOS電晶 體107及PMOS電晶體108之主動元件。基板處理及主動元 件製造發生於前段製程期間且被稱作前段製程(FEOL)層。 設計100亦包括一製造於升高之金屬層Ml至Μη中之一者 中的電感器110。因此,電感器110坐落於直接處於作用層 106上方之BEOL金屬層堆疊中。圖2展示設計100之一簡化 型式,其展示電感器110在BEOL金屬層堆疊内之置放。在 作用層106内,區域105為直接在電感器11〇下方之區域。 應注意到,如本文中所使用,「上方」及「下方」並不指 示上/下之方向關係’而是指代在堆疊中之置放。舉例而 言’ BEOL組件被稱作在基板102上方或在作用層1 〇6上 方,而RDL 101被稱作在基板102下方。 在習知設計100中’區域105經歷來自電感器11 〇的高電 146289.doc 201044545 磁干擾位準,使得區域l〇5不適合於主動元件。區域1〇5表 示基板102上之大部分空間,可在該大部分空間上以其他 方式製造主動元件。事實上,在一些習知設計中,作用層 1〇6中之等於AxB之面積(見圖不可用,且在當前設計 中,AxB可處於300微米乘300微米之範圍中—足夠大以容 納約1,000,000個電晶體之面積。習知設計常具有增加之晶 粒大小,以便容納歸因於電感器之置放而損耗的大量浪費 之空間。浪費之晶粒空間轉變為增加的成本。當前,除了 限制被動件之使用外,不存在用以限制由諸如電感器之 被動兀件造成的大量浪費之空間的有效及可用技術。 【發明内容】 本發明之各種實施例係針對在基板之一與安置主動元件 (例如,電晶體)之側面不同的側面上安置一被動元件(例 如,一電感器)之系統及方法。在一實施例中,一種半導 體晶粒包括:—半導電基板層,其具有第-側面及第二側 面,鄰近該半導電基板層之該第二側面之一金屬層;一作 用層中之-或多個主動元件,該作用層為該半導電基板層 之該第-側面之一層;及該金屬層中之一被動元件,其與 該作用層電通信。 在另-實例中種晶粒包括:—半導體基板之一第一 側面上的-作用層;該作用層中之—主動元件·,該半導體 基板之-第二側面上之—金屬層;該金屬層中之—被動元 件;及用於穿過該半導縣板提供該主動元件與該被動元 件之間的電通信之構件,其中該用於提供電通信之構件可 146289.doc 201044545
包括一或多個穿矽導通體(TS 另一實例包括一種用於製造一半導體元件之、方法。該等 層經安置使得在一半導體基板之一第一側面上存在一金屬 •層且存在一安置於該半導體基板之一第二側面上之作用 層。主動元件經安置於該作用層内,且一或多個被動元件 經安置於該金屬層中。在該一或多個被動元件與該一或多 個主動元件之間形成電連接。 & 前文已相當廣泛地概述了本發明之特徵及技術優勢以便 可較好地理解隨後的本發明之實施方式。下文將描述形成 本發明之申請專利範圍之主題的本發明之額外特徵及優 勢。熟習此項技術者應瞭解,所揭示之概念及特定實施例 可易於用作修改或設計用於進行本發明之同樣目的之其他 結構之基礎。熟習此項技術者亦應認識到,此等等效構造 並不脫離如隨附申請專利範圍中所闡明之本發明之精神及 範疇。當結合附圖考慮時’自以下描述將更好地理解咸信 〇 為本發明所特有之新穎特徵(關於其組織及操作方法兩者) 以及其他目的及優勢《然而應明確理解,僅為說明及描述 之目的而提供該等圖中之每一者,且並不意欲作為本發明 -之限制的定義。 【實施方式】 為了更完整地理解本發明,現參考結合隨附圖式進行的 以下描述。 穿石夕導通體(TSV)為非常新的技術,且當前正用於各種 應用中。如其名稱表明,TSV通常為用以穿過半導體形成 146289.doc 201044545 電連接之大體上垂直互連。TSV可用以連接同一晶粒或不 同但鄰近(例如’堆疊之)晶粒内之元件。本發明之各種實 施例使用TSV(及/或其他結構)以促進主動及被動元件在晶 粒内之新穎配置。 圖3為根據本發明之一實施例調適的一例示性設計300之 說明’且其展示晶粒之橫截面。設計3〇〇包括RDL 3 01、基 板302(例如,矽基板)及bEOL升高之金屬層3〇3。作用層 306經安置於基板302之頂部上,且包括大量主動元件,將 此等主動元件中之一者展示為元件3〇5。設計3〇〇亦包括安 置於升咼之金屬層303中的被動元件307。
設計300進一步包括—被動元件,在此實例中,該被動 疋件為單晶片電感器31〇。單晶片電感器31〇經製造於RDL 301中,且藉由TSV 321及322電連接至主動元件3〇5。設計 ”》又计1〇〇(圖1及圖2)的不同之處在於,設計使用 RDL 301而非bEOL金屬層3〇3來實施電感器“ο。結果,作 用層306藉由基板302而對電感器31〇屏蔽。在設計3〇〇中, 電感器310之存在不應阻礙主動元件3()5在作用層鳩内、 甚至作用層306之直接在電感器31〇上方的區域3〇8内任何 處之置放。 在电感器310具有二百微米乘三百微米之大致尺寸且主 動兀件中之—些者與約—微米乘—微米—樣大且其他者盘 約〇.3微米乘0_3微米—樣小之—實施例中設計遍可在作 用層3〇6之否則不可用之區域规内實施大致i,刪,_個主 件事實上,作用層3〇6可代管諸如電晶體、記憶體 I46289.doc 201044545 組件及其類似者之多種元件中之任一者。 在電感器310與作用層306之間的距離處於五十微米與二 百微米之間且基板302具有一歐姆/公分之電阻率的一實施 例中,由基板302提供之屏蔽量可相當大。藉由比較,先 前技術設計(諸如,圖1及圖2之設計)將電感器置放MBE〇l 金屬層中使其與作用層相距在約二至五微米内。 設計300使用TSV 321及322將電感器310連接至主動元件 3 05。設計300之特性在於,TSv 321及322(或其至少—部
刀)之長度在電力上充當電感器310之部分,且藉此對電感 器3 10之電感值有影響。因此,當計算電感值時工程師 考量TSV 321及322之長度^ —些實施例之益處在於,TSV 321及322之長度允許針對給定電感值使用具有較小面積之 電感器。 亦可使用TSV 321及322將元件307耦接至電感器310。舉 例而言,元件3〇7可耦接至作用層306中之導電襯墊,導電 襯墊包括至TSV 321及322之連接。 雖然以上實例提供一些物理特性之特定值,但本發明不 受如此限制。事實上,一些實施例可適合於具有不同尺寸 值以及不同材料(例如,絕緣體上矽技術,其包括在fe〇l 層中之Si〇2層)之多種應用中之任一者。類似地,在一些 實施例中,代替電感器或除了使用電感器之外,可使用諸 如電容器之其他被動元件。 圖4為根據本發明之一實施例調適的例示性設計4〇〇之說 明。設計400包括BE〇L升高之金屬層4〇3、基板4〇2、rdl I46289.doc 201044545 401、作用層406、主動元件405(在作用層4〇6中)、元件 407(在BEOL升高之金屬層403中)及電感器41〇。再次,將 電感器410製造於RDL 401中而非BEOL升高之金屬層403 中。設計400使用金屬跡線421及422將電感器410連接至主 動元件4〇5。金屬跡線421及422不穿透基板4〇2,而是遵循 晶粒之外側上圍繞基板402之路徑,且在作用層4〇6中形成 連接。諸如跡線421及422之跡線亦可用以藉由將元件4〇7 連接至作用層406上之該等跡線而形成至元件4〇7之連接。 各種實施例可使用TSV(如在圖3中)、側面跡線(如在圖4 中)、其他技術或其組合將RDL金屬層中之被動元件連接 至作用層。 圖5為根據本發明之一實施例調適的例示性方法5 〇 〇之說 明。方法500為用於製造晶粒(諸如,圖3及圖4之設計中的 晶粒)之一技術。 在區塊501中’在半導體基板之第一側面上製造一作用 層’該作用層包括一或多個主動元件。主動元件包括(但 不限於)電晶體。可使用現在已知或日後開發之任何方法 在基板上製造作用層及主動元件,且本發明之各種實施例 不限於製造主動元件及作用層之任何技術。 在Q塊502中’在半導體基板之第二側面上製造一金屬 層’其中該金屬層包括一被動元件。在一實例中,該金屬 層為一金屬氧化物RDL ’且該被動元件為一電感器。然 而,本發明不受如此限制。舉例而言,被動元件可為電容 器或諸如電阻器之其他元件。此外,可使用現在已知或日 146289.doc 201044545 後開發之任何方法製造金屬層及被動元件,且本發明之各 種實施例不限於製造被動元件及金屬層之任何技術。 在區塊503中,提供被動元件與主動元件中之一或多者 • 之間的電連接。在一實例中,TSV用以穿過基板形成電連 • 接。在另一貫例中’在晶粒之外側上的金屬跡線提供電連 接。實施例之範疇不限於用於提供電連接之任何特定技 術,且以下論述一些實例技術。 ◎ 在區塊504中,將一或多個be〇l升高之金屬層安置於作 用層上方。在此實例中,該一或多個BE〇L金屬層提供作 用層内之各種主動元件間的連接。可使用現在已知或日後 開發之任何方法製造BE〇L金屬層,且本發明之各種實施 例不限於製造BEOL金屬層之任何技術。本發明之各種實 施例並不排徐將被動元件置放於beol金屬層中,因為除 了在基板之另一側面上的金屬層(例如,RDL)中之被動元 件外,一實施例亦可包括在BE0L金屬層中之被動元件。 〇 舉例而言,當不能在RDL中製造一給定被動元件時,可在 BEOL金屬層中之一或多者中製造給定被動元件。 雖然將方法500展示為一系列離散區塊,但本發明不受 如此限制。各種實施例可添加、省略、修改或重新排列區 塊501-504之動作。舉例而言,可在與製造金屬層自身不 同的步驟中執行在金屬層中製造被動元件。事實上,可使 用用於製造根據圖3至圖4之設計的晶粒之任何方法,包括 (例如)先介層孔技術及後介層孔技術。 先介層孔方法涉及在發生電路之其他製造前在基板中形 146289.doc 201044545 成TSV1介層孔之㈣㈣或鑽孔至基底基板之—部分 深度中。接著用,絕緣層及導電材料填充介層孔,且接著: 電路製造。研磨基板之含有TSVKf面以曝露以乂。 在後介層孔方法中,在形成TSV前進行電路製造。該電 路含有將為用於TSVU㈣之互連襯^藉由穿絲板 之深度蝕刻或鑽孔至襯墊中或自基板之背面蝕刻或鑽孔至 襯墊來產生TSV。接著用絕緣障壁及導電材料填充Tsv。 在使用先介層孔技術之情況下’首先執行前段製程處 理,接著製造介層孔,接著為後段製程處理。在使用後介 層孔方法之情況下,首先執行前段製程處理,接著執行後 段製程處理,接著形成穿過堆疊之介層孔。本發明之各種 實施例不限於用於製造TSV之任何特定方法,因為可使用 現在已知或日後開發來製造TSV之任何方法。此外,雖然 術語「穿矽導通體」包括字矽,但注意到,穿矽導通體未 必建構於矽中。更確切地說,材料可為任何元件基板材 料。 圖6展示可有利地使用本發明之一實施例的一例示性無 線通b系統6 0 0。為了说明之目的’圖6展示三個遠端單元 620 ' 63 0及640以及兩個基地台650、660。應認識到,典 型無線通信系統可具有更多遠端單元及基地台。遠端單元 620 ' 630及640可包括多種組件中之任一者,諸如,記憶 體單元、類比/數位轉換器(ADC)、數位/類比轉換器 (DAC)、處理器、德耳塔一西格瑪資料轉換器及其類似 者。本發明之實施例可用於各種基於半導體晶片之組件 J46289.doc -10- 201044545 (諸如’射頻(RF)電路及使用堆疊晶粒的半導體晶片)中。 圖6展示自基地台650、660至遠端單元62〇、63〇及64〇之前 向鏈路信號680及自遠端單元62〇、630及640至基地台 650、660之反向鏈路信號690。 一般而言,遠端單元可包括蜂巢式電話、手持型個人通 k系統(PCS)單元、諸如個人資料助理之攜帶型資料單 元'諸如儀錶讀取設備之固定位置資料單元及/或其類似 者。在圖6中,將遠端單元620展示為一行動電話,將遠端 單元630展示為—攜帶型電腦,且將遠端單元640展示為在 一無線區域迴路系統中的一固定位置遠端單元。基地台 650 660可為夕種無線基地台中之任—者包括(例如)蜂 巢式電話基地σ、無線網路存取點(例如,遵從IEEE 802.11之存取點)及其類似者。儘管_說明根據本發明之 教7Γ的遠端單’但本發明不限於此等例示性所說明之單 元0 ❹ 雖然已闡明特定電路,但熟習此項技術者應瞭解,並不 需要所揭㈣路中之全部來實踐本發明。此外,尚未描述 特定熟知電路以維持對本發明之聚焦。類似地,雖然該描 边在某些位置中提及邏輯「〇」及邏輯「!」,但熟習此項 技術者瞭解’在不影響本發明之操作的情況下,可切換邏 輯值’相應地調整電路之義部分。 某一貫施例之 之自由度,因為 中,RDL之厚度 —優勢在於,在RDL令製造元件提供増強 可變化RDL之厚度。因此,在許多實施例 可自一微米變化至十微米,且在一些實施 146289.doc 201044545 例中更厚’藉此提供在設計被動元件之厚度時的較 性。換言之’因為存在對RDL中的展皮 活 /予沒之較少約束, 獲得較大的設計靈活性。 一些實施例之另一優勢為成本節省。 ^ 舉例而言,可藉由 使用較小晶粒(因較少浪費之空間而成 成為可此)而補償可歸 因於在RDL中製造被動元件的一此或 —戎王。p增加之成本。尤 其在使用大量被動元件之設計(諸如 丁 1〇#如,射頻(RF)電路,其 可在一晶粒上具有十個或十個以上♦片怒、山 M上包感1§ )中,浪費之空 間為關注問題。此等元件可受益 又皿於本發明之各種實施例。 雖然已詳細地描述了本發明及其優勢,但應理解,可在 不脫離如由隨附之申請專利範圍界定的本發明之精神及範 疇之情況下在本文中可進行各種改變、替換及更改。此 外,本申請案之範疇並不意欲限於說明書中所描述之過 耘棧器、製造、物質組成、手段、方法及步驟之特定實 施例。如一般熟習此項技術者將易於自本發明之揭示内容 瞭解,可根據本發明利用當前存在或日後將開發之執行與 本文令描述之相應實施例大體上相同功能或達成與本文中 也述之相應貫施例大體上相同結果之過程、機器、製造、 物質組成、手段、方法或步驟q因此,隨附申請專利範圍 意欲在其範疇内包括此等過程、機器、製造、物質組成、 手段、方法或步驟。 【圖式簡單說明】 圖1為一習知CMOS設計之說明; 圖2為展示習知設計之簡化型式之說明,其展示電感器 146289.doc -12- 201044545 在BEOL金屬堆疊内之置放; 圖3為根據本發明之一實施例調適的一例示性設計之說 明; 圖4為根據本發明之一實施例調適的一例示性設計之說 明; 圖5為根據本發明之一實施例調適的一例示性方法之說 明;及 圖6展示可有利地使用本發明之一實施例的一例示性無 線通信系統。 【主要元件符號說明】 100 習知CMOS設計 101 重分布設計層(RDL) 102 基板 103 後段製程(BEOL)層 105 區域 〇 106 作用層 107 NM0S電晶體 108 PM0S電晶體 • 110 電感器 - 300 設計 301 RDL 302 基板 303 BEOL升高之金屬層 305 主動元件 146289.doc -13 - 201044545 306 作用層 307 被動元件 308 區域 310 電感器 321 TSV 322 TSV 400 設計 401 RDL 402 基板 403 BEOL升高之金屬層 405 主動元件 406 作用層 407 元件 410 電感器 421 金屬跡線 422 金屬跡線 620 遠端單元 630 遠端单元 640 遠端单元 650 基地台 660 基地台 680 前向鍵路信號 690 反向鏈路信號 Ml 升高之金屬層 Μη 升高之金屬層 146289.doc -Μ-

Claims (1)

  1. 201044545 七、申請專利範圍: 1. 一種半導體晶粒,其包含: 一半導電基板層,其具有第一側面及第二側面; . 鄰近該半導電基板層之該第二側面的一金屬層. . —作用層,其經安置於該半導電基板層之該Vi 上;及 該金屬層中之一被動元件’其經調適以耦接至該作用 層D © 2.如請求们之半導體晶粒’其中該被動元件包含 器。 墩 3·如明求項1之半導體晶粒,其中該被動元件包含一 ♦ ~ 器。 电谷 4. 如清求項1之半導體晶粒,其中該作用層包含一主動元 件’且其令該主動元件包含一電晶體。 5. 如請求項1之半導體晶粒,其進一步包含: 〇 一穿石夕導通體’其提供該被動元件與該作用層之間的 一電耦接。 6. 如請求項5之半導體晶粒,其中該“夕導通體穿透該基 板達至少五十微米之基板材料。 7. 如請求項丨之半導體晶粒,其進一步包含: /晶粒之-外表面上之—跡線,其提供該被動元件與 忒作用層之間的電耦接。 8. 如請求項1之半導體晶粒,其進一步包含: 複數個升高之金屬層,其經配置於該作用層上方。 146289.doc 201044545 9.如請求項1之半導體晶粒,其進一步包含安置於該作用 層中之直接在該被動元件之一區域上方的一區域内之〆 或多個主動元件。 1 0. —種製造一半導體元件之方法,該方法包含: 在一半導體基板之一第一側面上製造一作用層;及 在該半導體基板之一第二側面上製造一金屬層,其中 該金屬層包括一被動元件。 11.如請求項10之方法,其中該金屬層包含一金屬氧化物。 1 2.如請求項1 〇之方法,其進一步包含: 穿過該半導體基板製造一自該作用層至該金屬層之介 層孔。 13.如請求項12之方法,其中該製造至少一介層孔係在製造 §亥作用層之前執行。 14_如請求項12之方法,其中該製造至少一介層孔係在製造 該作用層之後執行。 15·如請求項10之方法,其進一步包含: 在該半導體基板外製造自該作用層至該金屬層之至少 一邊緣跡線。 1 6.如請求項丨〇之方法,其進〆步包含: 在該作用層上方製造炱少一升高之金屬層,該至少一 升高之金屬層提供該作用層内的複數個主動元件間之電 搞接。 1 7 · —種晶粒,其包含: —半導體基板之一第〆側面上之一作用層; 146289.doc 201044545 該半導體基板之一第二側面上之一金屬層; 該金屬層中之一被動元件;及 用於穿過該半導體基板提供該作用層與該被動元件< 間的電通信之構件。 18. 如睛求項17之晶粒,其中該被動元件係選自由以下各者 組成之清單: 一電感器;及 一電容器。 19. 如請求項Π之晶粒,其中該金屬層包含金屬氧化物。 20. 如請求項17之晶粒,其進一步包含: 該作用層上方之一升高之金屬層,其提供該作用層 主動元件間的電連接。 之
    146289.doc
TW099103218A 2009-02-03 2010-02-03 Techniques for placement of active and passive devices within a chip TW201044545A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/364,844 US8067816B2 (en) 2009-02-03 2009-02-03 Techniques for placement of active and passive devices within a chip

Publications (1)

Publication Number Publication Date
TW201044545A true TW201044545A (en) 2010-12-16

Family

ID=42120751

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099103218A TW201044545A (en) 2009-02-03 2010-02-03 Techniques for placement of active and passive devices within a chip

Country Status (6)

Country Link
US (3) US8067816B2 (zh)
JP (1) JP2012517109A (zh)
KR (2) KR20110132362A (zh)
CN (1) CN102301472A (zh)
TW (1) TW201044545A (zh)
WO (1) WO2010091096A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI651826B (zh) * 2014-04-02 2019-02-21 Marvell World Trade Ltd. 併入具有3d配置的電感並且堆疊有對應裸片的集成無源器件的電路

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8067816B2 (en) 2009-02-03 2011-11-29 Qualcomm Incorporated Techniques for placement of active and passive devices within a chip
US8618629B2 (en) * 2009-10-08 2013-12-31 Qualcomm Incorporated Apparatus and method for through silicon via impedance matching
JP5609144B2 (ja) * 2010-02-19 2014-10-22 ソニー株式会社 半導体装置および貫通電極のテスト方法
US8569861B2 (en) 2010-12-22 2013-10-29 Analog Devices, Inc. Vertically integrated systems
WO2013101131A1 (en) 2011-12-29 2013-07-04 Intel Corporation Integrated inductor for integrated circuit devices
WO2013101249A1 (en) * 2011-12-31 2013-07-04 Intel Corporation Fully integrated voltage regulators for multi-stack integrated circuit architectures
US8963671B2 (en) 2012-08-31 2015-02-24 Advanced Semiconductor Engineering, Inc. Semiconductor transformer device and method for manufacturing the same
US9048127B2 (en) * 2013-09-25 2015-06-02 Taiwan Semiconductor Manufacturing Co., Ltd. Three dimensional circuit including shielded inductor and method of forming same
CN104517959A (zh) * 2013-09-30 2015-04-15 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US10008316B2 (en) 2014-03-28 2018-06-26 Qualcomm Incorporated Inductor embedded in a package substrate
JP2017532804A (ja) * 2014-08-07 2017-11-02 インテル・コーポレーション 裏側ダイプレーナデバイスおよびsawフィルタを形成するための方法および装置
CN107077946A (zh) * 2014-08-07 2017-08-18 英特尔公司 具有改进的q‑因子的管芯上电感器
US9716056B2 (en) 2015-01-26 2017-07-25 International Business Machines Corporation Integrated circuit with back side inductor
US9728450B2 (en) 2015-06-25 2017-08-08 International Business Machines Corporation Insulating a via in a semiconductor substrate
US10325840B2 (en) 2015-09-25 2019-06-18 Intel Corporation Metal on both sides with power distributed through the silicon
US9837352B2 (en) * 2015-10-07 2017-12-05 Advanced Semiconductor Engineering, Inc. Semiconductor device and method for manufacturing the same
TWI645428B (zh) * 2016-11-25 2018-12-21 瑞昱半導體股份有限公司 積體電感
JP6406486B1 (ja) * 2017-03-17 2018-10-17 株式会社村田製作所 薄膜esd保護デバイス
EP3625554A1 (en) 2017-05-15 2020-03-25 Analog Devices Global Unlimited Company Integrated ion sensing apparatus and methods
US10730743B2 (en) 2017-11-06 2020-08-04 Analog Devices Global Unlimited Company Gas sensor packages
US11587839B2 (en) 2019-06-27 2023-02-21 Analog Devices, Inc. Device with chemical reaction chamber
US12474290B2 (en) 2019-11-20 2025-11-18 Analog Devices International Unlimited Company Electrochemical device
US11043470B2 (en) * 2019-11-25 2021-06-22 Xilinx, Inc. Inductor design in active 3D stacking technology
CN111834341B (zh) 2020-06-17 2021-09-21 珠海越亚半导体股份有限公司 电容电感嵌埋结构及其制作方法和基板
US11658128B2 (en) 2021-08-19 2023-05-23 Globalfoundries Singapore Pte. Ltd. Shielding elements for packages of semiconductor devices

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0267752A (ja) * 1988-09-01 1990-03-07 Nec Corp 半導体装置
US6236103B1 (en) * 1999-03-31 2001-05-22 International Business Machines Corp. Integrated high-performance decoupling capacitor and heat sink
JP2001185685A (ja) * 1999-12-24 2001-07-06 Toshiba Corp 半導体装置
JP2005283389A (ja) * 2004-03-30 2005-10-13 Seiko Epson Corp 半導体装置及び半導体ウェハ
JP2006303063A (ja) * 2005-04-19 2006-11-02 Elpida Memory Inc 半導体装置の製造方法
US7750441B2 (en) * 2006-06-29 2010-07-06 Intel Corporation Conductive interconnects along the edge of a microelectronic device
JP2008103397A (ja) * 2006-10-17 2008-05-01 Seiko Epson Corp 電子基板とその製造方法及び電子機器
DE102007009383A1 (de) 2007-02-20 2008-08-21 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Halbleiteranordnung und Verfahren zu deren Herstellung
DE102007009353A1 (de) 2007-02-23 2008-09-04 Mahle International Gmbh Brennkraftmaschinensystem
US8299572B2 (en) * 2007-06-20 2012-10-30 Skyworks Solutions, Inc Semiconductor die with backside passive device integration
US8067816B2 (en) 2009-02-03 2011-11-29 Qualcomm Incorporated Techniques for placement of active and passive devices within a chip

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI651826B (zh) * 2014-04-02 2019-02-21 Marvell World Trade Ltd. 併入具有3d配置的電感並且堆疊有對應裸片的集成無源器件的電路

Also Published As

Publication number Publication date
US8350358B2 (en) 2013-01-08
KR20130079595A (ko) 2013-07-10
US20100193905A1 (en) 2010-08-05
US8324066B2 (en) 2012-12-04
US20120001297A1 (en) 2012-01-05
JP2012517109A (ja) 2012-07-26
KR20110132362A (ko) 2011-12-07
CN102301472A (zh) 2011-12-28
US20120040509A1 (en) 2012-02-16
WO2010091096A1 (en) 2010-08-12
US8067816B2 (en) 2011-11-29

Similar Documents

Publication Publication Date Title
TW201044545A (en) Techniques for placement of active and passive devices within a chip
CN107667427B (zh) 用于将器件嵌入面朝上的工件中的系统、装置和方法
TWI528504B (zh) 晶圓層次堆疊晶粒封裝
TWI673843B (zh) 具有後端被動元件的積體電路晶粒及相關方法
CN111668188A (zh) 具有栅极插塞或接触部插塞的自对准栅极端盖(sage)架构
US20220310516A1 (en) Contact over active gate structures with etch stop layers for advanced integrated circuit structure fabrication
JP2012509653A (ja) 半導体チップに集積されたアンテナ
KR20170081706A (ko) 와이어-접합 멀티-다이 스택을 구비한 집적 회로 패키지
EP2741326B1 (en) Shielding silicon from external RF interference
US9721898B2 (en) Methods of forming under device interconnect structures
US11837644B2 (en) Contact over active gate structures with metal oxide-caped contacts to inhibit shorting
US20210090990A1 (en) Contact over active gate structures with metal oxide layers to inhibit shorting
TW201735181A (zh) 用以改善崩潰電壓及減小寄生電容的多層堆疊場板氮化鎵電晶體及層間電介質
CN119908176A (zh) 具有双侧触点的晶体管器件
US20240063210A1 (en) Integrated circuit structure with backside power delivery for multi-height standard cell circuits
JP2008085362A (ja) 半導体装置及び半導体モジュール
EP3420584A1 (en) Conductive connectors having a ruthenium/aluminum-containing liner and methods of fabricating the same
CN114665014A (zh) 具有外延氧化物的金属绝缘体金属(mim) 电容器或后端晶体管
JP2006237216A (ja) 半導体装置およびそれが組み込まれた半導体装置集合体