[go: up one dir, main page]

TW201027819A - Self-assembly process for memory array - Google Patents

Self-assembly process for memory array Download PDF

Info

Publication number
TW201027819A
TW201027819A TW098133001A TW98133001A TW201027819A TW 201027819 A TW201027819 A TW 201027819A TW 098133001 A TW098133001 A TW 098133001A TW 98133001 A TW98133001 A TW 98133001A TW 201027819 A TW201027819 A TW 201027819A
Authority
TW
Taiwan
Prior art keywords
metal layer
forming
layer
semiconductor
anodizable
Prior art date
Application number
TW098133001A
Other languages
English (en)
Inventor
Li Xiao
Jingyan Zhang
Hui-Cai Zhong
Original Assignee
Sandisk 3D Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sandisk 3D Llc filed Critical Sandisk 3D Llc
Publication of TW201027819A publication Critical patent/TW201027819A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8833Binary metal oxides, e.g. TaOx
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/883Oxides or nitrides
    • H10N70/8836Complex metal oxides, e.g. perovskites, spinels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/884Switching materials based on at least one element of group IIIA, IVA or VA, e.g. elemental or compound semiconductors
    • H10N70/8845Carbon or carbides

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Description

201027819 六、發明說明: 【發明所屬之技術領域】 本發明概言之係關於半導體裝置處理之領域,且具體而 吕係關於非揮發性記憶體裝置及製造非揮發性記憶體裝置 之方法。 本申請案主張2008年9月30曰提出申請之美國專利申請 案第12/285,220號之權益,該申請案之全文以引用方式併 入本文中。 【先前技術】
Herner等人於2004年9月29日提出申請之第10/955,549號 美國專利申請案(其對應於美國公開申請案2〇〇5/〇〇52915 A1)闡述其中以一柱形半導體接面二極體之多晶半導體材 料之電阻率狀態來儲存一記憶體單元之資料狀態之一三維 記憶體陣列,該專利申請案特此以引用方式併入本文中。 使用一減去性方法來製作此等柱狀二極體裝置。此方法包 括沈積一個或多個矽、鍺或其他半導體材料層。接著,蝕 刻該一個或多個所沈積半導體層以獲得若干半導體柱。可 將一 Si〇2層用作用於柱蝕刻之硬遮罩且然後將其移除。接 下來’在該等柱之間及該等柱頂部上沈積Si〇2或其他間隙 填充介電材料。接著,實施一化學機械拋光(CMP)或回蝕 步驟’以平坦化該間隙填充電介質與該等柱之上部表面。 對於減去性柱製作流程之額外闡述,參見Herner等人於 2004年12月17曰申請之第11/〇15,824號美國專利申請案 「Nonvolatile Memory Cell Comprising a Reduced Height 143620.doc 201027819
Vertica! Diode」及於2007年6月25日提出申請之第 11/819,〇78號美國專利中請案。然而,在該減去性方法 中,該半導體柱之高度可受到用作蝕刻遮罩之薄且軟之光 阻劑之限制。該光阻劑遮罩材料係以慢於半導體材料之一 速率㈣’但仍舰刻,而某些遮罩材料必須保持到半導 體餘刻完成時。當該等柱之間的開口之縱橫比増加及/或 該間隙填充層之CMP流程或回钱移除所沈積半導體材料之 一顯著厚度時,柱蝕刻之後的氧化物間隙填充步驟呈現一 處理挑戰。 【發明内容】 提供一種製造一裝置之方法之一個實施例包括:在一電 極或一半導體裝置中之至少-者上方形成至少一個可陽極 化金屬層,藉由該可陽極化金屬層之陽極化在該可陽極化 金屬層中形成複數個孔以曝露該電極或半導體裝置之一部 分;及用一可重寫材料填充至少一個孔,使得該可重寫材 料中之至少某些材料與該電極或半導體裝置電接觸。 在另一實施例中,一種製造一裝置之方法包含:在一基 板上方形成一第一導電類型之一第一半導體層;在該第一 半導體層上方开)成一可陽極化金屬層;藉由該可陽極化金 屬層之陽極化在該可陽極化金屬層中形成複數個孔,其中 該等孔曝露該第一導電類型之該第一半導體層;及在該複 數個孔中與該所曝露之第一半導體層接觸地形成一第二半 導體材料。 本發明之另一實施例提供一種記憶艎裝置,其包含一二 143620.doc 201027819 極體引導元件及一可重寫記憶體材料,其中該二極體及該 可重寫記憶體材料中之至少一者係嵌入於經陽極化氧化鋁 電介質中。 【實施方式】 . 本發明之一個實施例提供一種製造一非揮發性記憶體單 兀之方法,其中在一經陽極化金屬層之奈米孔中形成該單 元之儲存元件之可重寫§己憶體材料。視情況,亦可於相同 參 《不同之經陽極化金屬層之相同或不同之奈米孔中形成該 單元之引導元件(諸如二極體)。該記憶體單元可包含一三 維記憶體陣列之一部分。 該可陽極化金屬層可包含任一可陽極化金屬,諸如鋁。 .然而,亦可使用其他適合金屬,諸如鈮等。陽極化通常在 此項技術中係已知的,舉例而言,參見“等人之九…似/ 尸办卷84(3),第6023頁(1998)及參見u等人 之 Electrochemical and Solid-State Letters%3〇^ 第131夏 _ (2000),兩個文獻之全文皆以引用方式併入本文中。在一 個實施例中,可在-包含草酸、硫酸、碟酸或其組合之溶 液中在一大致恆定電位下實施鋁之陽極化。亦可使用其他 陽極化方法。金屬層之陽極化形成一含有奈米孔之金屬氧 化物層,諸如含有一奈米孔陣列之一鋁氧化物(即氧化鋁) 層。在一個實施例中,如在圖以至⑴中所示,可在氧化 鋁層204甲形成奈米孔102之自組織陣列。奈米孔1〇2可具 有約在約20 nm與約600 nm之間(諸如在約5〇 nm與約42〇 nm之間)的一孔間距離。該等孔可具有約i〇〇 nm或更小(諸 143620.doc 201027819 如約50 nm至100 nm)之一直徑。此外,該等奈米孔可具有 大於100(諸如大於約500、諸如大於7〇〇)之一高縱橫比,舉 例而言100至1000之一縱橫比。該等奈米孔可具有任一形 狀,諸如大致圓形或六角形。奈米孔102可依一大致六角 形陣列配置,該大致六角形陣列具有一等邊三角形作為一 基本單位單元且具有一大單位單元,六個孔配置於一六角 形之各頂點處,其中一第七孔位於該六角形的中間。 該可%極化金屬層可形成於一電極上方或一半導體裝置 (諸如§己憶體單元之一引導元件)上方,如分別在圖2八至2H 及圖3中所示。電極或半導體裝置係形成於一基板(為清晰 起見未顯不)上方。該基板可係此項技術中已知之任何半 導體基板,諸如,單晶矽、IV_IV化合物(諸如矽鍺、或碳 化矽)、III-V化合物、H_VI化合物、此等基板上方之磊晶 層或任何其他半導體材料或非半導體材料(諸如玻璃、塑 膠金屬或陶瓷基板)。該基板可包括製作於其上之積體 電路,諸如用於一記憶體裝置之驅動器電路及/或電極。 在圖2Α至2Η所示之實施例中,於電極211上方形成可陽 極化金屬層(諸如一鋁層2〇3)。電極211可包含一導電層 201(諸如鎢)、及一黏著或障壁層2〇2(諸如氮化鈦),如在 圖2Α中所示。亦可使用其他導電材料。然後在電極21丨上 方形成鋁層203,如在圖2B中所示。陽極化鋁層2〇3以將其 轉化成含有奈米孔102之一經陽極化氧化鋁層204,如在圖 2C中所示。 然後,如在圖2D中所示,可在經陽極化氧化鋁層2〇4中 143620.doc 201027819 之奈米孔10 2中形成或提供每一記憶體單元之儲存元件 2〇5,該記憶體單元之儲存元件可稱作「電阻率切換材 料」或「可重寫記憶體材料」。在一個實施例中,以如下 方式填充經陽極化氧化鋁層2〇4之奈米孔1〇2 :使可重寫記 -憶體材料205中之至少某些材料與曝露於氧化鋁層2〇4下方 孔中之電極211電接觸。該可重寫記憶體材料可包含:反 熔絲電介質、熔絲材料、金屬氧化物或可切換複合金屬氧 瘳 化物層、碳奈米管材料、石墨烯電阻率可切換材料、碳電 阻率可切換材料、相變材料記憶體、導電橋元件或可切換 聚合物C憶體材料。元件或材料2〇5可係選擇性地生長於 曝露於奈米孔102中之電極211材料上或其可係非選擇性地 沈積於奈米孔102中及氧化鋁層204上方,後跟藉由化學機 械拋光(CMP)或回蝕進行之平坦化。 然後,在儲存元件105上方形成每一記憶體單元之引導 το件’諸如一二極體。在一個實施例中該引導元件亦可 ❹ 形成於與每一儲存元件105相同之奈米孔102中。在圖2£至 2F所不之另一實施例中,藉由圖案化數個半導體層來形成 忒一極體引導元件。具體而言,如在圖2£中所示,為形成 一 ρ-ι-η一極體引導元件’在氧化鋁層2〇4上方且與曝露於 奈米孔102中之儲存元件205接觸地形成一第一導電類型 (諸如11型)之—第一半導體層200,在第一層206上方形成一 第二本質半導體層207,且在第二層207上方形成一第二導 電類型(諸如ρ型)之一第三半導體層2〇8。 可藉由離子植入藉由將第二導電類型摻雜劑(諸如ρ型摻 143620.doc 201027819 雜劑)植入至本質半導體層207之上部部分中形成該第三半 導體層,以形成p-i-n二極體之一第二導電類型(諸如p型) 區域208。另一選擇係,可藉由在本質半導體層2〇7上方沈 積一第二導電類型之半導體層形成該p_i_n:極體之第二導 電類型區域208。若需要,可顛倒p型層或區域與n型層或 區域之位置。為形成一ρ·η型二極體,可直接於第—導電 類型半導體材料上方形成第二導電類型(諸如?型)半導體以 形成該二極體。可將任何半導體材料,諸如矽、鍺、矽鍺 或其他複合半導體材料用於層2 06、207及208。該等材料 可係單晶、多晶或非晶。 在一個實施例中,可在氧化鋁層204與第一導電類型之 第一半導體層206之間形成一可選導電障壁層2〇2(諸如氮 化鈦層)。 然後,如在圖2F中所示,微影圖案化(即遮掩並蝕刻)半 導體層206、207和208以及可選障壁層202,以形成每一記 憶體單元之柱形二極體引導元件212。每一記憶體單元之 二極體212與每一單元之儲存元件2〇5對準。如在圖2(}中所 示’在柱狀二極體212之間形成一間隙填充絕緣層209,諸 如氧化矽、氮化矽或其他絕緣材料。可在二極體212之間 及上方形成層209,且然後藉由CMP或回蝕進行平坦化以 曝露二極體212之頂部。最後,如在圖2Η中所示,與該等 二極體之頂部接觸地形成每一記憶體單元之上部電極 213°電極213亦可包含鎢層201及TiN層202。可如下形成 電極213 :藉由對層201及202進行微影圖案化及蝕刻以形 143620.doc 201027819 成沿一與底部電極211之方向不同之方向(諸如進出圖2H中 之紙頁之方向)延伸之軌道形電極。此完成該非揮發性記 憶體裝置。 在圖3中所示之一替代實施例中,在一半導體裝置(諸如 二極體引導元件212)上方形成可陽極化金屬層203。在該 實施例中,首先使用上文關於圖冗及2F所闡述之方法在底 部電極211上方形成二極體212 ^在二極體212上方形成鋁 春 層203 ’後跟陽極化及使用上文關於圖2B至2D所闡述之方 法在奈米孔1 〇2中形成儲存元件205。然後在儲存元件2〇5 之可重寫記憶體材料上方形成上部電極213。 圖4A至41圖解說明本發明之另一替代實施例,其中在奈 米孔中形成二極體212之上部部分(諸如一非揮發性記憶體 裝置之二極體引導元件),同時在該等奈米孔下方形成二 極體之下部部分。如在圖4A中所示,在基板上方形成底部 電極211。然後’如在圖4B中所示,在電極211上方形成第 φ 一導電類型(諸如n型)之第一半導體層200。在第一半導體 層206上方形成可陽極化金屬層2〇3,及藉由可陽極化金屬 層之陽極化以將層203轉化成經陽極化層2〇4(諸如氧化鋁 層)而在可陽極化金屬層2〇3中形成複數個奈米孔1〇2,如 在圖4C申所示。奈米孔i 〇2曝露第一導電類型之第一半導 體層206。 在複數個奈米孔102中與所曝露之第一半導體層2〇6接觸 地形成一第二半導體材料,如在圖4]〇中所示。對於p in二 極體212,該第二半導體材料包含與該所曝露之第一半導 143620.doc 201027819 體層206接觸地形成於該等孔中之一本質半導體材料2〇7及 形成於該本質半導體材料上方之一第二導電類型(諸如p型) 之一半導體材料208,以形成複數個p_i_n二極體212,如在 圖4E及4F中所示。 可藉由將一本質半導體層沈積於經陽極化金屬層2〇4之 孔102中及上部表面上方,平坦化該所沈積之本質半導體 層207及蚀刻本質半導體層207之一上部部分以使該本質半 導體層凹進到該經陽極化金屬層之表面以下而在該等孔中 形成本質半導體材料207,如在圖4D及4E中所示,且如在 2008年1月15日提出申請之美國申請案序號12/007,781中所 闡述,且該申請案之全文以引用的方式併入本文中。另一 選擇係,可藉由在所曝露之第一層206上之奈米孔1〇2中選 擇性地生長本質半導體材料來形成材料207,如在2〇〇8年1 月15日提出申請之美國申請案序號丨2/〇〇7,780中所闡述, 且該申請案之全文以引用的方式併入本文中。 可藉由使用擴散或離子植入用第二導電類型(諸如p型) 之摻雜劑來捧雜本質半導體材料20 7之一上部部分來形成 第二導電類型之半導體材料208,如在圖2F中所示。另一 選擇係,可藉由將第二導電類型之一半導體層沈積於經陽 極化金屬層204之孔102中及上部表面上方、平坦化所沈積 之第二導電類型之半導體層來形成材料2〇8,視情況後跟 使材料208凹進到孔102中。 在一個實施例中’該可重寫記憶體材料係一反熔絲介電 層,且形成一可重寫記憶體材料層205之步驟可係對二極 143620.doc • 10- 201027819 體212之一第二半導體層2〇8(諸如多晶矽)之一上部部分進 行氧化之一步驟。另一選擇係,形成可重寫記憶體材料 205之步驟可包含使用諸如高壓離子化學氣相沈積之一方 法或適合於沈積介電材料後跟適合之平坦化或回蝕之任一 其他方法來沈積一反熔絲介電層。 在死^成該可重寫§己憶體材料之前’可情況形成一可選障 壁層21〇(諸如一金屬矽化物),如在圖中所示。障壁層 21〇可包含鈦、鈷、鎳或其矽化物、氮化鈦、鈕、氮化 组、鈦鎮、氮化嫣或其組合。舉例而言,障壁層21 〇可包 含金屬^夕化物’諸如碎化欽或石夕化鎳。珍化反應過程可 係一自我對準過程,其包含在矽材料2〇8上之該等孔中形 成鈦或鎳,後跟退火以形成矽化物障壁21〇。 然後在障壁層210上方之奈米孔102中形成儲存元件 205,如在圖4H中所示。可使用與上文關於以上圖2D所闡 述之相同方法形成元件205。 此外,可在儲存元件205之可重寫記憶體材料上方形成 另一可選障壁層210’如在圖41中所示。然後在可重寫記 憶體材料205上方形成上部電極213,如上文關於圖2H所闡 述。 在圖5中所示之一替代實施例_,藉由在奈米孔1〇2中沈 積鎢及/或氮化鈦層201、202後跟化學機械拋光(CMp)或其 他平坦化步驟來形成上部電極213。亦可使用其他電極材 料。如在圖41及5中所示,二極體212包括連接所有二極體 212之一連續第一半導體層206、及位於奈米孔中之單獨本 143620.doc 201027819 質半導體層207及第二半導體層2〇8。第一半導體層2〇6可 在三維上係連續,或其可與下部電極211 一起被圖案化成 軌道,使得每一下部電極211與層2〇6之每一各別部分形成 由一間隙填充絕緣層(諸如氧化矽等)分離之複數個軌道。 圖6A至6H圖解說明根據本發明之另一替代實施例之一 方法,其中每一記憶體單元之儲存元件及引導元件兩者形 成於垂直堆疊氧化鋁層中單獨但經連接之奈米孔中。 如在圖6A中所示,使用上文所闡述且在圖2八至2D中所 圖解說明之方法,在下部電極層2〇1及2〇2A上方之第一或 下部氧化鋁層204A中之第一複數個奈米孔中形成儲存元件 205之可重寫s己憶艘材料。然後,如在圖6b中所示,在用 可重寫材料205填充第一經陽極化層2〇4A中之奈米孔後, 在該第一經陽極化金屬層(即氧化鋁層)2〇4A上方形成一可 選第二可陽極化金屬層203B,諸如一鋁層。 如在圖0C中所示’藉由第二可陽極化金屬層之陽極化以 〇 形成一可選第二經陽極化層204B而在第二可陽極化金屬層 203B中形成複數個奈米孔。如在圖中所示,在層204B 中之奈米孔中形成一可選障壁層202B,諸如TiN障壁層。 在用障壁材料202B填充第二經陽極化層204B中之奈米 孔後’在第二經陽極化金屬層(即氧化鋁層)204B上方形成 一第三可陽極化金屬層,諸如一鋁層。若省略層204B,則 直接在層204A上形成第三可陽極化金屬層。然後,如在圖 6E中所示’藉由第三可陽極化金屬層之陽極化以形成一第 三經陽極化層(即氧化鋁層)2〇4C而在該第三可陽極化金屬 143620.doc •12· 201027819 層中形成複數個奈米孔。如在圖6E中所示,在層204C中之 奈米孔中形成第一導電類型之第一半導體材料206。 如在圖6F中所示,在用半導體材料2〇6填充第三經陽極 化層204C中之奈米孔後,在第三經陽極化金屬層(即氧化 鋁層)204C上方形成一第四可陽極化金屬層2〇3D,諸如一 銘層。然後’如在圖6G中所示’藉由該第四可陽極化金屬 層之陽極化以形成一第四經陽極化層(即氧化鋁層)2〇4D而 在第四可陽極化金屬層203D中形成複數個奈米孔。如在圖 6H中所示’在層204D中之奈米孔中形成本質半導體材料 207及第二導電類型之第二半導體材料2〇8。可使用上文關 於圖4E及4F所闡述之方法形成半導體材料2〇7及2〇8。舉例 而言,形成二極體212之第二導電類型半導體區域2〇8之步 驟包含在第四經陽極化金屬層204D中之至少一個孔中形成 一本質半導體區域207,並用第二導電類型之摻雜劑摻雜 該本質半導體區域之一上部部分。然後,使用上文關於圖 2H、3及5所闡述之方法在已完成裝置上方形成上部電極 213。因此,p-i-n二極體212係在至少一個額外經陽極化金 屬層中之至少一個孔中形成,使得該P_i_n:極體電接觸可 重寫材料205。若需要,則可省略二極體212之本質區域 207以形成一 ρ·η二極體。 在以上所闡述之實施例中,首先形成可重寫記憶體材料 205 ’且在可重寫記憶體材料2〇5上方形成二極體212。另 一選擇係,在一替代實施例中,首先使用上文關於圖6Ε至 143620.doc •13· 201027819 6H所闡述之方法形成二極體212,並使用上文關於圖6A所 闡述之方法在該可重寫記憶體材料上方形成可重寫記憶體 材料205。換言之,層204A係形成於層204C及204D上方, 其中含有障壁材料202B之可選層204B係視情況而形成於 層204D上方與層204A下方。此外,雖然以上所闡述之實 施例圖解說明在一個氧化銘層204C中之奈米孔中形成半導 體區域206及在不同氧化鋁層204D中之奈米孔中形成半導 體區域207及208,但該二極體之所有半導體區域可形成於 一個氧化鋁層中之相同奈米孔中。 圖7圖解說明記憶體裝置之一個單元,其包含一二極體 引導元件212及一可重寫記憶體材料205。將該二極體及該 可重寫記憶體材料中之至少一者嵌入經陽極化氡化銘電介 質中。該二極體可係一 p-i_n二極體,且若需要,可顛倒p 型區域與η型區域之位置。在圖6A至6H中所示之一個實施 例中,該二極體及該可重寫記憶體材料兩者皆嵌入於該經 陽極化氧化鋁電介質中。在其他實施例中,僅該可重寫記 憶體材料及該二極體中之一者嵌入於該氧化鋁電介質中。 可進一步將該記憶體單元定位於一單片式三維記憶體單 元陣列中。該記憶體單元可係一讀取/寫入記憶體單元或 一可重寫纪憶體單元。該記憶體單元類型可選自以下各項 中之至少一者:反熔絲、熔絲、多晶矽記憶體效應單元、 金屬氧化物記憶體、可切換複合金屬氧化物、碳奈米管記 憶體、石墨烯、非晶或多晶碳可切換電阻材料、相變材料 記憶體、冑電橋元件《可切換聚合物記憶冑。揭#記憶體 143620.doc -14- 201027819 單元及其製造及/或使用方法之美國申請案第11/864,532號 及第11/819,595號、美國公開申請案第US 2007/0164309 A1號及第US 2007/0072360 A1號以及美國專利第6,946,719 號、第6,952,03 0號、第6,853,049號之全文特此以引用方式 併入本文中。
在較佳實施例中’該記憶體單元包括與儲存元件205串 聯定位之一圓柱形或準圓柱形(即具有一六角形橫截面之 準圓柱體)半導體二極體212。該二極體及該儲存元件係設 置於兩個電極211、213之間,如圖7中所圖解說明β欲獲 悉對一包含一二極體及一反熔絲之記憶體單元之設計之一 詳細闡述’參見(舉例而言)於2005年5月9日提出申請之美 國專利申請案第11/125,939號(其對應於Herner等人之美國 公開申請案第2006/0250836號)及於2006年3月31日提出申 請之美國專利申請案第11/395,995號(其對應於Hemer等人 之美國專利公開申請案第2006/0250837號),其每一者皆特 此以引用方式併入本文中。 作為一非限定性實例,圖7圖解說明根據本發明一較佳 實施例心成之一 &己憶體單元之透視圖。底部導體211係由 一導電材料(舉例而言,鎢)形成,並沿一第一方向延伸。 底部導體211中可包括障壁及黏著層(諸如TiN層)。半導體 一極體212具有:一底部經重摻雜η型區域2〇ό; —本質區 域2〇7’其未經有意地摻雜;及一頂部經重摻雜ρ型區域 2〇8’然而此二極體之定向可顛倒。不考慮其定向可將 此-二極體稱作一p_i_n二極體或簡稱為二極體。電阻率切 143620.doc 15 201027819 換層205係設置於該二極體上(在該二極體之p型區域上或 在η-區域下方)°頂部導體213可以與底部導體211相同之方 式及相同之材料形成,並沿一不同於該第—方向之第二方 向延伸。半導體二極體212垂直地設置於底部導體211與頂 部導體213之間。該二極體可包含任一單晶、多晶或非晶 半導體材料,諸如,矽、鍺或矽鍺合金。 圖7中所示之上述記憶體單元可位於一單記憶體層級裝 置中。若需要,則可在第一記憶體層級上方形成額外記憶 體層級以形成一單片式三維記憶體陣列。在某些實施例 ® 中’導體可在各記憶體層級之間共用;亦即,圖7中所示 之頂部導艎213將用作下一記憶體層級之底部導體。在其 他實施例中,在第一記憶體層級上方形成一層級間電介 質,其表面經平坦化,且一第二記憶體層級之構造開始於 此經平坦化之層級間電介質上,且無共用導體。 一單片式三維記憶體陣列係一種其中多個記憶體層級形 成於一單個基板(諸如一晶圓)上方而無插入基板之記憶體 _ 陣列。形成一個記憶體層級之若干層直接沈積或生長於一 現有層級或若干現有層級之層上方。相反地,如在Leedy 之美國專利第 5,915,167 號「Three dimensional structure memory」中,已藉由在單獨基板上形成若干記憶體層級 並將該等記憶體層級彼此上下黏附而構造堆疊式記憶體。 在接D之别可使該等基板變薄或自記憶體層級移除,但由 於該等記憶體層級最初形成於單獨基板上方,因此此等記 憶體並非係冑正的單片&三維記,隐體陣列。 143620.doc -16 - 201027819 形成於-基板上方之—單片式三維記憶體陣列包含形成 於該基板上方-第一高度處之一第一記憶體層級及形成於 不同於該第—局度之第二高度處之—第二記憶體層級。 °按多層級陣列在該基板上方形成三個、四個、八個或 實際上任何數目個之記憶體層級。 發%之教示’期盼熟悉此項技術者將能夠易於實 踐本發明。I信本文所提供之對I種實施例之閣述提供對 φ 纟發明之充分領悟及本發明之細節,從而使熟悉此項技術 月b夠實踐本發明。雖然未具體闡述某些支援電路及製作 步驟,但此等電路及協定係眾所周知,且此等步驟之具體 . 冑化形式在實踐本發明之上下文中並不提供特定優點。而 且,據信具備本發明之教示之熟悉此項技術者將能夠在不 進行過度實驗之情形下實施本發明。 則文細節闡述僅闡述了本發明之許多可行實施方案中之 幾種實施方案。出於此原因,本詳細說明意欲作為說明性 • 而非限定性。可根據本文中所闡明之闡述對本文所揭示實 施例作出變化及修改,此並不背離本發明之範圍及精神。 本發明之範疇僅將由以下申請專利範圍(包括所有等效内 容在内)來界定。 【圖式簡單說明】 圖1A至id提供先前技術之含有奈米孔之經陽極化氧化 銘層之掃描電子顯微鏡(SEM)影像; 圖2A至2H圖解說明根據本發明之一個實施例在奈米孔 中形成非揮發性記憶體單元之一方法中各步驟之示意性側 143620.doc 201027819 面剖視圖,其中儲存元件之可重寫記憶體材料處於單元之 底部處; 圖3係一替代實施例之一結構之示意性側面剖視圖,其 中可重寫記憶體材料位於單元之頂部上; 圖4A至41圖解說明根據本發明之—替代實施例在奈米孔 中形成非揮發性記憶體單元之一方法中各步驟之示意性侧 面剖視圖; 圖5係另一替代實施例之一結構之示意性侧面剖視圖, 其中上部電極係藉由氮化鈦/鎢沈積後跟CMP而形成; 圖6A至6H圖解說明根據本發明之另一替代實施例在奈 米孔中形成非揮發性記憶體單元之一方法中各步驟之示意 性侧面剖視圖;及 圖7係根據本發明之一實施例形成之一記憶體單元之透 視圖。 【主要元件符號說明】 102 奈米孔 201 導電層 202 黏著或障壁層 202A 下部電極層 202B 可選障壁層 203 可陽極化金屬層 203B 可陽極化金屬層 203D 第四可陽極化金屬層 204 氧化鋁層 143620.doc 201027819 204A 第一或下部氧化鋁層 204B 第二經陽極化層 204C 第三經陽極化層 204D 第四經陽極化層(即氧化鋁層) 205 可重寫材料 206 第一半導體材料 207 本質半導體材料 208 第二半導體材料 209 間隙填充絕緣層 210 可選障壁層 211 底部電極 212 二極體 213 電極
143620.doc -19-

Claims (1)

  1. 201027819 七、申請專利範圍: 1· 一種製造一裝置之方法,其包含: 在—電極或一半導體裝置中之至少—者上方形成至少 一個可陽極化金屬層; 藉由該可陽極化金屬層之陽極化在該可陽極化金屬層 中形成複數個孔以曝露該電極或半導體裝置之一部 分;及 重冩材料填充 …… wI禺材料 之至少某些材料與該電極或半導體裝置電接觸。 2.如請求们之方法,其中該可陽極化金屬層包含鋁。 3·如=求項1之方法’其中用草酸來執行該陽極化。 4·如⑺求項1之方法’其中該可重寫材料包含一非抠發 一者儲存元件係如下各項中之 反熔絲、熔絲、金屬氧化物 金屬氧化物、碳奈米營…、體、可切換複合 料、碳電阻率γ t 2 石墨烯電阻率可切換材 件或可切換聚合物記憶體。 °隐體、導電橋元 5. 如請求項4之方法,其進一步 成該非揮發性記憶體單元之 〜至少一個孔中形 6. 如請求項5之方法,其中: π 一極體引導元件。 憶體單元;且 該記憶體i ; V么, 中。 早兀係位於一單片式 該記憶體單元係—讀取 單元,·且 寫入錢體單元或-可重寫記 維記憶體單元陣列 143620.doc 201027819 如請求項1之方法 1 〇〇 nm 赤 ® 其中該等孔中之至少某些孔具有約
    於該基板中之該半導體裝置上方。 如請求項8之方法,其進一步包々 步包含在該可重寫材料及該 經陽極化金屬層上方形成一半導體裝置。 11. 如請求項8之方法,其進一步包含: 在用一可重寫材料填充該第一可陽極化層中之至少一 個孔之該步驟之後,在該第一經陽極化金屬層上方形成 一第二可陽極化金屬層; 藉由該第二可陽極化金屬層之陽極化在該第二可陽極 化金屬層中形成複數個孔;及 在該第二經陽極化金屬層中之至少一個孔中形成一 p_ i-n二極體’使得該p_i_n:極體電接觸該可重寫材料。 12. 如請求項8之方法,其進一步包含: 在用一可重寫材料填充該第一可陽極化層中之至少一 個孔之該步驟之後,在該第一經陽極化金屬層上方形成 一第二可陽極化金屬層; 藉由該第二可陽極化金屬層之陽極化在該第二可陽極 化金屬層中形成複數個孔; 143620.doc -2- 201027819 在”亥第二經陽極化金屬層中之至少一個孔中形成一二 極體之一第一導電類型半導體區域; 在形成一第一導電類型半導體區域之該步驟之後,在 該第二經陽極化金屬層上方形成一第三可陽極化金屬 層; 藉由該第三可陽極化金屬層之陽極化在該第三可陽極 化金屬層中形成複數個孔以曝露該第一導電類型半導體 區域;及 在該第三經陽極化金屬層中之至少一個孔中形成該二 極體之一第二導電類型半導體區域。 13. 14. 15. 如請求項12之方法,其中形成該二極體之該第二導電類 型半導體區域之該步驟包含在該第三經陽極化金屬層中 之該至少一個孔中形成一本質半導體區域且用該第二導 電類型之摻雜劑摻雜該本質半導體區域之一上部部分。 如印求項1之方法,其中在一電極或一半導赠裝置中之 至少一者上方形成至少一個可陽極化金屬層之該步驟包 含在該半導體裝置上方形成一第一可陽極化金屬層。 如請求項14之方法,其進一步包含: 在形成該第一可陽極化金屬層之該步驟之前,在該第 一可陽極化金屬層下方形成一第二可陽極化金屬層; 藉由該第二可陽極化金屬層之陽極化在該第二可陽極 化金屬層中形成複數個孔;及 在3亥第二經陽極化金屬層中之至少一個孔中形成包含 一 Ρ-ι·ιι二極體之該半導體裝置。 143620.doc 201027819 16. —種製造一裝置之方法,其包含: 在一基板上方形成一第一導電類型之一第一半導體 層; 在該第一半導髋層上方形成一可陽極化金屬層; 藉由該可陽極化金屬層之陽極化在該可陽極化金屬層 中形成複數個孔,其中該等孔曝露該第一導電類型之該 第一半導體層;及 在該複數個孔中與該所曝露之第一半導體層接觸地形 成一第二半導體材料。 17. 如請求項16之方法,其中形成該第二半導體材料之該步 驟包含在該等孔中與該所曝露之第一半導體層接觸地形 成一本質半導體材料,且在該本質半導體材料上方形成 第一導電類型之半導體材料以形成複數個pin二極 體。 18. 如請求項17之方法,其中在該等孔中形成該本質半導體 材料之該步驟包含: 在該等孔中選擇性地生長該本質半導體材料;或 將一本質半導體層沈積於該等孔中及該經陽極化金屬 層之上部表面上方,平坦化該所沈積之本質半導體層, 且蝕刻該本質半導體層之一上部部分以使該本質半導體 層凹進到該經陽極化金屬層之表面以下。 19. 如„奢求項17之方法,其中形成該第二導電類型之該半導 體材料之該步驟包含: 用該第二導電類型之摻雜劑摻雜該本質半導體材料之 143620.doc 201027819 一上部部分;或 將該第二導電類型之一半導體層沈積於該等孔中及該 經陽極化金屬層之該上部表面上方,且平坦化該第二導 電類型之該所沈積之半導體層。 2〇·如請求項17之方法,其進一步包含在該第二導電類型之 該半導體材料上方形成—可重寫材料以形成複數個非揮 發性記憶體單元。 參 ❹ 2!.-種記憶體裝置,其包含一二極體引導元件及一可重寫 堵存;t件’其中該二極體及該可重寫材料_之至少 者係嵌入於經陽極化氧化鋁電介質中。 22·如清求項21之裝番 社. ,八中該二極體及該可重寫材料兩者 皆嵌入於經陽極化氧化銘電介質令。 23·如清求項21之裝署 计丄 • ,其中該可重寫材料係如下各項中之 金屬氣化熔絲、金屬氧化物記憶體、可切換複合 、碳奈米管記憶體、石墨烯 料、碳電阻率可切 半了刀換材 換材枓、相變材料記憶體、導電橋元 件或了切換聚合物記憶體。 24.如請求項21之裝置 件與該可重京il.、,/、進一步包含位於該二極體引導元 黏^層。 料儲存元件之間的至少一個導電障壁或 143620.doc
TW098133001A 2008-09-30 2009-09-29 Self-assembly process for memory array TW201027819A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/285,220 US8008213B2 (en) 2008-09-30 2008-09-30 Self-assembly process for memory array

Publications (1)

Publication Number Publication Date
TW201027819A true TW201027819A (en) 2010-07-16

Family

ID=41328735

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098133001A TW201027819A (en) 2008-09-30 2009-09-29 Self-assembly process for memory array

Country Status (3)

Country Link
US (1) US8008213B2 (zh)
TW (1) TW201027819A (zh)
WO (1) WO2010039568A1 (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8272124B2 (en) * 2009-04-03 2012-09-25 Formfactor, Inc. Anchoring carbon nanotube columns
JP2011199035A (ja) * 2010-03-19 2011-10-06 Toshiba Corp 半導体記憶装置
US9018733B1 (en) 2014-03-10 2015-04-28 Inotera Memories, Inc. Capacitor, storage node of the capacitor, and method of forming the same
WO2016025532A1 (en) 2014-08-11 2016-02-18 The Arizona Board Of Regents On Behalf Of The University Of Arizona Aligned graphene-carbon nanotube porous carbon composite
US10396175B2 (en) 2014-11-25 2019-08-27 University Of Kentucky Research Foundation Nanogaps on atomically thin materials as non-volatile read/writable memory devices
US10930705B2 (en) * 2018-03-28 2021-02-23 International Business Machines Corporation Crystallized silicon vertical diode on BEOL for access device for confined PCM arrays
CN112820821A (zh) 2019-11-15 2021-05-18 联华电子股份有限公司 半导体元件及其制作方法
JP2022148059A (ja) * 2021-03-24 2022-10-06 キオクシア株式会社 メモリデバイス及びメモリデバイスの製造方法
CN114582876A (zh) * 2022-03-14 2022-06-03 湘潭大学 一种石墨烯熔丝器件及其制备方法

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4517280A (en) 1982-11-04 1985-05-14 Sumitomo Electric Industries, Ltd. Process for fabricating integrated optics
DE3312497A1 (de) 1983-04-07 1984-10-11 Hoechst Ag, 6230 Frankfurt Zweistufiges verfahren zur herstellung von anodisch oxidierten flaechigen materialien aus aluminium und deren verwendung bei der herstellung von offsetdruckplatten
JPS61156003A (ja) 1984-12-27 1986-07-15 Sharp Corp 回折格子の製造方法
CH690144A5 (de) 1995-12-22 2000-05-15 Alusuisse Lonza Services Ag Strukturierte Oberfläche mit spitzenförmigen Elementen.
CN1125891C (zh) 1996-08-26 2003-10-29 日本电信电话株式会社 多孔性阳极氧化的氧化铝膜的制备方法
US5915167A (en) 1997-04-04 1999-06-22 Elm Technology Corporation Three dimensional structure memory
US6359288B1 (en) 1997-04-24 2002-03-19 Massachusetts Institute Of Technology Nanowire arrays
US7226966B2 (en) 2001-08-03 2007-06-05 Nanogram Corporation Structures incorporating polymer-inorganic particle blends
JP3902883B2 (ja) 1998-03-27 2007-04-11 キヤノン株式会社 ナノ構造体及びその製造方法
US6705152B2 (en) 2000-10-24 2004-03-16 Nanoproducts Corporation Nanostructured ceramic platform for micromachined devices and device arrays
JP4532634B2 (ja) 1998-12-25 2010-08-25 キヤノン株式会社 細孔の製造方法
JP4536866B2 (ja) 1999-04-27 2010-09-01 キヤノン株式会社 ナノ構造体及びその製造方法
US6387771B1 (en) 1999-06-08 2002-05-14 Infineon Technologies Ag Low temperature oxidation of conductive layers for semiconductor fabrication
JP3387897B2 (ja) 1999-08-30 2003-03-17 キヤノン株式会社 構造体の製造方法、並びに該製造方法により製造される構造体及び該構造体を用いた構造体デバイス
US6709929B2 (en) 2001-06-25 2004-03-23 North Carolina State University Methods of forming nano-scale electronic and optoelectronic devices using non-photolithographically defined nano-channel templates
US7267859B1 (en) 2001-11-26 2007-09-11 Massachusetts Institute Of Technology Thick porous anodic alumina films and nanowire arrays grown on a solid substrate
US6853049B2 (en) 2002-03-13 2005-02-08 Matrix Semiconductor, Inc. Silicide-silicon oxide-semiconductor antifuse device and method of making
AU2003304068A1 (en) 2002-08-28 2004-11-23 University Of Pittsburgh Self-organized nanopore arrays with controlled symmetry and order
JP4235440B2 (ja) * 2002-12-13 2009-03-11 キヤノン株式会社 半導体デバイスアレイ及びその製造方法
JP2006511965A (ja) 2002-12-19 2006-04-06 マトリックス セミコンダクター インコーポレイテッド 高密度不揮発性メモリを製作するための改良された方法
US7800933B2 (en) 2005-09-28 2010-09-21 Sandisk 3D Llc Method for using a memory cell comprising switchable semiconductor memory element with trimmable resistance
US6946719B2 (en) 2003-12-03 2005-09-20 Matrix Semiconductor, Inc Semiconductor device including junction diode contacting contact-antifuse unit comprising silicide
US7618850B2 (en) 2002-12-19 2009-11-17 Sandisk 3D Llc Method of making a diode read/write memory cell in a programmed state
US7660181B2 (en) 2002-12-19 2010-02-09 Sandisk 3D Llc Method of making non-volatile memory cell with embedded antifuse
US7285464B2 (en) 2002-12-19 2007-10-23 Sandisk 3D Llc Nonvolatile memory cell comprising a reduced height vertical diode
US8637366B2 (en) 2002-12-19 2014-01-28 Sandisk 3D Llc Nonvolatile memory cell without a dielectric antifuse having high- and low-impedance states
KR100615586B1 (ko) 2003-07-23 2006-08-25 삼성전자주식회사 다공성 유전막 내에 국부적인 상전이 영역을 구비하는상전이 메모리 소자 및 그 제조 방법
JP2005236003A (ja) 2004-02-19 2005-09-02 Sony Corp 抵抗変化型不揮発性メモリ、抵抗変化型不揮発性メモリの製造方法、記録方法、再生方法、消去方法、抵抗変化材料微細構造体および抵抗変化材料微細構造体の製造方法
US7410838B2 (en) * 2004-04-29 2008-08-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fabrication methods for memory cells
DE102004041893B4 (de) 2004-08-30 2006-11-23 Infineon Technologies Ag Verfahren zur Herstellung von Speicherbauelementen (PCRAM) mit Speicherzellen auf der Basis einer in ihrem Phasenzustand änderbaren Schicht
JP2006075942A (ja) 2004-09-09 2006-03-23 Fujitsu Ltd 積層構造体、磁気記録媒体及びその製造方法、磁気記録装置及び磁気記録方法、並びに、該積層構造体を用いた素子
US20060250836A1 (en) 2005-05-09 2006-11-09 Matrix Semiconductor, Inc. Rewriteable memory cell comprising a diode and a resistance-switching material
US7812404B2 (en) 2005-05-09 2010-10-12 Sandisk 3D Llc Nonvolatile memory cell comprising a diode and a resistance-switching material
US7499304B2 (en) * 2006-07-31 2009-03-03 Sandisk 3D Llc Systems for high bandwidth one time field-programmable memory

Also Published As

Publication number Publication date
WO2010039568A1 (en) 2010-04-08
US8008213B2 (en) 2011-08-30
US20100078618A1 (en) 2010-04-01

Similar Documents

Publication Publication Date Title
TWI380437B (en) Sidewall structured switchable resistor cell
TW201027819A (en) Self-assembly process for memory array
US10283710B2 (en) Resistive random access memory device containing replacement word lines and method of making thereof
US11043537B2 (en) Three-dimensional phase change memory device including vertically constricted current paths and methods of manufacturing the same
TWI317128B (en) A nonvolatile memory cell,a monolithic three dimensional memory array,and a method for forming,setting and resetting a nonvolatile memory cell and associated conductors
TWI386940B (zh) 製造具有由奈米線所接觸之導電材料層的電氣裝置之方法
CN108028223B (zh) 包含垂直共享位线的多层级三维存储器器件
TW201135872A (en) Damascene method of making a nonvolatile memory device
CN101622728B (zh) 用于在电阻转换器件中受控地形成电阻转换材料的方法和由此获得的器件
TWI362720B (en) Planar polymer memory device
TW201203639A (en) A memory cell that includes a sidewall collar for pillar isolation and methods of forming the same
US8710481B2 (en) Non-volatile memory cell containing a nano-rail electrode
TW201133635A (en) Method of making damascene diodes using sacrificial material
TW201010003A (en) Triangle two dimensional complementary patterning of pillars
TW201027620A (en) Method of making pillars using photoresist spacer mask
TW201007836A (en) Methods for etching carbon nano-tube films for use in non-volatile memories
TW200901331A (en) Large array of upward pointing P-I-N diodes having large and uniform current and methods of forming the same
TW201030946A (en) Nonvolatile memory cell including carbon storage element formed on a silicide layer
US8378333B2 (en) Lateral two-terminal nanotube devices and method for their formation
TW200816395A (en) Highly dense monolithic three dimensional memory array and method for forming
TW201125078A (en) A memory cell that includes a carbon-based reversible resistance switching element compatible with a steering element, and methods of forming the same
TW201143028A (en) Methods, structure and devices for increasing memory density
US8895953B1 (en) Programmable memory elements, devices and methods having physically localized structure
TW201029115A (en) Integration of damascene type diodes and conductive wires for memory device
US8119528B2 (en) Nanoscale electrodes for phase change memory devices