TW201011900A - Nonvolatile semiconductor memory device and method for manufacturing same - Google Patents
Nonvolatile semiconductor memory device and method for manufacturing same Download PDFInfo
- Publication number
- TW201011900A TW201011900A TW098127627A TW98127627A TW201011900A TW 201011900 A TW201011900 A TW 201011900A TW 098127627 A TW098127627 A TW 098127627A TW 98127627 A TW98127627 A TW 98127627A TW 201011900 A TW201011900 A TW 201011900A
- Authority
- TW
- Taiwan
- Prior art keywords
- gap
- layer
- insulating
- charge storage
- film
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 56
- 238000000034 method Methods 0.000 title claims description 30
- 238000004519 manufacturing process Methods 0.000 title description 10
- 238000003860 storage Methods 0.000 claims abstract description 61
- 239000000758 substrate Substances 0.000 claims abstract description 15
- 238000005530 etching Methods 0.000 claims abstract description 8
- 230000004888 barrier function Effects 0.000 claims description 37
- 229910052732 germanium Inorganic materials 0.000 claims description 22
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 22
- 238000009413 insulation Methods 0.000 claims description 5
- 238000011049 filling Methods 0.000 claims description 4
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 claims description 3
- 238000001039 wet etching Methods 0.000 claims description 3
- 229910000040 hydrogen fluoride Inorganic materials 0.000 claims 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract 2
- 229910052710 silicon Inorganic materials 0.000 abstract 2
- 239000010703 silicon Substances 0.000 abstract 2
- 239000010410 layer Substances 0.000 description 106
- 239000011229 interlayer Substances 0.000 description 19
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 12
- 238000010586 diagram Methods 0.000 description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- 229920005591 polysilicon Polymers 0.000 description 8
- 238000009792 diffusion process Methods 0.000 description 7
- 230000002093 peripheral effect Effects 0.000 description 7
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 6
- 238000001020 plasma etching Methods 0.000 description 6
- 229910052707 ruthenium Inorganic materials 0.000 description 6
- 239000004575 stone Substances 0.000 description 6
- 230000000052 comparative effect Effects 0.000 description 5
- 229910000449 hafnium oxide Inorganic materials 0.000 description 5
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- 238000001459 lithography Methods 0.000 description 5
- 229910052715 tantalum Inorganic materials 0.000 description 5
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 5
- 230000001133 acceleration Effects 0.000 description 4
- 239000011159 matrix material Substances 0.000 description 4
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 4
- 238000004151 rapid thermal annealing Methods 0.000 description 4
- 125000006850 spacer group Chemical group 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 239000010949 copper Substances 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 2
- 238000007792 addition Methods 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 2
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 2
- 229940057857 capsin Drugs 0.000 description 2
- JBFKSLZFABCEAI-UHFFFAOYSA-N capsin Natural products CC(C)(O)C1CCC(C)(O1)C2CCC3(CO)C2C(O)CC4C5(C)CCC(OC6OC(CO)C(O)C(O)C6O)C(C)(C)C5CCC34C JBFKSLZFABCEAI-UHFFFAOYSA-N 0.000 description 2
- 229910000420 cerium oxide Inorganic materials 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 150000004767 nitrides Chemical class 0.000 description 2
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 2
- 229910052760 oxygen Inorganic materials 0.000 description 2
- 239000001301 oxygen Substances 0.000 description 2
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910001936 tantalum oxide Inorganic materials 0.000 description 2
- WJMXTYZCTXTFJM-UHFFFAOYSA-N 1,1,1,2-tetraethoxydecane Chemical compound C(C)OC(C(OCC)(OCC)OCC)CCCCCCCC WJMXTYZCTXTFJM-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- VZJFGSRCJCXDSG-UHFFFAOYSA-N Hexamethonium Chemical group C[N+](C)(C)CCCCCC[N+](C)(C)C VZJFGSRCJCXDSG-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 230000000342 anti-suppressant effect Effects 0.000 description 1
- CFJRGWXELQQLSA-UHFFFAOYSA-N azanylidyneniobium Chemical compound [Nb]#N CFJRGWXELQQLSA-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 125000000484 butyl group Chemical group [H]C([*])([H])C([H])([H])C([H])([H])C([H])([H])[H] 0.000 description 1
- 229910052792 caesium Inorganic materials 0.000 description 1
- TVFDJXOCXUVLDH-UHFFFAOYSA-N caesium atom Chemical compound [Cs] TVFDJXOCXUVLDH-UHFFFAOYSA-N 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000005264 electron capture Effects 0.000 description 1
- 238000010893 electron trap Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- YBMRDBCBODYGJE-UHFFFAOYSA-N germanium oxide Inorganic materials O=[Ge]=O YBMRDBCBODYGJE-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 230000009191 jumping Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 238000005121 nitriding Methods 0.000 description 1
- PVADDRMAFCOOPC-UHFFFAOYSA-N oxogermanium Chemical compound [Ge]=O PVADDRMAFCOOPC-UHFFFAOYSA-N 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 210000001747 pupil Anatomy 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 1
- YFNCATAIYKQPOO-UHFFFAOYSA-N thiophanate Chemical compound CCOC(=O)NC(=S)NC1=CC=CC=C1NC(=S)NC(=O)OCC YFNCATAIYKQPOO-UHFFFAOYSA-N 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
- RUDFQVOCFDJEEF-UHFFFAOYSA-N yttrium(III) oxide Inorganic materials [O-2].[O-2].[O-2].[Y+3].[Y+3] RUDFQVOCFDJEEF-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0413—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having charge-trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
- H10D30/693—Vertical IGFETs having charge trapping gate insulators
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
Landscapes
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Description
201011900 六、發明說明: f發明所屬之技術領域】 本發明係闕於一種非揮發性半導體記憶裝置及其一製造 方法,其中複數個絕緣膜及複數個電極膜係交替地堆疊。 本申請案係基於且主張2008年8月18曰申請之先前曰本 專利申請案第2008-210109號之優先權之利益 之全部内容則丨用方式併人本文卜 【先前技術】
照慣例,具有快閃記憶體及類似物之非揮發性半導體記 憶裝置係藉由在 <一妙基祐之—± . 炒丞极之表面上按二維方式整合元件 構造而成。在此—㈣記憶體中,為縮小大小,必須減小 母一 70件之尺寸以減小每—位元之成本且增加記憶體容 量。然而’近年來’關於成本及技術兩方面此縮小已變得 困難。 '、"I /吸次作馮哭破增加整 合之限制之技術。然而’三維裝置通常每—層需要至少三 個微影步驟。因此,伴隨微影步驟增加之成本增加人= 憾地抵消㈣基板之表面積減小所取得之成本^小:且甚 至難以使用三維減小成本。 考量此等問題’本發明者已提出一 促K 經一個遮罩圖案化之 二維堆疊式記憶體(例如,來 > JP-A 2007-266143 (Kokai))。在此技術中,一堆疊式太 ®式本體藉由交替地堆叠雷 極膜與絕緣旗形成於一矽基板上,且缺 ·’、、後藉由一個遮罩圖 案化在該堆疊式本體中形成通孔。一 電何儲存層形成於每 142581.doc 201011900 一通孔之一側面上,且將矽填充至該通孔中以形成—石夕 柱。一§己憶體單元藉此形成於每一電極膜與每一矽柱之間 的一交又處。 在此一經一個遮罩圖案化之三維堆疊式記憶體中,可藉 由控制每一電極膜及每一矽柱之一電位將電荷自該電荷儲 存層拉出至該矽柱且可將電荷自該矽柱放入至該電荷儲存 層中來記錄資訊。根據此技術,複數個電極膜堆疊於該矽 基板上。藉此,可減小每一位元之晶片表面積及成本。此 外’該三維堆疊式記憶體可由該堆疊式本體之—個遮㈣❹ 案化構造而成。因此,微影步驟數目不增加,且甚至可在 其中堆疊數目增加之情形下防止成本增加。 【發明内容】 根據本發明之-態樣,提供—種非揮發性半導體記憶裝 置/、03 ·堆叠式本體,其中複數個絕緣膜與複數個 電極膜交替地堆疊且一通孔經形成以在堆疊方向上延伸. -半導體柱,其填充至該通孔巾;及—電荷神層其提 ❹ 供於該電極膜與該半導體柱之間’―間隙係形成於該等電 極膜之間以與該通孔連接,且該電荷料層係沿該間隙之 一内面形成。 根據本發明之另一態樣,提供— 種用於製造一非揮發性 半導體記憶裝置之方法,其包含. •籍由父替地堆疊複數個 絕緣膜與複數個電極膜來形成一 ,^ ^ 诨®式本體;在該堆疊式 律且方向上延伸;藉由經由該通 孔蝕刻该絕緣膜來在該等電極膜 胰之間形成—間隙;沿該通 142581.doc •4« 201011900 孔之一側面及該間隙之一内面形成一電荷儲存層;及將一 半導體柱填充至該通孔中。 【實施方式】 將參照圖式闡述本發明之實施例。 首先’將闡述本發明之一第一實施例。 圖1係圖解說明根據此實施例之一非揮發性半導體記愴 裝置之一透視圖。 圖2係圖解說明根據此實施例之該非揮發性半導體記憶 ® 裝置之-平面圖。 圖3係沿圖2之線A-A,之一橫截面圖。 為更清楚起見,圖1中僅圖解說明導電部分且省略了絕 緣部分。 如圖1中所圖解說明,根據此實施例之一非揮發性半導 體記憶裝置1(下文中亦簡稱為「裝置i」)係一三維堆疊式 快閃記憶體。由(例如)單晶矽形成之一矽基板丨丨提供於裝 Φ 置1中。一下部堆疊式閘極本體藉由按次序堆疊一絕緣膜 (未圖解說明)、一下部選擇閘極LSG及一絕緣膜(未圖解說 明)提供於矽基板11上。下部選擇閘極LSG係由諸如(例如) 多晶矽之一導電材料形成。 一堆疊式記憶體本體藉由交替地堆疊複數個絕緣膜 12(參照圖3)及複數個電極膜霤1^而形成於該下部堆疊式閘 極本體上方。舉例而言,電極膜WL係藉由引入受體(例 如,硼及類似物)而由具有一 p+型導電性之非晶矽形成, 且充當-字線。絕緣膜12係由氧化石夕(si〇2)形成且充當使 142581.doc 201011900 。雖然在圖1令所 但本發明並不限 該等電極膜WL彼此絕緣之—層間絕緣膜 圓解說明之實例中提供四層電極膜WL, 於此 解部堆叠式閘極本體藉由按次序堆疊—絕緣膜(未圖 解說月)、-上部選擇開極USG及一絕 供於該堆叠式記憶體本體上方 本體上方。上部選擇閘極USG係由諸 如(例如)非晶矽之一導電材料形成。 在本說明書巾為下文巾«述枝起見Μ人-XYZ正交 座標糸統。 參 在此座標系統中,將一 x方向與_γ方向假定為平行於 石夕基板"之一上面之兩個互相正交方向;且將一Ζ方向假 定為正交於X方向及γ方向兩者之一方向,亦即,上述膜 之堆疊方向。 上部選擇閘極USG係由-個導電膜形成,其在該γ方向 上經劃分以形成具有在\方向上延伸之導線組態之複數個 導電構件。相反地’不劃分電極膜机與下部選擇閘極 LSG;且每一者皆係由平行於ΧΥ平面之一個導電膜形成。❹ 然後,複數個通孔17(參照圖2及圖3)形成於該下部堆疊 式閘極本體、該堆疊式記憶體本體及該上部堆疊式閘極本 體(下文中通常稱為「堆疊式本體ML」)中以在堆疊方向(z 方向)上延伸。舉例而言,通孔17之組態具有一圓柱組 態。每一通孔17皆穿過整個堆疊式本體ML。舉例而言, 通孔1 7係沿X方向及γ方向以一矩陣組態配置。 一石夕柱SP填充至每一通孔丨7之一内部中作為一半導體 142581.doc -6 · 201011900 柱。矽柱sp係由諸如(例如)摻雜有雜質之非晶矽之一半導 體形成。石夕柱SP之組態係在之方向上延伸之一纟狀組態且 具有(例如)圓柱形狀。矽柱SP在堆疊方向上提供於堆疊 式本體ML之整個長度上方。碎柱sp之一下端部分連接至 矽基板11。
複數個位元線BL提供於上部選擇閘極USG上之絕緣膜上 方以在Y方向上延伸。位元線BL係由諸如(例如峰㈤、铭 (A1)或銅(Cu)之一金屬形成。除純銅之外,在本說明書中 「金屬」包含合金。每一位元線BL皆經設置以穿過直接位 於沿Y方向配置之每一串列矽柱sp上方之一區域,且連接 至矽柱sp之上端部分。藉此,矽柱sp連接在位元線61^與 矽基板11之間。每一位元線BL皆連接至沿γ方向配置之一 不同串列矽柱SP。 如圖2及圖3中所圖解說明,凹陷及突出物形成於通孔17 之一内側面上。由絕緣膜12形成之内侧面之區域係位於自 由電極膜WL·形成之内側面之區域凹陷之位置處。換言 之,當自通孔17之中心軸觀看時,絕緣膜12係位於比電極 膜WL更遠的位置處。藉此,與通孔17連接之一間隙18界 定於電極膜WL之間。間隙18之組態係封閉通孔17之一圓 環組態。雖然形成於堆疊式本體ML中之通孔17中之每一 者皆包含界定於電極膜ML之間的間隙18,但每一間隙i 8 皆僅與一個通孔17連接。重新陳述,與一個通孔17連接之 間隙18不與另一通孔17連接。 一 ΟΝΟ膜(氧化物氮化物氧化物膜)24提供於在定位於該 142581.doc 201011900 堆疊式記憶體本體中之矽柱sp之一部分(下文中亦稱為 「石夕柱之中心部分」)與通孔17之側面之間具有一大致圓 柱組態之一空間中。自外部(亦即,電極膜WL側)按次序堆 疊電極膜WL側、一絕緣阻擋層25、一電荷儲存層26及一 絕緣随道絕緣層27以形成ΟΝΟ膜24。阻擋層25係其中甚至 在施加在裝置1之一驅動電壓之範圍中之一電壓時電流亦 實質上不流動之一層。電荷儲存層2 6係能夠保持一電荷之 一層,例如,(例如)包含電子捕獲點之一層。雖然隧道絕 緣層27通常絕緣’但在施加在裝置1之驅動電壓之範圍中 之一規定電壓時,隧道絕緣層27允許一隧道電流流動。阻 擋層25接觸絕緣膜12及電極膜WL。隧道絕緣層27接觸石夕 柱SP。阻擋層25及隧道絕緣層27係由(例如)氧化矽(Si〇2) 形成。電荷儲存層26係由(例如)氮化梦(siN)形成。 在矽柱SP與電極膜WL之間形成ΟΝΟ膜24之阻擔層25、 電荷儲存層26及隧道絕緣層27係沿通孔17之内側面以一互 相平行層組態形成。在間隙18中(亦即,在矽柱sp與絕緣 膜12之間),ΟΝΟ膜24之阻擋層25及電荷儲存層26係沿間 隙1 8之一内面形成且當自通孔17之中心轴觀看時係以一凹 陷組態彎曲。「沿内面」不僅係指其中電荷儲存層26平行 於間隙1 8之内面提供之情形’且亦包含其中電荷儲存層26 遠離矽柱SP朝向間隙1 8之内部延伸且然後朝向石夕柱sp向後 延伸之情形。隧道絕緣層27經形成以填充間隙i 8,換言 之,隧道絕緣層27在矽柱SP與絕緣膜12之間的一部分厚於 隧道絕緣層27在矽柱SP與電極膜WL之間的一部分。 142581.doc 201011900 間隙18在Z方向上之一長度(亦即,電極膜wL2間的一 距離)滿足以下公式(1),其中S係電極臈玫匕之間的距離, tb係阻擋層25之一厚度,tc係電荷儲存層26之一厚度且以係 隧道絕緣層27之一厚度: (tb+tc)x2<S<(tb+tc+tt)x2 使電極膜之間的距離S大於阻擋層25之厚度讣與電荷儲 存層26之厚度tc之總和的2倍使得阻擋層25及電荷儲存層 26能夠在間隙18内部周圍延伸。另一方面,使電極膜之間 參 的距離S小於阻擋層,25之厚度tb、電荷儲存層26之厚度忱及 随道絕緣層27之尽度tt之總和的2倍防止碎柱sp進入至間隙 18中。 現將闡述此實施例之一運作。 在根據此貫施例之裝置1中,石夕柱SP之中心部分充當通 道,且電極膜WL充當控制閘極。藉此,形成一記憶體單 元之一 SGT(環繞閘極電晶體)形成於石夕柱與電極膜wl之 每一交叉處。SGT係指具有其中一閘電極封閉一通道之結 一構之一電晶體。然後,在每一記憶體單元中,捕獲電子 並將其儲存於電荷儲存層26中之電子捕獲中;且藉此儲存 資訊。 因此’與電極膜WL相同數目之記憶體單元係沿z方向串 聯配置於一個矽柱SP中且在其周圍以形成一個記憶體串。 複數個石夕柱SP係沿X方向及γ方向以矩陣組態配置。藉 此,複數個記憶體單元係在堆疊式記憶體本體中沿X方 向、Y方向及z方向按三維方式配置。 142581.doc -9- 201011900 在裝置1中’藉由選擇位元線BL來選擇一記憶體單元之 一 X座標;藉由選擇上閘極USG以將矽柱SP之一上部部分 切換至一導電狀態或一不導電狀態來選擇該記憶體單元之 一 Y座標;且藉由選擇電極膜WL作為字線來選擇該記憶體 單元之一Z座標。然後,藉由將電子植入至定位於該所選 δ己憶體單元之電何儲存層26中之一部分26a(亦即,設置於 電極膜WL與石夕柱SP之間的一部分)中來儲存資訊。藉由提 供一感測電流至穿過該記憶體單元之矽柱sp來讀取儲存於 該記憶體單元中之該資訊。 在此一情形下,由對應於一個記憶體單元之部分26a中 累積之電子形成之一自場在遠離部分26&之一方向上對該 等電子自身施加一力。該力導致跳躍導電及類似現象且促 使電子擴散。然而,在裝置1中,間隙18係界定於電極膜 WL之間;且電荷儲存層26係沿間隙18之内面形成。因 此,電荷儲存層26之設置於絕緣膜丨2與矽柱sp之間的一部 分26b之有效長度與其中不產生間隙18之情形下之長度相 比較頗長。換言之’雖然電荷儲存層26之部分26b係提供 於充當έ己憶體單元之浮動閘極之部分26&之間,但部分26b 經彎曲以在部分26a之間的最短路徑周圍繞行。因此,部 分26a之間的有效距離頗長。因此,抑制植入至對應於一 個電極膜WL之部分26a中之電子經由部分26b擴散至對應 於毗鄰於該一個電極膜之另一個電極膜之一部分26a 中 〇 現將閱述此實施例之效應。 142581.doc -10- 201011900 在根據如上述之此實施例之非揮發性半導體記憶裝置【 中,間隙18形成於電極膜WL之間以與通孔17連接;且電 f儲存層26係沿間㈣之内面形成。因此,有效距離在電 何儲存層26之儲存電荷之部分26&之間頗長。藉此,擴散 距離對於植入至一個部分26a中以移動至另一部分26a之電 荷而言頗長;且毗鄰記憶體單元之間的干擾得以抑制。因 此,保持在該記憶趙單元中之資料可靠性頗高。 此實施例中,電極膜评1^之間的距離S之大小經設定以滿 足以上陳述之公式(1)。藉由使該等電極膜之間的距離8大 於阻擋層25之厚度tb與電荷儲存層26之厚度化之總和的2 ' 倍,可將阻擋層25及電荷儲存層26在間隙18中之佈局路徑 提供為遠離矽柱SP延伸且然後朝向矽柱SP向後延伸。因 此’電荷儲存層26之部分26b可沿間隙18之内面可靠地弯 曲以在隶短路徑周圍繞行。另一方面,藉由使該等電極膜 之間的距離S小於阻擋層25之厚度tb、電荷儲存層26之厚 ❷ 度化及絕緣層27之厚度tt之總和的2倍間隙18僅由ΟΝΟ膜24 填充;且防止矽柱Sp進入至間隙18中。因此,可防止電荷 至電荷儲存層26之部分26b中之植入;且甚至可更多地增 加資料保持之可靠性。 現將闌述此實施例之一比較實例。 圖4係圖解說明根據此比較實例之一非揮發性半導體記 憶裝置之一橫截面圖。 在圖4中所圖解說明之此比較實例中,在電極膜WL之間 不產生間隙18。通孔π之内面在平行於Z方向之一橫截面 142581.doc -11 - 201011900 中具有一直線組態》因此,在此橫截面中,電荷儲存層26 亦以一直線組態形成;且部分26b係沿部分26a之間的最短 路徑提供。 如上所述’由在部分26a中累積之電子形成之一自場在 遠離部分26a之一方向上對該等電子自身施加一力,且該 等電子e往往因跳躍導電及類似現象而散射。在此比較實 例中’電荷儲存層26之部分26b形成於部分26a之間的最短 路徑中。因此,在一個部分26a中累積之電子e容易擴散至 她鄰於其之一部分26a中;且所保持資料之可靠性頗低。 現將闡述本發明之一第二實施例。 圖5係圖解說明根據此實施例之一非揮發性半導體記憶 裝置之一平面圖。 圖6係沿圖5之線B-B,之一橫截面圖。 在根據圖5及圖6中所圖解說明之此實施例之一非揮發性 半導趙記憶裝置2中,毗鄰通孔17經由間隙18彼此連接。 阻播層25及電荷儲存層26係沿間隙18之一上面及一下面形 成且因此連續形成於础鄰通孔17之間。間隙1 8在z方向上 之長度(亦即,電極膜冒£之間的距離s)滿足以上陳述之公 式(1)。否則,此實施例之組態類似於以上所述之第一實施 例。 在此實施例中,與一個通孔17連接之間隙18與與毗鄰於 其之一通孔17連接之間隙18連接。藉此,可與對應於直接 位於一個記憶體單元下方之記憶體單元或直接位於該一個 記憶體單元上方之記憶體單元之部分26a分開地有效地提 142581.doc • 12· 201011900 、電仃儲存層26之對應於該—個記憶體單元之部分26&。 因此可可靠地抑制在2方向上毗鄰之記憶元之 干擾。 在此實施例中,電荷儲存層26連續形成於通孔17之間。 因此,形成於她鄰通孔17中之記憶體單元之間(亦即,乂方 向或Y方向上毗鄰之記憶體單元之間)的干擾提出一問題。 …:而通孔17之配置間距通常大於電極膜WLi層壓間 巨因此,5己憶體單元在X方向及γ方向上之一配置週期 大於兄憶體單元在z方向上之一配置週期。因&,χ方向 及Y方向上之記憶體單元之間的干擾不提出與z方向上之 s己憶體單元之間的干擾一樣多的一問題。此外,在此情形 下,可將通孔17之間的距離設定為大於一最小圖案化尺寸 之一值以可靠地抑制配置於X方向及γ方向上之記憶體單 元之間的干擾。否則,此實施例之運作及效應類似於以上 所述之第一實施例之彼等運作及效應。 現將闡述本發明之一第三實施例。
W 圖7係圖解說明根據此實施例之一非揮發性半導體記憶 裝置之一透視圖。 圖8係圖解說明根據此實施例之該非揮發性半導體記憶 裝置之一平面圖。 在根據圖7及圖8中所圖解說明之此實施例之一非揮發性 半導體記憶裝置3中,在X方向上毗鄰之通孔17經由間隙18 彼此連接,而在Y方向上毗鄰之通孔17不彼此連接。在γ 方向上,針對每一上部選擇閘極USG劃分堆疊式本體 I42581.doc -13- 201011900 ml。因此,亦針對每一上部選择閘極卿劃分電極膜 WL、絕緣膜12及下部選擇閘極1^(};且每一者皆係由在X 方向上延伸之複數個部分形成。換言之,堆叠式本體紙 之每-所劃分部分皆包含組件,例如一個上部選擇閘極 USG、在X方向上延伸之複數個(例如,4個)電極膜贾1、 複數個絕緣膜12、在X方向上延伸之一個下部選擇閘極 LSG及沿X方向按一個串列配置之複數個矽柱sp。然後, 一絕緣臈31填充於堆疊式本體]^£之部分之間。間隙a不 到達絕緣膜31。否則,此實施例之組態類似於以上所述之 第二實施例之組態。 根據此實施例,可為沿X方向配置之每一串列矽柱卯提 供電極膜WL及下部選擇閘極lsg。藉此,用於驅動裝置3 之自由度增加。雖然堆疊式本體ML係藉由一個遮罩圖案 化移除以形成一凹槽組態且提供空間以在裝置3之製造期 間填充絕緣膜3 1,但ΟΝΟ膜24此時不延伸至該堆疊式本體 ML之該圖案化區域中。因此,該圖案化頗容易。否則, 此實施例之運作及效應類似於以上所述之第二實施例之彼 等運作及效應。 現將闡述本發明之一第四實施例。 此實施例圖解說明一種用於製造一非揮發性半導體記憶 裝置之方法。 圖9A至19B係圖解說明用於製造根據此實施例之該非揮 發性半導體記憶裝置之方法之步驟之橫載面圖。 首先’如圖9A中所圖解說明,在矽基板η之一上層部分 142581.doc •14· 201011900 中於一 5己憶體陣列Rm與一週邊區域Rs之間的一邊界部分 中形成一隔離膜41。然後,在矽基板n之整個上面上形成 一氧化矽膜42。然後,使用按次序沈積一多晶矽膜43、一 氧化矽膜44及一頂蓋SiN膜45形成一下部堆疊式閘極本 體。然後’圖案化該下部堆疊式閘極本體。 然後’使用該下部堆疊式閘極本體作為一遮罩植入雜質 以在石夕基板11之上層部分中形成一擴散層46。使用Te〇s (四乙氧基矽烷(Si(〇C2H5)4)在該下部堆疊式閘極本體之側 ® 面上形成一間隔物(側壁)47。然後,在整個表面上形成一 障壁SiN膜48。此時,在週邊區域rs中形成形成一週邊電 路之一電晶體。然後,沈積一層間絕緣膜49,且使用障壁 SiN膜48作為一止塊來執行壓平處理。藉此,層間絕緣膜 49保留於障壁SiN膜48上在下部堆疊式閘極本體周圍及之 間。 繼續如圖9B中所圖解說明,施加一抗独劑(未圖解說 ❹ 明)。然後,執行微影以圖案化該抗蝕劑膜以便可以一矩 陣組態產生複數個孔口。然後’使用該抗蝕劑圖案作為一 遮罩來執行RIE(反應式離子蝕刻)以選擇性地移除障壁SiN 膜48、頂蓋SiN膜45、氧化矽膜44、多晶矽膜43及氧化矽 膜42從而產生穿過下部選擇閘極LSG(多晶矽膜43)到達石夕 基板11之通孔17a。然後’使用(例如)丨〇 keV之一加速電壓 及5xl015cm·2之一劑量之條件經由通孔17a來離子植入磷 (P)。 繼續如圖9C中所圖解說明,藉由LP_CVD(低壓化學氣相 142581.doc -15- 201011900 沈積)形成具有(例如)10 nm之一厚度之一氧化矽膜。藉 此,在該下部堆疊式閘極本體及層間絕緣膜49之上面上且 在通孔17a之一内面上形成一閘極絕緣膜5 J。 然後,如圖10A中所圖解說明,在整個表面上沈積具有 (例如)15 nm之一厚度之非晶矽。藉此,在閘極絕緣膜51 上形成一非晶矽膜52。 然後,如圖10B中所圖解說明,執行RIE以自該下部堆 疊式閘極本體及層間絕緣膜49之上面且自通孔之一底 面移除非晶矽膜52。藉此,非晶矽膜52僅保留於通孔17a 之側面上且被造型成具有一薄上部部分及一厚下部部分之 間隔物組態。然後,使用經圖案化之非晶梦膜5 2作為一 遮罩來執行蝕刻以自該下部堆疊式閘極本體及層間絕緣膜 49之上面且自通孔17a之底面移除閘極絕緣膜51。藉此, 矽基板11曝露於通孔l7a之底面處。 如圖10C中所圖解說明,再次沈積非晶矽且藉由使用障 壁SiN膜48作為一止塊執行CMP(化學機械拋光)來將其壓 平。藉此,將由非晶矽形成之矽柱SP之一下部部分填充至 通孔17a之内部中。然後,使用(例如)22〇 keV、25〇 keV及 280 keV之加速電壓及5x 1011 cm·2之一劑量來離子植a磷 (P)。然後,使用40 keV之一加速電壓及3xl〇15cm-2之一劑 量來離子植入砷(As)。藉此’在矽柱Sp上形成一汲極擴散 層(未圖解說明)。然後,以(例如)960°C之一溫度執行 RTA(快速熱退火)達1〇秒以激活所植入之雜質。藉此,記 憶體陣列區域Rm中之多晶矽膜43形成下部選擇閘極LSG ; 142581.doc •16- 201011900 且形成一下部部分選擇電晶體。 繼續如圖11A中所圖解說明,在整個表面上形成一止塊 氮化石夕膜(未圖解說明)㈣後由氧切形成之絕緣膜12。 然,,交替地沈積非晶矽及氧化矽,藉此構造其中交替地 堆豐由非晶㈣成之電極膜机及由氧切形成之絕緣媒 12之一堆疊式記憶體本體。
如圖11B中所圖解說明,由微影形成一抗钱劑圖案(未圖 解說明)以便可以—矩陣組態形成複數個孔π。此時,將 每-孔口皆定位於直接位於形成於下部選擇閘極LSG中之 通孔17a上方之一區域中。然後,使用該抗蝕劑圖案作為 一遮罩來執行RIE以在由電極膜WL及絕緣膜。形成之該堆 疊式記憶體本體中產生通孔17b。藉此,每一通孔nb與每 一通孔na連接;且矽柱SP之下部部分之上面曝露於通孔 17b之一底面處。在此階段,通孔nb之側面具有在平行於 堆疊方向之一橫截面中相對於2方向稍微傾斜之一直線組 態’如圖12A中所圖解說明。 然後,如圖12B中所圖解說明’使用(例如)包含例如(例 如)稀釋氫氟酸之一蝕刻劑經由通孔17b執行濕式蝕刻以移 除絕緣膜12曝露在通孔17b之側面上之部分。.藉此,絕緣 膜12在電極膜WL之間凹陷以形成間隙18。此時,在每一 通孔17b周圍以一圓環組態形成間隙18且使其不與其他通 孔17b連接。 繼續如圖13A中所圖解說明,沈積氧化矽。藉此,在通 孔17b之内面及間隙18之内面上形成由氧化矽形成之阻播 142581.doc 17 201011900 層2 5。此時’沿間隙18之内面形成阻擋層2 5以當自通孔 1 7b之中心軸觀看時以一凹陷組態彎曲。 然後’如圖13B中所圖解說明,沈積氮化矽。藉此,在 阻擋層25上形成由氮化矽形成之電荷儲存層26。此時,阻 擋層25之厚度tb及電荷儲存層26之厚度tc與電極膜WL之間 的距離S之關係經設定以滿足以下公式;且藉此,電荷 儲存層26沿間隙1 8之内面形成以當自通孔17b之中心軸觀 看時以一凹陷組態彎曲。 (tb+tc)x2<S ⑺ 然後,沈積氧化矽。藉此,在電荷儲存層26上形成由氧 化石夕形成之随道絕緣層27。在此一情形下,隧道絕緣層27 之厚度tt、阻擋層25之厚度tb及電荷儲存層26之厚度tc與電 極膜WL之間的距離S之關係經設定以滿足以下公式(3);且 藉此,隧道絕緣層27填充間隙1 8内部之未由阻擋層25及電 荷储存層26填充之一部分。因此,當自通孔丨7之中心軸觀 看時,隧道絕緣層27之表面係大致扁平。 S<(tb+tc+tt)x2 (3) 組合以上陳述之公式(2)及(3)給出以上陳述之公式(1)。 ΟΝΟ膜24係由阻擋層25、電荷儲存層26及隧道絕緣層27形 成。 繼續如圖14Α中所圖解說明’沈積非晶矽且然後將其壓 平。藉此,將矽柱SP之中心部分填充至通孔1 7b之内部 中。然後’由40 keV之一加速電壓及5xl0i5cm-2之一劑量 來離子植入砷(As)。藉此,在矽柱SP上形成一汲極擴散層 142581.doc -18 - 201011900 (未圖解說明)。然後,以(例如)960〇c之一溫度執行RTA達 10秒以激活所植入之雜質。
然後,如圖14B中所圖解說明,藉由一塗佈方法形成具 有(例如)3 μπι之一厚度之一抗蝕劑膜(未圖解說明)且然後 將其圖案化。此時’該抗敍劑膜之組態係電極膜WL之最 下層之經圖案化之組態。藉由交替地重複使用該抗蝕劑膜 作為一遮罩來執行RIE以圖案化絕緣膜12及電極膜臀[中之 每一者之一個層之一步驟及執行該抗蝕劑膜之用於細粒化 其輪廟之一灰化之一步驟來將由電極膜WL及絕緣膜12形 成之堆疊式記憶體本體之一端部分圖案化為一階梯組態。 然後’如圖15A中所圖解說明,舉例而言,藉由沈積氮 化矽(SiN)在整個表面上形成一止塊氮化矽膜53。 繼續如圖15B中所圖解說明,舉例而言,在止塊氮化矽 膜53之整個表面上沈積bpSG(硼磷矽酸鹽玻璃)。然後,使 用止塊氮化矽膜53作為一止塊來執行CMP以形成一層間絕 緣膜50 然後,如圖16A中所圖解說明,藉由按次序沈積一氧化 矽膜55、一多晶矽膜56、一丁£〇8膜57及一氮化矽膜“來 在直接位於電極膜WL之最上層上方之一區域令形成一上 部堆疊式本體。然後,將該上部堆疊式閘極本體圖案化為 一線組態。然後,在該上部堆疊式閘極本體周圍形成一層 間絕緣膜59。 如圖16B中所圖解說明,使用蝕刻氮化矽膜58、TEOS膜 57、多晶矽膜56、氧化矽膜55及止塊氮化矽膜”來形成通 142581.doc •19· 201011900 孔!7〇。此時,在直接位於每一通孔nb上方之一區域中形 成通孔17C中之每一者。藉此,通孔17a、nb及17c互相連 接以界定在z方向上連續延伸之通孔17。然後,藉由π— CVD沈積具有(例如川⑽之一厚度之一氧切膜以形成一 閘極絕緣膜61。 繼續如圖17种所圖解說明,在整個表面上沈積具有⑽ 如)15 nm之一厚度之非晶矽以形成一非晶矽膜α。 然後,如圖17B中所圖解說明’執行RIE以僅在通孔Ik 之一側面上保留非晶矽膜62且將非晶矽膜62圖案化為一間 隔物組態。使用非晶矽膜62作為一遮罩來執行蝕刻以自通 孔17e之一底面移除閘極絕緣膜61。藉此,矽柱sp之中心 部分曝露於通孔17c之底面處。 繼續如圖18A中所圖解說明,沈積非晶矽且將其壓平。 藉此,將矽柱SP之一上部部分填充至通孔17c之一内部 t。然後,在矽柱SP之該上部部分上執行通道離子植入。 形成一汲極擴散層(未圖解說明)。然後,執行RTA以激活 所植入之雜質。藉此,形成一上部部分選擇電晶體。此 時,多晶矽膜56形成上部選擇閘極uSG。 然後,如圖18B中所圖解說明,在層間絕緣膜59上形成 一層間絕緣膜63。在包含直接位於矽柱”上方之區域之一 區域中之層間絕緣膜63中形成用於形成位元線BLi一孔口 63a(參見圖1)。亦在層間絕緣膜63中形成用於形成接觸孔 之孔口 63b。此時,在直接位於係一個電極膜WL之一端部 分之一部分上方之一區域中形成每一孔口 63b,該一個電 142581.doc •20- 201011900 極膜WL不具有任何其他電極膜WL或具有上部選擇閘極 USG提供於直接位於其上方之一區域_。 然後,如圖19A中所圖解說明,自層間絕緣臈63之孔口 63b之底部部分選擇性地移除層間絕緣膜%、層間絕緣膜 49及止塊氮化矽膜53以形成複數個接觸孔64。此時,每一 接觸孔64皆到達每一電極膜WL之一端部分。 繼續如圖19B中所圖解說明,將一金屬填充至孔口63&、 孔口 631)及接觸孔64中且然後將其壓平。藉此,在孔口 63a 中形成位元線BL,在孔口 63b中形成閘極線GL且在接觸孔 64中形成觸點C。藉此,製造非揮發性半導體記憶裝置。 因此,所製造之非揮發性半導體記憶裝置之間隙“之結 構、其内部及其週邊部分類似於根據上述之第一實施例之 非揮發性半導體記憶裝置1之間隙18之結構、其内部及其 週邊部分。 根據此實施例,可藉由在上述圖12B中所圖解說明之步 ❹驟中經由通孔17b濕式蝕刻絕緣膜12形成電極膜WL之間的 間隙is ^可藉由在圖13B_m圖解說明之步驟十形成電荷 儲存層26而沿間隙18之内面形成電荷儲存層%以在最短路 徑周圍繞行。藉此,可防止電荷儲存層26之對應於一個電 極膜WL之部分26a中累積之電子擴散至對應於另一電極膜 WL之一部分26a中;且可改良所保持資料之可靠性。在此 情形下,形成阻擋層25及電荷儲存層26以滿足以上陳述之 公式(2)。藉此,電荷儲存層26可沿間隙18之内面可靠地彎 曲。此外,形成隧道絕緣層27以滿足以上陳述之公式(3)。 142581.doc •21- 201011900 藉此,防止矽柱SP進入間隙1 8。藉此,可防止電荷儲存層 26之電子在電極膜WL之間的部分26b中累積。 此外’可藉由增加在圖12B中所圖解說明之步驟中之絕 緣膜12之蝕刻量來形成毗鄰通孔17b以使其經由間隙18彼 此連接。因此,可製造一如下裝置,其包含類似於根據上 述之第二實施例之非揮發性半導體記憶裝置2之間隙18之 結構、其内部及其週邊部分之間隙丨8之結構、其内部及其 週邊部分。 此外,在將由氧化矽膜55、多晶矽膜56、丁£〇8膜57及 氮化矽膜58形成之上部堆疊式閘極本體圖案化為圖l6A中 所圖解說明之步驟中之線組態期間,可將該堆疊式記憶體 本體及提供於該上部堆疊式閘極本體下方之下部堆疊式閘 極本體同時圖案化為一線組態以劃分堆疊式本體。且 然後,可在所劃分之堆疊式本體MLi間填充絕緣膜3 j。 因此,可製造一如下裝置,其包含類似於根據上述之第三 實施例之非揮發性半導體記憶裝置3之堆疊式記憶體本體 結構之堆疊式記憶體本體結構。 此時,可藉由控制在圖12B中所圖解說明之步驟中之絕 緣膜12之蝕刻量來容易地圖案化堆疊式本體熥[,以使得 ΟΝΟ膜24不延伸至堆疊式本體ML2造型區域中。 上文中,參照該等實施例闡述了本發明。然而,本發明 並不限於此等實施例。舉例而言,由熟習此項技術者關於 上述實施例適當做出的組件之所有添加、刪除或設計修改 或步驟之添加、省略或條件修改在出於包含本發明之要旨 142581.doc -22- 201011900 之意義上皆在本發明之範疇内。 【圖式簡單說明】 圖1係圖解說明根據本發明之一第一實施例之一非揮發 性半導體記憶裝置之一透視圖; 圖2係圖解說明根據該第一實施例之該非揮發性半導體 記憶裝置之一平面圖; 圖3係沿圖2之線A-A1之一橫截面圖; 圖4係圖解說明根據一比較實例之一非揮發性半導體記 憶裝置之一橫截面圖; 圖5係圖解說明根據本發明之一第二實施例之一非揮發 性半導體記憶裝置之一平面圖; 圖6係沿圖5之線B-B'之一橫截面圖; 圖7係圖解說明根據本發明之一第三實施例之一非揮發 性半導體記憶裝置之一透視圖; 圖8係圖解說明根據該第三實施例之該非揮發性半導體 記憶裝置之一平面圖; 圖9A至9C係圖解說明用於製造根據本發明之一第四實 施例之-非揮發性半導體記憶裝置之—方法之步驟之橫截 面圖; 圖10A至1GC係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖UA及UB係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖12A及12B係圖解說明用於製造根據該第㈤實施例之 142581.doc -23- 201011900 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖13 A及13B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖14A及14B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖15A及MB係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖16A及16B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖17A及17B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖; 圖18A及18B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面 圖;及 圖19A及19B係圖解說明用於製造根據該第四實施例之 該非揮發性半導體記憶裝置之該方法之步驟之橫截面圖。 【主要元件符號說明】 1 非揮發性半導體記憶裝置 2 非揮發性半導體記憶裝置 3 非揮發性半導體記憶裝置 11 硬基板 12 絕緣膜 17 通孔 17a 通孔 201011900
17b 17c 18 24 25 26 26a 26b 27 31 41 42 43 44 45 46 47 48 49 51 52 53 54 55 通孔 通孔 間隙 ΟΝΟ膜 阻擋層 電荷儲存層 部分 部分 隧道絕緣層 絕緣膜 隔離膜 氧化矽膜 多晶矽膜 氧化矽膜 頂蓋SiN膜 擴散層 間隔物/側壁 障壁SiN膜 層間絕緣膜 閘極絕緣膜 非晶矽膜 止塊氮化矽膜 層間絕緣膜 氧化矽膜 142581.doc -25- 201011900 56 多晶矽膜 57 TEOS 膜 58 氮化矽膜 59 層間絕緣膜 61 閘極絕緣膜 62 非晶矽膜 63 層間絕緣膜 63a 孔口 63b 孔口 64 接觸孔 142581.doc -26-
Claims (1)
- 201011900 七 、申請專利範園: 1. 一種非揮發性半導體記《置,其包括: 替式本體’其中複數個絕緣膜及複數個電極膜交 一疊且-通孔經形成以在堆疊方向上延伸; 一半導體柱,其填充至該通孔中;及 間y電荷儲存層,其提供於該電極膜與該半導體柱之 θ隙係形成於該等電極膜m以與該通孔連接,且 該電荷儲存層係沿該間隙之—内面形成。 2·如請求項〗之裝置,其進一步包括 一絕_道1 ㈣,其提供於該何 存層之間, ,、忑電何儲 該隧道絕緣層填充該間隙。 3.如請求項1之裝置,其進一步包括: -絕緣阻播層,其提供於該電極膜與該電荷储 間;及 β之 一絕緣隧道絕緣層,其提供於該半導體柱與誃^ 存層之間, ^電荷鳍 公式 (tb+tc)x2<S<(tb+tc+tt)x2 被滿足,其中 S係該等電極膜之間的一距離, tb係該阻擋層之一厚度, tc係該電荷儲存層之一厚度,且 142581.doc 201011900 tt係該隧道絕緣層之一厚度。 4. 如請求項1之裝置,其中與該等通孔中之一者連接之該 間隙不與另一通孔連接。 5. 如請求項4之裝置,其中該間隙之一組態係一圓環形組 態以封閉該通孔。 6. 如請求項4之裝置,其進一步包括 一絕緣阻擋層,其提供於該電極膜與該電荷儲存層之 間, 該阻擋層係沿該間隙之一内面形成且當自該通孔之一⑩ 中心轴觀看時以一凹陷組態彎曲。 7. 如請求項4之裝置,其進一步包括 一随道絕緣層,其提供於該電荷儲存層與該半導體柱 之間, 該隨道絕緣層之位於該半導體柱與該絕緣骐之間的一 部为厚於該隧道絕緣層之位於該半導體柱與該電極膜之 間的一部分。 8. 如清求項1之裝置’其中複數個該等通孔經由該間隙彼 ® 此連接。 9·如請求項8之裝置,其進一步包括 一絕緣阻擋層’其提供於該電極膜與該電荷儲存層之 間, 3玄限擋層及該電荷儲存層係沿該間隙之一上面及一下 面形成。 10.如請求項丨之裝置,其進一步包括 142581.doc -2 - 201011900 另一絕緣膜,其在正交於該堆疊方向之一個方向上劃 分該堆疊式本體, s 該間隙未到達其他絕緣膜。 11,一種用於製造一非揮發性半導體記憶裝置之方法,其包 括: ’、 藉由交替地堆疊複數個絕緣膜及複數個電極膜來形成 一堆疊式本體; 在該堆疊式本體中形成一通孔以在一堆疊方向上延 ❿ 伸; 藉由經由該通孔蝕刻該絕緣臈來在該等電極膜之間形 成一間隙; 沿該通孔之一側面及該間隙之一内面形成一電荷儲存 層;及 將一半導體柱填充至該通孔中。 12. 如請求項11之方法,其中該絕緣膜之該蝕刻包含濕式姓 刻。 13. 如請求項12之方法,其中該濕式蝕刻使用包含氟化氫之 一姓刻劑。 14. 如請求項n之方法,其進一步包括在形成該電荷儲存層 之前在該通孔之一侧面上且在該間隙之一内面上形成一 絕緣阻擋層。 15. 如請求項14之方法,其中 該阻擋層及該電荷儲存層經形成以滿足公式 (tb+tc)x2<S 142581.doc 201011900 其中 s係該等電極膜之間的一距離, tb係該阻擋層之一厚度,且 tc係該電荷儲存層之一厚度。 16.如請求項14之方法,其進一步包括 在該電荷儲存層上形成一絕緣隧道絕緣層, 該阻擋層、該電荷儲存層及該隧道絕緣層經形成以滿 足公式 S<(tb+tc+tt)x2 其中 S係該等電極膜之間的一距離, tb係該阻擔層之一厚度, tc係该電何储存層之一厚度,且 tt係該隨道絕緣層之一厚度。 17.如請求項n之方法’其中該間隙係以一圓環形組態形成 於該等通孔中之每-者周圍,而不在形成該間隙中 一通孔連接。 、 1 8.如凊求項11之方法’其中在形成該間隙中致使她鄰通孔 經由該間隙彼此連接。 19.如請求項π之方法,其進—步包括: 劃分該堆叠式本體以使得該電荷儲存層不延伸至一圖 案化區域中;及 將另-絕緣膜填充於該等所劃分之堆憂式本體之間。 20.如凊求項u之方法’其中在形成該等通孔中該等通孔之 間的距離大於一最小圖案化尺寸。 142581.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008210109A JP5279403B2 (ja) | 2008-08-18 | 2008-08-18 | 不揮発性半導体記憶装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201011900A true TW201011900A (en) | 2010-03-16 |
| TWI435442B TWI435442B (zh) | 2014-04-21 |
Family
ID=41680699
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW098127627A TWI435442B (zh) | 2008-08-18 | 2009-08-17 | 非揮發性半導體記憶裝置及其製造方法 |
| TW103101851A TWI576995B (zh) | 2008-08-18 | 2009-08-17 | 非揮發性半導體記憶裝置及其製造方法 |
| TW106101303A TWI617010B (zh) | 2008-08-18 | 2009-08-17 | 非揮發性半導體記憶裝置及其製造方法 |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103101851A TWI576995B (zh) | 2008-08-18 | 2009-08-17 | 非揮發性半導體記憶裝置及其製造方法 |
| TW106101303A TWI617010B (zh) | 2008-08-18 | 2009-08-17 | 非揮發性半導體記憶裝置及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US8193571B2 (zh) |
| JP (1) | JP5279403B2 (zh) |
| KR (2) | KR101067561B1 (zh) |
| TW (3) | TWI435442B (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103594452A (zh) * | 2012-08-13 | 2014-02-19 | 旺宏电子股份有限公司 | 半导体多层结构及其制造方法 |
| TWI478326B (zh) * | 2012-08-09 | 2015-03-21 | Macronix Int Co Ltd | 半導體多層結構及其製造方法 |
| US11398599B2 (en) | 2020-06-29 | 2022-07-26 | Micron Technology, Inc. | Methods for forming memory devices, and associated devices and systems |
Families Citing this family (224)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5376789B2 (ja) * | 2007-10-03 | 2013-12-25 | 株式会社東芝 | 不揮発性半導体記憶装置及び不揮発性半導体記憶装置の制御方法 |
| DE102008051048A1 (de) * | 2008-10-09 | 2010-04-15 | Osram Opto Semiconductors Gmbh | Optoelektronischer Halbleiterkörper |
| KR101587601B1 (ko) * | 2009-01-14 | 2016-01-25 | 삼성전자주식회사 | 비휘발성 메모리 장치의 제조 방법 |
| JP5380190B2 (ja) * | 2009-07-21 | 2014-01-08 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| US10388863B2 (en) | 2009-10-12 | 2019-08-20 | Monolithic 3D Inc. | 3D memory device and structure |
| US10354995B2 (en) | 2009-10-12 | 2019-07-16 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US11018133B2 (en) | 2009-10-12 | 2021-05-25 | Monolithic 3D Inc. | 3D integrated circuit |
| US10366970B2 (en) | 2009-10-12 | 2019-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11374118B2 (en) | 2009-10-12 | 2022-06-28 | Monolithic 3D Inc. | Method to form a 3D integrated circuit |
| US10910364B2 (en) | 2009-10-12 | 2021-02-02 | Monolitaic 3D Inc. | 3D semiconductor device |
| US11984445B2 (en) | 2009-10-12 | 2024-05-14 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
| US12027518B1 (en) | 2009-10-12 | 2024-07-02 | Monolithic 3D Inc. | 3D semiconductor devices and structures with metal layers |
| US8355281B2 (en) * | 2010-04-20 | 2013-01-15 | Micron Technology, Inc. | Flash memory having multi-level architecture |
| KR20120006843A (ko) * | 2010-07-13 | 2012-01-19 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| JP2012038865A (ja) * | 2010-08-05 | 2012-02-23 | Toshiba Corp | 不揮発性半導体記憶装置および不揮発性半導体記憶装置の製造方法 |
| KR101699515B1 (ko) | 2010-09-01 | 2017-02-14 | 삼성전자주식회사 | 3차원 반도체 장치 및 그 제조 방법 |
| KR101731060B1 (ko) | 2010-09-27 | 2017-04-28 | 삼성전자주식회사 | 수직형 반도체 소자 및 그 제조 방법 |
| US10497713B2 (en) | 2010-11-18 | 2019-12-03 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US12362219B2 (en) | 2010-11-18 | 2025-07-15 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11482440B2 (en) | 2010-12-16 | 2022-10-25 | Monolithic 3D Inc. | 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits |
| US11018191B1 (en) | 2010-10-11 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11469271B2 (en) | 2010-10-11 | 2022-10-11 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
| US11315980B1 (en) | 2010-10-11 | 2022-04-26 | Monolithic 3D Inc. | 3D semiconductor device and structure with transistors |
| US11227897B2 (en) | 2010-10-11 | 2022-01-18 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
| US11158674B2 (en) | 2010-10-11 | 2021-10-26 | Monolithic 3D Inc. | Method to produce a 3D semiconductor device and structure |
| US11024673B1 (en) | 2010-10-11 | 2021-06-01 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10896931B1 (en) | 2010-10-11 | 2021-01-19 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11257867B1 (en) | 2010-10-11 | 2022-02-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with oxide bonds |
| US11600667B1 (en) | 2010-10-11 | 2023-03-07 | Monolithic 3D Inc. | Method to produce 3D semiconductor devices and structures with memory |
| US10998374B1 (en) | 2010-10-13 | 2021-05-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US11133344B2 (en) | 2010-10-13 | 2021-09-28 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US11855100B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US10943934B2 (en) | 2010-10-13 | 2021-03-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US10833108B2 (en) | 2010-10-13 | 2020-11-10 | Monolithic 3D Inc. | 3D microdisplay device and structure |
| US11694922B2 (en) | 2010-10-13 | 2023-07-04 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US11605663B2 (en) | 2010-10-13 | 2023-03-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US12080743B2 (en) | 2010-10-13 | 2024-09-03 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11404466B2 (en) | 2010-10-13 | 2022-08-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US11437368B2 (en) | 2010-10-13 | 2022-09-06 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US11163112B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
| US11855114B2 (en) | 2010-10-13 | 2023-12-26 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11164898B2 (en) | 2010-10-13 | 2021-11-02 | Monolithic 3D Inc. | Multilevel semiconductor device and structure |
| US12094892B2 (en) | 2010-10-13 | 2024-09-17 | Monolithic 3D Inc. | 3D micro display device and structure |
| US11043523B1 (en) | 2010-10-13 | 2021-06-22 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors |
| US10679977B2 (en) | 2010-10-13 | 2020-06-09 | Monolithic 3D Inc. | 3D microdisplay device and structure |
| US11929372B2 (en) | 2010-10-13 | 2024-03-12 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US11984438B2 (en) | 2010-10-13 | 2024-05-14 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| US10978501B1 (en) | 2010-10-13 | 2021-04-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
| US11063071B1 (en) | 2010-10-13 | 2021-07-13 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with waveguides |
| US11327227B2 (en) | 2010-10-13 | 2022-05-10 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with electromagnetic modulators |
| US11869915B2 (en) | 2010-10-13 | 2024-01-09 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with image sensors and wafer bonding |
| US12360310B2 (en) | 2010-10-13 | 2025-07-15 | Monolithic 3D Inc. | Multilevel semiconductor device and structure with oxide bonding |
| KR101792778B1 (ko) * | 2010-10-26 | 2017-11-01 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 형성 방법 |
| US11107721B2 (en) | 2010-11-18 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with NAND logic |
| US11355380B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | Methods for producing 3D semiconductor memory device and structure utilizing alignment marks |
| US11615977B2 (en) | 2010-11-18 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US12272586B2 (en) | 2010-11-18 | 2025-04-08 | Monolithic 3D Inc. | 3D semiconductor memory device and structure with memory and metal layers |
| US11862503B2 (en) | 2010-11-18 | 2024-01-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11031275B2 (en) | 2010-11-18 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US12154817B1 (en) | 2010-11-18 | 2024-11-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11164770B1 (en) | 2010-11-18 | 2021-11-02 | Monolithic 3D Inc. | Method for producing a 3D semiconductor memory device and structure |
| US11004719B1 (en) | 2010-11-18 | 2021-05-11 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11784082B2 (en) | 2010-11-18 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US12136562B2 (en) | 2010-11-18 | 2024-11-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US11482439B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors |
| US11018042B1 (en) | 2010-11-18 | 2021-05-25 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11094576B1 (en) | 2010-11-18 | 2021-08-17 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US11735462B2 (en) | 2010-11-18 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US12068187B2 (en) | 2010-11-18 | 2024-08-20 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding and DRAM memory cells |
| US12125737B1 (en) | 2010-11-18 | 2024-10-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11610802B2 (en) | 2010-11-18 | 2023-03-21 | Monolithic 3D Inc. | Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes |
| US12100611B2 (en) | 2010-11-18 | 2024-09-24 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11901210B2 (en) | 2010-11-18 | 2024-02-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US11211279B2 (en) | 2010-11-18 | 2021-12-28 | Monolithic 3D Inc. | Method for processing a 3D integrated circuit and structure |
| US12243765B2 (en) | 2010-11-18 | 2025-03-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11121021B2 (en) | 2010-11-18 | 2021-09-14 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11508605B2 (en) | 2010-11-18 | 2022-11-22 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11923230B1 (en) | 2010-11-18 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US11569117B2 (en) | 2010-11-18 | 2023-01-31 | Monolithic 3D Inc. | 3D semiconductor device and structure with single-crystal layers |
| US11482438B2 (en) | 2010-11-18 | 2022-10-25 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor memory device and structure |
| US12144190B2 (en) | 2010-11-18 | 2024-11-12 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding and memory cells preliminary class |
| US11443971B2 (en) | 2010-11-18 | 2022-09-13 | Monolithic 3D Inc. | 3D semiconductor device and structure with memory |
| US11355381B2 (en) | 2010-11-18 | 2022-06-07 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US11854857B1 (en) | 2010-11-18 | 2023-12-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US11521888B2 (en) | 2010-11-18 | 2022-12-06 | Monolithic 3D Inc. | 3D semiconductor device and structure with high-k metal gate transistors |
| US11495484B2 (en) | 2010-11-18 | 2022-11-08 | Monolithic 3D Inc. | 3D semiconductor devices and structures with at least two single-crystal layers |
| US11804396B2 (en) | 2010-11-18 | 2023-10-31 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US12033884B2 (en) | 2010-11-18 | 2024-07-09 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
| US12463076B2 (en) | 2010-12-16 | 2025-11-04 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| JP2012146773A (ja) * | 2011-01-11 | 2012-08-02 | Hitachi Kokusai Electric Inc | 不揮発性半導体記憶装置およびその製造方法 |
| JP5411193B2 (ja) | 2011-03-25 | 2014-02-12 | 株式会社東芝 | 不揮発性半導体記憶装置の製造方法 |
| JP5613105B2 (ja) * | 2011-05-27 | 2014-10-22 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| US10388568B2 (en) | 2011-06-28 | 2019-08-20 | Monolithic 3D Inc. | 3D semiconductor device and system |
| KR20130046700A (ko) * | 2011-10-28 | 2013-05-08 | 삼성전자주식회사 | 3차원적으로 배열된 메모리 요소들을 구비하는 반도체 장치 |
| US10600888B2 (en) | 2012-04-09 | 2020-03-24 | Monolithic 3D Inc. | 3D semiconductor device |
| US11735501B1 (en) | 2012-04-09 | 2023-08-22 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11594473B2 (en) | 2012-04-09 | 2023-02-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11881443B2 (en) | 2012-04-09 | 2024-01-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11694944B1 (en) | 2012-04-09 | 2023-07-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| US11476181B1 (en) | 2012-04-09 | 2022-10-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11088050B2 (en) | 2012-04-09 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers |
| US11410912B2 (en) | 2012-04-09 | 2022-08-09 | Monolithic 3D Inc. | 3D semiconductor device with vias and isolation layers |
| US11164811B2 (en) | 2012-04-09 | 2021-11-02 | Monolithic 3D Inc. | 3D semiconductor device with isolation layers and oxide-to-oxide bonding |
| US11616004B1 (en) | 2012-04-09 | 2023-03-28 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and a connective path |
| KR20140018544A (ko) * | 2012-08-02 | 2014-02-13 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 장치 및 그 제조 방법 |
| US9287167B2 (en) | 2012-10-05 | 2016-03-15 | Samsung Electronics Co., Ltd. | Vertical type memory device |
| KR102031187B1 (ko) | 2012-10-05 | 2019-10-14 | 삼성전자주식회사 | 수직형 메모리 장치 |
| US9129861B2 (en) | 2012-10-05 | 2015-09-08 | Samsung Electronics Co., Ltd. | Memory device |
| JP6071524B2 (ja) * | 2012-12-19 | 2017-02-01 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| US11309292B2 (en) | 2012-12-22 | 2022-04-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11784169B2 (en) | 2012-12-22 | 2023-10-10 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US12051674B2 (en) | 2012-12-22 | 2024-07-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11217565B2 (en) | 2012-12-22 | 2022-01-04 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11063024B1 (en) | 2012-12-22 | 2021-07-13 | Monlithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11916045B2 (en) | 2012-12-22 | 2024-02-27 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11967583B2 (en) | 2012-12-22 | 2024-04-23 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11018116B2 (en) | 2012-12-22 | 2021-05-25 | Monolithic 3D Inc. | Method to form a 3D semiconductor device and structure |
| US11961827B1 (en) | 2012-12-22 | 2024-04-16 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11430668B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| US11004694B1 (en) | 2012-12-29 | 2021-05-11 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10600657B2 (en) | 2012-12-29 | 2020-03-24 | Monolithic 3D Inc | 3D semiconductor device and structure |
| US10651054B2 (en) | 2012-12-29 | 2020-05-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12249538B2 (en) | 2012-12-29 | 2025-03-11 | Monolithic 3D Inc. | 3D semiconductor device and structure including power distribution grids |
| US10892169B2 (en) | 2012-12-29 | 2021-01-12 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11087995B1 (en) | 2012-12-29 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11177140B2 (en) | 2012-12-29 | 2021-11-16 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10903089B1 (en) | 2012-12-29 | 2021-01-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11430667B2 (en) | 2012-12-29 | 2022-08-30 | Monolithic 3D Inc. | 3D semiconductor device and structure with bonding |
| KR102037847B1 (ko) | 2013-01-02 | 2019-10-29 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
| US12094965B2 (en) | 2013-03-11 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US11869965B2 (en) | 2013-03-11 | 2024-01-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US10325651B2 (en) | 2013-03-11 | 2019-06-18 | Monolithic 3D Inc. | 3D semiconductor device with stacked memory |
| US11935949B1 (en) | 2013-03-11 | 2024-03-19 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers and memory cells |
| US8902663B1 (en) | 2013-03-11 | 2014-12-02 | Monolithic 3D Inc. | Method of maintaining a memory state |
| US10840239B2 (en) | 2014-08-26 | 2020-11-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12100646B2 (en) | 2013-03-12 | 2024-09-24 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11923374B2 (en) | 2013-03-12 | 2024-03-05 | Monolithic 3D Inc. | 3D semiconductor device and structure with metal layers |
| US11398569B2 (en) | 2013-03-12 | 2022-07-26 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11088130B2 (en) | 2014-01-28 | 2021-08-10 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10224279B2 (en) | 2013-03-15 | 2019-03-05 | Monolithic 3D Inc. | Semiconductor device and structure |
| US11574109B1 (en) | 2013-04-15 | 2023-02-07 | Monolithic 3D Inc | Automation methods for 3D integrated circuits and devices |
| US11270055B1 (en) | 2013-04-15 | 2022-03-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11720736B2 (en) | 2013-04-15 | 2023-08-08 | Monolithic 3D Inc. | Automation methods for 3D integrated circuits and devices |
| US11487928B2 (en) | 2013-04-15 | 2022-11-01 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11341309B1 (en) | 2013-04-15 | 2022-05-24 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| US11030371B2 (en) | 2013-04-15 | 2021-06-08 | Monolithic 3D Inc. | Automation for monolithic 3D devices |
| KR102130558B1 (ko) | 2013-09-02 | 2020-07-07 | 삼성전자주식회사 | 반도체 장치 |
| US11107808B1 (en) | 2014-01-28 | 2021-08-31 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11031394B1 (en) | 2014-01-28 | 2021-06-08 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12094829B2 (en) | 2014-01-28 | 2024-09-17 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10297586B2 (en) | 2015-03-09 | 2019-05-21 | Monolithic 3D Inc. | Methods for processing a 3D semiconductor device |
| KR102190647B1 (ko) | 2014-02-24 | 2020-12-14 | 삼성전자주식회사 | 반도체 메모리 장치 및 그 제조 방법 |
| US9431419B2 (en) * | 2014-09-12 | 2016-08-30 | Kabushiki Kaisha Toshiba | Semiconductor memory device and method for manufacturing same |
| US10020364B2 (en) * | 2015-03-12 | 2018-07-10 | Toshiba Memory Corporation | Nonvolatile semiconductor memory device and method of manufacturing the same |
| US11056468B1 (en) | 2015-04-19 | 2021-07-06 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10825779B2 (en) | 2015-04-19 | 2020-11-03 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US11011507B1 (en) | 2015-04-19 | 2021-05-18 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10381328B2 (en) | 2015-04-19 | 2019-08-13 | Monolithic 3D Inc. | Semiconductor device and structure |
| US12477752B2 (en) | 2015-09-21 | 2025-11-18 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| US11978731B2 (en) | 2015-09-21 | 2024-05-07 | Monolithic 3D Inc. | Method to produce a multi-level semiconductor memory device and structure |
| US11937422B2 (en) | 2015-11-07 | 2024-03-19 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US11114427B2 (en) | 2015-11-07 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor processor and memory device and structure |
| US11956952B2 (en) | 2015-08-23 | 2024-04-09 | Monolithic 3D Inc. | Semiconductor memory device and structure |
| US12100658B2 (en) | 2015-09-21 | 2024-09-24 | Monolithic 3D Inc. | Method to produce a 3D multilayer semiconductor device and structure |
| CN115942752A (zh) | 2015-09-21 | 2023-04-07 | 莫诺利特斯3D有限公司 | 3d半导体器件和结构 |
| US12178055B2 (en) | 2015-09-21 | 2024-12-24 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| US12250830B2 (en) | 2015-09-21 | 2025-03-11 | Monolithic 3D Inc. | 3D semiconductor memory devices and structures |
| US10522225B1 (en) | 2015-10-02 | 2019-12-31 | Monolithic 3D Inc. | Semiconductor device with non-volatile memory |
| KR102424720B1 (ko) | 2015-10-22 | 2022-07-25 | 삼성전자주식회사 | 수직형 메모리 장치 및 이의 제조 방법 |
| US11114464B2 (en) | 2015-10-24 | 2021-09-07 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US10847540B2 (en) | 2015-10-24 | 2020-11-24 | Monolithic 3D Inc. | 3D semiconductor memory device and structure |
| US12219769B2 (en) | 2015-10-24 | 2025-02-04 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US11296115B1 (en) | 2015-10-24 | 2022-04-05 | Monolithic 3D Inc. | 3D semiconductor device and structure |
| US12035531B2 (en) | 2015-10-24 | 2024-07-09 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US12120880B1 (en) | 2015-10-24 | 2024-10-15 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US10418369B2 (en) | 2015-10-24 | 2019-09-17 | Monolithic 3D Inc. | Multi-level semiconductor memory device and structure |
| US12016181B2 (en) | 2015-10-24 | 2024-06-18 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US11991884B1 (en) | 2015-10-24 | 2024-05-21 | Monolithic 3D Inc. | 3D semiconductor device and structure with logic and memory |
| US9627220B1 (en) | 2015-11-04 | 2017-04-18 | Macronix International Co., Ltd. | Methods of manufacturing semiconductor devices with improved metal gate fill-in for vertical memory cell and devices thereof |
| JP2017107938A (ja) * | 2015-12-08 | 2017-06-15 | 株式会社東芝 | 半導体装置およびその製造方法 |
| CN109478552B (zh) | 2015-12-09 | 2023-08-01 | 铠侠股份有限公司 | 半导体装置及其制造方法 |
| US11869591B2 (en) | 2016-10-10 | 2024-01-09 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
| US11930648B1 (en) | 2016-10-10 | 2024-03-12 | Monolithic 3D Inc. | 3D memory devices and structures with metal layers |
| US11329059B1 (en) | 2016-10-10 | 2022-05-10 | Monolithic 3D Inc. | 3D memory devices and structures with thinned single crystal substrates |
| US12225704B2 (en) | 2016-10-10 | 2025-02-11 | Monolithic 3D Inc. | 3D memory devices and structures with memory arrays and metal layers |
| US11711928B2 (en) | 2016-10-10 | 2023-07-25 | Monolithic 3D Inc. | 3D memory devices and structures with control circuits |
| US11251149B2 (en) | 2016-10-10 | 2022-02-15 | Monolithic 3D Inc. | 3D memory device and structure |
| US11812620B2 (en) | 2016-10-10 | 2023-11-07 | Monolithic 3D Inc. | 3D DRAM memory devices and structures with control circuits |
| KR102650995B1 (ko) | 2016-11-03 | 2024-03-25 | 삼성전자주식회사 | 수직형 메모리 장치 |
| US10685914B2 (en) * | 2017-08-31 | 2020-06-16 | SK Hynix Inc. | Semiconductor device and manufacturing method thereof |
| KR102635435B1 (ko) * | 2017-08-31 | 2024-02-13 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 제조 방법 |
| CN108538849B (zh) * | 2018-01-24 | 2021-03-19 | 东芯半导体股份有限公司 | 一种三维堆叠的闪存结构及其制备方法 |
| US10892267B2 (en) | 2018-02-15 | 2021-01-12 | Sandisk Technologies Llc | Three-dimensional memory device containing through-memory-level contact via structures and method of making the same |
| US10903230B2 (en) | 2018-02-15 | 2021-01-26 | Sandisk Technologies Llc | Three-dimensional memory device containing through-memory-level contact via structures and method of making the same |
| US10727248B2 (en) | 2018-02-15 | 2020-07-28 | Sandisk Technologies Llc | Three-dimensional memory device containing through-memory-level contact via structures |
| US10971507B2 (en) | 2018-02-15 | 2021-04-06 | Sandisk Technologies Llc | Three-dimensional memory device containing through-memory-level contact via structures |
| JP2019153693A (ja) | 2018-03-02 | 2019-09-12 | 東芝メモリ株式会社 | 半導体装置およびその製造方法 |
| US11587942B2 (en) | 2018-05-23 | 2023-02-21 | Kioxia Corporation | Semiconductor memory device |
| JP2019204864A (ja) * | 2018-05-23 | 2019-11-28 | 東芝メモリ株式会社 | 半導体記憶装置 |
| SG11202011551QA (en) * | 2018-06-19 | 2020-12-30 | Kioxia Corp | Memory device |
| KR102593706B1 (ko) * | 2018-07-12 | 2023-10-25 | 삼성전자주식회사 | 부분적으로 확대된 채널 홀을 갖는 반도체 소자 |
| KR20210022093A (ko) | 2018-11-22 | 2021-03-02 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 3차원 메모리 장치 및 그 제조 방법 |
| KR102762973B1 (ko) | 2018-12-14 | 2025-02-07 | 삼성전자주식회사 | 반도체 소자 |
| US11721727B2 (en) * | 2018-12-17 | 2023-08-08 | Sandisk Technologies Llc | Three-dimensional memory device including a silicon-germanium source contact layer and method of making the same |
| US11763864B2 (en) | 2019-04-08 | 2023-09-19 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures with bit-line pillars |
| US11018156B2 (en) | 2019-04-08 | 2021-05-25 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11158652B1 (en) | 2019-04-08 | 2021-10-26 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US11296106B2 (en) | 2019-04-08 | 2022-04-05 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US10892016B1 (en) | 2019-04-08 | 2021-01-12 | Monolithic 3D Inc. | 3D memory semiconductor devices and structures |
| US10811427B1 (en) | 2019-04-18 | 2020-10-20 | Macronix International Co., Ltd. | Semiconductor structure and manufacturing method thereof |
| TWI685091B (zh) * | 2019-04-18 | 2020-02-11 | 旺宏電子股份有限公司 | 半導體結構及其製造方法 |
| KR102763160B1 (ko) | 2019-09-27 | 2025-02-07 | 삼성전자주식회사 | 수직형 비휘발성 메모리 소자 |
| KR102867762B1 (ko) | 2019-10-31 | 2025-10-13 | 삼성전자주식회사 | 반도체 소자 |
| KR102809748B1 (ko) * | 2019-12-26 | 2025-05-20 | 삼성전자주식회사 | 수직형 비휘발성 메모리 소자 및 그 제조방법 |
| JP2021118234A (ja) * | 2020-01-23 | 2021-08-10 | キオクシア株式会社 | 半導体記憶装置 |
| US11476266B2 (en) | 2020-02-24 | 2022-10-18 | Micron Technology, Inc. | Microelectronic devices including staircase structures, and related memory devices, electronic systems, and methods |
| JP2021141102A (ja) | 2020-03-02 | 2021-09-16 | キオクシア株式会社 | 半導体記憶装置 |
| JP2021182457A (ja) | 2020-05-18 | 2021-11-25 | キオクシア株式会社 | 半導体記憶装置 |
| WO2022082344A1 (en) * | 2020-10-19 | 2022-04-28 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional nand memory device with split gates |
| US11637178B2 (en) | 2020-10-23 | 2023-04-25 | Micron Technology, Inc. | Microelectronic devices including isolation structures neighboring staircase structures, and related memory devices, electronic systems, and methods |
| US11488975B2 (en) * | 2020-10-27 | 2022-11-01 | Sandisk Technologies Llc | Multi-tier three-dimensional memory device with nested contact via structures and methods for forming the same |
| KR102841900B1 (ko) * | 2020-11-02 | 2025-08-04 | 삼성전자주식회사 | 반도체 장치 및 이를 포함하는 대용량 데이터 저장 시스템 |
| US11476276B2 (en) * | 2020-11-24 | 2022-10-18 | Macronix International Co., Ltd. | Semiconductor device and method for fabricating the same |
| JP2022096716A (ja) * | 2020-12-18 | 2022-06-30 | キオクシア株式会社 | 不揮発性半導体記憶装置 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2877462B2 (ja) * | 1990-07-23 | 1999-03-31 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| KR100483035B1 (ko) | 2001-03-30 | 2005-04-15 | 샤프 가부시키가이샤 | 반도체 기억장치 및 그 제조방법 |
| JP3963664B2 (ja) | 2001-06-22 | 2007-08-22 | 富士雄 舛岡 | 半導体記憶装置及びその製造方法 |
| US20040132245A1 (en) * | 2003-01-06 | 2004-07-08 | Pi-Chun Juan | Method of fabricating a dram cell |
| US7098116B2 (en) * | 2004-01-08 | 2006-08-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Shallow trench isolation method for reducing oxide thickness variations at different pattern densities |
| JP5016832B2 (ja) * | 2006-03-27 | 2012-09-05 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| KR100707217B1 (ko) * | 2006-05-26 | 2007-04-13 | 삼성전자주식회사 | 리세스-타입 제어 게이트 전극을 구비하는 반도체 메모리소자 및 그 제조 방법 |
| JP5100080B2 (ja) * | 2006-10-17 | 2012-12-19 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
| JP5118347B2 (ja) * | 2007-01-05 | 2013-01-16 | 株式会社東芝 | 半導体装置 |
| JP2008244293A (ja) * | 2007-03-28 | 2008-10-09 | Toshiba Corp | 半導体装置の設計方法及び製造方法並びにソフトウエア |
| KR100866966B1 (ko) | 2007-05-10 | 2008-11-06 | 삼성전자주식회사 | 비휘발성 메모리 소자, 그 제조 방법 및 반도체 패키지 |
| JP5230274B2 (ja) * | 2008-06-02 | 2013-07-10 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP2010010596A (ja) * | 2008-06-30 | 2010-01-14 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
-
2008
- 2008-08-18 JP JP2008210109A patent/JP5279403B2/ja not_active Expired - Fee Related
-
2009
- 2009-08-17 TW TW098127627A patent/TWI435442B/zh not_active IP Right Cessation
- 2009-08-17 TW TW103101851A patent/TWI576995B/zh not_active IP Right Cessation
- 2009-08-17 TW TW106101303A patent/TWI617010B/zh not_active IP Right Cessation
- 2009-08-17 US US12/542,276 patent/US8193571B2/en not_active Expired - Fee Related
- 2009-08-17 KR KR1020090075617A patent/KR101067561B1/ko not_active Expired - Fee Related
-
2011
- 2011-05-27 KR KR1020110050775A patent/KR101121297B1/ko not_active Expired - Fee Related
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI478326B (zh) * | 2012-08-09 | 2015-03-21 | Macronix Int Co Ltd | 半導體多層結構及其製造方法 |
| CN103594452A (zh) * | 2012-08-13 | 2014-02-19 | 旺宏电子股份有限公司 | 半导体多层结构及其制造方法 |
| US11398599B2 (en) | 2020-06-29 | 2022-07-26 | Micron Technology, Inc. | Methods for forming memory devices, and associated devices and systems |
| US11889772B2 (en) | 2020-06-29 | 2024-01-30 | Micron Technology, Inc. | Methods for forming memory devices, and associated devices and systems |
| TWI869602B (zh) * | 2020-06-29 | 2025-01-11 | 美商美光科技公司 | 用於形成記憶體裝置之方法以及相關裝置及系統 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR101067561B1 (ko) | 2011-09-27 |
| KR20100021981A (ko) | 2010-02-26 |
| JP2010045314A (ja) | 2010-02-25 |
| TWI576995B (zh) | 2017-04-01 |
| TW201434138A (zh) | 2014-09-01 |
| TWI435442B (zh) | 2014-04-21 |
| TWI617010B (zh) | 2018-03-01 |
| US8193571B2 (en) | 2012-06-05 |
| KR101121297B1 (ko) | 2012-03-22 |
| US20100038699A1 (en) | 2010-02-18 |
| JP5279403B2 (ja) | 2013-09-04 |
| KR20110080134A (ko) | 2011-07-12 |
| TW201721843A (zh) | 2017-06-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201011900A (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| US20220139955A1 (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| KR102371571B1 (ko) | 메모리 다이를 통한 로직 신호 라우팅을 갖는 3차원 메모리 디바이스 및 그의 제조 방법들 | |
| JP5593283B2 (ja) | 半導体記憶装置及びその製造方法 | |
| US8884355B2 (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| CN108630704B (zh) | 具有分层的导体的三维存储装置 | |
| US8890235B2 (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| US8017993B2 (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| US8198667B2 (en) | Semiconductor memory device and method for manufacturing same | |
| US8669608B2 (en) | Method for manufacturing nonvolatile semiconductor storage device and nonvolatile semiconductor storage device | |
| CN111433912A (zh) | 含有到竖直通道底部的源极触点的三维存储器装置及其制作方法 | |
| CN113272958A (zh) | 包含源极层和漏极层的交替堆叠和竖直栅极电极的三维存储器器件 | |
| JP2011198806A (ja) | 半導体記憶装置及びその製造方法 | |
| US20140284685A1 (en) | Nonvolatile semiconductor memory device and method for manufacturing same | |
| CN103579251A (zh) | 非易失性存储器件及其制造方法 | |
| JP2010021191A (ja) | 半導体記憶装置及びその製造方法 | |
| JP2010016214A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
| US20160071763A1 (en) | Method of manufacturing semiconductor device | |
| TWI828034B (zh) | 半導體儲存裝置及其製造方法 | |
| JP2021145014A (ja) | 半導体記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |