TW201008126A - Bust-mode clock and data recovery circuit using phase selecting technology - Google Patents
Bust-mode clock and data recovery circuit using phase selecting technology Download PDFInfo
- Publication number
- TW201008126A TW201008126A TW097131222A TW97131222A TW201008126A TW 201008126 A TW201008126 A TW 201008126A TW 097131222 A TW097131222 A TW 097131222A TW 97131222 A TW97131222 A TW 97131222A TW 201008126 A TW201008126 A TW 201008126A
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- phase
- data
- clock
- signal
- Prior art date
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 53
- 238000005516 engineering process Methods 0.000 title claims abstract 9
- 238000005070 sampling Methods 0.000 claims description 47
- 238000000034 method Methods 0.000 claims description 11
- 230000003321 amplification Effects 0.000 claims description 5
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 5
- 238000001514 detection method Methods 0.000 claims description 2
- 238000007599 discharging Methods 0.000 claims 1
- 230000003287 optical effect Effects 0.000 description 36
- 238000010586 diagram Methods 0.000 description 28
- 239000013307 optical fiber Substances 0.000 description 4
- 239000000835 fiber Substances 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 230000001360 synchronised effect Effects 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
- H03L7/091—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector using a sampling device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/0001—Selecting arrangements for multiplex systems using optical switching
- H04Q11/0062—Network aspects
- H04Q11/0067—Provisions for optical access or distribution networks, e.g. Gigabit Ethernet Passive Optical Network (GE-PON), ATM-based Passive Optical Network (A-PON), PON-Ring
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/0033—Correction by delay
- H04L7/0041—Delay of data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0079—Receiver details
- H04L7/0087—Preprocessing of received signal for synchronisation, e.g. by code conversion, pulse generation or edge detection
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/0001—Selecting arrangements for multiplex systems using optical switching
- H04Q11/0062—Network aspects
- H04Q2011/0079—Operation or maintenance aspects
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
201008126 rj^/uuvjzTW 27573twf.doc/n 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種利用相位選取技術的突發式 (Burst-mode,BM )時脈與資料回復電路。 【先前技術】 隨著寬頻應用的興起,人們對於頻寬的需求越來越 高’而光纖可以提供超大的頻寬’傳輪品質良好而且穩定, ❹ 是寬頻需求的最終解決方案。目前實現光纖到家最受歡迎 的方法就是成本低廉的被動光網路(Passive 〇ptical Network, PON )。 圖1所繪示為傳統被動光網路的示意圖。請參照圖 1,被動光網路1〇〇是由一個光線路終端(0ptical Line Termination,OLT ) 110、一 個光分配網路(〇ptical Distribution Network,ODN) 120,以及數個光網路單元 (Optical Network Unit,ONU )130 所組成。光線路終端 i 1〇 主要擺置在局端,可以連接至外面的網路,提供各式各樣 ® 的網路服務,例如網際網硌、數位電視、高晝質電視(ffigh
Definition TV,HDTV )、網路電話(voice 〇ver Ip,v〇Ip ) 等等。這些服務藉由光分配網路120廣播至每一個光網路 單元130,使用者就可以擷取到他們所想要的服務。 光分配網路120是由光纖以及一個光分歧器(〇ptical Splitter)所組成,光分歧器是一個被動元件,不需電源也 不需要人員維護。光分歧器的一端連接至光線路終端 110,另一端則連接至各個光網路單元13〇。光分歧器會將 201008126 j. I wvy^TW 27573twf.doc/n 光線路終端110送出的光訊號等分給每一個連接至光分歧 器的光網路單元130,同時也會將光網路單元上傳的 光訊號集結在同一條光纖,傳送至光線路終端11〇。光網 路單元130通常擺置在靠近用戶端的地方,而隨著擺置的 位置不同’可以分為光纖到家(FibertotheH()me ftth;)、 光纖到大樓(Fiber to the Building,FTTB)、光纖到戶外 (FibertotheCurb’FTTC)等等。一旦使用者有想上傳的 〇 資訊,例如檔案傳輸協定(File Transfer Protoc〇1,FTP)標 案、視訊會議(video conference)等等,就可以藉由光網 路單元130將資料上傳。 由於被動光網路是一個點對多點(p〇int t〇 Multi-Point)的架構,上傳的資料都會被光分歧器集結在 同一條光纖’因此光網路單元要上傳的資料根據標準制訂 (IEEE802.3ah,以及 ITU G..983/G.984)是以分時多工 (Time Division Multiplexing,TDM)的方式來傳送,光網 路早元只能在被光線路終端分配到的時間槽slot) _ 來上傳資料,且每一個光網路單元上傳至光線路終端的資 料相位不盡相同。因為眾多用戶端的上傳資料採用分時多 工的方式上傳’而每一個使用者會在自己的時間區間内使 用這個單一光纖通道,因此每個用戶所能傳遞資料的時間 將被大幅減短。在此情況下,若是使用傳統的資料回復電 路來做回復的動作,將會因為其鎖定和回復時間過長,而 架構中用戶上傳資料的時間又被縮短,因而導致頻寬使用 效率的浪費。所以對於這種突發式的資料傳輸動作,光線 201008126 P52970002TW 27573twf.doc/n 路終端必須要有一個突發式的接收器可以快速地將所收到 資料的時脈和相位回復,以更有效率的利用頻寬。 傳統的連續模式資料回復電路大體可以分為兩類’第 一類是以鎖相迴路為基礎的資料回復電路。圖2所繪示為 傳統以鎖相迴路為基礎的資料回復電路示意圖。請參照圖 2’資料回復電路200係包括相位頻率偵測器21〇、迴路遽 波器220及電壓控制振盪器(voltage Control Oscillator, ❹ VC〇) 23〇,而資料回復電路200的鎖定方式為利用電壓 控制振盪器230所產生的時脈與輸入資料做相位與頻率上 的比較,當有相位和頻率差產生時,控制訊號即會改變電 壓控制振盪器230的頻率;當相位差訊號不再出現時,資 料回復電路200即達到鎖定的穩定狀態。 第二類稱為雙迴路的資料回復電路。圖3所繪示為僂 統雙迴路的資料回復電路示意圖。請參照圖= 電路300包括相位頻率偵測器31〇、迴路濾波器32〇、電壓 ❿ 控制振盪器330、相位偵測器340、迴路濾波器350及電壓 控制延遲線( Voltage Control Delay Line,VCDL) 360,而 資料回復電路300的鎖定方式為利用一個外部的參考時脈 與上方的電壓控制振盪器33〇所產生的時脈訊號,來與輪 入資料做相位與頻率上的比較’藉以產生一個穩定的輸出 時脈給下方的延遲鎖定迴路。當資料進入資料回復電路 300 N* ’就會與此固定頻率的時脈訊號做相位上的比較, 而不做頻率上的比較;當沒有相位差時,延遲鎖定迴路即 達到鎖定的穩定狀態。 7 201008126 r /uuuzTW 27573twf.doc/n 想要有快速鎖定特性的資料回復電路,必带 樣的相位選取技術,過取樣即是利用 相位的時脈訊號,分別對資料狀態作取樣的動作羊 繪示為傳統三倍過取樣的示意®。請參照_ 4 訊號分別對資料狀態作取樣,因此稱倍過 取樣。八中’利用這三個時脈訊號取樣出來的資料:- ❹ 二 互斥(XOR)運算’並經過-組:位 二可以了解刪緣究竟位於哪兩組相 夫昭=來::圖,、5所繪示為傳統相位選取的示意㈣ ^門,因此可於ϋ邊緣出現在#0與#2這兩個時脈訊號的 暗,射丨丨田選取電路在做相位選取的動作 使用於換、#:電路的選取就可決定取樣時脈,因此適合 電路二㈣ΐ的f。然而’這樣的架構仍缺乏消除 β的能力,在資料的抖動增加時,所取樣的 錯朗狀況’最終仍會造成資料回復 錯誤。 【發明内容】 袓门供—種利用相位選取技術的突發式時脈與資 二二錄一、纟σ合過取樣電路的快速選取特性及延遲鎖定 <本性’以増加相位鎖^的速度及穩定性。 料回復ί:提相位選取技術的突發式時脈與資 /、匕括鎖相迴路電路、過取樣相位選取電路 8 201008126 27573twf.doc/n 及延遲鎖定迴路電路。其中,鎖相迴路電路係用以提供多 組固定的時脈訊號,各個時脈訊號具有一時脈相位。過取 樣相位選取電路係耦接至鎖相迴路電路,用以利用這些時 脈訊賴測所接收之資料訊號的資料邊緣,並根據此資料 邊緣的位置選取欲鎖定之時脈相位。延遲鎖定迴路電 耦接至鎖巧迴路電路及過取樣相位選取電路’用以比較資 料机號之貢料相位與欲鎖定之時脈相位,而控制資料訊號 ❹ 之資料相位延遲一延遲時間,直到資料相位鎖定至時脈相 位為止。 4為讓本發明之上述和其他目的、特徵和優點能更明顯 易懂’下文特舉較佳實施例,並配合所附圖式,作詳細說 明如下。 【實施方式】 本發明結合過取樣相位選取電路和延遲鎖定迴路的優 點,先利用過取樣相位選取電路的快速特性,來符合突發 式(Burst-mode,ΒΜ)時脈與資料回復(cl〇ck and Data
Recovery,CDR)電路在速度上的要求,再結合延遲鎖定迴 路(Delay Locked Loop,DLL)的穩定特性。如此一來,本 發明之資料回復電路不但擁有快速鎖定的能力,也可以擁 有延遲鎖定迴路的穩定特性。為了使本發明之内容更為明 瞭,以下特舉實施㈣為本發明確實能鏡財施的範例。 本發明在過取樣相位選取電路之後另外配置了一個 延遲鎖定迴路電路來對資料訊號做相位對齊的動作,以消 除其間的相位差。圖6是依照本發明一實施例所繪示之電 9 201008126 rozy/wuzrW 27573twf.doc/n
路工作示意圖。請參照圖6,當資料訊號進入資料回復電 路後,過取樣相位選取電路61〇便會開始找尋資料訊號的 資料邊緣以執行相位選取的工作。當決定資料邊緣位置 後’資料回復電路則會關閉過取樣相位選取電路61〇的工 作型態’轉變成為一個延遲鎖定迴路電路620,而資料訊 號在進入資料回復電路後就會直接和本地的時脈訊號作相 位對齊的動作。藉由這兩個工作型態的轉換,即可實現快 速鎖疋且具穩定特性的突發式時脈與資料回復電路。 圖7是依照本發明一實施例所繪示之資料回復電路的 方塊圖。請參照圖7,本實施例之資料回復電路7〇〇是由 個鎖相迴路(Phase Locked Loop, PLL)電路710來產生 多個固定的時脈訊號,並提供給下方的電路使用,其中每 個日守脈訊號均具有固定的時脈相位。下方的電路則可以分 成過取樣相位選取電路720及延遲鎖定迴路電路73〇兩個 部份來解釋。 〇過取樣相位選取電路720是由放大電路701將資料訊 ,的振幅放大後,經由取樣電路7〇2 (Sampler)對資料訊 號,狀態作取樣^其中,取樣電路7G2例如是對資料訊號 進仃二倍過取樣、四倍過取樣或其他三倍以上的過取樣, =限制其範圍。取樣電路7〇2的取樣結果會交由相位選 控制電路(Phase Selecting Control Circuit) 703 做資料 ,缘:置的判斷,ϋ選取延遲鎖定迴路電路73〇所需要鎖 ==脈相位’做為延遲鎖定迴路電路73G所需使用的迴 ^ 。上述之放大電路701包括前級放大器(PreAmp)
201008126 r I wv/^TW 27573twf.doc/n 及電壓控制延遲線(Voltage Control Delay Line,VCDL), 其中前級放大器是用以放大資料訊號的振幅,而電壓控制 延遲線則是用以延遲資料訊號的相位。 延遲鎖定迴路電路730則是由放大電路701、取樣電 路702,相位選取控制電路703中被選取的相位偵測器 (Phase Detector,PD),以及延遲鎖定迴路控制電路704 組成。其中,根據相位摘測器和數位電路產生的相位比較 結果,由延遲鎖定迴路控制電路7〇4控制放大電路7〇1中 電壓控制延遲線的延遲時間,以達到鎖定的目標。最後, 當資料訊號的資料相位與時脈相位對齊時,即可由決策電 路(Decision Circuit) 740將已做好相位調整的資料訊號輸 出。以下即將相位選取的動作稱為粗調,將相位鎖定的動 作稱為微調,並再各舉一實施例分別對這兩個工 的解釋。 ' 針對粗鶴作的部份,圖8是依照本發明一實施例所 、、曰不之時脈訊號和資料訊號之相位關係示意圖與時脈圖, 依照本發明-實施例所㈣之過取樣相位選取電 路的方塊圖。請同時參照圖8及圖9,當 取樣相位選取電路900後,放大電路91〇會先^大次訊 號的振幅,而後取樣電路920會利用鎖相迫 貝 產生的時脈訊號對資料訊號的狀態作取樣 路二所 斷資料邊緣會落在哪兩個時脈峨之間^ ^•、來1 投票後,即可決㈣定的區間。 4過—定數量的 11 201008126 r^zy/uwzTW 27573twf.doc/n 如圖8所示 只心PM印M四借過取樣為例,而由鎖 相迴路電路930提供四組具有不同相位的時脈訊號酬、 PH9〇、PH·及ΡΗ27〇。假設資料邊緣係出現在刪與 ΡΗ90兩辦脈_之間,_取樣她觀電路_在決 f 了資料邊緣雜置後,騎較PH9G這辦脈訊號做 為延遲鎖定迴路電路所欲將資料相位對齊的目標。 據此’在上麟_過料,過取樣她選ς電路_
會決定資料邊緣驗置和延遲較迴路電路的迴路路徑, 也就是選定資料相位欲鎖定的時脈相位。另—方面,資料 訊號在進人過取樣她選取電路9⑼後會先經過放大電路 910作振幅放大的動作,這部份並不影響相位選擇的動 作。而放大後的資料先由取樣電路92G對資料訊號的狀態 作取樣,並由相位選取控制電路940計算取樣結果後,即 完成相位選取的工作。 一針對微調動作的部份,圖10是依照本發明一實施例所 繪示之時脈訊號和資料訊號之相位關係示意圖與時脈圖, 而圖11是依照本發明一實施例所繪示之延遲鎖定迴路電 路的方塊圖。請同時參照圖10及圖u,在決定所選定的 L遲鎖疋迴路的路徑,以及和資料相位做鎖定動作的時脈 相位之後’即可進行相位對齊的動作。 如圖10所示’當判斷資料邊緣的位置是介於PH0和 PH90兩個時脈訊號之間時,即可決定以pH9〇做為資料相 位欲鎖定的時脈相位,而當延遲鎖定迴路電路11〇〇開始動 作時,資料相位則會慢慢的向PH90的方向移動,直到與 12 201008126 r^/Wu^TW 27573twf.doc/n PH90的相位對齊為止。據此,即可達到相位鎖定的目的。 在上述的微調過程中,當資料訊號進入延遲鎖定迴路 電路1100後會間經過放大電路111〇之前級放大器作振幅 放大的動作,而放大後的資料訊號會先由取樣電路112〇 利用鎖相迴路電路1130所產生的時脈訊號對其作取樣,並 將取樣結果交由相位選取控制電路114〇中的相位備測器 做相位領先或是落後的比較,其會決定延遲鎖定迴路控制 G 電路1150要對放大電路1110之電壓控制延遲線進行往前 或是往後延遲的動作,據此可將資料訊號的資料相位逐步 地調整到與時脈訊號的時脈相位對齊,直到鎖定為止。 圖12是依照本發明一實施例所繪示之資料回復電路 的方塊圖。請參照圖12,本實施例係介紹圖7之資料回復 電路較詳細的電路架構。其中,資料回復電路1200包括鎖 相迴路電路1210、放大電路1220、取樣電路123〇、相位 選取控制電路1240、延遲鎖定迴路控制電路125〇、重置電 ❹ 路1260及決策電路1270,其功能分述如下: 鎖相迴路電路1210係用以提供多組固定的時脈訊號 (包括 ΡΗ0、ΡΗ90、ΡΗ180、ΡΗ270 及 PHS0、PHS90 Γ PHS180、PHS270),而各組時脈訊號具有固定的時脈相 位。放大電路1220則包括前級放大器及電壓控制延遲線, 其中前級放大器是用以放大資料訊號的振幅,而電壓控制 延遲線則是用以延遲資料訊號的相位。 取樣電路1230是由6個D型正反器與同步電路組成, 其包括利用鎖相迴路電路1210所提供的時脈訊號pH〇、 13 201008126 27573twf.doc/n PH90、PH180及PH270與上-個時脈週期的後兩個時脈 訊號PH180’及PH270,對資料訊號做取樣動作,以偵測出 其資料邊緣,而資料取樣結果在經過同步電路同步之後, 則會送入後端的相位選取控制電路124〇。 相位選取控制電路124〇會利用其中的相位偵測器 (Phase Detector,PD)將取樣資料訊號做相位狀態上的比 車父,而選出最接近資料邊緣的時脈相位做為延遲鎖定迴路 0 電路1250鎖定的目標。 詳細地說,相位選取控制電路124〇在同步資料進入 時,會利用不同時脈相位對資料訊號作取樣和同步後的資 料結果,將其輸出以作為資料狀態上的判別,若是有狀態 上的差別’即可以反推回在取樣電路1230中時脈對資料的 取樣結果’而找到資料邊緣的位置。 、 相位選取控制電路1240實際上在判斷相位區間時是 _資料取樣和同步後的前後三筆#料取樣結果做資料狀 紅的判斷,若SPH0*PH90這兩個同步資料的狀態結 果不同時,我們即可以反推回時脈訊號在對資料訊號作取 樣時,dkO和dk90取樣到的資料狀態是不同的,所以資 料邊緣會發生在clkO和clk90之間。 ' 延遲鎖定迴路電路1250則會利用相位選取控制電路 1240中被選取的相位偵測器與時脈訊號做相位上的比 較,繼而控制延遲鎖定迴路控制電路125〇之電荷幫浦 (Charge Pump,CP) 1251提供電流對迴路渡波器 Filter, LF)1252做充、放電的動作,進而改變放大電路 201008126 ^y^/vwzTW 27573twf.doc/n 之電壓控制延遲線的控制電壓。藉由不斷的取樣、延遲鎖 疋動作’最終即可將貧料訊號的貧料相位與所選擇的時脈 相位對齊,而達到相位鎖定的目標。 重置電路1260包括連接至相位選取控制電路124〇中 的投票電路、開鎖電路以及延遲鎖定迴路電路125〇中的電 荷幫浦1251,其工作為在資料進入電路之前,先將投票電 路和開鎖電路中的輸出狀態清除並等待資料輪入後才開始 © 計數。重置電路1260會也同時將電荷幫浦1251的輸出電 壓準位恢復回預設的電壓,等待控制訊號來對迴路濾波器 1252做充電、或放電的動作。 決策電路1270則包括可以選擇欲輸出資料的多工器
1271與一個輸出控制時間的邏輯閘1272,最後再經由D 型正反器1273取樣後’將資料輸出而完成時脈與資料回復 的動作。 ' 值得注意的是,在上述資料回復電路12〇〇的架構中, Φ 過取樣相位選取電路與延遲鎖定迴路電路有部份的電路元 件重疊,包括鎖相迴路電路丨21〇、放大電路122〇、取樣電 路1230及相位選取控制電路124〇。不同之處在於過取樣 Ϊ位選?^電路僅放大電路122G中的前置放大器來將 資料訊號的振幅放大,而延遲鎖定迴路電路則還另外利用 放大電路1220中的電壓控制延遲線來延遲資料訊號的相 位0 此外,過取樣相位選取電路係利用相位選取控制電路 1240來選取賴鎖定迴路電財所需使用的相位制 15 201008126 w 27573twf.doc/n ,,也決定了所欲鎖定的時脈相位,以下則再舉—實施 詳細說明。 圖13是依照本發明一實施例所繪示之相位選取控制電 =與相位偵測器的電路圖。請參照圖13,當資料回復電路 還操作在過取樣相位選取的工作狀態時,相位選取控制電 路1300中的相位偵測器PD1〜pD4係分別用以偵測資料訊 號的狀態,以判斷資料邊緣是落在哪兩個時脈訊號中間°, ® 並經由投票電路1310來計數次數,直到判斷結束後,投票 電路1310才會停止動作。此時控制電路1320則會控制多 工器MUX1及MUX2從四個相位偵測器pm〜pD4中選出 —個做為延遲鎖定迴路路徑中所需使用的相位偵測器。 開鎖電路1330的狀態經由重置電路清除後,開鎖電路 1330即會開始等待資料輸入。資料進入電路之後,開鎖電 路1330會開始計數資料數,而當累計的資料數達到預先設 定的輸出資料數後,即產生一控制訊號,將回復後的資料 φ 輸出。 、 而當資料回復電路操作在延遲鎖定迴路模式時,所選定 的相位偵測器則會利用本身的特性來決定目前經時脈取樣 結果的資料狀態目前是領先或是落後於欲鎖定的時脈,而 輸出對應之控制訊號’以供後續的延遲鎖定迴路控制電路 (未繪示)進行延遲時間的調整。 綜上所述’在本發明之利用相位選取技術的突發式時 脈與資料回復電路中,先利用三倍以上的過取樣相位選取 電路來快速選定資料相位的位置,並決定延遲鎖定迴路的 16 201008126 r^,/ww2TW 27573twf.doc/n 路徑’再湘延遲鎖定迴路來做相位鎖定的 過取樣相位電路的快速特性符合突發式斑’ 復電路在速度上的要求,峡_定迴路的、貝料回 άy,叫疋进蜎疋迴硌的穩 :幫助資料回復電路精確且快速地鎖定資‘ 雖然本發明已以較佳實施例揭露如上 限定本發明,任何熟習此技藝者,在不脫離Ϊ發 和範圍内,當可作些許之更動與潤飾,因發 範圍當視後附之中請專利範圍所収者為準。 保護 【圖式簡單說明】 圖1所繪示為傳統被動光網路的示意圖。 意圖 圖2所繪示為傳統鎖相迴路為基礎的資料回復電路示 意圖 ❹ 圖 圖 圖3所繪示為傳統雙迴路的資料回復電路的示意圖。 圖4是依照本發明—實關鱗示之三倍過取樣的示 〇 圖5是依照本發明一實施例所繪示之相位選取的示意 圖6是依照本發明一實施例所繪示之電路工作示意 圖7疋依知本發明一實施例所繪示之資料回復電路的 方塊圖。 圖8是依照本發明一實施例所繪示之時脈訊號和資料 訊號之相位關係示意圖與時脈圖。 17 201008126 ir^/uwuiTW 27573twf.doc/n 圖9是依照本發明一實施例所繪示之過取樣相位選取 電路的方塊圖。 圖10是依照本發明一實施例所繪示之時脈訊號和資 料訊號之相位關係示意圖與時脈圖。 圖U是依照本發明一實施例所繚示之延遲鎖定迴路 電路的方塊圖。 圖12疋依,¾本發明一實施例所纟會示之資料回復電路 ® 的方塊圖。 略圖13是依照本發明一實施例所繪示之相位選取控制 電路與相位偵測器的電路圖。 t主要元件符號說明】 1〇〇:被動光網路 110 :光線路終端 120 :光分配網路 130 :光網路單元 _ 200、300、700、1100 :資料回復電路 210、310 :相位頻率偵測器 220、320、350、1252 :迴路濾波器 230、330 :電壓控制振盪器 340 :相位偵測器 360 :電壓控制延遲線 701、 910、1110、1220 :放大電路 702、 920、1120、1230 :取樣電路 703、 940、1140、1240:相位選取控制電路 18 27573twf.doc/n 201008126 X 厶 7 / 704、1150、1250 :延遲鎖定迴路控制電路 710、930、1130、1210 :鎖相迴路電路 720、900 :過取樣相位選取電路 730、1100 :延遲鎖定迴路電路 740、1270 :決策電路 1251 :電荷幫浦 1260 :重置電路 1271 :多工器 1272 :邏輯閘 1273 : D型正反器 1310 :投票電路 1320 :控制電路 1330 :開鎖電路
19
Claims (1)
- ^TW 27573tw£doc/n 201008126 十、令請專利範面: 路,=種利用相位選取技術的突發式時脈與資料嘯 一鎖相迴路電路,㈣提供多組 該些時脈訊號具有一時脈相位; 疋的扦脈訊號,各 -過取樣相位選取電路,減至該鎖相 以利用該些時脈訊號偵测所接收之 =電路,用 ❹ :並根據該資料邊緣的位置選取欲鎖定 一延遲鎖定迴路電路,耦接至該鎖 取樣相位選取電路’用以比較該資料訊號之Hit 欲鎖定之該時脈相位’而控制該資 資與 遲一延遲時間,直到該資料相位鎖定至令^資枓相位延 帅青專利範圍第丄項所述Μ。 突發式時脈與資料回復電路,更包括 位&取技術的 一決策電路,耦驗祕魏枝路電路 該延遲鎖定迴路電路所鎖定之該時脈相位 於該時脈相_該資料職。 、職出對應 3.如申請專利_第2項所述之_相 突發式時脈與資料回復電路’其中該決策電路包括選^離 該資料邊緣最遠之該時脈訊號,而使用該時脈訊號的該 脈相位輸出該資料訊號。 π 20 201008126/fW 27573twf.doc/n 4·如申請專利範圍第1項所述之利用相位選取技術的 突發式時脈與資料回復電路’其中該過取樣相位選取電路 包括_· 放大電路,用以放大所接收之該資料訊號; 一取樣電路,耦接至該放大電路,用以利用 1該些時脈 訊號取樣該資料訊號之一狀態;以及 一相位選取控制電路,耦接至該取樣電路,用以根據 ⑩ 各該些時脈訊號所取樣之該狀態判斷該資料訊號之該資料 邊緣,並選取該延遲鎖定迴路電路所需要鎖定之該時.脈相 位。 ^ 5·如申睛專利範圍第4項所述之利用相位選取技術的 突發式時脈與資料回復電路,其中該取樣電路包括: 多個正反器,分別耦接至該鎖相迴路電路輸出之該些 時脈訊號其中之一,而用以對該資料訊號做取樣;以及 一同步電路,耦接至該些正反器,用以同步該些正反 器之取樣結果,並輸出該取樣結果至該相位選取控制電 ,路。 扣6·如申請專利範圍第4項所述之利用相位選取技術的 突發式時脈與資料回復電路,其中該相位選取控制電路包 括: 多個相位偵測器,分別接收該資料訊號及該些時脈訊 〜其中之一,用以判斷該資料訊號之該資料邊緣是落在哪 兩個時脈訊號之間; 21 2010081262TW 27573twf.doc/n 一投票電路’耦接至該些相位偵測器,用以計數該資 料訊號之該資料邊緣落在各該些相位偵測器之該時脈訊號 的次數,而獲得一投票結果;以及 一控制電路’耦接至該投票電路,用以根據該投票結 果’選擇該些相位偵測器其中之一做為該延遲鎖定迴路電 路所使用之該相位偵測器。 7. 如申請專利範圍第6項所述之利用相位選取技術的 φ 突發式時脈與資料回復電路,其中該相位選取控制電路更 包括: 一開鎖電路,用以接收該資料訊號,並計數該資料訊 號的資料數,以產生一控制訊號,將回復後的資料輸出。 8. 如申凊專利範圍第7項所述之利用相位選取技術的 突發式時脈與資料回復電路,其中該過取樣相位選取電路 更包括= 一重置電路,耦接至該投票電路及該開鎖電路,用以 將該投票電路及該開鎖電路的輸出狀態清除,而該投票電 ^ 路及該開鎖電路在輸出狀態清除後才開始計數各該些相位 偵測器之該時脈訊號落在該資料訊號之該資料邊&的次 數。 _ 9. 如申請專利範圍第4項所述之利用相位選取技術的 突發式時脈與資料回復電路,其中該相位選取控制電路包 括選取離該資料邊緣最近的兩個時脈訊號其中之―,並以 所選取之該時脈訊號的該時脈相位做為該延遲鎖定迴^電 路所需要鎖定之該時脈相位。 22 2010081262fW 27573twf.doc/n 10. 如申請專利範圍第9項所述之利用相位選取技術 的突發式時脈與資料回復電路,其中該相位選取控制電路 包括選取該資料邊緣之後’且離該資料邊緣最近的該時脈 訊號。 11. 如申請專利範圍第4項所述之利用相位選取技術 的突發式Ν'脈與資料回復電路’其中該延遲鎖定迴路電路 包括: 該放大電路’用以放大所接收之該資料訊號; 該取樣電路’輕接至該放大電路,用以利用所選取之 該時脈訊號取樣該資料訊號之一狀態; 一相位偵測器,耦接至該取樣電路,用以對該時脈相 位做相位領先或落後的比較,並輸出一控制訊號; 一延遲鎖定迴路控制電路,耦接至該相位偵測器,用 以根據該控制訊號控制該放大電路對該資料相位之該延遲 時間’直到該資料相位鎖定至該時脈相位為止。 12. 如申请專利範圍第11項所述之利用相位選取技術 的突發式時脈與資枓回復電路,其中該放大電路包括: 一前級放大器’用以放大所接收之該資料訊號;以及 一電壓控制延遲線’耦接至該前級放大器,用以將該 資料訊號之該資料相位延遲該延遲時間。 13. 如申請專利範圍第丨2項所述之利用相位選取技術 的突發式時脈與資料回復電路,其中該延遲鎖定迴路控制 電路包括: 一電荷幫浦,用以根據該控制訊號提供一電流;以及 23 201008126 ------2TW 27573twf.doc/n 一迴路濾波器,耦接至該電荷幫浦,用以接收該電流 以進行充、放電,並輸出一控制電壓至該電壓控制延遲線, 以改變該電壓控制延遲線之該延遲時間。 作14.如申請專利範圍第1項所述之利用相位選取技術 資料回復電路’其中該過取樣相位選取電 路。括對镑資料訊號進行三倍過取樣或四倍過取樣。電 ❹24
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW097131222A TWI358906B (en) | 2008-08-15 | 2008-08-15 | Burst-mode clock and data recovery circuit using p |
| US12/266,530 US8238501B2 (en) | 2008-08-15 | 2008-11-06 | Burst-mode clock and data recovery circuit using phase selecting technology |
| JP2008290588A JP4930889B2 (ja) | 2008-08-15 | 2008-11-13 | 位相選択法を利用するバストモードクロックおよびデータ再生回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW097131222A TWI358906B (en) | 2008-08-15 | 2008-08-15 | Burst-mode clock and data recovery circuit using p |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201008126A true TW201008126A (en) | 2010-02-16 |
| TWI358906B TWI358906B (en) | 2012-02-21 |
Family
ID=41681269
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097131222A TWI358906B (en) | 2008-08-15 | 2008-08-15 | Burst-mode clock and data recovery circuit using p |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8238501B2 (zh) |
| JP (1) | JP4930889B2 (zh) |
| TW (1) | TWI358906B (zh) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI406504B (zh) * | 2010-12-30 | 2013-08-21 | Sunplus Technology Co Ltd | 利用過取樣的資料回復裝置及其方法 |
| TWI416920B (zh) * | 2010-07-21 | 2013-11-21 | Global Unichip Corp | 一種資料恢復系統中電位門檻及取樣時機決定之隨機最佳化電路 |
| TWI423588B (zh) * | 2010-12-23 | 2014-01-11 | Ind Tech Res Inst | 位準變遷判斷電路及其方法 |
| CN105450223A (zh) * | 2014-08-27 | 2016-03-30 | 联咏科技股份有限公司 | 时钟数据回复装置 |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8385742B2 (en) * | 2009-12-23 | 2013-02-26 | Infinera Corporation | Electrical return-to-zero (ERZ) driver circuit |
| CN101951311B (zh) * | 2010-09-14 | 2013-04-10 | 上海海事大学 | 无源光网络中在接收端动态优化调节的突发时钟恢复方法 |
| JP6092727B2 (ja) * | 2012-08-30 | 2017-03-08 | 株式会社メガチップス | 受信装置 |
| US9385858B2 (en) * | 2013-02-20 | 2016-07-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Timing phase estimation for clock and data recovery |
| US8958513B1 (en) * | 2013-03-15 | 2015-02-17 | Xilinx, Inc. | Clock and data recovery with infinite pull-in range |
| US9721627B2 (en) * | 2013-10-04 | 2017-08-01 | Cavium, Inc. | Method and apparatus for aligning signals |
| US9787468B2 (en) * | 2014-04-22 | 2017-10-10 | Capital Microelectronics Co., Ltd. | LVDS data recovery method and circuit |
| US9281934B2 (en) | 2014-05-02 | 2016-03-08 | Qualcomm Incorporated | Clock and data recovery with high jitter tolerance and fast phase locking |
| TWI559723B (zh) * | 2014-08-11 | 2016-11-21 | 聯詠科技股份有限公司 | 時脈資料回復裝置 |
| US9923710B2 (en) | 2016-06-15 | 2018-03-20 | Silicon Laboratories Inc. | Digital oversampling clock and data recovery circuit |
| CN112311405B (zh) * | 2019-08-01 | 2022-06-14 | 円星科技股份有限公司 | 接收器的物理层中的集成电路及接收器的物理层 |
| CN113507286A (zh) * | 2021-06-16 | 2021-10-15 | 深圳市傲科光电子有限公司 | 确定时钟信号的方法、设备以及计算机可读存储介质 |
| CN113315726B (zh) * | 2021-07-29 | 2021-12-17 | 深圳市迅特通信技术股份有限公司 | 一种nrz突发接收的鉴相电路及光模块 |
| US12117864B2 (en) | 2022-07-07 | 2024-10-15 | Global Unichip Corporation | Interface device and signal transceiving method thereof |
| US12267076B2 (en) | 2023-08-25 | 2025-04-01 | Realtek Semiconductor Corporation | Signal receiving apparatus, clock and data recovery circuit and clock and data recovery method thereof |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH11308204A (ja) * | 1998-04-17 | 1999-11-05 | Toshiba Corp | ビット同期回路 |
| JP2000244469A (ja) * | 1999-02-23 | 2000-09-08 | Nippon Telegr & Teleph Corp <Ntt> | ビット同期回路 |
| US6850580B1 (en) * | 1999-06-21 | 2005-02-01 | Sharp Kabushiki Kaisha | Bit synchronizing circuit |
| JP4526194B2 (ja) | 2001-01-11 | 2010-08-18 | ルネサスエレクトロニクス株式会社 | オーバーサンプリングクロックリカバリ方法及び回路 |
| GB2385728B (en) * | 2002-02-26 | 2006-07-12 | Fujitsu Ltd | Clock recovery circuitry |
| US7197102B2 (en) * | 2002-06-07 | 2007-03-27 | International Business Machines Corporation | Method and apparatus for clock-and-data recovery using a secondary delay-locked loop |
| US20040117691A1 (en) | 2002-12-13 | 2004-06-17 | George Fang | Method and related device for reliably receiving a digital signal |
| KR100531469B1 (ko) | 2003-01-09 | 2005-11-28 | 주식회사 하이닉스반도체 | 지연고정 정보저장부를 구비한 아날로그 지연고정루프 |
| US7149269B2 (en) | 2003-02-27 | 2006-12-12 | International Business Machines Corporation | Receiver for clock and data recovery and method for calibrating sampling phases in a receiver for clock and data recovery |
| US7457391B2 (en) | 2003-03-26 | 2008-11-25 | Infineon Technologies Ag | Clock and data recovery unit |
| US7415089B2 (en) * | 2004-03-16 | 2008-08-19 | Industrial Technology Research Institute | High-speed serial link clock and data recovery |
| US7409019B2 (en) * | 2004-09-30 | 2008-08-05 | International Business Machines Corporation | High Speed Multi-Mode Receiver with adaptive receiver equalization and controllable transmitter pre-distortion |
| JP3950899B2 (ja) * | 2005-08-03 | 2007-08-01 | 株式会社日立コミュニケーションテクノロジー | ビット同期回路 |
| JP2007155587A (ja) * | 2005-12-07 | 2007-06-21 | Nec Electronics Corp | 通信装置 |
| EP2119090A1 (en) * | 2007-03-02 | 2009-11-18 | Nxp B.V. | Fast powering-up of data communication system |
| US7929644B2 (en) * | 2008-02-01 | 2011-04-19 | Panasonic Corporation | Instant-acquisition clock and data recovery systems and methods for serial communications links |
-
2008
- 2008-08-15 TW TW097131222A patent/TWI358906B/zh active
- 2008-11-06 US US12/266,530 patent/US8238501B2/en active Active
- 2008-11-13 JP JP2008290588A patent/JP4930889B2/ja active Active
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI416920B (zh) * | 2010-07-21 | 2013-11-21 | Global Unichip Corp | 一種資料恢復系統中電位門檻及取樣時機決定之隨機最佳化電路 |
| TWI423588B (zh) * | 2010-12-23 | 2014-01-11 | Ind Tech Res Inst | 位準變遷判斷電路及其方法 |
| TWI406504B (zh) * | 2010-12-30 | 2013-08-21 | Sunplus Technology Co Ltd | 利用過取樣的資料回復裝置及其方法 |
| CN105450223A (zh) * | 2014-08-27 | 2016-03-30 | 联咏科技股份有限公司 | 时钟数据回复装置 |
| CN105450223B (zh) * | 2014-08-27 | 2019-06-14 | 联咏科技股份有限公司 | 时钟数据回复装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2010045753A (ja) | 2010-02-25 |
| TWI358906B (en) | 2012-02-21 |
| US20100040182A1 (en) | 2010-02-18 |
| US8238501B2 (en) | 2012-08-07 |
| JP4930889B2 (ja) | 2012-05-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201008126A (en) | Bust-mode clock and data recovery circuit using phase selecting technology | |
| Hsieh et al. | Architectures for multi-gigabit wire-linked clock and data recovery | |
| US8243869B2 (en) | Burst mode clock and data recovery circuit and method | |
| CN102088327B (zh) | 时钟数据恢复电路、光接收机和无源光网络设备 | |
| US20120008954A1 (en) | Receiving unit, optical line terminal, and frequency calibration method for clock and data recovery circuit | |
| TW200814696A (en) | Clock and data recovery circuit | |
| WO2012126420A2 (zh) | 数据时钟恢复模块和数据时钟恢复方法 | |
| US8542996B2 (en) | Optical packet switching apparatus | |
| US7133648B1 (en) | Bidirectional multi-gigabit transceiver | |
| CN101674175B (zh) | 利用相位选取技术的突发式时钟与数据回复电路 | |
| US7519750B2 (en) | Linear burst mode synchronizer for passive optical networks | |
| US8671305B1 (en) | Techniques for adjusting periodic signals based on data detection | |
| US7436920B2 (en) | Burst mode receiver based on charge pump PLL with idle-time loop stabilizer | |
| US20100135666A1 (en) | Clock phase aligning apparatus for burst-mode data | |
| WO2014063623A1 (en) | Hybrid timing recovery for burst mode receiver in passive optical networks | |
| JP2012004701A (ja) | Ponシステムの局側装置、クロックデータ再生回路及びクロック再生方法 | |
| CN115643010B (zh) | 一种连续变量量子密钥分发系统位帧同步方法 | |
| Suzuki et al. | Over-sampling based burst-mode CDR technology for high-speed TDM-PON systems | |
| JP5446425B2 (ja) | クロック・データ再生回路及び局側装置 | |
| KR100895301B1 (ko) | 클럭 위상 정렬 장치 및 그 방법 | |
| JP2010219745A (ja) | データ再生回路 | |
| US11212072B1 (en) | Circuit for and method of processing a data stream | |
| JP5617405B2 (ja) | データ再生回路、局側光送受信装置及びデータ再生方法 | |
| TW201228240A (en) | Level transition determination circuit and method for using the same | |
| WO2025232507A1 (zh) | 时钟数据恢复方法、装置、系统和存储介质 |