[go: up one dir, main page]

TW200812056A - Integrated circuit package system with offset stacked die - Google Patents

Integrated circuit package system with offset stacked die Download PDF

Info

Publication number
TW200812056A
TW200812056A TW096126509A TW96126509A TW200812056A TW 200812056 A TW200812056 A TW 200812056A TW 096126509 A TW096126509 A TW 096126509A TW 96126509 A TW96126509 A TW 96126509A TW 200812056 A TW200812056 A TW 200812056A
Authority
TW
Taiwan
Prior art keywords
die
package
lead finger
support
integrated circuit
Prior art date
Application number
TW096126509A
Other languages
English (en)
Other versions
TWI348755B (en
Inventor
Byung-Tai Do
Heap Hoe Kuan
Original Assignee
Stats Chippac Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Stats Chippac Ltd filed Critical Stats Chippac Ltd
Publication of TW200812056A publication Critical patent/TW200812056A/zh
Application granted granted Critical
Publication of TWI348755B publication Critical patent/TWI348755B/zh

Links

Classifications

    • H10W90/811
    • H10W70/415
    • H10W70/424
    • H10W90/00
    • H10W70/40
    • H10W70/60
    • H10W72/5522
    • H10W72/5524
    • H10W72/884
    • H10W74/00
    • H10W74/142
    • H10W90/24
    • H10W90/291
    • H10W90/732
    • H10W90/736
    • H10W90/756

Landscapes

  • Lead Frames For Integrated Circuits (AREA)
  • Wire Bonding (AREA)
  • Die Bonding (AREA)

Description

200812056 九、發明說明: 【發明所屬之技術領域】 且更特定有關用於 本發明係大致有關半導體封裝件 堆疊半導體晶粒之系統。 【先前技術】 :腦工業持續往具有更高效能、低成本、加強元件的 t化、以及更大之封裝件密度的龍€路(“ =世代1C產品釋料,其魏性增加,然而所需要生產 產口口之元件數目卻減少了。 佈植ΠΓΓ透過包括沈積、遮罩、擴散,以及 佈植專步驟之製程由矽或砷化鎵晶圓所構成。通 :別之裝置!、建構在相同之晶圓上。當該等裝置被分隔成 曰二矩形早凡時,各單元以Ic晶粒之形式形成。為了將 曰曰粒與其它電路介接’通常將晶粒安裝在導線架上或安裝 f被許多引線指(lead finger)所圍繞之多晶粒模組基板 。各晶粒具有接合墊,料接合墊然後使用極細的全或 銘線以線接合操作而個別連接至該導線架之引線指。該等 組件接著藉由個別將其封裝於塑膠成形或陶兗體中之方式 被封装。 1C封裝技術已顯示出半導體晶片密度(安裝在單一電 路板或基板上的晶片數)的增加與所需電路在元件數目上 的減少相似。這樣導致更加緊密之封裝設計、更加緊密之 =條件(褒置之實體大小及形狀)、以及整個IC密度ς顯 者曰加。然而,IC密度不斷被安裝在基板上之個別晶粒的 94053 5 200812056 有效空間所限制。 、為了更進一步壓縮個別裝置的封裝,多晶片封裝件已 被開發’其可收納超過—個裝置(例> IC晶粒)之封裝件於 相同的封衣件中。這樣複雜的封裝設計最重要係考慮輸入/ 輸^引線數、散熱、主機板與其連接元件間的熱膨服與熱 :縮之:合、製造成本、容易整合至自動化製造設備、封 裝件可靠度、該封裝件對額外的封裝介面(例如印刷電路板 (PCB”))之容易適應性(adaptability)。 在某些情況下,多晶片裝置比整合相同特徵万劝能之 對應單-1C晶粒可更快速及更便宜地製造。某些多晶片模 組係由-組個別Ic晶片元件直接接合在PCB基板上組成 力=°其他多晶片模組則將多個晶粒裝設及黏接於單一導線 ^ 在、、且裝後,該多晶片模組然後被封I以避免損害或 Θ染。許多這樣的多晶粒模組已大幅增加電路錢及小型 化^改善訊號傳輸速度、降低整個裝置大小及重量、增進 效能、以及降低成本都是電腦業的主要目標。 曰 〃然而,此種多晶片模組可能是龐大的。ic封裝件密产 係由安裝在電路板上之晶粒或模組所需的面積來決定二 :二=多f片模組之基板大小的方法係在該模組或封 衣—直堆豐該等晶粒或晶片,以增加其有效 =常見晶粒堆疊方法為··⑷較大的下層晶粒、=合較 粒Τ⑻所謂的相同尺寸晶粒堆疊。就前者 二隹=而m日日粒可在垂直向非常以,因為在該下 之周邊上的電性接合墊超出上面之該較小晶粒的邊 94053 6 200812056 ' 綱尺寸晶粒堆叠而言,上層與下層晶粒在垂 .==的更開以對該T層晶粒之銲線接合件⑽e b〇nd) °接著—旦安裝好該等晶粒,金或銘鲜線 層晶粒與該下層晶粒上之銲線接合墊連接 至他們的相關聯之導線架引線延伸部之末端。 dt地’用在同尺寸晶粒堆疊之實作方式造成iC封裝 =Γ 限制。堆疊排列方式必須在該上層晶粒與該 曰曰:間留有用於銲線之足狗空間。若該上層晶粒太靠 晶粒,該上層晶粒可能損害該下層晶粒銲線並且 二為了避免銲線受損,一些製程包括使用隔開之 撐該上層晶粒,該等隔開之柱狀物可保持該等晶 =之分隔距離。然而不幸地,此種柱狀 i件及額外的組裝’而產生額外的材料成本、增加製程 牯間、提鬲組裝成本、以及增加整個產品成本。 勒因此,儘管有半導體製造及封裝技術近年 勢,然而對於改善料設計、系統及方法仍存有不斷的^ 求,以在多晶片相同尺寸晶粒封裝件上能約增加 粒密度。#於增加封裝件效率及容量和降㈣裝件厚产= 需求,找出這些問題之答案越來越重要。 又 這些問題之解決辦法已長期被尋求,但先前發展尚未 教示或提示任何解決辦法,且因此,這些問題之解_法 已長期困惑在此技術領域具有通常技藝者。 【發明内容】 本發明提供一種積體電路封裝件系統。提供具有短号丨 94053 7 200812056 -線'及長引線指之導線架。第一晶粒係置放於該導線架 中。^二晶粒係自該第一晶粒偏移。該偏移之第二晶粒係 以黏著劑黏接至該第一晶粒及該長引線指。該第一晶粒係 電性連接至該短引線指。該第二晶粒係電性連接至該長引 線指。至少部分之該導線架、第一晶粒及該第二晶粒係包 覆於封裝膠體中。 本發明之特定實施例除了或替代以上提及的實施例外 '有其它優點。這些優點於參考該等附加圖式時研讀以下 之詳細說明,對在此技術領域具有通當知識者將會變得顯 而易見。 【實施方式】 以下實施例將以足夠詳細之說明以使在此技術領域且 有通常知識者能完成及使用本發明。應該瞭解,其它實施 例依據本發明之揭露會是明顯的,且製程或機械改變= 脫離本發明之範疇下可被完成。 細下說明巾,將給予數個特定細節以對本發 ^整的瞭解。然、而,本發明在沒有這些狀的細節下可被 貫行係顯而易見的。為了避免模糊本發明,一些孰 路與製程步驟將不詳細揭露。同樣地,顯示該^置:實施 2的圖式係部分概略的(semi_diagrammatie)且非按“二 衣的,以及特別是-些尺寸係為了清晰呈現而誇大顯示於 該等圖式中。類似地,雖然該等圖式中的圖為了容易描述 ?!大致顯示類似的方向,惟該等圖式中的描繪大部:: 隨意的(arbitrary)。-般而言,本發明可以任何方向來操刀作。、 94053 8 200812056 ' 為了說明的曰_ · 7目的,如用於本文中的用語,,水平 (horizontal)係疋義為平行於導線架之平面或表面之平 .面,而不論其方向1語,,垂直(verticai)”是㈣直於如剛 才定義之水平之方向。例如,,在…上(on),,、,,在…上方 (ab〇Ve)”、’’在...下方(below),,、,,底部(bottom)”、,,頂部 (top)側(side)(如於’,侧壁(sidewall),,)、,,較高,,、”較低,,、,, 上面㈣㈣”、,,在...之上(〇ver)”、以及,,在之下(under)” 等用。語均相對於該水平面來定義。如用於本文中的用語” 製程(processing)”包括材料或光阻劑之沈穑、圖索化 (Wing)、曝光、顯影、钱刻、清洗、及/或材料或光阻 劑之移除,如於形成所描述結構所需者。 ί考弟1圖’其中係顯示根據本發明之實施例之積 體電路封褒件系統102之剖面圖。該積體電路封裝件系統 102包括¥線_ 1〇6中的第一晶粒1〇4。該導線架⑽呈有 在該第一/曰粒104之相_上之短弓UU旨⑽及長引線指 110°該,引線指108係較該長引線指11〇為短,而反之亦 然。該第-晶粒104具有對準於該短線指1〇8之第一接觸 墊U2。該第—接觸墊112係以第一銲線ιΐ4電性連接至 该紐引線指108。第二晶粒116係用黏著劑118黏接至該 第一晶粒104之頂部與該長引線指110。該第二晶粒116 係自該第一晶粒104偏移(offset),且與該第一晶粒104具 f相同大小或幾乎相同之大小。該第二晶粒116係置於該 長引„ 110之遠端部份120上且不覆蓋該第—接觸墊 112。該第二晶粒116具有對準於該長引線指之第二接 94053 9 200812056 觸塾122。該第二接觸墊122係以第二銲線124電性連接 •至。亥長引線‘ 11 〇。封裝膠體126包覆(encapsulate)部分之 該第一晶粒104、部分之該導線架ι〇6、該第二晶粒116、 該第一晶粒114、以及該第二銲線丨24。 通常’用於相同大小晶粒堆疊之技術牽涉到將晶粒垂 直刀開以用於對接觸墊之接近方式(access)以及銲線接 ^。已意外發現到將該第二晶粒116自該第一晶粒1〇4偏 移亚將該第二晶粒116置於該長引線指11〇之遠端部份 120上會減少該積體電路封裝件系統1〇2之垂直尺寸及減 =衣私步驟。藉由將該第二晶粒116自該第一晶粒^⑽偏 移,該等晶粒可直接互相堆疊,且維持對該第一接觸墊Η〕 之接近方式以用於電性連接至該短引線指1〇8。此外,藉 由將該第二晶粒116置於該長引線指11〇之遠端部份㈣ 上,該長引線指110提供對該第二晶粒116之支撐, 同時對㈣-晶粒104與該第二晶粒116進行銲線接合: 猎由免除將該等晶粒垂直分開以用於電性連接接近 及對鋅線接合之支持的需求,該積體電路封裝件系統 的使用此種製程之系統使用較少的製造步驟達成較小 、現麥考第2 ®,其中係顯示積體電路系統 _的平面圖。製程已形成該導線架1〇6 之相對側上為長引線指m與該短引線指⑽ * 106 中的:Tf:圖’其中係顯示第2圖所示之結構沿著其 、、泉3-3所榻取的剖面圖。 94053 10 200812056 。/現麥考第4圖,其中係顯示第3圖之結構於進一步製 .备後之圖。該第—晶粒104已被置於該導線架106内,使 得該第一接觸塾112與該短引線指1〇8對準。覆蓋膜 =e:lay”〇2可選擇性地用來支擇及保護製造期間之該積 脰電路封裝件系統102。 、 “現參考第5圖,其中係顯示第4圖之結構於進一步製 之圖。該弟二晶粒116係用該黏著劑m黏接至該第 104之頂部和該長引線指no之遠端部们20,使 弟接觸#122輿該長引線指ιι〇對準。在此… :自該^晶粒116實質上與該第—晶粒HH有相同大: 104 爲私。該長引線指110與該第一晶粒 /、、k罘一晶粒116的支撐。此外,該 塾112係保留未被覆蓋,因而允許進行銲線接合。 ::第6圖’其中係顯示於第7圖所示 -步製程後沿著其巾㈣“賴取的❹ 線114將該第一晶粒1〇 a弟知 上*之弟一接觸墊112雷性i拿接5 該短引線指⑽。除此之外 12電陡連接至 ^ iifi h ^ ^ 以弟一銲線124將該第二晶 拉Π6上之該弟二接觸 現參考第7圖,^ g連接至該長引線指U°。 平面圖。 ^其中係顯不於第6圖中所示之結構之 現參考第8圖,发由在 一 成制裎德之円^ ,、中係頒示於第6圖所示之結構於完 成衣私後之圖。该封裳膠體 104、部分之該導線架 设丨刀之心日日拉 m、以及該第二_。\該弟二晶粒116、該第一銲線 除此之外,當使用時,該覆蓋膜 94053 11 200812056 4〇2(第4圖)已被移除。因此,該第一晶粒1〇4之底部以及 该長引線指110和該短引線指1〇8之底部被暴露出來。這 些暴路部份有助於熱移除(heat removal)及電性連接至較 大糸統。 現苓考第9圖,其中係顯示該積體電路封裝件系統j 在完成製程後之俯視圖。 現芩考第10圖,其中係顯示該積體電路封 102在完·程後之仰視圖。 現苓考第11圖,其中係顯示根擄本發明之另一實施例 (alternate embodiment)之支撐式積體電路封裝件系統 之剖面圖。該支撐式積體電路封裝件系統1102包括導線架 1106中的第一晶粒1104。該導線架1106在該第一晶粒 1104之相對側上具有短引線指11〇8和長引線指Η!。。此 外,該導線架1106在該短引線指1108與該長引線指1110 之相對於該第-晶粒11G4之末端上具有支撐物ιΐ28。該 第一晶粒U04具有以第—薛線1114而電性連接至該短引 線指m8之第一接觸塾1112。第二晶粒1116係用黏著劑 y =黏接至該第-晶粒1104之頂部及該長引線指⑴0。 該第二晶粒1116係自該第—晶粒_偏移,且與該第一 晶粒1104具有相同大小或幾乎相同之大小。該第二晶粒 L16該長引線指U1G之遠端部份H2G上,且不覆 S第接觸墊1112。該第二晶粒J J i 6具有以第二銲線 1124而電性連接至該長引線指iuq之第二接觸塾m 封裝膠體1126包覆部分之該第—晶粒ιι〇4、部分之該導 94053 12 200812056 線架110 6、該第-曰私11彳z: ^ -狄一 弟一日日粒1116、該第一銲線1114、以及該 弟--雀f線112 4。
V 該支撐式積體電路封裝件純賭具有積體電路封 二=、統102(第1圖)的優點。此外,該等支揮物㈣允 圖)夕。個支撐式積體電路封裳件系統1102被堆疊(見第14 人現參考第]2圖,其中係顯示該支樓式積體電路封裝件 糸統1102之俯視圖。 /現翏考弟13圖,其中係顯示該支撐式積體電路封裝株 糸統1102之仰視圖。 ,…’ 現參考弟I4圖,其中传顯+万士 奋田 路封裝件系統⑽及第;;互_^^\支撑式積體電 MM之剖面圖。^支掉式積體電路封裝件系統 之倒=考第Μ圖’其中係顯示根據本發明之另-實施例 之倒置㈨…咖幻堆疊積體電路封裝件系統Μ”之 在此實施例中,頂部支撐式積體電路封裝件系統⑽ 係倒置的且被安置於底立P古 底^支稼式積體電路封裝件系統 2上。因此,該等第一晶粒蘭被暴 熱移除。 π ^善 現茶考第16圖,其中係顯示根據本發明之另一盘 之積體電路封裝件系統16〇2之剖面圖。該積體電 = 系統1602包括導線架1606中第一晶粒16〇4。該導:加 =〇6於該第—晶粒應之相對側上具有短引線指ΐ6〇8^ 長引線指⑹0。該第—晶粒圖具有以第—銲線⑹^而 94053 13 200812056 電性連接至該短引線指1608之第一接觸墊1612。第二曰 粒1616係用黏著齊"618黏接至該第一晶粒16〇4之頂部: 該長引線指161〇。該第二晶粒1616係自該第一晶粒16〇4 偏移,且明顯大於該第—晶粒16G4。該第二晶粒1616係 =該長引線指161G之明顯部份㈣上,且不覆蓋該第 接觸塾1612。該第-曰抑θ + 豕弟一日日粒1616具有以第二銲線1624而 、性連接至該長引線指161〇之第二接觸墊162 體祕,覆部分之該第—晶粒_、部分之該導線架 6該弟—晶敖1616、該第—銲線16】4、以及玆笛二 線1624 〇 ,奪 /積體電路封裝件系統16G2具有積體電路封裝件系 ί (第1圖)之優點。此外,該明顯部份獅對該第二 曰曰粒1616之銲線接合提供增加的支撐力。 現麥考第17圖,其巾係顯示根據本發明之另—實施例 ^體迅路封裝件系統17〇2的剖面圖。該積體電路封裝件 拇:1702係與積體電路封裝件系統1〇2(第1圖)相同,但 在該弟—晶粒116上的第三接觸墊1734。該第三接 ^ 734係位於该第二晶/粒116之與該第一晶粒104上之 塾112相同側上°第三鮮線1736將該第三接觸墊 电性連接至該短引線指108。 圭 考第1 8圖,其中係顯示根據本發明之另一實施例 路封裝件系統18〇2的剖面圖。該積體電路封裝件 了、#12與積體電路封裝件系統m2(第17圖)相同,除 ^積肢電路封裝件系統僅有第—接觸墊112與第三 94053 14 200812056 • 接觸墊1734。 . 見’考第19圖’其中係顯不根據本發明之另-實施例 之凹痕式(祕ched)積體電路封褒件系、统19〇2的剖面圖。节 :痕式積體電路封裝件⑽㈣係與支撐式積體電㈣ 裝件系、統圖)相同,但增加了對準槽㈣食董 準柱胸。該對準槽1938與該對準柱1940有助於在_ 件堆登期間多個凹痕式積體電路封裝件系統1902 (見第20圖)。 千 現芩考第20圖,其中係顯示藉由該掛準槽^笫19 該Γ準柱测(第19圖)而互相堆疊之凹痕式積體電 2002 ^糸統測與第二凹痕式積體電路封裝件系統 現#考第21圖’其中係顯示根據本發明之實施例之積 210^封裝件系統2100之流程圖。該積體電路封裝件系統 之括於方塊21G2中,提供具有短引線指與長引線指 ^線架;於方塊2104中,安置第一晶粒於該導線架中; 2106中’將第二晶粒自該第一晶粒偏移;於方塊 將該偏移之第二晶粒用接著齡接至 =該長引線指;於方塊聽中,將該第一晶粒電性連減 j弓ί線指;於方塊2112中,將該第二晶粒電性連接到至 ^亥長弓卜線指或該短引線指’·以及於方塊2114中,包覆至 ^部分之該導線架、該第一晶粒及該第二晶粒於封裝谬體 中0 因此,已發現本發明之積體電路封裝件系統提供重要 94053 15 200812056 與迄今未知和無法得到之解決辦法、能力、以及功能性優 點,以用於減小尺寸並於多晶片相同大小晶粒封裝件中增 加氆度所產生之製程及組構(c〇nfigurati〇n)係直接的、具 成本效益的、不複雜的、極高度通用、準確的、敏感的、 以及有效的,且能藉由改造已知的元件來實施,以用於立 即、有效的、及經濟製造、應用、以及利用。 雖然本發明已結合特定最佳模式來描述,應該瞭解鑑 於先丽,料多替代、修改以及變傾在此技術領域具有 通•技勢者會疋顯而易見的。因此,本發明欲包含斛古茨 於附:的申請權利範圍之範疇内的所有此種替代、修改’: 士及艾化本文中迄今所述及或示出於附加的圖式中之 有標的均以說明及非限制的意義來詮釋。 【圖式簡單說明】 的剖=圖係根據本發明之實施例的積體電路封裝件系統 圖;第2圖係該積體電路封裝件系統於製造初期時之平面 第3圖係第2圖顯示之結構沿 的剖面圖; 有/、甲的線3-3所擷取 j 3圖之結構於替換第一晶粒後之圖; 圖係第4圖之結構於黏曰 第6圖係第7圖顯亍之㈣曰曰粒後之圖; 線6-6所拮取之剖面圖;、、、。#於銲線接合後沿著其中的 第7圖係第6圖顯示之結構之平面圖; 94053 16 200812056 程後之圖; 覆製程後之俯視 第8圖係第6圖顯示之結構於包覆製 第9圖係該積體電路封裝件系統於包 第10圖係該積體電路封裝件糸姑认—受杂丨 J衣仟糸統於包覆製程後之仰 視圖; 第11圖係根據本發明之另一眚渝也 力 戶、轭例之支撐式積體雷 路封裝件系統的剖面圖; 第12圖係該支樓式積體電路封裝件I統之俯視圖; 第13圖係該支推式積體電路封裝件系統之仰視圖; 第14圖係互相堆疊之支撐式積體電路封褒件系統的 剖面圖; 第15 ®係根據本發明之另一實施例之倒置堆疊積體 電路封裝件系統之剖面圖; /第16圖係根據本發明之另一實施例之積體電路封裝 件系統的剖面圖; 第Π圖係根據本發明之另一實施例之具有第三接觸 墊之積體電路封裝件系統的剖面圖; 第j8圖係根據本發明之另一實施例之僅具有第一接 觸墊^第三接觸墊之積體電路封裝件系統的剖面圖; 、,、第19圖係根據本發明之另一實施例之具有對準槽與 、子準柱之支撐式積體電路封裝件系統的剖面圖; 第20圖係具有對準槽與對準柱之互相堆疊之支撐式 積體,路封裝件系統的剖面圖;以及 第21圖係根據本發明之實施例之用於積體電路封裝 94053 17 200812056 件系統 【主要 1〇2 1〇4 1〇8 Π2 116 120 124 402 H〇2 Π〇4 H〇8 1112 Πΐ6 1120 Π24 1128 1502 1530 1532 J6〇2 】6〇4 之系統的流程圖。 元件符號說明】 積體電路封裝件系統 第一晶粒 106 短引線指 110 第一接觸墊 114 弟—晶粒 118 遠端部份 122 第二銲線 126 覆蓋膜 支撐式積體電 路封裝 第一晶粒 1106 短引線指 1110 第一接觸墊 1114 弟一晶粒 1118 遠端部份 1122 第二銲線 1126 支撐物 1402 導線架 長引線指 第一銲線 黏著劑 第二接觸 封裝膠體 導線架 長引線指 第一銲線 黏著劑 第二接觸墊 封裝膠體 第二支撐式封裳件 倒置堆疊積體電路封裝件系統 頂部支撐式積體電路封裝件系統 底部支撐式積體電路封裝件系統 積體電路封裝件系統 第一晶粒 M06 導綠架 短引線指 如〇長弓丨線指 94053 18 200812056 1612 第一接觸墊 1614 1616 第一 B jUjl. ^ —日日粒 1618 1620 明顯部份 1622 1624 第二銲線 1626 1702 積體電路封裝件系統 1734 第三接觸墊 1736 1802 積體電路封裝件系統 第一銲線 黏著劑 弟—接觸 封裝膠體 第三銲線 凹痕式積體電路料件系統 f準槽 1940對準柱 第二凹痕式積體電路封裴件系統 積體電路封裝件系統 1902 1938 2002 2100 2102 21〇4 2106 、 2108 、 2110 、 2112 、 21L· 方塊 19 94053

Claims (1)

  1. 200812056 十、申請專利範圍: 1· 一種積體電路封裝件系統(102),包括·· 提供具有知:引線指(108)及長引線指(11〇)之導線架 (106); 將第一晶粒(104)置放於該導線架(1()6)中; 將第二晶粒(116)自該第一晶粒(104)偏移; 將该偏移之第二晶粒〇 16)用黏著劑(π 8)黏接至該 第一晶粒(104)及該長引線指(11〇); 將该第一晶粒(1〇4)電性連接至該短引線指(1()8); 將該第二晶粒(116)電性連接到至少該長引線指 (11〇)或該短引線指(1〇8);以及 包覆至少部分之該導線架(1〇6)、該第一晶粒(1〇4) 及該第二晶粒Π16)於封裝膠體(126)中。 2·如申請專利範圍第1項之系統,其中·· 提供該導線架(106)進一步包括提供具有支撐物 (1128)之該導線架(106);以及 晶粒(104)及該第一曰 不一日日 包括形成支撐式封裝 包覆該導線架(106)、該第二 粒(116)於封裝膠體(126)中進一步 件(1102);以及 該糸統進一步包括: 提供第二支撐式封裝件(1402);以及 封裝件 堆疊該第二支撐式封裝件(14Ό 2)於該支撐式 上(1102) 〇 3 ·如申請專利範圍第1項之系統,其中·· 94053 20 200812056 提供該導線架(106)進一步包括提供具有支撐物之 該導線架(106);以及 包覆該導線架(1〇6)、該第一晶粒〇4)及該第二晶 粒(116)於封裝膠體(126)中進一步包括形成支撐式封裝 件(1532);以及 該系統進一步包括·· 提供第二支撐式封裝件(1530); 倒置該第二支撐式封裝件(1530);以及 將該倒置之第二支撐式封裝件(153〇)堆疊於該支撐 式封裝件(1532)上。 4·如申請專利範圍第i項之系統,其中,將第二晶粒(116) 偏移進一步包括將大於該第一晶粒(104)之該第二晶粒 (116)偏移。 5·如申请專利範圍第1項之系統,進一步包括將該第二晶 粒(Π6)電性連接至該短引線指(1〇8)及該長引線指 (110) 〇 6· 一種積體電路封裝件系統(102),包括: 導線架(106),具有短引線指(108)及長引線指(11〇); 第一晶粒(104),係在該導線架(1〇6)中且電性連接 至该短引線指(108); 第二晶粒(116),係自該第一晶粒(1 〇4)偏移且電性 連接至丨至少该長引線指(110)或該短引線指(108); 黏著劑(118),黏接該第二晶粒(116)至該第一晶粒 (104)和該長引線指(11〇);以及 94053 21 200812056 封裝膠體(126),包覆至少邱八令& 匕復主Λ#刀之該導線架(106)、 該弟一日日粒(104)及該第二晶粒(116)。 如申請專利範圍第6項之系統,其十: 該導線架⑽)進-步包括形成切式封裝件⑴〇2) 之支#物;以及 該糸統進一步包括: 第二支撐式封裝件(14G2) ’係堆疊在該支撐式 件(1102)上。 8·如申請專利範圍第6項之系統,其中: 該導線架(106)進一步包括形成支撐式封裝件(1532) 之支#物;以及 該糸統進一步包括: 第二支撐式封裝件(1530),係倒置且堆疊在該支撐 式封裝件(1532)上。 9·如申請專利範圍第6項之系統,其中,該第二晶粒(116) 係大於該第一晶粒(1〇4)。 10·如申請專利範圍第6項之系統,進一步包括: 第一銲線(wire)(114),將該第一晶粒(1〇4)電性連接 至該短引線指(108); 弟一焊線(124) ’將該第二晶粒(116)電性連接至該 長引線指(110);以及 弟二鲜線(1736) ’將該第二晶粒(116)電性連接至該 短引線指(108)。 22 94053
TW096126509A 2006-07-21 2007-07-20 Integrated circuit package system with offset stacked die TWI348755B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/459,305 US7727816B2 (en) 2006-07-21 2006-07-21 Integrated circuit package system with offset stacked die

Publications (2)

Publication Number Publication Date
TW200812056A true TW200812056A (en) 2008-03-01
TWI348755B TWI348755B (en) 2011-09-11

Family

ID=38957033

Family Applications (2)

Application Number Title Priority Date Filing Date
TW100113666A TWI425615B (zh) 2006-07-21 2007-07-20 具有偏移式堆疊晶粒之積體電路封裝件系統
TW096126509A TWI348755B (en) 2006-07-21 2007-07-20 Integrated circuit package system with offset stacked die

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW100113666A TWI425615B (zh) 2006-07-21 2007-07-20 具有偏移式堆疊晶粒之積體電路封裝件系統

Country Status (3)

Country Link
US (3) US7727816B2 (zh)
TW (2) TWI425615B (zh)
WO (1) WO2008010774A1 (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7727816B2 (en) * 2006-07-21 2010-06-01 Stats Chippac Ltd. Integrated circuit package system with offset stacked die
TWI306658B (en) * 2006-08-07 2009-02-21 Chipmos Technologies Inc Leadframe on offset stacked chips package
US7923846B2 (en) * 2007-11-16 2011-04-12 Stats Chippac Ltd. Integrated circuit package-in-package system with wire-in-film encapsulant
JP2010056372A (ja) * 2008-08-29 2010-03-11 Sanyo Electric Co Ltd 樹脂封止型半導体装置とその製造方法
FR2951019B1 (fr) * 2009-10-07 2012-06-08 Valeo Etudes Electroniques Module de puissance pour vehicule automobile
JP5499696B2 (ja) * 2009-12-25 2014-05-21 富士通セミコンダクター株式会社 半導体装置及び実装構造
GB2518476B (en) 2013-09-20 2015-11-04 Silicon Lab Inc Multi-chip modules having stacked television demodulators
US11521947B1 (en) * 2021-07-14 2022-12-06 Nxp Usa, Inc. Space efficient flip chip joint design

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0595021A1 (en) 1992-10-28 1994-05-04 International Business Machines Corporation Improved lead frame package for electronic devices
US5455740A (en) * 1994-03-07 1995-10-03 Staktek Corporation Bus communication system for stacked high density integrated circuit packages
US5612570A (en) 1995-04-13 1997-03-18 Dense-Pac Microsystems, Inc. Chip stack and method of making same
TW404030B (en) * 1999-04-12 2000-09-01 Siliconware Precision Industries Co Ltd Dual-chip semiconductor package device having malposition and the manufacture method thereof
TW497376B (en) * 1999-05-14 2002-08-01 Siliconware Precision Industries Co Ltd Dual-die semiconductor package using lead as die pad
US6605875B2 (en) 1999-12-30 2003-08-12 Intel Corporation Integrated circuit die having bond pads near adjacent sides to allow stacking of dice without regard to dice size
JP2002231882A (ja) * 2001-02-06 2002-08-16 Mitsubishi Electric Corp 半導体装置
US6664618B2 (en) 2001-05-16 2003-12-16 Oki Electric Industry Co., Ltd. Tape carrier package having stacked semiconductor elements, and short and long leads
US6900528B2 (en) * 2001-06-21 2005-05-31 Micron Technology, Inc. Stacked mass storage flash memory package
JP3776427B2 (ja) * 2003-11-17 2006-05-17 沖電気工業株式会社 半導体装置及びその製造方法
JP2005150456A (ja) 2003-11-17 2005-06-09 Oki Electric Ind Co Ltd 半導体装置及びその製造方法
US20050212144A1 (en) 2004-03-25 2005-09-29 Rugg William L Stacked die for inclusion in standard package technology
JP4372022B2 (ja) * 2004-04-27 2009-11-25 株式会社東芝 半導体装置
JP2006269903A (ja) 2005-03-25 2006-10-05 Shinko Electric Ind Co Ltd 半導体装置用リードフレーム
US7375415B2 (en) * 2005-06-30 2008-05-20 Sandisk Corporation Die package with asymmetric leadframe connection
WO2007145599A1 (en) 2006-06-12 2007-12-21 Stats Chippac Ltd Integrated circuit package system with offset stacked die
US7727816B2 (en) * 2006-07-21 2010-06-01 Stats Chippac Ltd. Integrated circuit package system with offset stacked die
US7618848B2 (en) * 2006-08-09 2009-11-17 Stats Chippac Ltd. Integrated circuit package system with supported stacked die

Also Published As

Publication number Publication date
US20100193926A1 (en) 2010-08-05
TWI348755B (en) 2011-09-11
US8018041B2 (en) 2011-09-13
US7727816B2 (en) 2010-06-01
US8759954B2 (en) 2014-06-24
TWI425615B (zh) 2014-02-01
US20080017955A1 (en) 2008-01-24
TW201135907A (en) 2011-10-16
US20110284998A1 (en) 2011-11-24
WO2008010774A1 (en) 2008-01-24

Similar Documents

Publication Publication Date Title
TWI379362B (en) Integrated circuit package system with interposer
US7144800B2 (en) Multichip packages with exposed dice
KR102800607B1 (ko) 반도체 패키지 및 반도체 패키지의 제조 방법
US8334171B2 (en) Package system with a shielded inverted internal stacking module and method of manufacture thereof
US7968996B2 (en) Integrated circuit package system with supported stacked die
TW200915519A (en) Semiconductor package and manufacturing method thereof
TW200812056A (en) Integrated circuit package system with offset stacked die
US9548220B2 (en) Method of fabricating semiconductor package having an interposer structure
JP2016219837A (ja) スタックデバイス及びスタックデバイスの製造方法
TW200913194A (en) Semiconductor package and manufacturing method thereof
TWI495080B (zh) 具有無黏性封裝件固接之積體電路封裝件內封裝件系統及其形成方法
US7981702B2 (en) Integrated circuit package in package system
US20070209834A1 (en) Integrated circuit leaded stacked package system
KR20090018949A (ko) 오프셋 적층형 다이를 구비한 집적회로 패키지 시스템
CN101226929B (zh) 半导体封装结构及其制造方法
US20070052082A1 (en) Multi-chip package structure
US20070085184A1 (en) Stacked die packaging system
TWI604593B (zh) 半導體封裝件及其製法
TWI338927B (en) Multi-chip ball grid array package and method of manufacture
TW201001632A (en) Chip rearrangement package structure and the method thereof
TW563234B (en) Multi-chip semiconductor package and fabrication method thereof
KR20090098074A (ko) 스택 패키지의 제조방법