[go: up one dir, main page]

TW200810036A - IC stack package having a plurality of encapsulants sharing a same substrate - Google Patents

IC stack package having a plurality of encapsulants sharing a same substrate Download PDF

Info

Publication number
TW200810036A
TW200810036A TW095128935A TW95128935A TW200810036A TW 200810036 A TW200810036 A TW 200810036A TW 095128935 A TW095128935 A TW 095128935A TW 95128935 A TW95128935 A TW 95128935A TW 200810036 A TW200810036 A TW 200810036A
Authority
TW
Taiwan
Prior art keywords
integrated circuit
package
substrate
flexible substrate
encapsulant
Prior art date
Application number
TW095128935A
Other languages
English (en)
Other versions
TWI302733B (en
Inventor
Song-Yuh Tseng
Original Assignee
Walton Advanced Eng Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Walton Advanced Eng Inc filed Critical Walton Advanced Eng Inc
Priority to TW095128935A priority Critical patent/TWI302733B/zh
Publication of TW200810036A publication Critical patent/TW200810036A/zh
Application granted granted Critical
Publication of TWI302733B publication Critical patent/TWI302733B/zh

Links

Classifications

    • H10W72/884
    • H10W74/016
    • H10W90/00
    • H10W90/734
    • H10W90/754

Landscapes

  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Description

200810036 九、發明說明: 【發明所屬之技術領域】 本發明係有關於積體電路堆疊構造,特別係有關於 一種多封膠體共用基板之積體電路堆疊構造。 【先前技術】
在以往的積體電路封裝構造中,在一個別的基板上 形成有一封膠體,以密封保護積體電路晶片。多個積 體電路封裝構造會縱向堆疊,以減少接合至印刷電略 板之表面覆蓋面積(footprint)。 本國專利公告第55S153號「可堆疊式半導體封较 結構」揭示一種可堆疊式積體電路封裝構造,在封膠 體之頂面設有一頂封裝基板,並以一軟性電路板兩側 連接該頂封裝基板與一形成有封膠體之底封裝基板 在上方的頂封裝基板可供3D堆疊另一積體電路封裝
構造。在此一習知架構中,使用了大量的封裝基板,X 導致封裝成本的提高。 尽國專 「五丁 7賤褥坡 揭示一種積體電路封裝之堆疊構造,複數個積體、J 封裝構造各包含有一基板與一晶片並 路 休露的曰 片背面,雨兩晶片背面相對並以一接合膠黏钟 曰曰 晶片背面比較小面積且光滑’容易有位移與魏著由於 的問題。此外,每一積體電路封裝構造亦是採=不佳 基板’再以軟性電路板側向連接,壤 個別 守双程中兩 組裝步驟增多。 而要的 5 200810036 【發明内容】 本發明之主要目的係在於提供一種多封膠體共用 基板之積體電路堆疊構造,將多個積體電路封裴構造 整合在一可撓性基板並可堆疊固定,有效運用該可撓 性基板之封膠面積,以降低製造成本並縮小表面覆蓋=
本發明之次一目的係在於提供一種多封膠體共用 基板之積體電路堆疊構造,具有增進封膠體之黏著面 積、防止黏著材料溢膠之功效。 本發明之另一目的係在於提供一種多封膠體共用 基板之積體電路堆疊構造,$中一封膠體係具有:易 膠孔,不需要在壓模之後另施以其它不必要的蝕 』或每射鑽孔步驟,而避免對該積體電 件造成損害。 1構w之兀 方窣夾眘月的目的及解決其技術問題是採用以下技術 積體雷政現的。本發明揭示一種多封膠體共用基板之 =電路堆4構造’主要包含—可撓性基板一第一封膠 #膠體以及—黏著材料。該可撓性基板係具有一 上表面鱼一 ΊΓ ^ ^ ~ 。“第一封膠體係形成於該可撓性基板之 上表面並密封有—隻—曰 ^ ^ . 第一 Μ片。該第二封膠體其係形成於該可 挽性基板之上矣& # h i 极之上表面並密封有—第二晶片,其 在該第一封膠體盥訪楚-+ 』挽性基板 以第一封膠體之間的區段係 使該第二封膠體折暴力兮哲 ^ 斜 乂 封膠體之上方。該黏著材料係 黏者在折受後之兮^ , 亥第—封膠體之頂面與該第一封膠體之頂 6 200810036 面在另f施例中’該第二封膠體可折疊在該第一封膠體 之側面此外,複數個容膠穴或容膠槽係可形成在該第一封 膠體之頂面、側面或是該第二封膠體之頂面。 本發明的目的及解決其技術問題還可採用以下技 術措施進一步實現。 在則述的夕封膠體共用基板之積體電路堆疊構造 中’該第-封膠體之頂面係形成有複數個容膠穴。
在刖述的夕封膠體共用基板之積體電路堆疊構造 中,該些容膠穴係由複數壓模針點(multiple ㈣所形 成的原生孔。 在别述的夕封膠體共用基板之積體電路堆疊造 中’另包含有複數個外接端子,其係設置於該可撓性且基板之 該下表面。 在前述的多封膠體共用基板之積體電路堆疊構造 中,該些外接端子係對準於該第一封膠體之下方。 在前述的多封膠體共用基板之積體電路堆疊構造 中,該些外接端子係包含銲球。 1 在前1的多封膠體共用基板之積體電路堆疊構造 中,該黏著材料係為非導電性液態黏膠。 【實施方式】 不—種多封膠體 圖係為該積體電 為該積體電路堆 在本發明之第一具體實施例中,揭 共用基板之積體電路堆疊構造,第1 路堆疊構造之戴面示意圖,第2圖係 疊構造在未摺疊狀態之截面示意圖。 7 200810036 如第1及2圖所示,一種積體電路堆疊構造1〇〇主 要包含一可撓性基板110、一第一封膠體12〇、一第二封膠 體1 3 0以及一黏著材料i 4〇。該可撓性基板丨丨〇係具有一上 表面111與下表面112,該第一封膠體120與該第二封勝 體1 3 0係共用該可撓性基板丨1 〇,即是複數個積體電路封裝 構造共用同一基板。此外,在封膠體堆疊之後不會增加該積 體電路堆疊構造1〇〇在對外表面接合時的表面覆蓋面 積(footprint)。 該第一封膠體120係形成於該可撓性基板11〇之上表面 111並密封有一第一晶片150。在本實施例中,利用複數個 第一銲線152電性連接該第一晶片150之複數個銲墊15ι至 該可棱性基板11 0。 該第一封膠體120之頂面121係形成有複數個容膠穴 122,以容納該黏著材料14〇並增加對該黏著材料14〇之黏 著面積。如第3圖所示,在本實施例中,該些容膠穴122可 進一步區分為在該第一晶片150上方的中央孔與在第一封膠 體1 20之周邊孔。較佳地,該些容膠穴i 22係由複數壓模針 點3 0(multiple mold pin)所形成的原生孔(如第4A圖所示), 可快速形成該些容膠穴122,不需要在壓模之後另施以其它 不必要的姓刻或雷射鑽孔步驟’而避免對該積體電路堆疊 構造100之可撓性基板110等其它元件的損害。 該第二封膠體13 0係形成於該可撓性基板11 〇之上表面 111並密封有一第二晶片160,在本實施例中,利用複數個 第二銲線1 62電性連接該第二晶片1 60之複數個銲墊! 6丨至 8 200810036 該可撓性基板110。該第二晶片160係可該第一晶片15〇可 為相同的積體電路晶片。其中,如第1圖所示,該可挽性基 板110在該第一封膠體120與該第二封膠體130之間的區段 係為可彎折並具有互連線路(圖未繪出),以使該第二封膠體 130折疊在該第一封膠體12〇之上方,以減少表面覆蓋面 積。 如第1圖所示,該黏著材料140係黏著在折疊後之該第 二封膠體130之頂面131與該第一封膠體12〇之頂面121, 以機械式固定該第二封膠體130,使該第二封膠體13〇不會 滑移鬆脫。通常該黏著材料14〇係可選用非導電性液態黏 膠’例如環氧熱固樹脂。 此外,該積體電路堆疊構造100可另包含有複數個外接 端子170,其係設置於該可撓性基板11〇之該下表面“2。 在本實施例中,該些外接端子丨70係對準於該第一封膠體 120之下方,以供對外表面接合。該些外接端子17〇係可包 含銲球(solder ball)。 因此,在上述之積體電路堆疊構造10〇中,其係整合至 少兩個封裴構造,其封膠體120與130係可共用同一個可撓 性基板no。當黏著材料140黏接兩封膠體12〇與13〇之後, 其整體表面覆蓋面積(即表面接合一印刷電路板之後,該積 體電路堆疊構造100所佔據的面積)約略等同一個封裝構造 的表面覆蓋面積。此外,在本實施例中,該第一封膠體12〇 之谷膠八122係具有增進黏著面積,防止黏著材料14〇溢膠 之功效。 9 200810036 第4A至4D圖係繪示該積體電路堆疊構造1〇〇在形 成該第一封膠體120之過程中之局部截面示意圖。首 先’如第4A圖所示,在壓模步驟中,該可撓性基板丨丨〇係 爽合在一上模具10與一下模具2()之間。在該上模具之
模穴内設有複數個壓模針點3〇,以在壓模步驟中同時形成上 述之容膠穴122。如第4B圖所示,在壓模步驟之後,當該 第一封膠體120形成之際,該第一封膠體12〇之頂面便形成 有複數個容膠穴122。此外,在本實施例中,該第一封膠體 120係密封在該可撓性基板11〇上之第一晶片15〇與該些第 銲線152。通常上述之第二封膠體13〇係與該第一封膠體 120同時形成(圖未繪出)。如第4C圖所示,可利用植球或/ 及銲料回銲技術將該些外接端子m設置在該可撓性基板 110之該下表® Π2。該些外接料17〇係可對準於該第一 封膠體i20之下方。之後,如第4D圖所示,以點 -點膠針頭4。提供該黏著材料14〇,將該黏著材料;4〇线 在該第一封膠體12 0之頂面12 1,可填入$小 』具入至少一部分之該些 容膠穴122内,例如在該第一晶片15〇 工万之中央孔。最後, 折疊該可撓性基板1 1 〇,使該第-私舰μ t 史哀第一封膠體13〇之頂面131可 黏接至該黏著材料140,即可組製成如第 路堆疊構造1〇〇。 帛1圖所不之積體電 請參閱第5及6圖,在本發明之第:具體實施例中 一種多封膠體共用基板之積體電路堆叠構造200係主要 包含一可撓性基板210、一第一封膠體22〇、至,一’、要 膠體230以及一黏著材料24。。在本實施例中至::第二封 仕第一封滕 10 200810036 膠 體220之側面(例如是兩侧或是四側邊)各黏接有一第二封 體 230 〇 該可撓性基板210係具有一上表面211與一下表面212。 其中,該可撓性基板210之上表面211係被該第一封膠體22〇 與該些第二封膠體230所共用。 該第一封膠體220係形成於該可撓性基板2ι〇之上表面 211並密封有-第—晶片250。並且,該些第二封膠體㈣ 亦形成於該可撓性基板21〇之上表面211並密封有一第二晶 片260其中,該可撓性基板21〇在該第一封膠體與該 第二封膠體23G之間的區段係為可彎折。此外,該第一封膠 體220另密封複數個第—銲線252,其係電性連接該第一晶 片250之複數個銲塾251至該可撓性基板加;該第二封膠 體230另&封複數個第二銲線262,其係電性連接該第二晶 片260之複數個銲墊261至該可撓性基板21〇。 再如第5圖所示,該些第二封膠體23〇係可折疊在該第 一封膠體22〇之側面222。該黏著材料㈣係黏著在折疊後 之該些第二封膠體230之頂面231與該第-封膠體220之側 故該二第一封膠體230被該黏著材料24〇所機械固 定至該第-封膝體22〇。在本實施例中,該積體電路堆疊 構造2〇0另包含有-散熱片·,其係設置於該第一封膠體 2 2 〇之頂面2 2 1,用以;隹私备并以 曰進政熱並增加可供該些第二封膠體 2 3 0黏貼的部位。 較佳地,如第6圖所示,該第—封膠體22〇之侧面⑵ 係形成有複數個第一容膠穴223或容膠槽或者可在該第二 200810036 封膠體230之頂面231形成 ^ ^ 有複數個第二容膠穴232或容膠 槽’以增加該黏著材料240之黏荽 0之黏耆面積與黏著強度,並可減 輕該黏者材料240之溢膠程度。 該積體電路堆疊構造2〇〇 乃』巴3有複數個外接端子 270,其係設置於該可撓^ ^ 双1下表面212。該些外 接端子270係對準於該第一封膠體22〇之下方。 — 以上所述’僅是本發明的較佳實施例而已,並非對 本發明作任何形式上的限制,雖然'本發明已以較佳實 施例揭露如上’然而並非用以限定本發明,任何熟悉 本項技術者’在不脫離本發明之技術範圍0,所作的 任何簡單修改、等效性變化與修飾,均仍屬於本發明 的技術範圍内。 【圖式簡單說明】 第1圖:依據本發明之第一具體實施例,一種多封膠 體共用基板之積體電路堆疊構造之截面示意
圖0 第2圖:依據本發明之第一具體實施例,該積體電路 堆疊構造在未摺疊狀態之截面示意圖。 第3圖:依據本發明之第一具體實施例,該積體電路 堆疊構造之其中一封膠體之俯視示意圖。 第4A至4D圖:依據本發明之第一具體實施例,該積 體電路堆疊構造在其封膠體形成過程中之爲 部截面示意圖。 第5圖:依據本發明之第二具體實施例,另一種多封 12 200810036 膠體共 用基板之積 體電路堆疊構造之截面 意圖。 第6 圖:依據本 .發明 之第二 具體實施例, 該積體電 堆疊構 造在未摺疊狀態之截面示 意 圖。 【主 要元件符號說明】 10 上模具 20 下模具 30 壓 模針點 40 點膠針頭 100 積體電路堆 疊構造 110 可撓性基板 111 上表面 112 下 表面 120 第一封膠體 121 頂面 122 容 膠穴 130 第二封膠體 131 頂面 140 黏著材料 150 第一晶片 151 銲墊 152 第 一銲線 160 第二晶片 161 銲墊 162 第 二銲線 170 外接端子 200 積體電路堆 疊構造 210 可撓性基板 211 上表面 212 下 表面 220 第一封膠體 221 頂面 222 側 面 223 第一容膠穴 230 第二封膠體 231 頂面 232 第 二容膠穴 240 黏著材料 250 第一晶片 251 銲塾 252 第 一鲜線 260 第二晶片 261 銲墊 262 第 二銲線 270 外接端子 280 散熱片 13

Claims (1)

  1. 200810036 十、申請專利範圍: 1、一種多封膠體共用基板之積體電路堆疊構造,包含: 一可撓性基板,其係具有一上表面與一下表面; 一第一封膠體,其係形成於該可撓性基板之上表面並密 封有一第一晶片; 一第二封膠體,其係形成於該可撓性基板之上表面並密 封有一第二晶片,其中該可撓性基板在該第一封膠體與 該第二封膠體之間的區段係為可彎折,以使該第二封膠 體折疊在該第一封膠體之上方;以及 黏著材料,其係黏著在折疊後之該第二封膠體之頂面 與該第一封膠體之頂面。 2、 如申請專利範圍帛1項所述之多封膠體共用基板之積體 電路堆疊構造,其中該第一封膠體之頂面係形成有複數 個容膠穴。 3、 如申凊專利範圍第2項所述之多封膠體共用基板之積體 電路堆疊構造,其中該些容膠穴係由複數壓模針點 (multiple m〇id pin)所形成的原生孔。 斗、如申請專利範圍帛i項所述之多封膠體共用基板之積體 電路堆疊構造,另包含有複數個外接端子,其傍、設置於 該可撓性基板之該下表面。 5、 如申請專利範圍第4項所述之多封膠體共用基板之積體 電路堆疊構造’其中該些外接端子係對準於該第一封膠 體之下方。 6、 如申請專利範圍第4項所述炙 巧坏述之夕封膠體共用基板之積體 14 200810036 電路堆疊構造,其中該些外接端子係包含銲球。 7、如申請專利範圍第i項所述之多封膠體共用基板之積體 電路堆疊構造’其中該黏著材料係為非導電性液態黏膠。 8 種多封膠體共用基板之積體電路堆疊構造,包含: 一可撓性基板’其係具有一上表面與一下表面; 一第一封膠體,其係形成於該可撓性基板之上表面並密 封有一第一晶片; 至少一第二封膠體,其係形成於該可撓性基板之上表面 並岔封有一第二晶片,其中該可撓性基板在該第一封膠 體與該第二封膠體之間的區段係為可彎折,以使該第二 封膠體折疊在該第一封膠體之側面;以及 黏著材料’其係黏著在折疊後之該第二封膠體之頂面 與該第一封膠體之侧面。 9如申叫專利範圍第8項所述之多封膠體共用基板之積體 電路堆受構造,其中該第一封膠體之側面係形成有複數 個容膠穴或容膠槽。 1〇如申%專利旄圍第8項所述之多封膠體共用基板之積 體電路堆疊構造,其中該第二封膠體之頂面係形成有複 數個容膠穴或容膠槽。 11如申4專利範圍第9或1〇項所述之多封膠體共用基板 積體電路堆$構造,其中該些容膠穴或是容膠槽係由 稷數壓模針點(multipie m〇ld pin)所形成的原生孔。 12如申凊專利範圍第8項所述之多封膠體共用基板之積 體電路堆疊構造,另包含有複數個外接端子,其係設置 15 200810036 於该可撓性基板之該下表面。 13、如申請專利範圍 體電路堆疊構造, 膠體之下方。 第12項所述之多封膠體共用基板之積 其中該些外接端子係對準於該第一封 1 4、如申請專利範 項所述之多封膠體共用基_ 體電路堆疊槿土告,甘 其中該些外接端子係包含銲球。 1 5、如申請專利範圚 ^ φ ^ 弟8項所述之多封膠體共用基板之積 體電路堆疊構造,盆 ^ Τ该黏者材料係為非導電性液態黏 膠0 8項所述之多封膠體共用基板之積 包含有一散熱片,其係設置於該第 16、如申請專利範園第 體電路堆疊構造,另 一封膠體之頂面。 16
TW095128935A 2006-08-07 2006-08-07 Ic stack package having a plurality of encapsulants sharing a same substrate TWI302733B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW095128935A TWI302733B (en) 2006-08-07 2006-08-07 Ic stack package having a plurality of encapsulants sharing a same substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095128935A TWI302733B (en) 2006-08-07 2006-08-07 Ic stack package having a plurality of encapsulants sharing a same substrate

Publications (2)

Publication Number Publication Date
TW200810036A true TW200810036A (en) 2008-02-16
TWI302733B TWI302733B (en) 2008-11-01

Family

ID=44767288

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095128935A TWI302733B (en) 2006-08-07 2006-08-07 Ic stack package having a plurality of encapsulants sharing a same substrate

Country Status (1)

Country Link
TW (1) TWI302733B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI547885B (zh) * 2015-04-08 2016-09-01 麥克思股份有限公司 指紋辨識裝置
CN108307584A (zh) * 2017-01-13 2018-07-20 株式会社村田制作所 元器件模块
CN112053963A (zh) * 2020-09-14 2020-12-08 山东傲天环保科技有限公司 一种散热型封装结构及其制备方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI547885B (zh) * 2015-04-08 2016-09-01 麥克思股份有限公司 指紋辨識裝置
CN108307584A (zh) * 2017-01-13 2018-07-20 株式会社村田制作所 元器件模块
CN112053963A (zh) * 2020-09-14 2020-12-08 山东傲天环保科技有限公司 一种散热型封装结构及其制备方法
CN112053963B (zh) * 2020-09-14 2022-08-16 深圳市深鸿盛电子有限公司 一种散热型封装结构及其制备方法

Also Published As

Publication number Publication date
TWI302733B (en) 2008-11-01

Similar Documents

Publication Publication Date Title
JP4808408B2 (ja) マルチチップパッケージ、これに使われる半導体装置及びその製造方法
CN103378017B (zh) 高密度3d封装
US6462412B2 (en) Foldable, flexible laminate type semiconductor apparatus with reinforcing and heat-radiating plates
KR101190920B1 (ko) 적층 반도체 패키지 및 그 제조 방법
US7215033B2 (en) Wafer level stack structure for system-in-package and method thereof
CN100459122C (zh) 多芯片封装体及其制造方法
CN102169863B (zh) 窗口球栅阵列半导体封装体
TW558817B (en) A semiconductor package and the method of the semiconductor package
TW557556B (en) Window-type multi-chip semiconductor package
CN101236910B (zh) 将半导体部件导电连接至衬底的方法和半导体结构
US8164189B2 (en) Multi-chip semiconductor device
US20080088002A1 (en) Chip package structure
KR102170197B1 (ko) 패키지 온 패키지 구조들
TW201828431A (zh) 一種封裝結構及其製造方法
CN106206458B (zh) 一种叠层集成电路封装结构
US8063474B2 (en) Embedded die package on package (POP) with pre-molded leadframe
TWI442522B (zh) 凹穴晶片封裝結構及使用凹穴晶片封裝結構之層疊封裝結構
TW200810036A (en) IC stack package having a plurality of encapsulants sharing a same substrate
TW200805618A (en) Low profile semiconductor system having a partial-cavity substrate
JP2015046626A (ja) 積み重ね型ダイパッケージ用のマルチダイ・ビルディングブロック
KR100443516B1 (ko) 적층 패키지 및 그 제조 방법
KR20080005735A (ko) 적층형 반도체 패키지 및 그 제조방법
TWI338927B (en) Multi-chip ball grid array package and method of manufacture
TW202139396A (zh) 雙晶粒半導體封裝結構及其製備方法
TWI278049B (en) Stackable back-to-back flip chip package