[go: up one dir, main page]

TW200818518A - Low forward voltage drop transient voltage suppressor and method of fabricating - Google Patents

Low forward voltage drop transient voltage suppressor and method of fabricating Download PDF

Info

Publication number
TW200818518A
TW200818518A TW096122248A TW96122248A TW200818518A TW 200818518 A TW200818518 A TW 200818518A TW 096122248 A TW096122248 A TW 096122248A TW 96122248 A TW96122248 A TW 96122248A TW 200818518 A TW200818518 A TW 200818518A
Authority
TW
Taiwan
Prior art keywords
suppressor
voltage
reverse
diode
schottky
Prior art date
Application number
TW096122248A
Other languages
English (en)
Other versions
TWI346392B (en
Inventor
Lung-Ching Kao
Pu-Ju Kung
Yu-Ju Yu
Original Assignee
Vishay General Semiconductor
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vishay General Semiconductor filed Critical Vishay General Semiconductor
Publication of TW200818518A publication Critical patent/TW200818518A/zh
Application granted granted Critical
Publication of TWI346392B publication Critical patent/TWI346392B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/50PIN diodes 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D8/00Diodes
    • H10D8/60Schottky-barrier diodes 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/201Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits
    • H10D84/204Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors
    • H10D84/221Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors of only diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/60Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
    • H10D84/676Combinations of only thyristors
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49169Assembling electrical component directly to terminal or elongated conductor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49169Assembling electrical component directly to terminal or elongated conductor
    • Y10T29/49171Assembling electrical component directly to terminal or elongated conductor with encapsulating

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Rectifiers (AREA)

Description

200818518 九、發明說明: 【相關發明案之交互參照】 本案依據35 U.S.C.第119條錄臨❹請案序號第 60805689號之優先權,其於2006年6月26曰提出申請, 其整體在此合併作為參考。 【發明所屬之技術領域】 本發明係相關於一低順向電壓降的暫態電壓抑制器以 及製造該低順向電壓降暫態的電壓抑制器之方法。 【先前技術】 蕭特基整流器(Schottky recti Her )通常具有在裳置内 部的特別障壁金屬接觸,以提供低順向電壓降並且廣泛的 使用在電氣電路中,以傳導順向電流而不會有明顯的傳導 功率漏失,但是,因為金屬障壁(metal barrier )的特性以 及在高表面電場下的能障衰退(barrier lowering ),蕭特 基整流器長久以來被詬病的是在額定反向電壓時之高反向 漏電量為具有強烈表面電場的嚴重能障衰退的元件,特別 針對低能障高度以及低反向電壓的蕭特基元件。另一方 面,PN結構的二極體和蕭特基二極體相較之下具有較低的 漏電流表現。因此,不可避免的是,因為元件中PN接面 的内建電位的本質,而造成即使在低電流密度之下也會出 現的高順向電壓降。整流器的應用因此變成在順向導電漏 失或是反向電源漏失限制下的交換條件。 5 200818518
結果’在例如硬碟控制電路設計的應用中,舉例而言, 〜+门的額疋電壓蕭特基整流器以及相對低的反向電壓額 定^態電壓抑制器(TVS)係、以平行連接,用以提供低順 σ电f P牛(極性保護),並且在同時間保護兩端的反向電 湧。蕭特基元件通常主要用作為極性保護,以確保在較低 :順向電壓降下’兩端以正確的方向連接。然%,因為在 控制電路中所需要的兩種實際元件,亦即蕭特基整流器以 ^ ^ ^ t ^ ^ ^ TVS ( Transient Voltage Suppressor ) ^ ^ 此種形式的電路結構成本為高,因此,所欲求的是在技術 上的改良以減低此種形式元件的成本。 乂引述的簡介來看,本發明之主要特徵與優點係在於 改進先前技術的狀態。 κ 目的、特徵與優點在於提供一低順向電 整降的暫態電壓抑制器,以及製造該低順向電壓降暫辕電
壓抑制器的方法。 W 本么月之另目的、特性與優點在於提供針對低反向 額定崩潰電壓之蕭特基整流器的低反向漏電流元件,以及 个赞明之另 将徵以及優點在於提供針對蕭特 基整流器之一低障辟古命、.1 • 土 N度以及低反向漏電流之元件,以及 其製造方法。 本發明之另一目的 額定蕭特基整流器。 本發明之另一目的 特徵與優點在於提供一高電流之 特徵與優點在於提供一低順向電 6 200818518 壓降的暫態電壓抑制器以及i製 久八方法,其製造上採取單 極二極體的優點,以減少雙極— 又從一極體的順向電壓間隙。 本發明之另一目的、牲料也值ϊ $4點在於提供一低順向電 壓降的暫態電壓抑制器,其 Μ ^ j以較為經濟的方式製造,在 使用上耐用,並且以有效率的方式操作。 本發明之另一目的、转料ώ说 特徵與優點在於提供製造改良後 的低順向電壓降的暫態電壓抑制器。 本發明上述之特徵優, ”、、 ^及其他的特徵與優點將會 從以下的說:書以及申請專利範圍而變得明顯。必須了解 的疋,/又有單一貫施例需要展現所有該些目#、特徵與優 點,或是任何其中之一者。 【發明内容】 一低順向電壓降暫態抑制器係由一低反向額定電壓之 PN_極體與局反向額定電壓之蕭特基整流器並聯組合至單 一晶片中所組成。 根據本發明之另—特徵,本發明得'由電連接至抑制器 之电氣電路所組成,以保護電氣電路避免反向極性以及 反向電源電湧。 “ ^艮據本發明之另一特徵,一硬碟組件係電氣連接至暫 態電壓抑制器之電路以電氣保護該硬碟。 根據本發明之另一特徵,其中該電壓抑制器係一蕭特 基整流器,其合併11_1^蕭特基整流器。 根據本發明之另一特徵,其中該蕭特基整流器具有一 7 200818518 p型區域,其主要使用作為在順向偏壓過程中之載體注入。 根據本發明之另一特徵,其中該蕭特基整流器具有一 PN擴散特性,其使用作為反向電壓控制以及電湧保護。 根據本發明之另一特徵,該積體電路元件係組構在一 碎基板上。 根據本發明之另一特徵,其中該基板具有植入摻雜。 根據本發明之另一特徵,其中該pn二極體具有放大 之防4 %,其主導反向電應之效能,因為在PN二極體之 接面區域的電場係遠離暫態電壓抑制器之晶片表面。 :艮據本發明之另-特徵,該暫態電壓抑制器係以第一 層與第二層蟲晶(epi)組構成,該第一層與第二層遙晶且 有:電阻蟲晶以形成蕭特基障壁,但是抑制器之額定電壓 係攸第一層磊晶的PN界面獲得。 根=發明之另一特徵,第一層蟲晶比第二層蟲晶具 有較鬲的濃度。 極4二本毛明之另一特徵’該暫態電壓抑制器係藉由基 其縮之PN二極體穿通設計所組構成,#中該蕭特 土正流益具有比PN二極體更長的基極寬度。 發明之另一特徵,其中f特基整流器具有比並 耳外連接的PN二極體fg ^ — 主 的反向額定電麼,使得當PN二極 體處於朋潰狀態時,蕭特其 極體之主要電場。特基之表面電場將大幅小於PN二 本發明之方法包含下列步 PN -極砰於^ 夕^驟.建立一低反向額定電壓 —極體於一基板上’以及建立一高反向額定電昼蕭特基 200818518 整流器,其與基板上的PN二極體以並聯方式電氣連接。 根據本發明方法之另一特徵,係封裝電壓抑制器,以 自動將電壓抑制器置放於電氣電路中。 根據本發明方法之另一特徵,係建立第一層與第二層 蠢晶於抑制器内,以讓蕭特基整流器具有高電阻蠢晶,並 且该抑制器從具有第一層蠢晶之pN界面發展一額定電壓。 β根據本發明方法之另一特徵,該抑制器係利用基極寬 ( 度[、4S之ΡΝ —極體穿透設計來建立,以允許蕭特基整流 器具有比ΡΝ二極體之基極寬度更長的基極寬度。 根據本發明方法之另一特徵,該蕭特基整流器係具有 比並驷連接的pN二極體之反向電壓更高的反向電壓。 根據本發明方法之另一特徵,該暫態電壓抑制器係組 構使知抑制器在低電流密度下經由蕭特基整流器進行順向 傳導,並且僅由ΡΝ接面控制反向崩潰電壓。 【實施方式】
U
本發明提供單一積體電路結構Tvs(暫態電壓抑制器, Transient V〇ltage Suppressor),其結合低反向額定電壓pN 二極體並且與一高反向額定電壓蕭特基整流器並聯。本發 明可以施加至STD (標準誤差,Standard Deviation )蕭特 基產品以抑制反向漏電流並且增加Tj的額定時間(元件的 接面溫度)。根據測試結果,本發明可以通過Tj =丨5 之HTRB (其中Tj係元件的接面溫度,而HTRB為高溫度 反向偏壓,為一種使用於反向加速以及成熟元件之資格方 9 200818518 法)測試而無失敗。通常蕭特基整流器需要高障壁(BH >77〇 meV),其甲障壁高度係超過770毫電子伏特,以及需要 低濃度之磊晶以通過相同的Hi-rel測試。本發明用有效率 之方式運作以保護控制電路,例如但不限制於硬碟組件 等。本發明保護 CMOS ( complimentary mental_〇xide_ semiconductor,互補式金屬氧化物半導體)積體電路之兩 極免文電壓突波的影響,並且具有特定的低順向電壓降以 保護負向的突波。 在現代硬碟控制電路的設計上,相對高的額定電壓蕭 特基整流器以及相對低反向額定電壓暫態電壓抑制器係利 用離散組件並聯連結以提供低順向電壓降的極性保護,並 且保護於相同時間電路兩端的反向電湧。蕭特基整流器係 主要使用於極性保護,並且保護電路兩端經由較低的順向 電壓降以正確的方向連結。本發明藉由保留所有的電氣特 欲需求至單一模組中而建立改良性的積體電路元件。 I, 通常而言,在合併的P-I-N蕭特基(MPS)整流器中, P區域係主要使用在順向偏壓過程中之載體注射,以獲得 車乂仏的傳導效犯。然而,在本發明中,擴散特性係使 用於反向電壓控制以及較低反向額定電壓暫態電壓抑制器 :電湧保護。較高的VR (reverse voltage drop,反向電壓 尸牛)蕭特基整流器功能使用在低順向電壓降之下的電流傳 導以作為極性保護元件。本發明係用以作為低VF ( forward age drop,順向電壓降)暫態電壓抑制器元件,以提供 在桎f生以及反向電潘兩者上之電路保護。元件之推雜濃度 200818518 ^、、制在特定的範圍内,並且較佳的是植入摻雜係使用 作為確保擴散特性以及電流傳導能力可以符合順向與反向
的需灰 〇 门' N ^ *為所設計之並聯連接的蕭特基整流器具有比暫 恶電壓抑制器高出許多的額定反向電壓表現,作為蕭特基 :/;,L态之障壁高度可以盡可能的低,以允許最佳的順向效 :表現和低電流密度,而反向漏電流不會增加很高。因為 蕭特基二極體係由暫態電壓抑制器所環繞,而不需要額外 的終端設計。 結構和運作 立、對於多數商業化設計的蕭特基整流器,晶片表面係大 Ρ伤由至屬Ρ早壁所覆盍,並且由一或多的終端設計所包 圍,例如ΡΝ防護環或是在邊緣的電場板。然而在本發明 中,擴散深度以及ΡΝ防護環的區域係大幅的增加,並且 因為在ΡΝ界面的接面區域之主要電場關係,主導反向電 麼效此’该接面區域係遠離晶片表面。 ΡΝ整流器之反向電壓可以經由使用在底部具有較高濃 度層之磊晶中的雙層磊晶,或是藉由壓縮基極寬度之 一極體穿通設計來達成。第一種方法保留蕭特基障壁之高 電阻磊晶形成,但是晶片之額定電壓係底部集中磊晶層之 ΡΝ界面決定。第二種方法允許蕭特基整流器具有比ρΝ基 極寬度更長的基極寬度。兩種方法都會造成相同的結果; 蕭特基之反向電壓一定高於並聯連接的ΡΝ接面。因此, 11 200818518 晶片具有經由蕭特基整流器在低電流密度下(金屬障壁在 順向電壓降達到PN内建電位〇·7ν之順向導電流)的順向 導通’並且反向崩潰係由ΡΝ接面所控制。 蕭特基整流裔具有比並聯連接的ΡΝ二極體更高的反 向額定電壓,當ΡΝ二極體崩潰時,蕭特基之表面電場將 會大幅低於ΡΝ二極體之主要電場。障能衰退現象會變的 不明顯,並且在ΡΝ二極體崩潰之前造成低的反向漏電流。 r·,, 愿控制 圖1,圖2與圖3提供第一種方法之電腦模擬,其利 用在底部具有較高濃度層之磊晶的雙層磊晶。圖丨顯示磊 曰曰結構’並且蕭特基整流器係如何並聯連接至PN二極體。 圖2顯示當此晶片係位於反向偏壓之下時的電場模擬以及 SRP。如圖2所顯示者,當主要電場發生在pN接面之底部 時(Ec=4.5e5),在蕭特基表面的電場只有約為以的1/3 (Es,蕭特基=1.5e5 )。圖3顯示晶片之一實施例的電流線, 其晶片係位於順向電壓(VF<0.7V)以及反向偏壓之下時。 該模擬的電流線清楚的說明兩個並聯二極體之功能。 圖4說明第二種方法之電壓控制,其使用壓縮基極寬 度之PN二極體穿通設計。該崩潰電壓係減少(a v,34v 以及25 V )而驅入時間(drive-in time )係增加(11 〇〇c/120 分鐘,1100C/180分鐘,1100C/240分鐘)。除了電壓控制 之外’主要電場所在處,在順向與反向偏壓之下的電流以 及在蕭特基表面之較低電場係與第一種方法完全相同。 在一晶片中的整饉簫特基區域 12 200818518 蕭寺土 P半i向度與電流密度是本發明對於順向電壓降 月b的主要考里。為了不影響電湧效能,減少蕭特基區域 以在具有安全防護帶之特定電流密度下符合順向電壓降的 需求。 因為障壁本質的關係,蕭特基整流器被視為具有比PN 接面一極體更高的反向漏電流表現。蕭特基之漏電流係正 比於在曰曰片中的蕭特基區域,因此減少蕭特基接觸區域亦 為一種有效抑制反向漏電流的方法。在本發明中,漏電流 抑制方式不僅是從減少表面電場著手,亦從減少蕭特基接 觸區域著手。亦發現隨著減少蕭特基區域並且增加區 域,崩潰電壓將不會被影響,而反向漏電流係大幅減少。 表1提供利用第二種方法之準備取樣測量,其中使用 穿通電壓控制。該取樣具有8〇mil乘以8〇mil的晶片尺寸, 並且此一元件之特殊額定電壓VZ定為在當電流為1毫安 培時,Vz等於14V,其中Vz為i毫安培的反向電流下的 反向電壓。表1說明其效能。從表1中清楚可見,在平行 連接的蕭特基幫助下,此一 WS的VF效能係非常小,並 且在1安培處的VF等於0.448,亦突破了 PN接面之内建 電位的本質0.7V限制。 表
MIN TTKTEST (Ta^C^ VR (V) IR(uA) IR (uV) VF(V) VF (V) VF (V) 在 1.0mA 在12V 在 12.2V 在 1.0A 在 5.0A 在10. ~~13.010~ 〇20^ 0.642 0.444 0.608 — 0.744~ 15.950 _~0.817 0.861 0.449 0.618 0.772 14.034 0668^ ~~ 0.689一 0.448 0.615 —0.758 0.518 0.057 0.065^ 0.001 0.002 ^ 0.006 [ 13 200818518 表1係以在12V處的IR等於〇.668Ua以及在1·〇Α處 的VF等於0.448V處的能力作取樣。 漏電流改進的證據之一可從蕭特基原始效能(5〇v蕭 4寸基),13V簫特基,以及本發明(蕭特基結合pN)之漏 电抓比較中看出。圖5顯示由模擬之單元晶胞反向漏電流 比較。從資料中可看出,13V蕭特基在12V反向偏壓下具 有7.89e-12A/um2的漏電流(對於8〇mii的晶片而言等於 32.57UA),以及在相同的反向崩潰電壓下,5〇v蕭特基具 有8.〇3e-13A/Um2的漏電流(對於8〇mil乘以80mil晶片而 言等於3.3 1 uA )。 傳統πν蕭特基在相同的反向偏壓(i2v)條件下漏 電抓係冋於50V蕭特基漏電流的9·78 J咅。隨著本發明之蕭 特基區域減當在i 2 ν測量漏電流電流時本發明係傳統 游蕭特基的20.18%(〇.668/3·31),並且只有傳統πν 蕭特基的 2.05% ( 0.668/32.57 )。 圖7至圖14說明組構成本發明元件的範例與方法。在 圖7中,磊晶晶圓具有N型基板22肖n型磊晶,其具有 0.5至0.6歐姆-公分的電阻率,以及約為34至3 8微公尺 (μη〇的厚度。在圖8中,發生初始氧化物因而形成初始 ^化物層24Α# 24β。在圖9中,發生離子植人以形成暫 態電壓抑制區域(TVS)26。接下來,如圖ι〇所顯示者,發 生蝴驅入步驟以建立蕭特基(SKY)氧㈣%。其次,在 圖1 1中&生—餘刻步驟,例如光姓刻以钱刻氧化物層。 I B1 12巾’在燒結之後’發生__清潔步驟,並且施加一 200818518 P平壁層32,其例如由NiCr/Pt合金所製造。其次,如圖13 所顯示者,T"Ni/Ag蒸發發生,並且可能發生額外的蝕刻 以形成終端36A , 36B以及層34。後側可以發生碾碎,金 屬化’或疋其他習知的製造步驟。圖14提供侧邊視圖, 其為單一積體電路10的實施例,其中在單一封裝中提供 暫態電壓抑制功能14以及蕭特基功能12。 本發明已經隨較佳實施例而顯示並且說明,應了解的 疋在本發明之範疇與精神中可以作許多修改,代換,並且 可以在本發明之精神與範疇内作增加。本發明並不限於所 敛述的特定實施例,可以達到設計方法,尺寸、額定數值 與特徵、應用的改變,也可以作其他的改變。 【圖式簡單說明】 圖1係低反向漏電流蕭特基(左方)之橫截面視圖的 螢幕畫面顯示。對蕭特基(中央部位)以及低反向額定電 壓PN (右方部位)作SRP的說明。 圖2係螢幕畫面,顯示當PN二極體崩潰時蕭特基位 於反向電壓之下,重要的電場發生在PN接面(中央部位, Ec大約為4.5e5V/cm),並且蕭特基障壁之表面電場只有 在約1/3的Ec附近。(底面部位,Es大約為i.5e5V/cm)。 圖3說明當該元件係在順向偏壓之下,並且當經由pN 接面施加反向偏壓時(右方部位),僅發生在蕭特基(左 方部位,VF<0.7V)的電流線。 圖4係螢幕畫面,其說明MPS晶片具有12〇分鐘,180 15 200818518 分鐘以及240分鐘的驅入時間(drive_in )(左方咅 到2方部位)以及反向^特徵。當驅入時㈣加_ = 面珠度增加並且反向電壓減少。 圖5係一圖式,其顯示反向漏電流在13V與5〇v蕭特 基單位晶胞之間的比較(模擬過程)。 圖ό顯示本發明之一實施例的功能方塊圖,其具有一 鬲反向額定電壓蕭特基整流器,該整流器與一低反向額定 電壓暫態電壓抑制器在單一 1C元件中以並聯方式電氣連 丨接。 圖7至圖14說明本發明之積體電路製造過程的一實施 例0 【主要元件符號說明】 10 單一積體電路 12 蕭特基功能 14 暫態電壓抑制功能 22 Ν型基板 24Α、24Β 初始氧化物層 3〇 蕭特基(SKY)氧化物 32 障壁層 34 層 36A、36B 終端 16

Claims (1)

  1. 200818518 十、申請專利範面: 1 · 一種低順向電壓降的暫態電壓抑制器,其包含·· 一低反向額定電壓PN二極體;以及 一高反向額定電壓蕭特基整流器,其在單一積體電路 元件中電氣並聯連接至PN二極體。 2_如申請專利範圍第丨項之暫態電壓抑制器,其進一 步包含-電氣電路,其電連接至抑制器,以保護電氣電路 避免反向極性以及反向電源電湧。
    C 3·如申請專利範圍第2項之暫態電壓抑制器,其進一 步包含硬碟組件,其電氣連接至暫態電壓抑制器之電路以 電氣保護該硬碟。 4·如申請專利範圍第1項之暫態電壓抑制器,其中蕭 特基整流器一合併之P_I_N蕭特基整流器。 5.如申清專利範圍帛4項之暫態電壓抑制器,其中該 蕭特基整流器具有-P型區域’其主要使用作為在順向偏 壓過程中之載體注入。 ' “6.如申請專利範圍帛4項之暫態電壓抑制器,其中該 蕭特基整流器具有-P/N擴散特性,其使用作為反向電壓 控制以及電湧保護。 7. 如申請專利範圍帛i項之暫態電壓抑制器,其中該 積體電路元件係組構在一矽基板上。 Λ 8. 如申請專利範圍帛7項之暫態電壓抑制器,其中該 基板具有植入摻雜。 9·如申請專利範圍帛1項之暫態電壓抑制器,其中該 17 200818518 PN二極體昇有放大之防護環,其主導反向電壓之效能,因 為在PN二極體之接面區域的電場係遠離暫態電壓抑制器 之晶片表面。 10·如申請專利範圍第丨項之暫態電壓抑制器,其中該 暫態電壓抑制器係以第一層與第二層磊晶(epi)組構成, 忒第層與第二層磊晶具有高電阻磊晶以形成蕭特基障 壁,但是抑制器之額定電壓係從第一層磊晶的PN界面獲 得。 卜η·如申請專利範圍第10項之暫態電壓抑制器,其中 第一層蟲晶比第二層磊晶具有較高的濃度。 12·如申請專利範圍第1項之暫態電壓抑制器,其中暫 恶私壓抑制器係藉由基極寬度壓縮之ΡΝ二極體穿通設計 所組構成,其中該蕭特基整流器具有比ΡΝ二極體更長的 基極寬度。 13 ·如申請專利範圍第1項之暫態電壓抑制器,其中蕭 」特基整流器具有比並聯連接的ΡΝ二極體更高的反向額定 :壓,使付當ΡΝ二極體處於崩潰狀態時,蕭特基之表面 電場將大幅小於ΡΝ二極體之主要電場。 14.種單一晶片低順向電壓降的暫態電壓抑制器,其 包含: 〃 具有一 PN接面之pN二極體;以及 蕭特基整流器,其與PN二極體電氣並聯連結,其中 =PN二極體係調適為主導反向電壓效能,使得在低電流 被度下經由蕭特基整流器進行順向傳導,並且由pN接面 18 200818518 控制反向崩潰電壓。 1 5·一種製造低順向電壓降的暫態電壓抑制器之方法, 其包含下列步驟: 建立一低反向額定電壓PN二極體於一基板上;以及 建立一高反向額定電壓蕭特基整流器,其與基板上的 PN二極體以並聯方式電氣連接。 i6·如申請專利範圍第15項之方法,其進一步包含封 裝電壓抑制器之步驟,以自動將電壓抑制器置放於電氣電 路中。 17.如申請專利範圍第15項之方法,其進一步包含建 立第一層與第二層磊晶於抑制器内,以讓蕭特基整流器具 有南電阻蠢晶,並且該抑制器從具有第一層蟲晶之pN界 面發展一額定電壓。
    18·如申請專利議15項之方法,其中抑制器係利 用基極寬度壓縮之PN二極體穿透設計來建立,以允許蕭 特基整流器具有比PN二極體之基極寬度更長㈣極寬度^ 如申請專利範圍第15項之方法,其中該蕭特基整 ^係具有比並聯連料ΡΝ二極體之反向電壓更高的反 向電壓。 20·如申請專利範圍第 抑制器係組構使得抑制器在 态進行順向傳導,並且僅由 1 5項之方法,其中該暫態電壓 低電流密度下經由蕭特基整流 ΡΝ接面控制反向崩潰電壓。 19
TW096122248A 2006-06-23 2007-06-21 Low forward voltage drop transient voltage suppressor and method of fabricating TWI346392B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US80568906P 2006-06-23 2006-06-23

Publications (2)

Publication Number Publication Date
TW200818518A true TW200818518A (en) 2008-04-16
TWI346392B TWI346392B (en) 2011-08-01

Family

ID=38786998

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096122248A TWI346392B (en) 2006-06-23 2007-06-21 Low forward voltage drop transient voltage suppressor and method of fabricating

Country Status (6)

Country Link
US (2) US8111495B2 (zh)
EP (1) EP2033225A2 (zh)
JP (2) JP2009541996A (zh)
CN (1) CN101563784B (zh)
TW (1) TWI346392B (zh)
WO (1) WO2008002421A2 (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008002421A2 (en) * 2006-06-23 2008-01-03 Vishay General Semiconductor Low forward voltage drop transient voltage suppressor and method of fabricating
CN102142433A (zh) * 2011-03-01 2011-08-03 上海旭福电子有限公司 瞬变电压抑制二极管和肖特基二极管组合的晶体管
JP2013115794A (ja) * 2011-12-01 2013-06-10 Yazaki Corp リレー装置
CN102456719B (zh) * 2011-12-29 2014-02-26 东南大学 一种可提高pn结反向击穿电压的装置
JP6213006B2 (ja) * 2013-07-19 2017-10-18 富士通セミコンダクター株式会社 半導体装置
US9224702B2 (en) * 2013-12-12 2015-12-29 Amazing Microelectronic Corp. Three-dimension (3D) integrated circuit (IC) package
US10103540B2 (en) * 2014-04-24 2018-10-16 General Electric Company Method and system for transient voltage suppression devices with active control
CN105261616B (zh) 2015-09-22 2018-05-11 矽力杰半导体技术(杭州)有限公司 瞬态电压抑制器及其制造方法
US9949326B2 (en) * 2016-06-08 2018-04-17 Texas Instruments Incorporated Predictive LED forward voltage for a PWM current loop
CN106206574A (zh) * 2016-07-27 2016-12-07 电子科技大学 三端自带防护功能的垂直型恒流器件及其制造方法
CN106024912A (zh) * 2016-07-27 2016-10-12 电子科技大学 三端自带防护功能的垂直型恒流器件及其制造方法
FR3122769A1 (fr) * 2021-05-07 2022-11-11 Stmicroelectronics (Tours) Sas Dispositif de suppression de tensions transitoires unidirectionnel sans conduction en direct

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5674761A (en) * 1996-05-02 1997-10-07 Etron Technology, Inc. Method of making ESD protection device structure for low supply voltage applications
AU6252098A (en) 1997-02-07 1998-08-26 Cooper Industries, Inc. Spark gap transient voltage suppressor and method of making spark gap transient voltage suppressor
US6489660B1 (en) 2001-05-22 2002-12-03 General Semiconductor, Inc. Low-voltage punch-through bi-directional transient-voltage suppression devices
US20040075160A1 (en) 2002-10-18 2004-04-22 Jack Eng Transient voltage suppressor having an epitaxial layer for higher avalanche voltage operation
DE102004053761A1 (de) 2004-11-08 2006-05-18 Robert Bosch Gmbh Halbleitereinrichtung und Verfahren für deren Herstellung
US20060278889A1 (en) * 2005-06-09 2006-12-14 Lite-On Semiconductor Corp. Power rectifier and manufacturing method thereof
US20080068868A1 (en) * 2005-11-29 2008-03-20 Advanced Analogic Technologies, Inc. Power MESFET Rectifier
WO2008002421A2 (en) * 2006-06-23 2008-01-03 Vishay General Semiconductor Low forward voltage drop transient voltage suppressor and method of fabricating

Also Published As

Publication number Publication date
EP2033225A2 (en) 2009-03-11
JP2009541996A (ja) 2009-11-26
JP2013080946A (ja) 2013-05-02
TWI346392B (en) 2011-08-01
US20080013240A1 (en) 2008-01-17
US20120200975A1 (en) 2012-08-09
CN101563784A (zh) 2009-10-21
WO2008002421A2 (en) 2008-01-03
HK1135797A1 (zh) 2010-06-11
US8982524B2 (en) 2015-03-17
US8111495B2 (en) 2012-02-07
WO2008002421A3 (en) 2008-02-14
CN101563784B (zh) 2011-04-20

Similar Documents

Publication Publication Date Title
TW200818518A (en) Low forward voltage drop transient voltage suppressor and method of fabricating
US20220165725A1 (en) High Voltage ESD Protection Apparatus
TW200818652A (en) Circuit configurations to reduce snapback of a transient voltage suppressor
TW201330284A (zh) 提升正向電流能力的肖特基二極體
TW457585B (en) Silicon on insulator thick oxide structure and process of manufacture
US9831327B2 (en) Electrostatic discharge protection devices and methods of forming the same
JP2014003108A (ja) 半導体装置
JP2012248736A (ja) 半導体装置
JP6594296B2 (ja) 改善された逆サージ能力及び削減されたリーク電流のポリシリコン層を有するツェナーダイオード
TWI361485B (en) Transistor layout for electrostatic discharge protective circuit
JPH09307099A (ja) 多端子サージ防護デバイス
JP2003338620A (ja) 半導体装置およびその製造方法
KR101006768B1 (ko) 티브이에스 다이오드 어레이와 그 제조방법
KR100945626B1 (ko) 과도 전압 억제 회로
US20060158801A1 (en) Punch-through diode and method of processing the same
KR20190027119A (ko) 래터럴 타입 쇼클리 다이오드 구조를 이용한 양방향 로우 클램핑 과도 전압 억제 소자 및 그 제조 방법
TWI506776B (zh) 半導體裝置及其製造方法
JP2005333147A (ja) 半導体装置およびその製造方法
JP2000232203A (ja) ラテラルバイポーラ型入出力保護装置
HK1135797B (zh) 低正向电压降的瞬态电压抑制器及其制造方法