TW200817916A - Serialized secondary bus architecture - Google Patents
Serialized secondary bus architecture Download PDFInfo
- Publication number
- TW200817916A TW200817916A TW096115725A TW96115725A TW200817916A TW 200817916 A TW200817916 A TW 200817916A TW 096115725 A TW096115725 A TW 096115725A TW 96115725 A TW96115725 A TW 96115725A TW 200817916 A TW200817916 A TW 200817916A
- Authority
- TW
- Taiwan
- Prior art keywords
- bus bar
- bus
- controller
- lpc
- processing unit
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Description
200817916 九、發明說明: 【發明所屬之技術領域】 本發明涉及資料傳輸方法,尤其涉及匯流排結構。 【先前技術】 典型的電腦系統使用低針腳數(LPC)匯流排將南橋 (southbridge)連接到一個或更多個從屬裝置,例如低頻寬 裝置。LPC匯流排被設計成代替舊的工業標準結構(ISA)匯 流排。然而,使用LPC匯流排可能會引入一些路由限制 r) 、 (routing constraint)和路由擁塞,因為系統主機板上的空間 是非常有限的並且LPC匯流排通常需要七至十三根信號 線。LPC匯流排還有限制導線長度的約束,這會為系統設 計者帶來額外的路由挑戰。 越來越要求個人電腦(PC)製造商將可信平臺模組(TPM) 包括進電腦系統以提供資料的安全儲存和加密密鑰。TPM 是LPC裝置,其響應由PC處理器通過LPC匯流排發送的一 ,標準指令組。目前,TPM裝置是以標準的40針QFN封裝和
J 28針TS SOP封裝來封裝和出售的。這些28針和40針封裝佔 用了大量的板上空間,因此將TPM裝置包括進電腦系統的 成本是很高的。 微軟(Microsoft®)已經將TPM作為他們標識程式(logo program)的一部分,這使TPM成為希望包括這種特殊微軟 標識的平臺所必需的特徵。基於增加的工業和市場需求, PC製造商會迅速將TPM包括進他們的產品模組中;因此, 降低供應TPM的成本是很重要的。 120426.doc 200817916 【發明内容】 公開了包括串列二級匯流排結構的一種系統的各種實施 方式。所述系統包括LPC匯流排、I/O控制器、串列二級匯 流排以及一個或更多個從屬裝置。LPC匯流排可以連接到 I/O控制器,I/O控制器可以進一步連接到串列二級匯流 排。相對於LPC匯流排,串列二級匯流排具有降低的針腳 數量。一個或多個從屬裝置可以通過串列二級匯流排連接 到I/O控制器。 I/O控制器可以接收來自LPC匯流排的匯流排業務。I/O 控制器可以譯出LPC匯流排業務並將其轉送至二級匯流排 上的一個或更多個從屬裝置。I/O控制器可以包括處理單 元。處理單元可以初始化預定給一個或更多個從屬裝置的 匯流排業務。I/O控制器還可以包括匯流排仲裁單元。匯 流排仲裁單元可以仲裁二級匯流排在處理單元和LPC匯流 排之間的所有權。 在一個實施方式中,所述系統可以在電腦的主機板上執 行。在這個實施方式中,LPC匯流排可以連接到南橋或類 似的PC邏輯晶片組。此外,在這個實施方式中,I/O控制 器可以是超級I/O積體電路裝置,並且串列二級匯流排可 以是具有比LPC匯流排的信號少的匯流排,比如三線匯流 排。一個或更多個從屬裝置可以包括平行埠、序列埠、滑 鼠介面、通用非同步收發器(UART)、可信平臺模組 (TPM)、紅外線介面、熱感測器、鍵盤控制器以及軟碟控 制器中的至少一個。 120426.doc 200817916 雖然本發明谷許各種修改和可替換形式,本發明的具體 實施方式是以圖中的實施例的方式來顯示的並將在這裏詳 細描述。然而應該理解,附圖及其詳細描述不意味著將本 發明限制於公開的特別形式,但是正相反’本發明覆蓋 所有落在所附權利要求界定的本發明的主旨和範圍之内的 變形、等價物以及可替換物。注意,標題只是用於組織性 的目的且並不思味著用於限制或解釋說明書或權利要求。 此外,注意貫穿本申請使用的辭彙"可以(may)”是許可的 意思(即,具有可能性或能夠),而不是強制性的意思(即 必須)。辭彙’’包括(include)"及其衍生詞意思是,,包括但不 限於"。辭彙"連接(C0uple)”意思是"直接連接或間接連接"。 【實施方式】 圖1是電腦系統10的一個實施方式的圖。電腦系統财 以是任何不同類型的計算或處理系統,包括個人電腦系統 (PC)、大型電腦系統、伺服器系統、或其他裝置或這些裝
的組合),所述處理器執行來自存儲媒介的指令。 ,所述處理器可以 复器,比如奔騰 、RISC處理器的 電腦系統1 0可包括 電腦系統1 〇可以包括至少一個處理3|, 是任何不同的形式,包括χ86處理 (Pentium™)等級的、PowerPC™ 處理器 SPARC™家族的CPU,及其它。同時, 120426.doc 200817916 一個或更多個記憶體子系統(比如,動態隨機存取記憶體 (DRAM)裝置)。記憶體子系統可以共同組成電腦系統丨❹的 主記憶體,程式主要在主記憶體上執行。主記憶體可以進 一步儲存用戶應用軟體並驅動軟體程式。電腦系統1〇可以 '進一步包括主機板和各種其他元件。 串列二級匯流排 圖2是電腦系統1〇的一個實施方式的方塊圖。作為一個 ❹ 例子,圖2展示了電腦系統10的母板上的元件。電腦系統 10可以包括CPU11、北橋(n〇rthbridge)l 1、主記憶體15、 視頻卡25,以及南橋(southbridge)3〇。北橋2〇和南橋3〇可 以形成電腦系統1 〇的母板上的核心邏輯晶片集。應注意電 腦系統10可以包括其他類型的邏輯晶片集。邏輯晶片集可 以被界定成電腦或擴展卡上的專用母板晶片,所述擴展卡 具有各種特性並執行各種功能,比如匯流排橋功能。 北橋20可以解決至少CPU11、主記憶體15和南橋3〇之間 (J 的通信。南橋30連接於北橋20並且可以處理到或來自連接 到幾個匯流排的多種週邊裝置或從屬裝置的通信。如圖2 貫施方式所示’南橋3 〇可以包括到至少一個以下匯流排中 的介面:PCI匯流排33、低針腳數(LPC)匯流排35,以及 USB37。應注意每個匯流排可以連接到一個或更多個裝 置。還應注意在其他實施方式中,南橋3〇可以與另外的匯 流排連接。 LPC匯流排3 5是串列匯流排,用於連接電腦系統中的一 個或更多個從屬裝置,如同在LPC介面說明書1丨版和它的 120426.doc 200817916 其他版本中所定義的。LPC匯流排35通常包括多至13個信 號線;7個信號線是必需的,6個是可選的。通常使用lpc 匯流排35代替工業標準結構(ISA)匯流排,因為它需要較 少的信號線。 在一些執行方式中,超級I/O晶片(super I/O chip)可以與 LPC總35連接。超級I/O晶片可以是一類I/O控制器積體電 路的一部分,所述1/0控制器積體電路將介面結合到多種 裝置上’通常是低頻寬裝置以及單晶片上的其他匯流排管 理功能。如圖2所示,在一個具體的執行方式中,超級 晶片40可以支援數個從屬裝置,比如通用非同步收發器 (UART)5 1,鍵盤控制器52、紅外線裝置53以及可信平臺 模組(TPM)54。然而,應注意在其他執行方式中,超級 曰曰片40可以支援其他低頻寬裝置,比如熱感測器和軟碟驅 動器控制器。進一步應注意在一些實施方式中,電腦系統 10包括其他類型的具有類似於超級I/O晶片4〇的功能的匯 流排控制器。 在各種實施方式中,超級I/O晶片40可以包括用於串列 二級匯流排45的介面。二線匯流排45可以支援在超級1/〇 晶片4 0和從屬裝置5 1 - 5 4之間的三根線上的所有通信,包 括資料傳輸、苓Bf、中斷、專用廣播以及DMA請求。匯流 排45還可以支援從超級I/O晶片到一個或更多個從屬裝置 5 1-54的LPC匯流排轉換的傳輸,比如LPC匯流排35上的 DMA迴圈和TPM迴圈。然而應注意,在其他實施方式中, 匯流排45可以包括一個或兩個信號線,或者和LPC匯流排 120426.doc -10- 200817916 相比,至少可以使用較少的信號線。 習知技術的電腦系統使用其他的匯流排(比如Lpc匯流排 35)將南橋30連接到某些從屬裝置,比如低頻寬裝置 54。然而,使用LPC匯流排會引入一些路由限制(r〇uting constraint) ’因為主機板上的空間通常很有限且通常LPc .匯流排需要7至13條信號線。 在本發明的τ個實施方式中,如顯示的,使用匯流排45 ζ\ 代替LPC匯流排35的至少一部分。相對於匯流排35,匯流 排45可以是,,減少了針腳數量,,(”reduced pin c〇untn)的匯流 排。通過匯流排45連接裝置51-54消除了一些與使用諸如 LPC匯流排35有關的路由限制和擁塞,因為匯流排45需要 的信號線比LPC匯流排35需要的信號線少,比如,在一些 執行方式中匯流排45只需要3個信號線。由於較少的轉換 信號,減少的針-數量可以減少封裝成本並導致較低的功 率。同時,將一些裝置移動到匯流排45可以減少LPC匯流 U 排35的負荷,這可以改善LPC匯流排35的穩定性。此外, 如圖2的實施方式所示,通過橋接以^匯流排35,匯流排 45可以延伸達到lpc匯流排3 5 ,以便可以將週邊裝置放置 在更遠離南橋30的位置。 圖3 A是系統1〇〇的一個實施方式的方塊圖。應注意在一 個實轭方式中,系統1〇〇可以說呀圖i和圖2的電腦系統 10然而,應注意系統100可以是任何不同形式的計算或 處理系統,包括個人電腦系統(pc)、大型電腦系統、工 作站、刀鋒伺服器、網路裝置、系統晶片(s〇c)、網路裝 120426.doc 200817916 ^置、個人數位助理(PDA)、電視系統、聲頻系統、網格計 算系統或其他裝置或它們的組合,在一些例子中,這些裝 置組成網路。例如,在一些實施方式中,主要裝置工5〇和 從屬裝置丨25可以共同組成網路,比如區域網路(l~an)或無 線網路。在其他的實施方式令,’系統⑽可以是電腦系統 (比如筆記型電腦)的電路板或主機板。 在一個具體的執行方式中’系統1〇〇形成為如圖3A實施 p 方式所示。系統100可以包括CPU110、匯流排m、主要 裝置150、從屬裝,125A_C以及匯流排155。cpu 11〇可以 通過匯流排m連接到主要裝置150,並且主要裝置15〇可 以通道匯流排155連接到從屬裝置125。系統1〇〇可以進一 步包括至少一個位址分配機械裝置和一個功率狀態廣播機 械裝置,以下將根據圖4至圖9進一步描述。在一些實施方 式中,通過使用匯流排協定,主要裝置15〇可以與從屬裝 置=5通信以執行至少位址分配操作和功率狀態廣播。應 〇 注思在其他的實施方式中,通過使用無線協定,主要裝置 150可以和從屬裝I置ι25通信。 系統100可以包括多種從屬裝置,通常是低頻寬裝置, 除了其他的外,比如紅外線介面、通用非同步收發器 (UART)、鍵盤控制器、平行埠、序列琿、滑鼠介面以及 軟碟驅動器控制器。在-個具體執行方式中,系統1〇〇的 從屬裝置125中的一個可以是TPM,比如圖2中的τρΜ54。 然而,應注意在其他的執行方式中,系統1〇〇可以包括具 有不同功能性的其他種類從屬裝置。同時,在一些實施方 120426.doc -12- 200817916 式中,從屬裝置的至少一個子集可以代表網路上的節點。 進步應注意糸統1 〇 〇可以包括任何數量的從屬裝置12 5。 在各種貫施方式中’匯流排111可以是Lpc匯流排13 5, 並且匯流排155’计以是以上根據圖2描述的串列二級匯流排 45。在這些實施方式中,相對於Lpc匯流排,匯流排155 可以是減少了針腳數量的匯流排,比如三線匯流排。然而 應注意,在其他實施方式中,匯流排lu可以是別的類型 〇 的匯流排,比如ISA或EISA匯流排。進一步應注意,除三 線匯流排外,匯流排15還可以是另一類型的匯流排,比如 一線匯流排或四線匯流排,並且可以具有各種特性。在一 些實施方式中t主要裝置150可以設置成如匯流排控制器 或I/O控制器一樣操作。比如,主要裝置可以是以上根據 圖2描述的超級I/O晶片4〇。 如圖3A的實施方式所示,主要裝置15〇可以包括處理單 元152和匯流排仲裁單元154。如以下將進一步描述的,處 U 理單70 152可以初始化使用於從屬裝置125的匯流排業務, 並且匯流排仲裁單元154可以仲裁匯流排155在處理單元 155和匯流排U1今間的所有權。比如,主要裝置的處 σσ 了以初始化糸統1 〇 〇内的位址分配和功率狀態廣 播功能。 〃 應注意,根據圖2和圖3 Α描述的元件只是示例性的,並 且不意味著將本發明限制到某-套具體的元件或配置。比 如,在各種實施方式中,可以省略、組合、修改一個或更 夕個所為述的70件,或可以包括別的想要的元件。比如。 120426.doc -13 - 200817916 在一些實施方式中,主要裝置150可以不包括嵌入式處理 器,比如處理單元152。此外,應注意,電腦系統10或系 統100的元件可以在軟體或硬體中執行。 在操作時,CPU100可以初始化使用於從屬裝置125的一 個或更多個匯流排業務。CPU 110可以將匯流排業務傳輸 到匯流排 111(比如LPC匯流排135)上的主要裝置15〇(比如 I/O控制器)。主要裝置150可以譯出並轉送相應於匯流排 111(比如LPC匯流排業務)的匯流排業務至匯流排155上的 一個或更多個從屬裝置125。比如,如果匯流排111是lpc 匯流排並且匯流排1 5 5是三線匯流排,主要裝置15 0將LPC 匯流排業務譯成相應於三線匯流排的協定,並接著將匯流 排業務轉送到一個或更多個從屬裝置125。 處理單元152也可以初始化使用於從屬裝置125的匯流排 業務。比如,在一個具體的執行方式中,處理單元152是 主要裝置150的嵌入式微處理器,其處理對於從屬裝置[Μ 的匯流排業務以卸載一些來自CPU 110的任務。以這種方 式,除了解決一些路由挑戰外,這種結構還有助於有效分 配系統100内的處理需求。 因為在任何給定的時間,處理單元152和匯流排lu都試 圖將信號傳輸到一個或更多個從屬裝置125,匯流排仲裁 單兀154可以仲裁匯流排155的所有權。在一些實施方式 中,匯流排仲裁單元154可以基於業務的優先順序仲裁^ 流排155的所有權。然而注意,在其他的實施方式中,匯 流排仲裁單元丨54可以通過別的方法仲裁匯流排155的所有 120426.doc •14- 200817916 權,比如LPC匯流排業務可以總是具有最高優先順序,或 者匯%IL排所有權可以在匯流排111和處理單元1 5 2之間的交 替。因應於從匯流排1 Π或者從處理單元15 2接收的匯流排 業務’一個或更多個從屬裝置125執行相應於匯流排業務 的操作,比如,位址分配操作或溫度感應功能。 應注意,一些從屬裝置可以與主要裝置l5〇*CPull〇通 4吕’比如’執行指定的操作後。因此,在不同的實施方式 中’主要裝置150也可以設置成將接收自從屬裝置125的匯 流排業務譯出並轉送至匯流排111。 圖3B依據一個實施方式展示了系統1〇〇的一個子集,系 統100包括連接於TPM325的主要裝置150。如以上提到 的’主要裝置1 5 0可以設置成如匯流排控制器或1/()控制器 一樣操作,比如以上根據圖2描述的超級1/〇晶片40 ,並且 系統100可以包括別的從屬裝置。 如圖所示,主要裝置150可以包括匯流排界面裝置351, Q 其用於將相應於匯流排111的匯流排業務譯成相應於匯流 排15 5的協定。比如,匯流排界面裝置3 5 1可以將LPC匯流 排業務譯成相應於根據圖2描述的二線匯流排45的協定。 接著,主要裝置150可以將匯流排業務轉送到一個或更多 個從屬裝置,比如TPM325。 TPM 325可g包括用於接收和發送匯流排155上的信 號。在習知技術系統中,TPMS通常設計成接收和處理 LPC匯流排業務(見TPM說明書L2版和它的其他版本),並 且通常以標準的4〇針QFN或28針TSSOP封裝製造。在所示 120426.doc -15- 200817916 的圖3B實施方式中,TPM325的匯流排界面單元326設計成 讀取(並傳輸)相應於非LPC匯流排155(比如具有三線的二 級匯流排45)的匯流排業務。因為相對於Lpc匯流排,匯流 排15 5具有減少了的針腳數量,所以與典型的TPM封裝相 •比,TPM 325可以以減少的針腳封裝製造,例如,一 8針 • 封裝。8針封裝可以產生超過28針或4〇針封裝的顯著的成 本節省’並且可以節省相當大的板上空間。 〇 在—個具體㈣行方式中,為了與減少了針腳數量的匯 流排155連接並使用減少了針腳的封裝,可以修改習知技 術TPM以使知包括匯流排界面單元326。同時,在這個執 打方式中,匯流排界面單元351、匯流排155以及匯流排界 面單元326可以用這樣的方式設計,使得即使通過 f少了針腳數量的匯流排155連接,系統軟體還是能看見 才丁準的LPC ;丨面gj這種結構允許主機軟體透明操作,所 以其還提供了額外的成本節省。 Ο 應、注意匯流排界面單元351和匯流排界面單元326可以在 硬體中執行,並且在一些實施方式中某些功能也在軟體中 執行。在不同的實施方式中,與匯流排界面單元351有關 的功能的至少一部分可以在處理單元152和/或圖3a的匯流 排仲裁單元154中執行。進—步應注意在-些實施方式 中,除了TPM之外的其他類型的從屬裝置(比如圖2和圖3 所示的從屬裝置)可以芎士+ # — Λ A 4成包括類似於匯流排界面單元 326的匯流排界、單元, 以連接減少了針腳數量的匯流排 155。另外,圖 2 的 TPlVK/i α、. 了以設計成類似於圖3Β的 120426.doc -16- 200817916 TPM325 〇 位址分配 ==系統一個具體執行方式,顯示當從屬裝 -人連接到匯流排155時的初始狀態。在這個初始 配置中,從屬裝置125具有内部裝置ID,但是直到將一個 匯流排位址分配給從屬裝置125時從屬裝置125才具有匯流
ϋ 排絲,這是因為沒有識別—個從屬裝置與另—個從屬裝 置的貫體或位置方法。 直到將匯流排位址分配到從屬裝置12 5 .,主要裝置i 5 〇才 能直接定辣何從屬裝置内的存儲位置。$ 了絲從屬裝 置125主要雇置150還需要決定目前連接到匯流排155的 是何種類型的從屬裝置12 5。 在操作期間’主要裝置15〇可以發佈廣播業務以初始化 位址刀配操作並決定連接到匯流排丨5 5的是何種類型的從 屬裝置125。如圖5所示,在一個具體執行方式中,每個廣 播業務可以包括協定首部(s)、廣播裝置id(DddD)、線性 匯流排位址(C)、匯流排周轉週期(TT)以及回應時間(R)。 協定首部是匯流排狀態指示器,其指示廣播業務的開始。 廣播裝置ID是指示從屬裝置類型的參數,所述從屬裝置是 主要裝置150在廣播業務期間正在尋找的用於定址目的的 從屬裝置。線性匯流排位址是要分配給包括内部ID的從屬 裝置的線性位址,所述内部ID匹配廣播裝置ID。匯流排周 轉時間是廣播業務期間當主要裝置150放棄匯流排155的所 有權並停止驅動匯流排導線的一段時間。回應時間是廣播 120426.doc -17- 200817916 業務期間為了回應(確認)匹配從屬裝置而保留的一段時 間,其指示接受匯流排位址分配。儘管圖5展示了具體執 行方式,表示了廣播位址分配訊息佔用的時鐘週期數量, 應注意在其他執行方式中,訊息的廣播可以佔用更少或更 多的時鐘。在一些實施方式中,為廣播業務保留的時鐘週 期數量是可編程的。 應庄思在一個貫施方式中廣播裝置ID和線性匯流排位址 的順序是不重要的,只要主要裝置150和從屬裝置125在順 序上一致即可。在—個實施方式+,可以使用匯流排155 的一個線路發送時脈,使用匯流排155的兩個線路傳輸相 應於廣播業務的訊息。然而應注意,在別的實施方式中, 可以由其他機械裝置通過匯流排155傳輸時脈和資料。比 ^可以使用匯流排155的一個單線來傳輸廣播訊息。應注 意匯流排1 55不包括專用的晶片選擇線路⑷心心_ select lines) 〇 為了初始化廣播業務,主要裝置150可以向每個從屬裝 置125廣播訊息。廣播訊息可以包括協定首部、廣播裝置 ID以及線性匯流排位址。在_個實施方式中,主要裝置 15。的收發器或別的傳輸裝置可以向從屬裝置125廣播訊 息。圖6是依據—個實施方式的流程圖,其展示在將廣播 訊息傳輸到從屬裝置125之後的位址分配過程。應注意在 各種實轭方式中,所示的—些步驟可以以不同於所示順序 同時執打或省略。還可以執行別的期望的步驟。 共同參考圖4和圖6所示的實施方式,在操作_,㈣ 120426.doc 200817916 Ο Ο 從屬裝置125都決定匯流排155是否是空閒的,如方塊4〇5 所示。如果匯流排不是空閒的,從屬裝置125決定匯流排 活動是否構成廣播業務(方塊410)的開始。更具體地,通過 讀取接收的協定首部,從屬裝置125可以決定廣播訊息是 否已經被接收。如果協定首部指示除了廣播業務外的另_ 種業務,從屬裝置125會處理該業務,如方塊415所示。如 果協定首部指示廣播訊息已經被接收,從屬裝置125讀取 廣播訊息的另外的資料以決定業務的種類。在讀取廣播裝 置ID(方塊420)之後’從屬裝置125確定其是位址分配業務 並還可以讀取線性匯流排位址,如方塊425所示。 系統100的每個從屬裝置125可以存儲内部裝置id。在方 塊430中,每個從屬裝置125決定包含於接收的廣播訊息内 的廣播裝置ID是否匹配與從屬裝置有關的内部裝置ID。在 一個實施方式中,每個從屬裝置125可以包括用於執行比 較操作的比較器或類似機械裝置。如上所述,系統1〇〇可 以包括一種或更多種類型的從屬裝置125。每種類型的從 屬裝置可以關聯一個特殊的内部裝置⑴。換句話說,相同 類型的從屬裝置可以包括相同的内部裝置m。在一些實施 方式中,相同”類型,,的從屬裝置可以被界定成具有相同的 邛件編號或者可以是相同級別的裝置。一般而言,相同 種類的攸屬波置可以被界定成具有相同的功能性(電子的 固有的不重要的變形除外)。每個從屬裝置125可以包括用 於儲存内部裝置ID的記憶體。 如果包含於接收的廣播訊息内的廣播裝置ID匹配從屬裝 120426.doc _ 19- 200817916 =125中的—個的内部裝置ID,從屬裝置將包含於接收的 廣播訊息内的線性匯流排位址分配給它自[,如方塊435 所扣不。在—個實施方式中’從屬裝置可以將匯流排位址 複製進區域暫存器。然而應注意,在其他的實施中,從屬 裝置通過其他方法將線性g流排位址分配給它自己。不具 有匹配内部裝置则剩餘從屬裝置125忽略剩餘的匯流排 業務,如方塊445所示。 Ο Ο 在方塊440中,在將線性匯流排位址分配給從屬裝置自 己之後’從屬裝置可以將確認訊息發送給主要裝置15〇以 確認收到線性匿流排位址’這指示了廣播裝置1〇匹配從屬 裝置的内部IDe在各種實施方式中,緊接著匯流排周轉週 期,從屬裝置可以在廣播業務的回應週期内發送確認訊 息。主要裝置丨50可以使用接收器或其他機械裝置接收確 認訊息並存儲指示的分配資訊。後來的涉及從屬裝置的 I/O業務可以使用新分配的線性匯流排位址與從屬裝置通 信。 如果廣播裝置ID不匹配從屬裝置125的任一内部裝置 ID那麼匯纟|(_排業務就不被確認,並通知主要裝置1 $ 〇與 廣播裝置ID有關的特殊類型的從屬裝置沒有連接到匯流排 155。在一個實施方式中,主要裝置15〇可以為此從屬裝置 確認保留有限的時間。如果在該時間逝去後匯流排業務還 沒有被確認,主要裝置150確定與廣播裝置1〇有關的特殊 類型的從屬裝置沒有連接到匯流排1 55。 總體來說,主要裝置150可以首先使用相關匹配方案與 120426.doc -20- 200817916 具有内部裝置ID的特殊類型的從屬裝置通信,所述内部裝 置ID匹配廣播裝置id。如上所述的,相同類型的從屬裝置 包括相同的内部裝置ID。接著,在相同的位址分配廣播業 務中’可以執行線性匹配方案以定址從屬裝置。更具體 地’包括内部裝置ID的從屬裝置將包含於接收的廣播訊息 内的線性位址分配給它自己,所述内部裝置ID匹配廣播裝 置ID。在位址分配之後,隨後的匯流排業務使用分配的線 性匯流排位址與從屬裝置通信。應注意隨後的匯流排業務 不使用裝置ID與從屬裝置通信。在各種實施方式中,線性 匯排位址比裝置Π)要短很多。比如,具有四個從屬裝置 的電腦系統可以使用兩個位元的線性匯流排位址,然而裝 置ID可以是八個位元或更多。因此,通過這種位址分配機 械裝置,使用線性匯流排位址而不使用裝置ID的匯流排業 務可以節省匯流排頻寬。然而應注意,在其他的實施方式 中,比如系統100的兩個或更多個裝置或機械裝置可以初 始化位址分配廣播業務。 應注意,根據圖6的以上實施方式中描述的機械裝置不 意味著將本發明限制於某些具體的步驟。比如,在各種其 他貫施方式中,主要裝置15〇可以在兩個業務中執行位址 分配操作。第一業務廣播裝置m,第二業務廣播線性匯流 排位址。在第一業務之後,從屬裝置125為了在隨後的第 一業矛々中备接收線性匯流排位址的時候使用廣播裝置ID , 從屬裝置125可以存儲廣播裝置m。從屬裝置125可以確認 收到哀置ID和/或線性匯流排位址。在其他的實施方式 120426.doc -21 - 200817916 中’主要裝置150可以不等待來自從屬裝置125的確認。 如上所述’可以通過使用匯流排協定來傳輸廣播訊息。 廣播訊息包括指示位址分配業務開始的協定首部。匯流排 155可以用於執行除位址分配操作外的其他操作,比如資 料傳輸操作。在一些實施方式中,可以使用無線協定傳輸 * 廣播訊息。 主要裝置150可以在一排中或及時地在不同情況下初始 (、 化若干廣播業務以校驗所有可能形式的從屬裝置125。以 這種方式,可以給每個從屬裝置125分配一個線性匯流排 位址。比如,假設具有UART的從屬裝置包括〇χ42的裝置 ID具有紅外線介面的從屬裝置包括〇x84的裝置id,熱感 測器包括0x76的裝置ID,以及通用1/〇晶片包括〇χ55的裝 置ID。如果所有四個裝置都連接到匯流排155,主要裝置 150可以向每個裝置ID 〇χ42、〇χ84、〇χ7^σ〇χ55發佈廣播 業務。 〇 在一個實施方式中,主要裝置150可以在每次匹配成功 的時候增加線性匯流排位址。比如,如圖4的實施方式所 示,如果匯流排155具有UART、熱感測器和通用ι/〇晶 片’但不是紅外線介面’那麼具有相關線性匯流排位址的 廣播業務的順序可以是:〇χ42:〇 ; 〇χ84:1 ; 〇χ76:ι ;及 0x55:2。換句話說’如果包含於廣播訊息内的裝置_從 屬裝置(比如0χ84:1)有關的内部裝置⑴不匹配,主要裝置 bo可以繼續廣播包含不同裝置ID和相同線性匯流㈣址 (比如〇x76:1)的訊息直到線性匯流排位址被分配給從屬裝 120426.doc -22- 200817916 置中的一個。在這個實施例中,在這個廣播順序之後, UART可以具有〇的線性匯流排位址,熱感測器可以具有i 的線性匯流排位址,以及通用1/〇晶片可以具有2的線性匯 流排位址。圖7依據這個具體的執行方式顯示了在位址分 配操作之後的從屬裝置125的最終狀態。
ϋ 應注思如果相同類型的多重從屬裝置都連接到匯流排 155,相同類型的從屬裝置中只有一個可以分配到線性匯 流排位址。在一些實施方式中,如果某些應用要求多重相 同類型的從屬裝置,可以製造和發展系統1〇〇的硬體和/或 軟體,以使所有相同類型的從屬裝置都分配有一個線性匯 流排位址。比如,這些裝置的内部裝置1〇可以只有一個位 元不同。然而應注意在其他的實施方式中,可以用其他方 法為相同類型的從屬裝置分配線性匯流排位址。 功率狀態廣播 在操作期間,主要裝置150可以發佈廣播業務以通知從 屬裝置125系統1〇〇的功率狀態。在從屬裝置125被定址之 前或之後,主要裝置150可以及時地在任何時間點初始化 這種類型的廣播業務。換句話說,廣播業務可以是一種匯 流排業務,其向連接到主要裝置150的每個從屬裝置125廣 播訊息而不使用匯流排位址。當系統!,功率狀態改變 時’可以初始化功率狀議,比如當連接—個新的從屬 裝置125的時候。主要裝置15〇還可以在確定的時間間隔發 佈功率狀態廣播以更新從屬裝置125。 如圖8所示的,在一個具體的執行方式中,廣播業務包 120426.doc -23- 200817916 括協定首部(s)、函數類型夂數 ⑺…、σ負生參數(F)和貫際功率狀態資料 (P)。協定首部疋指示廣播業典 T廣播業務開始的匯流排狀態指示 态。函數類型參數是指示盥廣播章 ^ /、飧播業務有關的函數類型的參 數。在這個例子中,^Ig g 11 ^^數私不功率狀態廣播業 務。功率狀態資料指示系絲】0Λ沾 下糸統100的功率狀態。更且體地, 功率狀態資料可以指示李统1() 、 . 糸、、先10 0的整個功率狀態和/或指示 糸統100的一個或更多個特砝 立 1固特殊電源的功率狀態。然而應注 思,在其他的實施方案中,功率狀態資料可以用於通知從 ^裝置125系統⑽的另外的功率特性。還應注意,功率狀 悲廣播可以佔用任_數量的時脈週期。纟一些實施方式 中’為廣播業務保留的時脈週期數量是可編程的。 在-個實施方式中’匯流排155的一個線路用於廣播功 率狀m,另-個線路用於傳輸時脈。然而應注意在其 他的實施方式中’可以用其他機械裝置(比如匯流排155的 兩個線路)通過匯流排155廣播功率狀態訊息。 Ο 為了初始化廣播t務,主要裝置150可以向每個從屬裝 置125廣播訊息。廣播訊息可以包括協定首部、函數類型 參數以及功率狀態資料。圖9是依據—個實施方式的流程 圖,其展示了在將廣播訊息傳輸到從屬裝置125之後的功 率狀態恢復過程。應注意在各種實施方式中,所示的一些 步驟可以以不同於所示順序同時執行或省略。還可以執行 別的期望的步驟。 在操作期間,每個從屬袭置125都決定匯流排155是否空 間,如方塊705所示。如果匯流排不是空閒的,從屬裝置 i20426.doc -24- 200817916 125決疋匯凌排活動是否構成廣播業務(方塊wo)的開始。 ^具體地,從屬裝置125可以通過讀取接收的協定首部決 疋廣播訊息是否已經被接收。如果協議首部還指示除了廣 播業務外的另-種業務,從屬裝置125處理該業務,如方 鬼72*0所不。在確定是功率狀態廣播業務之後,從屬裝置 125頊取包含在廣播訊息内的功率狀態資料,如方塊725所 示。 在塊730中,每個從屬裝置125鑒於包括於廣播訊息内的 功率狀態資料法$ I # 、十决疋疋否调整其目前功率狀態。首先,與從 屬裝置125目前功率狀態相比,每個從屬裝置⑵可以:定 接:到的功率狀態資料是否指示系統⑽處於不同的功率 狀〜、比如,接收到的功率狀態資料可能指示系統1〇〇在 降低的功率模式或正常功率模式下操作,因此每個從屬裝 &可以刀別決疋是否轉變成降低的功率狀態或正常功 〇 ; 接著,在各種執行方式中,每個從屬裝置125可 以考慮夕種其他因素來決定是否轉變其目前功率狀態,比 :二些從屬裝置125可以監測是否有目前正在執行或未 =務,還可以監測正在使料處理功率量。—些從屬 可以分析目前的活動和訪問的歷史資訊以決定 中"A L、目刚功率狀態。應注意,在其他的執行方式 ,從屬裝置125可以考慮另外的因素。 收:::每個從屬裝置125,與目前功率狀態相比,如果接 另外的=狀態貝料指示系統1〇0處於不同的功率狀態且 卜的因素允許功率狀態的改變,那麼從屬裝置會基於接 120426.doc •25- 200817916 收到的功率狀怨資料改變它的功率狀態,如方塊所 示。然而應注意,在一些實施方式中,從屬裝置可以鑒於 其他因素改變它的功率狀態,即使接收到的功率狀態資料 指示系統100的功率狀態與從屬裝置目前功率狀態相同。 如上所述的,可以通過使用匯流排協定傳輸廣播訊息。 廣播訊息包括指示功率狀態廣播業務開始的協定首部。除 了功率狀怨廣播業務,匯流排155還可以用於執行其他的 〇 操作,比如資料傳輸操作。因為從屬裝置125通過匯流排 I55可以接收功率狀態訊息和資料傳送’從屬裝置125可以 不需要專用針腳接收功率狀態信號。應注意,在一些實施 方式中,可以使用無線協定傳輸廣播訊息。 進-步應注意,通過使用以上根據圖8和圖9描述的機械 裝置’匯流排155可以用於執行其他類型的廣播業務。在 各種實施方式中,可以使用類似於功率狀態廣播的廣播業 務發送其他的有㈣統的全球資訊,比如匯流排155和/或 Q 匯流排ill的目前時脈頻率。 以上描述的任一實施方式可以進一步包括接收、發送或 儲存指令和/或資料’其用於執行以上結合圖i至圖9描述 的電腦可讀媒體上的操作。一般而言,電腦可讀媒體可以 包括儲存媒體或記憶體媒體,比如磁性或光學媒體,例如 磁片或CD ROM,揮發性或非揮發性媒體,例如尺规(比 如 SDRAM、DDR SDRAM、咖am、SRAM 等)、R〇M 等。 儘管已經相當詳細的播述了以上實施方式,一旦以上公 120426.doc -26- 200817916 開被完全理解,對本領域的技術人員來說,許多變形和灰 正是明顯的。這意味著以下的申請專利範圍解釋為包含/ 有這樣的變形和改變。 【圖式簡單說明】 圖1是電腦系統的一個實施方式的圖; 圖2是圖1的電腦系統的實施方式的方塊圖; 圖3 A是具有主要裝置和多個從屬裝置的系統的一 汽施 方式的方塊圖; 圖3B依據一個實施方式展示了圖3A系統的一個子部 分,其包括連接到TPM的主要裝置; 圖4展示了圖3A的系統的一個具體執行方式,其顯示了 在位址分配運行前的從屬裝置的初始狀態; 圖5依據一個實施方式展示了位址分配廣播業務的一個 具體實施例; 圖6是依據一個實施方式的流程圖,其展示了在將廣播 訊息傳輸到從屬裝置之後的位址分配過程; 圖7展示了圖3A的系統的一個具體執行方式,其顯示了 在位址分配操作之後的從屬裝置的最終狀態; 圖8依據一個實施方式展示了功率狀態廣播業務的一個 具體例子;以及 圖9是依據一個實施方式的流程圖,其展示了在將廣播 訊息傳輸到從屬裝置後的功率狀態恢復流程。 【主要元件符號說明】 10 電腦系統 120426.doc -27- 200817916
Ο 11,110 中央處理器(CPU) 15 主記憶體 20 北橋 25 視頻卡 30 南橋 33 PCI匯流排 35 LPC匯流排 40 超級I / 0晶片 45 二級匯流排 51 通用非同步收發器(UART) 52 鍵盤控制器 53 紅外線裝置 54, 325 可信平臺模組(TPM) 100 系統 111, 155 匯流排 125A-C 從屬裝置 150 主要裝置 152 處裡單元 154 匯流排仲裁單元 326 匯流排介面單元 120426.doc -28-
Claims (1)
- 200817916 十、申請專利範圍: 1 · 一種系統,包括: 一低針腳數(LPC)匯流排; 一 I/O控制器,其連接到所述LPC匯流排; 一第二匯流排,其連接到所述1/0控制器,其中所述第 二匯流排相對於所述LPC匯流排具有一降低的針腳數 量;以及 至少一個裝置,其連接到所述第二匯流排; (1 其中所述1/0控制器設置成接收來自所述LPC匯流排的 匯流排業務; 其中所述I/O控制器更設置成將LPC匯流排業務譯出並 轉送至所述第二匯流排上的所述至少一個裝置。 2. 如申請專利範圍第1項所述的系統,其中所述I/O控制器 包括一處理單元,所述處理單元設置成為連接到所述第 二匯流排的所述至少一個裝置而初始化匯流排業務。 3. 如申請專利範圍第2項所述的系統,其中所述I/O控制器 ^ j ’ 更包括一匯流排仲裁單元,所述匯流排仲裁單元設置成 仲裁所述第二匯流排在所述處理單元和所述Lpc匯流排 之間的所有權。 4. 如申請專利範圍第1項所述的系統,其中所述1/〇控制器 設置成接收來自所述至少一個裝置的匯流排業務,且其 中所述I/O控制器更設置成將來自所述至少一個裝置的所 述匯流排業務譯出並轉送至所述LPC匯流排。 5·如申請專利範圍第1項所述的系統,其中所述1/〇控制器 120426.doc 200817916 是一超級ι/ο積體電路裝置。 6.如中請專利範圍第i項所述的系統,其中所述第二匯流 排是一三線匯流排。 7·如申請專利範圍第i項所述的系統,其中所述裝置是一 低頻寬裝置。 8. 如申請專利範圍第i項所述的系統,其.中所述至少—個 裝置包括多個裝置,所述多個震置包括以下裝置中的至 少兩個:一平行埠、-序列槔、-滑鼠介面、-通用非 同步收發器(UART)、一可信平臺模組(τρΜ)、一紅外線 介面、-熱感測器、一鍵盤控制器以及一軟碟控制器。 9. 如中請專利範圍第!項所述的系統,其中所述至少—個 裝置包括一 TPM,i中所诚s小 # 卜 八T所迷至少一個裝置更包括用於在 Ο 所述第二匯流排和所述TPM之間連接的一介面。 a如申請專利範圍第i項所述的系統,其中所述第二匯流 排設置成支援資料傳輸、整步、中斷、廣播以及所述1/〇 控制器和所述至少一個裝置之間的dma請求。 11· 一種電路板,包括·· 一邏輯晶片組; 一第一匯流排,其被連接到所述邏輯晶片組; 一I/O控制器,其被連接到所述第一匯流排; 卜第一匯μ排,其被連接到所述Σ/〇控制器,其中所述 第二匯流排相對於所述第一區流排具有—降低的針聊數 量;以及 多個低頻寬装置’其連接到所述第二匯流排,其中所 120426.doc 200817916 述低頻寬裝置包括以下裝置中的兩個或更多個:一平行 埠、一序列埠、一滑鼠介面、一通用非同步收發器 (UART)、一TPM、一紅外線介面、一熱感測器、一鍵盤 控制器以及一軟碟控制器; 其中所述I/O控制器設置成接收來自所述第一匯流排的 匯流排業務; 其中所述I/O控制器更設置成將相應於所述第一匯流排 的所述匯流排業務譯出並轉送至所述第二匯流排上的所 〇 述多個低頻寬裝置。 12·如申請專利範圍第11項所述的電路板,其中所述1/〇控制 器包括一處理單元,所述處理單元設置成為連接到所述 第二匯流排的所述多個低頻寬裝置而初始化匯流排業 務。 13·如申請專利範圍第12項所述的電路板,其中所述1/0控制 器更包括一匯流排仲裁處理單元,所述仲裁處理單元設 置成仲裁所述第二匯流排在所述處理單元和所述第一匯 (! V 流排之間的所有權。 14 ·如申請專利範圍第11項所述的電路板,其中所述第一匯 流排是一 LPC匯流排,並且所述第二匯流排相對於所述 LPC匯流排具有一降低的針腳數量。 15. 如申請專利範圍第11項所述的電路板,其中所述I/O控制 器是一超級I/O積體電路裝置。 16. 如申請專利範圍第11項所述的電路板,其中所述第二匯 流排是一三線匯流排。 120426.doc 200817916 17·如申請專利範圍第11項所述的電路板,其中所述邏輯晶 片組是一南橋。 18· —種用於與一電腦系統主機板上的低頻寬裝置通信的方 法’所述方法包括: 將來自一邏輯晶片組上的LPC信號提供給一低針腳數 (LPC)匯流排;如申請專利範圍第11項所述的電路板, 其中所述第二匯流排是一三線匯流排。 在一 I/O控制器上接收所述信號,所述I/O控制器連接 () 到所述LPC匯流排; 在所述I/O控制器内將所述信號譯成一第二匯流排格 式; 將所述第二格式的所述信號轉送至一第二匯流排上的 至少一個裝置,其中所述第二匯流排相對於所述LPC匯 流排具有一降低的針腳數量; 在連接到所述第二匯流排的所述至少一個裝置上接收 I、 所述苐二格式的所述信號;以及 7 所述至少一個裝置執行一操作以回應接收所述第二格 式的所述信號。 19如申請專利範圍第18項所述的方法,更包括在所述控 制器内的一處理單元中為連接到所述第二匯流排的所述 至少一個裝置初始化匯流排業務。 2〇如申請專利範圍第19項所述的方法,更包括仲裁所述第 一匯流排在所述處理單元和所述Lpc匯流排之間的所有 權。 120426.doc 200817916 21 —種系統,包括: 一低針腳數(LPC)匯流排; 一I/O控制器,其連接到所述LPC匯流排; 一第二匯流排,其連接到所述I/O控制器,其中所述第 二匯流排相對於所述第一匯流排具有一降低的針腳數 量;以及 多個低頻寬裝置,其連接到所述第二匯流排,其中所 述低頻寬裝置中的一個是一可信平臺模組(TPM); 其中所述I/O控制器設置成接收來自所述低針腳數 (LPC)匯流排的匯流排業務; 其中所述I/O控制器更設置成將LPC匯流排業務譯出並 轉送至所述第二匯流排上的所述多個裝置; 其中所述I/O控制器包括一處理單元,所述處理單元設 置成為連接到所述第二匯流排的所述多個裝置而初始化 匯流排業務; 其中所述I/O控制器更包括一匯流排仲裁單元,所述匯 流排仲裁單元設置成仲裁所述第二匯流排在所述處理單 元和所述LPC匯流排之間的所有權。 120426.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/417,391 US8239603B2 (en) | 2006-05-03 | 2006-05-03 | Serialized secondary bus architecture |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200817916A true TW200817916A (en) | 2008-04-16 |
| TWI349859B TWI349859B (en) | 2011-10-01 |
Family
ID=38662446
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096115725A TWI349859B (en) | 2006-05-03 | 2007-05-03 | Serialized secondary bus architecture |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8239603B2 (zh) |
| TW (1) | TWI349859B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10635827B2 (en) * | 2016-11-18 | 2020-04-28 | Raptor Engineering, LLC | Systems and methods for secure isolation of legacy computer peripherals |
Family Cites Families (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2664114A1 (fr) | 1990-07-02 | 1992-01-03 | Alcatel Radiotelephone | Module interface de transfert de donnees. |
| US5606672A (en) | 1995-01-27 | 1997-02-25 | Intel Corporation | Method and apparatus for multiplexing signals from a bus bridge to an ISA bus interface and an ATA bus interface |
| FI103850B1 (fi) | 1996-07-12 | 1999-09-30 | Nokia Mobile Phones Ltd | Tiedonsiirtotilan automaattinen ohjaus |
| US6119189A (en) | 1997-09-24 | 2000-09-12 | Intel Corporation | Bus master transactions on a low pin count bus |
| US6131127A (en) | 1997-09-24 | 2000-10-10 | Intel Corporation | I/O transactions on a low pin count bus |
| US6157970A (en) * | 1997-09-24 | 2000-12-05 | Intel Corporation | Direct memory access system using time-multiplexing for transferring address, data, and control and a separate control line for serially transmitting encoded DMA channel number |
| US5991841A (en) * | 1997-09-24 | 1999-11-23 | Intel Corporation | Memory transactions on a low pin count bus |
| US6279050B1 (en) | 1998-12-18 | 2001-08-21 | Emc Corporation | Data transfer apparatus having upper, lower, middle state machines, with middle state machine arbitrating among lower state machine side requesters including selective assembly/disassembly requests |
| US6463494B1 (en) | 1998-12-30 | 2002-10-08 | Intel Corporation | Method and system for implementing control signals on a low pin count bus |
| US6188602B1 (en) * | 2000-01-25 | 2001-02-13 | Dell Usa, L.P. | Mechanism to commit data to a memory device with read-only access |
| TW514791B (en) * | 2001-05-28 | 2002-12-21 | Via Tech Inc | Structure, method and related control chip for accessing device of computer system with system management bus |
| US20030023329A1 (en) * | 2001-07-24 | 2003-01-30 | Robert Brooks | Method and apparatus to provide digital or analog audio signals to multiple computer system outputs |
| US6990549B2 (en) * | 2001-11-09 | 2006-01-24 | Texas Instruments Incorporated | Low pin count (LPC) I/O bridge |
| US7225280B2 (en) | 2002-02-28 | 2007-05-29 | Sandisk Il Ltd. | Portable device for one-on-one transfer between another such device wherein device is restricted to data storage and transfer with single interface for data exchange |
| JP3636157B2 (ja) | 2002-04-19 | 2005-04-06 | セイコーエプソン株式会社 | データ転送制御装置、電子機器及びデータ転送制御方法 |
| TWI226545B (en) | 2002-06-18 | 2005-01-11 | Via Tech Inc | Method and device for reducing LDRQ input pin counts of LPC host |
| TW589534B (en) | 2002-07-05 | 2004-06-01 | Via Tech Inc | Method and device to reduce the LDRQ input pin count of LPC control host |
| US7103701B2 (en) * | 2002-09-23 | 2006-09-05 | Hewlett-Packard Development Company, L.P. | Memory bus interface |
| US7032039B2 (en) * | 2002-10-30 | 2006-04-18 | Atmel Corporation | Method for identification of SPI compatible serial memory devices |
| US7254722B2 (en) | 2003-04-10 | 2007-08-07 | Lenovo (Singapore) Pte. Ltd | Trusted platform motherboard having physical presence detection based on activation of power-on-switch |
| US7269747B2 (en) | 2003-04-10 | 2007-09-11 | Lenovo (Singapore) Pte. Ltd. | Physical presence determination in a trusted platform |
| US7096308B2 (en) * | 2003-08-29 | 2006-08-22 | Texas Instruments Incorporated | LPC transaction bridging across a PCI—express docking connection |
| JP2005078493A (ja) * | 2003-09-02 | 2005-03-24 | Renesas Technology Corp | マイクロコンピュータ |
| EP1517247B1 (en) | 2003-09-19 | 2006-11-15 | Harman Becker Automotive Systems GmbH | Data transfer interface |
| US6944064B2 (en) * | 2003-12-22 | 2005-09-13 | Silicon Storage Technology, Inc. | Memory unit having programmable device ID |
| US8024490B2 (en) | 2004-01-28 | 2011-09-20 | Seagate Technology Llc | Method and system for generic data transfer interface |
| US7069371B2 (en) * | 2004-03-10 | 2006-06-27 | Silicon Storage Technology, Inc. | Motherboard having a non-volatile memory which is reprogrammable through a video display port and a non-volatile memory switchable between two communication protocols |
| TWI267024B (en) * | 2004-06-18 | 2006-11-21 | Winbond Electronics Corp | Method and apparatus for connecting LPC bus and serial flash memory |
| US7558900B2 (en) * | 2004-09-27 | 2009-07-07 | Winbound Electronics Corporation | Serial flash semiconductor memory |
| US7631348B2 (en) * | 2004-11-22 | 2009-12-08 | Standard Microsystems Corporation | Secure authentication using a low pin count based smart card reader |
| US7305528B2 (en) * | 2005-07-14 | 2007-12-04 | Broadcom Corporation | Automatically detecting types of external data flash devices |
| US20070168574A1 (en) * | 2005-09-28 | 2007-07-19 | Dell Products L.P. | System and method for securing access to general purpose input/output ports in a computer system |
| US20070260778A1 (en) * | 2006-04-04 | 2007-11-08 | Ming-Shiang Lai | Memory controller with bi-directional buffer for achieving high speed capability and related method thereof |
| US8271758B2 (en) * | 2006-12-06 | 2012-09-18 | Mosaid Technologies Incorporated | Apparatus and method for producing IDS for interconnected devices of mixed type |
-
2006
- 2006-05-03 US US11/417,391 patent/US8239603B2/en not_active Expired - Fee Related
-
2007
- 2007-05-03 TW TW096115725A patent/TWI349859B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| US20070260804A1 (en) | 2007-11-08 |
| US8239603B2 (en) | 2012-08-07 |
| TWI349859B (en) | 2011-10-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI334539B (en) | Computer system, slave device, master device, motherboard, and method for performing an address assignment operation | |
| TW200815993A (en) | System power state broadcast through the use of a bus protocol | |
| TWI343003B (en) | Multiplexing a parallel bus interface and a flash memory interface | |
| US8135873B2 (en) | Information processing device for performing information exchange between a PCI express bus and a non-PCI express bus interface | |
| TWI309358B (en) | Weighted bus arbitration based on transfer direction and consumed bandwidth | |
| CN102326362B (zh) | 灵活地将终端逻辑集成到各种平台的装置、方法和系统 | |
| CN101263465B (zh) | 用于总线仲裁的方法和系统 | |
| TWI351614B (en) | Method, computer system, and master device for imp | |
| US20100131681A1 (en) | Bus Based Communications Between A Processor And A Peripheral Controller In A Digital Processing System | |
| TW200949552A (en) | Direct data transfer between slave devices | |
| TW201234271A (en) | Dynamic and selective core disablement and reconfiguration in a multi-core processor | |
| TW200819978A (en) | Memory management method and system | |
| US8145853B2 (en) | Semiconductor memory apparatus, memory access control system and data reading method | |
| TW200809515A (en) | Method for a slave device to convey an interrupt and interrupt source information to a master device | |
| TW201003408A (en) | Adaptor, computer system and manufacturing method thereof | |
| CN1864140B (zh) | 用于具有多个处理器和一个存储器系统的系统的存储器接口 | |
| US20030191884A1 (en) | Bus system and information processing system including bus system | |
| EP3716084A1 (en) | Apparatus and method for sharing a flash device among multiple masters of a computing platform | |
| TW200912660A (en) | Dual bus matrix architecture for micro-controllers | |
| JP2008198185A (ja) | バスシステム及びその制御方法 | |
| JP2008502976A (ja) | 分割トランザクションを処理するためのバス・コントローラ | |
| KR910001788B1 (ko) | 다중 프로세서 시스템용 메세지 전송 인터럽팅 장치 및 이의 실행방법 | |
| US8756356B2 (en) | Pipe arbitration using an arbitration circuit to select a control circuit among a plurality of control circuits and by updating state information with a data transfer of a predetermined size | |
| TW200817916A (en) | Serialized secondary bus architecture | |
| TW201224764A (en) | Apparatus for managing interrupt cause and system for processing interrupt |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |