200814864 九、發明說明: •【發明所屬之技術領域】 本發明係有關於一種測試線路佈設方法,更詳而& 之,係有關-種佈設電性連接於相連之電路板與測試^路 板間的測試用訊號線之方法。 【先前技術】 按,瓜製造電路板之廠商,例如,以常見之主機板 (Mother Board,MB)來說,為確保所生產之主機 _好之品'諸性,均會在產品_前,於該主機=預= 些供檢測其產品特性之待測元件,並將主機板上之各個待 測元件對應電性連接於除錯測試(Debug)電路板之多個測 試接點,以使該測試電路板能針對主機板進行各種除錯測 試(如:元件參數測試、產品功能測試等),藉由除錯測試 而偵測出所有可能之錯誤,以做為進行改善之根據。 請參閱第1圖,在習知技術中,測試電路板12係以 肇共板方式聯結於待測之主機板丨〇,該測試電路板12及主 機板10間設有分界標示u。該主機板1〇上具有複數驅 動端101a、l〇2a、103a及與其分別對應之接收端1〇lb、 l〇2b、l〇3b ;而該測試電路板12上具有複數對應於該等 驅動端 101a、l〇2a、103a 及接收端 l〇ib、i〇2b、103b 之測試接點121、122、123。 佈設測試用訊號線之方法係自主機板上之驅動端 l〇la、l〇2a、l〇3a分別引出並佈設測試用訊號線i〇1A、 102A、103A,並電性連接至與各該驅動端i〇la、1〇2a、 5 19319 200814864 103a相對應之測試接點121、122、123上;且自上述接 .收端101b、102b、l〇3b上亦分別引出並佈設測試用訊號 線101B、102B、103B’並電性連接至與各該接收端、 102b、103b所相對應之測試接點121、122、123上,使 該驅動端 101a、102a、103a 及接收端 i〇ib、102b、103b 为別糟由该專測试用訊號線1 〇 1A、1 〇 2 A、10 3 A、1 〇 1B、 102B、1 〇3B相互電性連接於對應之測試接點121、122、 123上。如此,則電路板10上之各驅動端1〇la、1〇2a、 _ 103a及接收端l〇lb、l〇2b、103b與相對應之測試電路板 12上的測试接點121、12 2、12 3,得以透過該等測試用訊 號線 101A、102A、103A 及 101B、102B、103B 而形成完整 之導通迴路,俾以該測試電路板12對主機板1〇進行除錯 測試,以檢驗其品質特性。 惟’上述測試用訊號線之佈設方式存在有以下缺失: §測減電路板12對主機板1 〇測試完畢後,若電路板1 〇 義係無品質瑕疵且需要使用該電路板1〇時,便不再需要共 板聯結於該電路板1〇之測試電路板12,必需沿著設於該 測試電路板12及主機板1〇間之分界標示u予以切割(例 如採用V-cut技術),自電路板1〇及測試電路板〗2之頂 層切割掉部分厚度板材後,再將該測試電路板12沿著該 分界標示11折斷以脫離該電路板1 〇。 於折斷該測試電路板12後,前述測試用訊號線 101A、l〇2A、103A 及 101B、102B、103B 亦被從中切斷。 由於電路板10上之驅動端l〇la、l〇2a、103a與接收端 6 19319 200814864 101b、102b、103b係透過該等測試用訊號線1〇1A、1〇2A、 ‘ 103A及101B、102B、103B而分別電性連接至測試電路板 12上之測試接點121、122、123,因此,將使該電路板 10上的驅動端101a、102a、l〇3a與對應之接收端i〇ib、 102b、103b間之電性連接線路形成斷路。 因此,於後續使用該電路板1 〇前必須先對該電路板 10進行重新佈線,以修復中斷之電性連接線路,使該驅 動端101a、102a、103a重新電性連接於對應之接收端 _ l〇lb、102b、103b。然,重新佈線需耗費相當長的工作時 間與製程成本,故效率較低。 因此,如何克服上述習知技術之缺失,進而提供一種 =試線路佈設方法,以使佈設在電路板上之驅動端及接收 端間之訊號線具獨立性’避免因折斷測試電路板而導致電 路板上之驅動端與接收端間之電性連接線路中斷,並省去 =重新佈線製程而增加之卫時及製程成本,以提高效率, 實已成爲亟待解決之課題。 【發明内容】 繁於上述習知技術之缺失,本發明之主要目的在於 =種測職路佈設方法,以佈設電性連接於共板相連的 =板及賴電路㈣之測制訊號線,輕佈設於電路 斷2端及接收端間之訊號線路具獨立性,避免因折 號線板而導致電路板上之驅動端與接收端間之訊 本發明之另一目的係在於提供一種測試線路佈設方 19319 200814864 、法,俾提升電路板之電性連接品質。 本4明之又-目的在於提供一種測試線路佈 法,俾降低產品之製造成本。 °又方 為達上述目的及其他目的,本發明係提供— 路佈設方法,係用於佈設電性連接於共板相連的電 測,電路板之間的測試用訊號線,其中,該電路板上且= 數量相對應之複數驅動端及接 1 八有 今右斜庙缸《 牧队碲昍这測武電路板上則 叹有對應數1之複數測試接點,該賴線路佈設方 =康驅動端及接收端之對應關係設定起始點及二 !,:= =點及終點之設定於該電路板上佈設複數訊 電性連接相對應之各該驅動端與接收端;以及分別 佈a又自各该訊號線引出測 連接…一 分別對應電性 妾及測式電路板上所對應之測試接點。 上述職線路之佈設方法復可包括預先設定該電路 參 :::駆動端、接收端及該測試電路板之測試接點間之對應 上述電路板與測試電路板之間係具有一分界標示,以 供該測試電路板於測試完電路板後,可沿該分界標示將該 測试電路板折斷以脫離電路板。該分界標示係為一折邊劃 痕,但並不以此為限,其亦可例如為分界畫線。 上述測試用訊號線係佈設於該電路板及測試電路板 之底層:則共廠商配合置製程需要而予以切割(例如採用 V-cut或其他切割方式),自該電路板及測試電路板之頂 層切割掉部分厚度板材時,*會損及佈測試魏號線,而 19319 8 200814864 使該測試用訊號線保持電性連接之完整性,俾以該測試電 ♦‘路板對電路板進行除錯測試(Debug)工作。 再者,本發明之測試線路佈設方法,其技術特徵係於 電路板上之驅動端與其對應之接收端之間佈設訊號線,藉 由該訊唬線電性連接該驅動端與接收端,並自該訊號線上 引出並佈設測試用訊號線,以電性連接至驅動端與接收端 於測試電路板上所對應之測試接點。藉此,以使佈設在電 路板上之線路具獨立性,避免因折斷測試電路板而導致電 _路板上之驅動端與接收端間之訊號線路中斷,並省去因重 新佈線製程而增加之工時及製程成本,以提高效率。 【實施方式】 以下藉由具體實例說明本創作之實施方式,熟悉此技 蟄之人士可由本說明書所揭示之内容輕易地瞭解本創作 之其他優點與功效。 請麥閱第2A圖及第2B圖,係為本發明之測試線路佈 _設方法示意圖,本發明之測試線路佈設方法係可搭載於一 佈線軟體中,藉由該佈線軟體於設計一線路時,佈設電性 連接於共板相連的電路板2〇與測試電路板22之間的測試 用訊號線。 如第2A圖所示,該電路板2〇上具有複數驅動端 201a、202a、203a及該等驅動端分別對應之接收端2〇1卜 202b、203b,而該測試電路板22係對應於該等驅動端 201a、202a、203a及接收端201b、2〇2b、別扑具有複數 測試接點22卜222、223。且該測試電路板22係以共板 9 19319 200814864 方式聯結於電路板20,該電路板20與測試電路板22之 間設有一分界標示21,以因應後續製程之需要,而可沿 該分界標示21以V_cut或其他切割方式,自電路板20 及測試電路板22之頂層切割掉部分厚度板材後,再將該 測試電路22板沿著該分界標示21折斷以脫離該電路板 20。 該電路板20係例如為主機板(Mother Board,MB),該 驅動端 20la、202a、203a 及接收端 201b、202b、203b _係例如為電子元件、晶片及其他線路等,該分界標示21 係為一折邊劃痕,但並不以此為限,其亦可例如一分界晝 線0 於電路板20上佈設測試用訊號線之步驟包括:藉由 佈線软體預先設定該電路板20上之驅動端2019/、202a、 203a及接收端201b、202b、203b與該測試電路板20上 之測試接點221、222、223間之對應關係,因設定對應關 0係之方式係為習知佈線軟體已有之技術,故在此不再贅 述;再將該等驅動端201a、202a、203a及對應之接收端 201b、202b、203b分別設定為電性連接於驅動端與接收 端間之訊號線的起始點及終點,並藉由佈線軟體根據起始 點及終點之設定,於電路板20上佈設電性連接於該驅動 端 201a、202a、203a 與對應之接收端 201b、202b、203b 間之訊號線201、202、203。其中,該等訊號線201、202、 203係佈設於電路板20上,詳而言之,該等訊號線201、 202、203均佈設於該分界標示21臨近於該電路板20之 10 19319 200814864 一侧0 ^ 如此,電路板20上之驅動端201a、202a、203a及所 對應之接收端201b、202b、203b,即可藉由上述之訊號 線201、202、203而相互電性連接,並形成完整且獨立的 訊號傳輸迴路。 請參閱第2B圖,藉由佈線軟體自上述驅動端201a、 202a、203a與對應之接收端201b、202b、203b間之訊號 線201、202、203上分別引出並佈設測試用訊號線201A、 _ 202A、203A以電性連接至驅動端201a、202a、203a與接 收端201b、202b、203b於測試電路板上所對應之測試接 點221、222、223。如此,該測試電路板22上之測試接 點221、222、223即電性連接於電路板20上之驅動端 201a、202a、203a 及接收端 201b、202b、203b。
於本實施例中,該測試用訊號線201A、202A、203A 係佈設於該電路板20及測試電路板22之底層或臨近底層 之佈線層上,以供廠商採用例如V-cut或其他切割方式沿 著該分界標不21自該該電路板2 0及測試電路板2 2之頂 層切割掉部分厚度板材後,不會損及佈設於底層或佈線層 上之測試用訊號線201A、202A、203A,而使該測試用訊 號線201A、202A、203A保持電性連接之完整性,俾以該 測試電路板22對電路板20進行除錯測試(Debug)工作。 再者,於測試電路板22對該電路板20進行測試後, 若經確認該電路板20係無瑕疵,且需使用該電路板20 時,則該測試電路板22已完成使命且不起作用,故只需 11 19319 200814864 % •沿著該分界標示21將該測試電路板22折斷以脫離該電路 •板20,此時該測試用訊號線2〇1A、2〇2A、2〇3A即被切斷; 而電路板20上之驅動端2〇ia、202a、203a與對應之接收 端201b、202b、203b間之訊號線2(Π、202、203依然保 持完整地電性連接關係,使該電路板2〇仍可以正常運作'。 本發明可避免習知技術在折斷測試電路板後,需於電 路f上進行重新佈線之缺點,免去重新佈線所需耗費之工 作蚪間,而提高工作效率並同時降低製程成本。 * 1述實施例僅為例示性說明本創作之原理及其功 1非驗限制本創作。任何熟習此項技藝之人士均可 盘=背本創作之精神及範嘴下,對上述實施例進行修飾 鼻因此’本創作之權利保護範圍,應以後述之申請 專利範圍為依據。 T月 【圖式簡單說明】 圖;以及 第2Α圖及第2Β圖係用以磲 方法t @ + .,、'員不本發明之測試線路佈設 數雷地、垂杜& . 圖係顯示於電路板上佈設複 數電性連接於驅動端與對庫 炎 圖,第mm#%-ή+ 收端間的訊號線之示意 ψ 〈鉅動端及接收端間的訊號 瓦上引出亚佈设測試用訊號線, 上之測試接點之示意圖。 ·讀連接至測試電路板 【主要元件符號說明】 10、20 電路板 第1圖係為習知技術中佈設測試用訊號線之示意 儀 19319 12 200814864 101a、102a、103a、201a、202a、203a 驅動端 101b、102b、103b、201b、202b、203b 接收端 ΗΠΑ、102A、103A、101B、102B、103B 測試用訊號線 11、 21 分界標示 12、 22 測試電路板 121、122、123、22卜 222、223 測試接點 201、202、203 訊號線 201A、202A、203A 測試用訊號線 13 19319