TW200814766A - Sound signal processing system and related apparatus and method - Google Patents
Sound signal processing system and related apparatus and method Download PDFInfo
- Publication number
- TW200814766A TW200814766A TW095132670A TW95132670A TW200814766A TW 200814766 A TW200814766 A TW 200814766A TW 095132670 A TW095132670 A TW 095132670A TW 95132670 A TW95132670 A TW 95132670A TW 200814766 A TW200814766 A TW 200814766A
- Authority
- TW
- Taiwan
- Prior art keywords
- accumulated
- signal
- values
- updated
- value
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/06—Non-recursive filters
- H03H17/0621—Non-recursive filters with input-sampling frequency and output-delivery frequency which differ, e.g. extrapolation; Anti-aliasing
- H03H17/0635—Non-recursive filters with input-sampling frequency and output-delivery frequency which differ, e.g. extrapolation; Anti-aliasing characterized by the ratio between the input-sampling and output-delivery frequencies
- H03H17/065—Non-recursive filters with input-sampling frequency and output-delivery frequency which differ, e.g. extrapolation; Anti-aliasing characterized by the ratio between the input-sampling and output-delivery frequencies the ratio being integer
- H03H17/0664—Non-recursive filters with input-sampling frequency and output-delivery frequency which differ, e.g. extrapolation; Anti-aliasing characterized by the ratio between the input-sampling and output-delivery frequencies the ratio being integer where the output-delivery frequency is lower than the input sampling frequency, i.e. decimation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0283—Filters characterised by the filter structure
- H03H17/0286—Combinations of filter structures
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/60—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
- H04N5/602—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for digital sound signals
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Analogue/Digital Conversion (AREA)
- Circuit For Audible Band Transducer (AREA)
Description
200814766 、 九、發明說明: - 【發明所屬之技術領域】 本發明係相·聲音碱之處理H魏財雜地於處 理不同規格之聲音訊號的聲音訊號處理系統及其相關裝置與方 【先前技術】 「國家電視標準協會」(National Television standards Committee ’ NTSC )標準與「相位交替線」(phase她咖㈣Line, PAL)標準是現今電視所採用的電視影像標準中最常見的兩種,不 同地區的電視系統除了可能採用不同的電視影像標準之外,也可 能採用不同的電視聲音標準,舉例來說,中國大陸的電視系統採 行的是PAL的電視影像系統,其所使用的聲音調變方式可以為單 聲道調頻(FM_Mono)或麗音(NICAM),其聲音載波(sound _ Carrier)的頻率係為6·5ΜΗζ以及5·85ΜΗζ ;德國的電視系統採行 的是PAL的電視影像系統,其所使用的聲音調變方式係為立體聲 調頻(FM-Stereo(A2)),其聲音載波的頻率係為5·5ΜΗζ以及 5.74MHz 〇 因為不同地區的電視系統通常會使用不同的電視聲音標準,為 了讓所生產的電視可以相容於各種不同的電視系統,製造商通常 會希望其所生產出的電視具有於不同的電視聲音標準下處理不同 7 200814766 計者必須使用有限的成本,設計出能夠可適性地於不同的電視聲 音標準下處理不同之電視聲音中賊號的電視聲音訊號處理系 統。 【發明内容】 本發明的實施例揭露一種有限脈衝響應濾波器,用來處理一數 位輸入訊奴產生-數位輸㈣號。該有限脈衝響麟波器具有 -閥數量N以及-除數D。該有限脈衝響應濾、波器包含有:一第 一圯憶體,用來儲存複數個閥係數,其中對於該數位輸入訊號中 的-輸入樣本,該第-記憶體係依序提供該複數個_數中n/d 個相對應_健;-乘法器,祕於該第—記題,用來將該 輸入樣本依縣上該帛—記舰所提供_難侧魏,以依 序產生N/D個乘積值;以及一累加模組,麵接於該乘法器,用來 依序將該N/D讎積值加上腦瓣次g加值贱序產生漏個 已更新累加值,其中對於該N/D個已更新累加值中的—已更新累 加值’若該已更新累加值已累計有N個乘積值,則該累加模組係 輸出該已更新累加值以作為該數位輸出訊號中的一輸出樣本。 本發明的實_還揭露-種降織置,时降頻—數位輸入訊 號以產生一數位輸出訊號。該降頻裝置包含有:一混波器,用來 依據該數位輸人tfl號產生-混波減;—㈣積分雛遽波器, 耦接於該混波器,用來將該混波訊號除以一第一除數以產生一第 8 200814766 一除頻訊號;以及一有限脈衝響應濾波器,耦接於該串聯積分梳 狀濾波器,用來將該第一除頻訊號除以一第二除數以產生該數位 輸出訊號。 本發明的實施例另揭露一種聲音訊號處理系統,用來處理一聲 音中頻訊號。該聲音訊號處理系統包含有:一可程控增益放大器, 用來依據一增益來放大該聲音中頻訊號以產生一放大訊號;一低 通濾波器,耦接於該可程控增益放大器,用來低通濾波該放大訊 號以產生一濾波訊號;一類比數位轉換器,耦接於該低通濾波器, 用來將該濾波訊號轉換為一數位輸入訊號;一降頻裝置,耦接於 该類比數位轉換器,該降頻裝置包含有:一混波器,耦接於該類 比數位轉換器,用來依據該數位輸入訊號產生一混波訊號;一串 聯積刀&狀;慮波為,麵接於該混波器’用來將該混波訊號除以一 第一除數以產生一第一除頻訊號;以及一有限脈衝響應濾波器, 耦接於該串聯積分梳狀濾波器,用來將該第一除頻訊號除以一第 二除數以產生一數位輸出訊號;以及一數位訊號處理模組,耦接 於該降頻裝置,用來處理該數位輸出訊號。 ^本發明的實施例還揭露一種對一數位輸入訊號進行一有限脈 衝魏濾、波IX產生—數位輸丨喊的方法。該有限脈衝響應濾、波 :、有閥數里N以及一除數D。該方法包含有:對於該數位輸入 喊中的-輸場本,依序提供複數侧係數巾之購個相對應 的闕係數;職輸人樣本依序乘上該N/D _係數,以依序產生 9 200814766 N/D個乘積值;將該N/D個乘積值依序加上]^/〇個前次累加值以 ’依序產生N/D個已更新累加值;以及若該_個已更新累加值中 • 的一已更新累加值已累計有N個乘積值,則輸出該已更新累加值 以作為該數位輸出訊號中的一輸出樣本。 【實施方式】 第1圖所示為本發明之聲音訊號處理系統的一實施例示意圖。 本實施例的聲音訊號處理系統1〇〇包含有一可程控增益放大器 ® (PGA) 110、一低通濾波器(lpf ) 12〇、一類比數位轉換器(ADC ) 130、一降頻裝置140、一位準/直流感測單元(1^1/〇(:;(1故(沿〇11 unit) 150、一暫存器庫(registerbank) 16〇、以及一數位訊號處理 模組(DSP) 170。其中,數位訊號處理模組17〇可依據不同的聲 音標準,控制聲音訊號處理系統1〇〇對不同聲音標準下的聲音中 頻訊號進行處理。而暫存器庫160係為供數位訊號處理模組no 與可程控增益放大器110、一降頻裝置14〇、以及位準/直流感測單 • 元15()互動的介面,舉例來說,數位訊號處理模組170可透過暫 存器庫160控制降頻裝置14〇進行除頻時所使用之除數。此外, 數位訊號處理模組170亦可透過暫存器庫160得知位準/直流感測 卓元150的感測結果,並據以透過暫存器庫16〇控制可程控增益 放大器110的增益以及直流補償。 ▲ 於本實施例中,可程控增益放大器110係依據一增益來放大一 電視聲音中頻訊號SIF以產生一放大訊號AS ;低通濾波器12〇係 200814766 低通/慮波放大訊號AS以產生一濾波訊號^^:類比數位轉換器⑽ 、 係將濾波訊號FS轉換為一數位輸入訊號DIS ; —降頻裝置140係 - 對數位輸入訊號DIS進行混波(mix)以及除頻以產生一數位輸出 訊號DOS (其可包含有同相與正交訊號);數位訊號處理模組17〇 則處理數位輸出訊號DOS以供電視作為聲音播放的依據。 第2圖所示為第1圖中之降頻裝置140的一實施例示意圖。於 _ 本實施例中,降頻裝置140包含有一混波器210、一同相(InPhase) 串聯積分梳狀(CascadeIntegrator Comb,CIC)濾波器 220、一同 相第一縮放單元(Shifter )225、一同相有限脈衝響應(Finite Impulse Response,FIR)濾波器230、一同相第二縮放單元235、一正交 (QuadraturePhase)串聯積分梳狀濾波器24〇、一正交第一縮放單 元245、一正交有限脈衝響應濾波器25〇、以及一正交第二縮放單 兀255。混波器210係依據數位輸入訊號DIS產生一同相混波訊 號IMS以及-正交混波訊號QMS ;同相串聯積分梳狀據波器 ❿220、同相第一縮放單兀225、同相有限脈衝響應濾波器、230、以 及同相第二縮放單元235係_對同相混波訊號IMS進行除頻的 同相路徑(InPhasePath) ’·正交串聯積分梳狀濾波器24〇、正交第 一縮放單元245、正交有限脈衝響應濾波器25〇、以及正交第二縮 放單元255則構成對正交混波訊號進行除頻的正交路/ (Q— Path)。由於前述之同相路徑與正交路徑的運作原: 大致相同’不同處主要在於相位,故以下將針對同相路徑進行說 200814766 —5串%積刀梳狀濾、波為22〇係為同相路徑中第一級的除頻單 二來將同相此波5凡號IMS除以—第一除數mi以產生一同相 ^勿除似遽1FDS1。同相第—縮放單元225是一個可選擇加入 或心略的το件,若將其設置於同相串聯積分梳狀舰器2如的輸 出端,將可對同相第-除頻訊號咖1進行適當地數位放大/縮 J +例來η兄’第一縮放單元225可用來將同相第一除頻訊號 IFDS1的標度(Scale)適當地調整至滿標(FullScale)。同相有限 脈衝響縣波器230係為同相路徑中第二級的除頻單元,用來將 經過數位放大後的_第—除頻峨ifdsi,除以一第二除數D以 產生y同相第二除頻訊號IFDS2。同相第二縮放單元故,亦是一 個,擇加人或忽略的元件’若將其設置關相有限脈衝響應據 波為230的輸出端’將可對同相第二除頻訊號正服進行適當地 數位放大,舉例來說,第二縮放單S 235可用來將同相第二除頻 吼號IFDS2的標度適當地調整至滿標。 本實施例中的同相有限脈衝響應濾波器23〇是一個可程控的遽 波抑〜、有閥數畺n以及第二除數D,而第一除頻訊號师g, 與第二除舰號1簡2分狀_有__應·胃23〇的數 位輸入訊賴紐輸丨峨。若喊IFDS1,轉本率(8辩㈣ Rate)為SR1,則可使用運作頻率不小於SR1的難倍的數位電 路來實現同相有限脈衝響應濾波器23〇。第3圖所示為第2圖中之 同相有限脈衝響應濾波器23〇的一實施例示意圖。本實施例令的 200814766 同相有限脈衝響應濾波器230包含有一第一記憶體31〇、一乘法器 320、以及一累加模組330。累加模組330則由一加法器340、一 第二記憶體350、以及一多工器360所組成。
第4圖為第3圖中之同相有限脈衝響應濾波器23〇之運作狀況 的示意圖。於此一例子中,係假設閥數量N等於6,第二除數D 等於2,則如前所述,同相有限脈衝響應濾波器23〇的運作頻率需 不小於同相第一除頻訊號IFDS1,之樣本率SR1的6/2=3倍,而由 於第二除數D等於2,同相第二除頻訊號IFDS2之樣本率SR2將 會是同相第一除頻訊號IFDS1’之樣本率SR1的1/2。第4圖所示的 X〇、Xl、X2、······、Xl2、Xl3、以及 χΜ 是同相第一除頻訊號 IFDS1, 中依序的輸人樣本,hG、h、h2、h3、h4、以及115是同相有限脈衝 響應濾波器230在N等於6的狀況下所使用的6個閥係數(儲存 於第1記憶體31〇中),y〇、yi、y2、······ ^、以及㈣是同 相第二除頻碱IFDS2巾依序的輸出樣本。崎了儲存知、^、 h、h3、比、以及^這6個閥係數以外,第丨記憶體31〇中還可以 儲存有其他的閥係數h6、h7、h8,_”。 於本實酬巾,同相第-賴mElFDS1,的—倾本週期Τι κ 係對應於同相有限脈衝響應渡波器23〇的三個時脈週期乃外·; 以及Τ2 (3*κ+2) ’ Κ為整數。對於同相第一除頻訊號j, 於樣本週期T1K的輸入樣本Χκ,第一記憶體31〇係於丁2抓、 丁以凡叫、以及Τ2 (3*κ+2)三個時脈週期中依序提供3個相對應的閥 13 200814766 係數匕㈤⑽綱、h[(_K+2)m〇dN]以及、h[(_K+4)m()dN]。乘法器32〇係將輪 入樣本xK依序乘上第一記憶體31〇所提供的3個閥係數_ n]、h[(_K+2)_N]以及、h[(_K+4)m〇dN],以依序產生 3 個乘積值ρκ 1、 Ρκ—2、Ρκ—3 ;加法器340係依序將3個乘積值Pkj、ρκ—2、ρκ 3加上 3個前次累加值Al、A?、烏以依序產生3個已更新累加值A〆、 A/、A/ ;第二記憶體35〇係用來儲存3個前次累加值a、、、 A3 ’而對於3個已更新累力口值a〗,、A?、a/中的任一已更新累力口 值AJ J-1或2或3,若A/已累計有炉6個乘積值,則累加模 組33〇係輸出A/以作為同相第二除頻訊號IFDS2中的一輸出樣 本’多工器360係輸出-歸零值〇至第二記憶體现以更新前次 、值’若已更新累加值A/尚未累計有N個乘積值,則多工 係輸出已更新累加值Aj,至該第二記憶體35〇以更新相對應 的則次累加值Aj。 的:扪T况輸入樣本X8係對應於同相有限脈衝響應濾波器23C 、、^週』T2-24、T2-25、以及T2—26。在時脈週期丁中,第 储供麵h,咖32嘯值 =4= 晴35G觸翻前次練A鱗於㈣士加 加值A,,:由;^奶4加上前次累加值Al以產生已更新累 二丨由於物A】,中僅累計有兩個乘積 ::,有限脈衝響峨器 二二
頻峨咖2 t的輸出樣本,多二出作為同相弟一除 至該第二記億體35〇 J θ輸出已更新累加值V 月卜人累加值4。在時脈週期Τ2 25尹, 14 200814766 第一記憶體310係提供閥係數h〇,乘法器32〇係產生乘積值p8 2 、 =X8*h〇,第二記憶體350所儲存的前次累加值八2係等於 - (x/hMx’h^x’h^x^hd+Wh!),加法器 340 將乘積值 p8J2 =X85%加上前次累加值A2以產生已更新累加值八2,後,表示a2, 中已累計有六個乘積值(x/h5)、(X4*h4)、(x5*h3) 、(X6*h2)、 (X7%)、(Vho),故此時同相有限脈衝響應濾波器23〇會將a2, 輸出作為同相第二除頻訊號IFDS2中的一輸出樣本%,多工器360 馨 會輸出歸零值0至第二記憶體350以將前次累加值a2歸零。在時 脈週期A—%中,第一記憶體310係提供閥係數h2,乘法器32〇係 產生乘積值P8—3=X8*h2,第二記憶體350所儲存的前次累加值a3 係等於(X5*h5)+(X6*h4)+(X7*h3),加法器 340 將乘積值 p83=X8*h2 加上前次累加值A3以產生已更新累加值a3,,由於此時a3,中僅累 計有四個乘積值(xs*h5)、(X6%)、(X7*h3)、與(x8*h2),故此時同相 有限脈衝響應濾波器230不會將A3,輸出作為同相第二除頻訊號 IFDS2中的輸出樣本,多工器360會輸出已更新累加值八3,至該第 _ 二記憶體350以更新前次累加值a3。 從以上說明可以發現,當加法器340自乘法器320接收到一輸 入樣本χκ與hG的乘積,並執行完累加工作之後,即代表其所產生 的已更新累加值中已累計有XK_5*h5、XK_4*h4、XK_3*h3、XK.2*h2、 XK-i*h〗、以及xK*h〇此六個乘積,此時同相有限脈衝響應濾波器23〇 • 即可 將已更 新 累 加 值 (xK-5*h5)+(xK_4*h4)+(xK-3*h3)+(XK_2*h2)+fe 15 200814766 同相第二除頻訊號IFDS2中一個輸出樣本, 十夕丄态360則輪屮結 零值0至第二記憶體350以更新屑太沾、,& 甲 又新原本的丽次累加值 (XK>5*h5)+(XK-4*h4)+(XK-3*h3)+^ 〇 當然,以上所舉N等於6’ D等於2的例子,僅是_個用以 說明的簡單例子,並不限定本發明的專利範圍,事實上,N與D 是同相有限脈衝響應濾波器230的兩個可程控的參數,數位訊號 處理模組170會依據不同的電視聲音標準來設定N與D此二來= 的值。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範 圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 第1圖為本發明之電視聲音訊號處理系統的一實施例示意圖。 第2圖為第1圖中之降頻裝置的一實施例示意圖。 第3圖為第2圖中之同相有限脈衝響應濾、波器的一實施例示意 圖。 第4圖為第3圖中之同相有限脈衝響應濾波器之運作狀況的示 意圖。 【主要元件符號說明】 聲音訊號處理系統 16 200814766 110 可程控增益放大器 、 120 低通濾波器 130 類比數位轉換器 140 降頻裝置 150 位準/直流感測單元 160 暫存器庫 170 數位訊號處理模組 210 混波器 • 220、240 串聯積分梳狀遽波 225、235、245、255 縮放單元 230、250 有限脈衝響應濾波器 310、350 記憶體 320 乘法器 330 累加模組 340 加法器 _ 360 多工器
Claims (1)
- 200814766 十、申請專利範圍: ^ L 一種有限脈衝響應濾波器,用來處理一數位輸入訊號以產生 • 一數位輸出訊號,該有限脈衝響應濾波器具有一閥數量n以 及一除數D,該有限脈衝響應濾波器包含有·· 一第一記憶體,用來儲存複數個閥係數,其中對於該數位輸入 訊號中的一輸入樣本,該第一記憶體係依序提供該複數 個閥係數中之N/D個相對應的閥係數; φ 一乘法器,耦接於該第一記憶體,用來將該輸入樣本依序乘上 該第一記憶體所提供的該N/D個閥係數,以依序產生N/D 個乘積值;以及 一累加模組,耦接於該乘法器,用來將該N/D個乘積值依序 加上N/D個前次累加值以依序產生N/D個已更新累加 值,其中對於該N/D個已更新累加值中的一已更新累加 值’若該已更新累加值已累計有N個乘積值,則該累加 _ 杈組係輸出該已更新累加值以作為該數位輸出訊號中的 一輪出樣本。 2.如申請專利範圍第!項所述之有限脈衝響應濾波器,其中該 累加模組包含有: 加法為’編妾於該乘法器,用來將該動個乘積值依序加 上該N/D倾次累加似依序產生該Ν/〇個已更新累加 * 值; ,一第二記憶體,耦接於該加法器,用來儲存該N/D個前次累 18 200814766 加值;以及 ^ 一多工器,耦接於該加法器以及該第二記憶體,對於該N/D _ 個已更新累加值中的一已更新累加值,若該已更新累加 值已累計有N個乘積值,則該多工器係輪出一歸零值至 該第二記憶體以更新該N/D個前次累加值中一相對應的 月’J次累加值,以及若該已更新累加值尚未累計有^^個乘 積值,則該多工器係輸出該已更新累加值至該第二記憶 φ 體以更新該相對應的前次累加值。 3. 如申請專利細第1項所述之有限脈衝響絲波器 有限脈衝響誠波器的運作頻率係不小於該數位輸入訊號之 樣本率的]Si/D倍。 4. 一種降頻裝置,用來降頻-數位輸人峨以產生—數位輸出 訊號,該降頻裝置包含有: _ —混波11,絲依據練位輸人峨產生-混波訊號; 一串聯積細_皮11 混波器,时_混波訊號 除以-第-除數以產生-第一除頻訊號;以及 一有限脈衝響誠波器,輕接於該串聯積分梳狀濾、波器,用來 將該第-除頻訊號除以-第二除仙以產生該數位輸出 訊號。 5. 如申請專利範圍第4項所述之降頻襄置,其中該數位輸入訊 19 200814766 號係為對—聲音中頻訊號進行處理所產生。 ,6· ^申請專利範圍第4項所述之降頻裝置,其另包含有一第一 %放單s ’接於料聯積分梳狀m與該有限雌響應 濾、波器之間,用來調整該第一除頻訊號的標度。 7如申請專利範圍第4項所述之降頻裝置,其另包含有-第二 織單元,__有限脈衝響應濾波器之輸_,用來調 馨 整該數位輸出訊號的標度。 8·如申請專利範圍帛4項所述之降頻裝置,其中該有限脈衝響 應濾、波器具有—賊量N以及該第二除數D,該有限脈衝響 應濾波器包含有: 一第一5己憶體,用來儲存複數個閥係數,其中對於該第一除頻 汛唬中的一輸入樣本,該第一記憶體係依序提供該複數 馨 個閥係數中N/D個相對應的閥係數; 一乘法器,耦接於該第一記憶體,用來將該輸入樣本依序乘上 違第一記憶體所提供的該N/D個閥係數,以依序產生Ν/〇 個乘積值;以及 一累加模組,耦接於該乘法器,用來將該N/D個乘積值依序 加上N/D個前次累加值以依序產生Ν/〇個已更新累加 值’其中對於該N/D個已更新累加值中的一已更新累加 m 值,若該已更新累加值已累計有!^個乘積值,則該累加 20 200814766 知訊號中的 一輸出樣本。 9.如申請專利範圍第8項所述之降頻裝置,其中該累加模组包 含有: -加法器,輕接於該乘法器,用來將該N/D個乘積值依序加 上該N/D個前次累加值以依序產生該N/D個已更新累加 值; ’、 一第二記憶體,耦接於該加法器,用來儲存該N/〇個前次累 加值;以及 一多工為’麵接於該加法态以及該第二記憶體,對於該N/d 個已更新累加值中的一已更新累加值,若該已更新累加 值已累計有N個乘積值,則該多工器係輸出一歸零值至 該第二記憶體以更新該N/D個前次累加值中一相對應的 前次累加值,以及若該已更新累加值尚未累計有1^個乘 積值’則s亥多工為係輸出該已更新累加值至該第二記憶 體以更新該相對應的前次累加值。 10·如申請專利範圍第8項所述之降頻裝置,其中該有限脈衝響 應濾波器的運作頻率係不小於該第一除頻訊號之樣本率的 N/D 倍。 n 一種聲音訊號處理系統’用來處理一聲音中頻訊號,該聲音 200814766 訊號處理糸統包含有: 一增益放大器,用來依據一增益來放大該聲音中頻訊號以產生 一放大訊號; 一低通濾波器,耦接於該增益放大器,用來低通濾波該放大訊 號以產生一濾波訊號; 一類比數位轉換器,耦接於該低通濾波器,用來將該濾波訊號 轉換為一數位輸入訊號; 一降頻裝置,耦接於該類比數位轉換器,該降頻裝置包含有: 一混波器,耦接於該類比數位轉換器,用來依據該數位輸 入號產生一混波訊號; 一串聯積分梳狀濾波器,耦接於該混波器,用來將該混波 訊號除以一第一除數以產生一第一除頻訊號;以及 -有限脈衝響麟波ϋ,減於料聯積分梳狀遽波器, 用來將該第一除頻訊號除以一第二除數D以產生一 數位輸出訊號;以及 -數位訊魏職組,減職降職置,帛來處理該數位輸 出訊號。 I2·如申請專利範圍第11項所述之聲音訊號處理系統,其中該降 頻裝置另包含有-第-縮放單元,输於該串聯鮮梳減 波讀该有限脈衝響應濾波器之間,用來調整該第― 號的標度。 22 200814766 • /利乾圍第11項所述之聲音訊號處理系統,其中該降 =置另包含有-第二縮放單元,減於該有限脈衝響應遽 波為之輸出端,用來調整該數位輸出訊號的標度。 似 H·如申明專利乾圍第u項所述之聲音訊號處理系統,其中該有 限脈衝響應濾波裔具有_閥數量N以及該第二除數D,該有 限脈衝響應濾波器包含有·· 一第一記憶體’用來儲存複數個閥係數,其帽於該第一除頻 訊號中的-輸人樣本,該第—記憶體係依序提供該複數 個閥係數中N/D個相對應的閥係數; 一乘法器,耦接於該第一記憶體,用來將該輸入樣本依序乘上 該第一記憶體所提供的該N/D個閥係數,以依序產生N/D 個乘積值;以及 一累加模組,耦接於該乘法器,用來將該Ν/〇個乘積值依序 加上N/D個前次累加值以依序產生N/D個已更新累加 值,其中對於該N/D個已更新累加值中的一已更新累加 值’若該已更新累加值已累計有N個乘積值,則該累加 模組係輸出該已更新累加值以作為該數位輸出訊號中的 一輸出樣本。 15·如申請專利範圍第14項所述之聲音訊號處理系統,其中該累 加模組包含有: 一加法器,耦接於該乘法器,用來將該N/D個乘積值依序加 23 200814766 上該N/D個前次累加值以依序產生該N/D個已更新累加 值; 一第二記憶體,搞接於該加法器,用來儲存該個前次累 加值;以及 一多工器,耦接於該加法器以及該第二記憶體,對於該 個已更新累加值中的一已更新累加值,若該已更新累加 值已累計有N個乘積值,則該多工器係輸出一歸零值至 該第二記憶體以更新該N/D個前次累加值中一相對應的 前次累加值’以及若該已更新累加值尚未累計有N個乘 積值,則該多工器係輸出該已更新累加值至該第二記憶 體以更新該相對應的前次累加值。 16·如申請專利範圍第14項所述之聲音訊號處理系統,其中該有 限脈衝響應濾、波器的運作頻率係不小於該第一除頻訊號之樣 本率的N/D倍。 17·如申請專利範圍第14項所述之聲音訊號處理系統,其另包含 有-暫存器庫,摩馬接於該_訊號處理模組以及該有限脈衝 響應;慮波為,該數位訊號處理模組透過該暫存器庫控制該有 限脈衝響應濾波器的閥數量N以及第二除數D。 人 種對-數位輸入訊號進行一有限脈衝響應濾波以產生—數 位輸出訊號的方法,該有限脈衝響應濾波具有一閥數量N以 24 200814766 及一除數D,該方法包含有·· 、 對於该數位輸入訊號中的一輸入樣本,依序提供複數個閥係數 • 中之N/D個相對應的閥係數; 將该輸入樣本依序乘上該N/D個閥係數,以依序產生n/D個 乘積值; 將該N/D個乘積值依序加上n/D個前次累加值以依序產生 N/D個已更新累加值;以及 _ 若該N/D個已更新累加值中的一已更新累加值已累計有!^個 乘積值,則輸出該已更新累加值以作為該數位輪出訊號 中的一輸出樣本。 19·如申請專利範圍第18項所述之方法,其另包含有: 若該已更新累加值尚未累計有N個乘積值,則使用該已更新 累加值來更新一相對應的前次累加值。 φ 20·如申請專利範圍第18項所述之方法,其另包含有: 若該已更新累加值已累計有N個乘積值,則使用一歸零值來 更新一相對應的前次累加值。 25
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095132670A TWI346504B (en) | 2006-09-05 | 2006-09-05 | Sound signal processing system and related apparatus |
| US11/671,430 US7860913B2 (en) | 2006-09-05 | 2007-02-05 | Sound signal processing system and related apparatus and method |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095132670A TWI346504B (en) | 2006-09-05 | 2006-09-05 | Sound signal processing system and related apparatus |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200814766A true TW200814766A (en) | 2008-03-16 |
| TWI346504B TWI346504B (en) | 2011-08-01 |
Family
ID=39463680
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095132670A TWI346504B (en) | 2006-09-05 | 2006-09-05 | Sound signal processing system and related apparatus |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7860913B2 (zh) |
| TW (1) | TWI346504B (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8271568B2 (en) * | 2008-08-29 | 2012-09-18 | Infineon Technologies Ag | Digital filter |
| JP5477357B2 (ja) * | 2010-11-09 | 2014-04-23 | 株式会社デンソー | 音場可視化システム |
| US10387298B2 (en) * | 2017-04-04 | 2019-08-20 | Hailo Technologies Ltd | Artificial neural network incorporating emphasis and focus techniques |
| CN120263146B (zh) * | 2025-06-09 | 2025-08-19 | 上海术理智能科技有限公司 | 一种可变抽取率数字滤波器及其测试平台 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5751615A (en) * | 1995-11-14 | 1998-05-12 | Advanced Micro Devices, Inc. | Implementation of a digital decimation filter and method |
| FI101915B1 (fi) | 1996-12-04 | 1998-09-15 | Nokia Telecommunications Oy | Desimointimenetelmä ja desimointisuodatin |
| KR100299139B1 (ko) | 1997-12-31 | 2001-11-14 | 윤종용 | 데시메이션여파기장치및방법 |
| US6470365B1 (en) * | 1999-08-23 | 2002-10-22 | Motorola, Inc. | Method and architecture for complex datapath decimation and channel filtering |
| US7047264B2 (en) * | 2001-03-02 | 2006-05-16 | Samsung Electronics Co., Ltd. | Frequency converter |
| US6993464B2 (en) | 2002-12-03 | 2006-01-31 | Chunghwa Telecom Co., Ltd. | Optimized filter parameters design for digital IF programmable downconverter |
| US20040205827A1 (en) | 2003-04-14 | 2004-10-14 | Krone Andrew W. | Multi-stage channel select filter and associated method |
| US20050201494A1 (en) | 2004-03-15 | 2005-09-15 | Samsung Electronics Co., Ltd. | Apparatus and method for digital down-conversion in a multi-mode wireless terminal |
| GB2418092B (en) * | 2004-09-09 | 2010-06-09 | Snell & Wilcox Ltd | Video processing |
| CN100512258C (zh) | 2004-10-15 | 2009-07-08 | 中兴通讯股份有限公司 | 一种适用于edge系统的调制装置及调制实现方法 |
-
2006
- 2006-09-05 TW TW095132670A patent/TWI346504B/zh not_active IP Right Cessation
-
2007
- 2007-02-05 US US11/671,430 patent/US7860913B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20080123772A1 (en) | 2008-05-29 |
| TWI346504B (en) | 2011-08-01 |
| US7860913B2 (en) | 2010-12-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH08510100A (ja) | デジタル的にサンプルされた信号の再サンプリング同期装置 | |
| TW200842827A (en) | Method and system for utilizing rate conversion filters to reduce mixing complexity during multipath multi-rate audio processing | |
| US7408485B1 (en) | Asynchronous sampling rate converter and method for audio DAC | |
| TW201136307A (en) | All digital front-end architecture for television with sigma-delta ADC input | |
| JP2002506603A (ja) | 多項式補間を用いたサンプルレート変換器 | |
| US6542094B1 (en) | Sample rate converters with minimal conversion error and analog to digital and digital to analog converters using the same | |
| TW200814766A (en) | Sound signal processing system and related apparatus and method | |
| US6608572B1 (en) | Analog to digital converters with integral sample rate conversion and systems and methods using the same | |
| DE60219064D1 (de) | Aufwartsabtaster-, abtastrateumsetzungs- und abtastfrequenzerniedrigungsstufen enthaltendes zeitdiskretes filter | |
| TW201230692A (en) | Sound processing apparatus, analog to digital converter, and analog to digital conversion method | |
| CN101207372B (zh) | 一种可实现固定小数采样率转换的方法及其装置 | |
| US6489901B1 (en) | Variable duty cycle resampling circuits and methods and sample rate converters using the same | |
| TWI423641B (zh) | 近乎瞬時壓擴聲音多工(nicam)之聲音訊號再取樣器 | |
| CN101394161A (zh) | 采样率转换器 | |
| US7908306B1 (en) | SRC with multiple sets of filter coefficients in memory and a high order coefficient interpolator | |
| CN100578940C (zh) | 校正采样率的电路和方法 | |
| CN101674067A (zh) | 降频装置和使用该降频装置的声音讯号处理系统 | |
| CN201150098Y (zh) | 声音讯号处理系统的降频装置 | |
| TW201031204A (en) | Finite impulse response filter and related method | |
| CN101167254B (zh) | 用于非均匀采样信号的可变插值器和方法 | |
| US7417573B2 (en) | Sigma-delta circuit and related method with time sharing architecture | |
| WO2006077795A1 (ja) | サンプリング周波数変換装置 | |
| JP4989575B2 (ja) | フィルタ及びフィルタの構成方法 | |
| JP5876849B2 (ja) | サンプリングレート変換システム、及びサンプリングレート変換方法 | |
| JP2006509436A (ja) | マルチレートフィルタならびにマルチレートフィルタを備える表示システムおよび移動電話 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |