TW200814537A - Method and system for generating a clock signal with reduced electromagnetic interference - Google Patents
Method and system for generating a clock signal with reduced electromagnetic interference Download PDFInfo
- Publication number
- TW200814537A TW200814537A TW096106652A TW96106652A TW200814537A TW 200814537 A TW200814537 A TW 200814537A TW 096106652 A TW096106652 A TW 096106652A TW 96106652 A TW96106652 A TW 96106652A TW 200814537 A TW200814537 A TW 200814537A
- Authority
- TW
- Taiwan
- Prior art keywords
- clock signal
- generating
- electromagnetic interference
- output
- asymmetric
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 17
- 238000001228 spectrum Methods 0.000 claims abstract description 50
- 230000007423 decrease Effects 0.000 claims description 3
- 239000000463 material Substances 0.000 claims description 3
- 230000010355 oscillation Effects 0.000 claims description 2
- 238000005496 tempering Methods 0.000 claims 1
- 238000003892 spreading Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000003595 spectral effect Effects 0.000 description 4
- 230000007480 spreading Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 239000013256 coordination polymer Substances 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 206010011469 Crying Diseases 0.000 description 1
- 238000009825 accumulation Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 229910052742 iron Inorganic materials 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000013341 scale-up Methods 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
- 210000003462 vein Anatomy 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B15/00—Suppression or limitation of noise or interference
- H04B15/02—Reducing interference from electric apparatus by means located at or near the interfering apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B2215/00—Reducing interference at the transmission system level
- H04B2215/064—Reduction of clock or synthesizer reference frequency harmonics
- H04B2215/067—Reduction of clock or synthesizer reference frequency harmonics by modulation dispersion
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
Description
200814537 九、發明說明: 【發明所屬之技術領域】 本發明係有關於在電子裝置中降低電磁干擾 (Electromagnetic Interference ; EMI) ’ 特別是有關於使用 非對稱二角輪廊來產生展頻時脈(spread spectruni c 1〇ck generation ; SSCG),此非對稱三角輪廓提供比傳統對稱三角 輪廓較佳之峰值功率衰減及更均勻之功率頻譜擴展。 【先前技術】 隨著電子裝置之操作速度(頻率)增加,由該裝置所產生之 電磁干擾(EMI)也隨之大幅增加。諸多方法用以降低EMI,例 如濾波(filtering),遮蔽(shielding),脈衝塑形(pul义 shaping) ’魏率控制(siew rate eQnta)1)及展頻時脈產生 (SSCG)。 =她鸿射,時細 ===要的EMI來源之-。因其本身之軸特性,時脈 j討避免地具有窄頻譜。事實上,完美之時脈信號会令直 所有施量集中至單—頻率及其諧波頻率,因此會且 頻譜密度之能量。實際之同步數㈣統 ^ :有热人 在該時脈解及其諧波頻社之多個”:1妓麵量於擴展 該頻譜之某些頻率可能會超出電磁干擾之1=產生一譜頻。 聯邦通訊委員會⑽)、日本職及' &限制’例如美國 ίΕ。所制定之規範
Clienf s Docket No.: VIT06-0136TW s Docket No: 〇6〇8-A41〇77-TW/FINAL/Chen/20〇7-l-25 200814537 . 限制。 一展頻時脈產生(SSCG)多用以設計同步數位系統,特別是包 含有微處理器者,以降低該等系統所產生之MI的頻譜密度。 展頻%脈產生(SSCG)是寬帶(wide-band)頻率調變(FM)之一特 例,能夠有政降低時脈信號之基礎諧波及高階諧波,例如降低 牯脈信號之峰值輻射能量,而有效降低EMI發射b SSCG因此 對系統之電磁發射進行塑形,以符合電磁相容 • (Elec1:romagnetic Compatibility ; EMC)規範。 展頻時脈產生並沒有減少該系統輻射之總能量,而是將能 量擴展於一廣大頻帶上,其係有效降低於一窄頻窗口中所量測 得之電場強度及磁場強度。展頻時脈得以有效運作,是因為 EMC測試實驗室所使用之EMI接收器將電磁頻譜分割成接近 120 KHz寬之多個頻帶。如果待測系統輻射其所有能量於一頻 率,此能量會落於該接收器之單一頻帶,該接收器會暫存在該 春 頻率出現之一大峰值。展頻時脈分配能量,以使能量落於眾多 個接收器頻帶中,不會將過多能量放入任一頻帶而超出法定限 制。 展頻時脈產生中,調變輪廓(modulation profile)係決定 頻率調變時脈之功率頻譜。“Hershey-Kiss”輪廓為已知之非 線性調變輪廓,係由 Κ· B· Hardin,J. T. Fessler,D. R· Bush 於 “Spread Spectrum Clock Generation for the Reduction of Radiated Emission, IEEE International Symposium on Electro-magnetic Compatibility,pp· 227-231,Aug· 1994”
Clienfs Docket No.: VIT06-0136TW TT^ Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 . 200814537 所提出。“HerShey-KiSs,,輪綱示良好之鱗 直 非線性輪廓使得電路實施變得複雜。 疋/、 第1圖所不之對稱三角輪廓係廣泛使用且易於實施之一 種線性輪廓。然I時脈信號之頻譜無法均勻地被分配 中在數個辦上。結果,.在功轉譜上會切許多谷似低3 處)’會降低峰值功率衰減。例如,第]圖之對稱三 週期為31. 25KHz,亦即32微秒,對100MHz時脈信號具有^5% 之中心擴展。第2圖顯示第!圖之相位輪廓,係在時域上對第0 1圖所示之頻率輪摩進行積分而得到。第3圖顯示第2圖相位 輪廓之頻轉換(快補立㈣換;FFT)。第3圖雜由於波 形對稱特性之故,所m25KHz的奇數魏會出現。、第 3圖之波封可簡易地被顯示為SINC*程式之平方。 第4圖顯示使用對稱三角輪廓之頻率調變時脈信號之功 率頻譜。$ 4圖顯示’能量集中在議.之原始時脈信號的 功率頻譜,將會被分配域定限侧寬,辑致時脈信號峰值 功率衰減。第4 ®錢示在功率頻譜巾有兩個深低凹谷 值),其會降低功率擴展頻譜之效率。 因此,提出用以執行展頻時脈產生(SSCG)以降低MI之改 良方法是迫切需要的。 【發明内容】 為了降低EMI而執行的展頻時脈產生(SSCG)系統及方法
Clienfs Docket No.: V3T06-0136TW TT’s Docket No: 0608-A41077-TW/FINAL/Oien/2007-l-25 200814537 •係以多種實施例來敘述。於一實施例中,係使用非對稱三角輪 廓來產生展頻時脈以降低EMI。非對稱三角輪廓提供比傳統^ 稱三角輪廓較佳之峰值功率衰減及更均勻的擴展頻譜。 於一實施例中.,展頻時脈產生(SSCG)方法係先接收一具有 第一頻率之第一時脈信號。此方法接著以一非對稱三角輪靡調 變該第一時脈信號,以產生二第二時脈信號。此調變係使用該 非對稱三角輪廓而執頻率調變;或者,使用衍生自該非對^ φ 二角輪廓之相位輪廓而執行相位調變。此調變可利用分數 -N(fraction-N)鎖相迴路(phase(i locked l〇op),例如可利用 一用以控制多模數除法器(multi-modulus divider)之積分三 角调受裔(sigma-delta modulator)。 前述方法可包括產生用於該調變之該非對稱三角輪廊。於 -實施例中,此方法可包括在—第—時間週期中,將一第—正 值乘上帛增应因數,以及在一第二時間週期中,將一第二 _ ^值乘上第―增贫因數,*產生該非對稱三角輪廓。該等增 益因數,該等時間週期之量係相異,以產生該非對稱三角^ 廓換之’所產生之非對稱三角輪廓結果係具有-正斜率及 -負斜率’其中該正斜率量與該負斜率量係相異。一偏移常數 控制該非對稱三角輪廓之中央擴展、向下擴展、或向上 擴展中之一或吝個。 该弟—時脈錢具有比該f—時脈信號頻譜寬之一第二 時脈信號會產生相 2頻譜。該第二時脈信號可以被給定路徑而遍及該系統,作 為δ亥系統中各種元件之時脈信號。使
Chenf s Docket No.: VIT06-0136TW
s Docket No: O^OS^lOTT-TW/FINAL/Che^OOV-l^S 200814537 ,, it •較於使用第一時脈信號更為降低之EMI。 因此’本發明之實施例使用一非對稱三角頻率調變輪廓, 其插作可增進展頻時脈信號之峰值功率衰減。本發明之實施例 也降低泰時脈信號之功率頻譜中峰值和谷值(低凹處)之差 值,而令功率頻譜得以更均勻分佈。 為使本發明之上述目的、特徵和優點能更明顯易懂,下文 特舉較佳實施例,並配合所附圖示,作詳細說明如下。 【實施方式】 第5圖顯不使用本發明實施例之非對稱三角輪廓,以 執行展頻時脈產生(SSCG)之電腦系統主機板100。本發明 之實施例可應用至使用時脈信號之多種系統或裝置,例如 同步數位系統,而第5圖所示者僅是一個實施例。其他範 例系統可包括使用具展頻時脈信號之低電壓差動信號 (LVDS)的影像資料傳輸。許多元件應會正常地出現在電腦 # 系統主機板上,但是為了簡潔起見,凡與了解本發明無關 者都已經被刪除。 ^ 如圖所示,電腦系統主機板1〇〇可包括一處理器 及耦接該處理器102之記憶體1〇4。該主機板可包括一時 脈產生裔1〇6,一|馬接該時脈產生器^⑽之展頻時脈(ssc) 調變器108,以及一耦接該SSC調變器1〇8之輪廓產生哭 112。該SSC調變器108可耦接該處理器1〇2及記憶體 104,與其他多樣邏輯114,如圖所示。 〜 時脈產生器106可產生一第一時脈信號給該ssc調鐵
Clienfs Docket No.: VIT06-0136TW 又 TT’s Docket No: 0608-A41077-TW/FINAL/Chen/2007小25 200814537 σσ 17亥第日守脈佗號具有一第一頻譜。該SSC調變器 108可仙來自輪輕生器112之一非對稱三角㈣,以 產生-弟二時脈信號。換言之,該輪廓產生器⑴可提供 非對稱三角輪廓给該SSC調變器⑽,而該规調變器1〇8 使用該非對稱三角輪麼而可操作對該_ —日械信號執行展 頻調變’以產生該第二時脈信號。 十該第,二時脈信號具有比該第一時脈信號之頻譜寬的一 第二頻譜、。該第二時脈錢因此可被給定路徑而遍及該系 統中’作為㈣統中各種元件之時脈信號,如第5圖實
施例所示’該第二時脈信號可被供給至該處理器、1〇2、記 憶體104及其他多樣㈣114。使用第二時脈信號會產生 相較於使用第一時脈信號更為降低之EMI。 第6圖頒示使用非對稱頻率調變輪廓之的電路 實施範例。 如圖=示,電路200包括一接收晶體時脈輪入信號之 輸入驅動為202。該輸入驅動器202提供-輸出CKref至 一相位-頻率偵測器(PFD)2〇4之一輸入。該pFD 2〇4之另 一輸入也接收來自多模數除法器212之輸出。該pFD 2〇4 使用多模數除法器212之輸出結果,以在該時脈信號上調 ^:一非對稱二角輪廓,以實施展頻時脈產生(SSCG)。該 204比較CKref和多模數除法器212之輸出兩者間之頻率 與相位差。當CKref之上昇緣領先(或落後)多模數除法器 212之輸出時,該PFD 204產生一向上up(或向下加〜幻脈 衝,其具有等於兩者間相位差之持續時間。該PFD 204提
Client’s Docket No.: VIT06-0136TW TT^ Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 200814537 ‘ 供up輸出信號與down輸出信號至一電荷泵與低通濾波器 (CP/LPF)206。該 CP/LPF 2〇6 對 up/down 脈衝進行濾波及 提供一增/減輪出,以控制一電壓控制振盪器(VC〇)2〇8,其 中该增/減控制電壓增加或減少該VCO 208之振盪頻率。 口亥VCO 208之輸出係標示為ci(vco。該CKvco信號被供 給至輸出驅動器210。該輸出驅動器21〇提供時脈輸出, 其中該時脈輸出係為一已經被該非對稱三角輪廓調變過之 一 SSCG時脈輸出。來自輸出驅動器21〇之該時脈輸出因 _ 此可導致相較於使用該晶體時脈輸入信號更為降低之 EMI 〇 該多模數除法器212提供一輸出至該pFD 2〇4、一 ssc(展頻時脈)除法器214、一輪廓產生器216及一積分三 角調變器218。該SSC除法器214提供一輸出時脈信號至 該輪廓產生器216,該輸出時脈信號具有一 ssc調變週 期,例如32微秒。該輪廓產生器216提供一輸出至該積分 ^ 三角調變器218。該積分三角調變器218提供一輸出至一 個兩輸入-多工器220,其中該兩輸入_多工器(]^11又)22()之 第二輸入接收一 “〇”值。兩輸入_多工器22〇可用以控制 忒鎖相迴路(PLL)是否有SSC調變。當Μυχ 2〇〇選擇〇輸 入日守’忒PLL可被視為除數是固定值之分數以听扣加⑽丨^) PLL。當MUX 200選擇積分三角調變器218之輸出時,該 PLL可被視為除數隨每一週期變化之分數-N(fra‘Ν) PLL。多工220之輸出被供給至一加算結點222,該節點 亦接收一整數值。該加算節點222之輪出被供給至該多模.
Clients Docket No.: VIT06-0136TW TT’s Docket No: 0608-A41077-TW/FINAL/Chen/2007-i_25 11 200814537 • 數除法器212。
因此,該SSCG係由分數-Npll所實施,且由整數_N PLL所構成;該整數_NPLL具有多模數除法器212、产八 三角調變器218及輪廊產生器216。輪廊產生器216 = 出連接至積分三角調變器218之輪入。該積分三角調變哭 218之輸出被加上一整數值,此加算結果係用以控制 數除法器212。 ' 第7圖顯示依據本發明實施例用以實施—非對稱二角 鲁輪廓產生器3〇〇之-系統。第7圖顯示用以產生依本發明 實施例所用的該非對稱三角頻率調變輪廓之—產生器4 一 實施範例。此範例中,兩增益元件Gsscl 304及Gssc2 308 被連接以接收正增益值302及負增益值3〇6。該等增益元 件Gsscl 304及Gssc2 308提供其輸出至一個兩輸-多工器 310 〇 口口 該多工器310之選擇器輪入mux—sel係接收一具有 非50%工作週期之一時脈信號318。具非50%工作週期之 該時脈信號318係用以選擇那一個乘法增益因數,而該乘 法增益因數會使用於一由加法器312及延遲元件314所構 成之累加器。如第7圖所示,該時脈信號318有一週期 Tssc,包括一高位部τι及一低位部。如圖所示,此實施例 中該低位部T2較該高位部T1之時間為長。 多工裔310之輸出供給至兩輸入_加法器Μ]之一輸 入。該加法器312之輸出被供至延遲元件314,該延遲元 件3M之延遲週期等於CKref或多模數除法器、21玲出的
Client’s Docket No.: VIT06-0136TW TT5s Docket No: 〇608-A41077-TW/FINAL/Chen/2007-l-25 12 200814537 Γι f #t(〇FFSETssc)#^ ,;,f; # 展、向下擴展及向上擴展。:肖輪扁的中央擴 呈古=於一實施例中,該非對稱頻率調變輪廓係使用-具有兩適切增益因數(Gssc i及Gssc2)之累加 /用 兩增益因數係用以對應產生該非對稱:角於該 負斜率。 #—肖輪叙正斜率及 廊ί:顯示:細明實施例之—非對稱頻率調變輪 廓。如圖所不,该非對稱三角頻率調變輪 ,正斜率期間及負斜率期間,亦即該輪廓之:作二= 二於二。於第8圖之實施例中,該非對稱三角頻率調變輪 郛具有工作期比為7(亦或1:7),且有與第i圖相同之^ 擴展。在各種可能的實施樣態下,工作週期比可^ !之外的純數值。於—實施财,該正斜率與其正斜: 維持期間的乘積會等於該負斜率與負斜率維持期間 積0 第9圖顯示第8圖所示非對稱三角頻率調變輪廊之相 位輪廓。該相位輪廓係由在時域中對該頻率調變輪 積分而得。 ^ 第10圖顯示第9圖所示相位輪廓經過FFT處理後之功 率頻譜。相較於第4圖,第1G圖之FFT結果=示,由= 非對稱波形之特性,奇數諧波及偶數諧波都會出現在相位 輪廓之頻率轉換結果中。該展頻時脈信號接著透過第8圖
Client’s Docket No·: VIT06-0136TW TT’s Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 13 200814537 所不非對稱二肖頻率調變輪廓之頻率調變(_而得、 過第9目所不相位輪廓之相位調變(pM)而得到。如3遷 圖所示’由於更多譜波被調變在該時脈信號中,故11 時脈信號之功率頻譜係更均句地分佈。因此,如第i’ 示,峰值功率衰減會增加。相較於第4圖傳統技術^所 率頻譜,導值與谷值之差會被大幅地降低。 Ί力 第12圖顯不使用弦波頻率調變輪射曲線□) 」
角頻率㈣輪廓(曲線◊)、及非對稱三角頻率調變輪^、 線▽)時,SSCG之各別峰值功率衰減的比較。如圖所示與 應於各時脈頻率時,相較於弦波展頻時脈⑽)及對稱^ ssc’非對稱三肖展頻時脈⑽)有最大峰絲減。Λ角 因此,相較於傳統對稱三角輪靡,使用非對稱三 率調變輪廓,可提供較佳之峰值功率衰減與更均勻之屬 頻譜'使用非對稱三角頻率調變輪廓之本發明實施率 非常易於實施且製造成本低。 餘 雖然本發明已以較佳實施例揭露如上,然其 限定本發明,任何熟習此技藝者,私又盼免;々 ^ ^ 和範圍内,當可作各種之更動|、、网就从+ ☆ 神 叉軔興/閏飾,故本發明之保謹^ 圍當視後附之申請專利範圍所界定者為準。 & 【圖式簡單說明】 第1圖顯示於傳統技射,用於展料脈產生(SSCG) 之對稱三角輪廓。 弟2圖顯不傳統技術第 輪廓。 圖所示對稱三角輪廓之相位
Clienfs Docket No.: VIT06-0136TW TT’s Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 14 200814537 • 第3圖顯示傳統技術第2圖所示相位輪廓之功率頻譜 密度,其中該頻率係正規化至ΙΟΟΚΗζ。 第4圖顯示使用傳統技術第1圖之對稱三角輪廓的頻 率調變時脈信號之功率頻譜。 第5圖顯示使用本發明實施例之非對稱三角輪廓的電 腦系統主機板範例。 第6圖顯示依據本發明實施例用以實施SSCG之電路 方塊圖。 • 第7圖顯示依據本發明實施例用以產生非對稱三角輪 廓之一系統。 第8圖顯示依據本發明實施例之具有工作週期比1:7 之非對稱三角頻率調變輪廓。 第9圖顯示第8圖所示非對稱三角頻率調變輪廓之相 位輪廓。 第10圖顯示第9圖所示相位輪廓之頻域轉換,頻率係 被正規化至ΙΟΟΚΗζ。 ' 第11圖顯示使用第8圖所示非對稱三角頻率調變輪廓 的頻率調變時脈信號之功率頻譜。 第12圖顯示使用弦波頻率調變輪廓、對稱三角頻率調 變輪廓、及非對稱三角頻率調變輪廓時,SSCG之各別峰 值功率衰減的比較。 【主要元件符號說明】 100〜電腦糸統主機板; 102〜處理器;
Clienfs Docket No.: VIT06-0136TW TT^ Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 15 200814537 * 104〜記憶體, 106〜時脈產生器; 108〜展頻時脈(SSC)調變器; 112〜輪廓產生器; 114〜多樣邏輯; 200〜使用非對稱頻率調變輪廓之SSCG的電路; 202〜輸入驅動器; 204〜相位-頻率偵測器; ⑩ 206〜電荷泵/低通濾波器; 208〜電壓控制振盪器; 210〜輸出驅動器; 212〜多模數除法器; 214〜SSC除法器; 216〜輪廓產生器; 218〜積分三角調變器; 220〜多工器; • 222〜加算節點; 300〜非對稱三角輪廓產生器; 302〜正增益值; 304、308〜增益元件; 306〜負增益值; 310〜多工器; 312、316〜加法器; 314〜延遲元件;
Clienfs Docket No.: VIT06-0136TW TT^ Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 16 200814537 . 318〜時脈信號。
Client’s Docket No.: νΠΌ6-0136Τνν TT5s Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25
17
Claims (1)
- 200814537 十、申請專利範固: 以及 L一種^生低電磁干擾之時脈信號的方法,包括: 接收第B视信號,該第一時脈信號具有一第一頻譜; Η士晰^非對稱三角輪廓調變該第—時脈信號,以產生一第二 寸脈W,該第二時脈信號具有—第二寬頻譜; 時嶋,账日編號所導致之I專她圍第1項所述之產生低電磁干擾之時脈信 U方法,更包括於進行該調變前,產生該非對稱三角輪廊。 士 υ她圍第2項所述之產生低電磁干擾之時脈信 U方法〃其中產生該非對稱三角輪廓包括重覆執行: 於5日守間週期,將一第一正值乘上一第一增益因數; ;第一日守間週期,將一第二負值乘上一第二增益因數; 其中該第-增翻數的量與該第二增益因數的量相異。 :4.如申明專她圍第3項所述之產生低電磁干擾之時脈信 號的方法,其中該第—增益因數產生—正斜率供給該非對稱三 該第二增益因數產生一負斜率供給該非對稱三角輪廊,且 該第一時間週期與該第二時間週期相異; 其中忒第正斜率的量與該負斜率的量相異。 。5·如中料利範圍第3項所述之產生低電磁干擾之時脈信 號的方法,更包括使用—偏移常數以控制該非對稱三角輪廓之 中央擴展、向下擴展或向上擴展中之一個、或多個擴展。 Clients Docket No.: VIT06-0136TW TT5s Docket No: 〇^A41077^TW/FINAL/Chen/20〇7-U25 18 200814537 唬的方法,其中調變該第一時脈信號包括··使用該非對稱三 輪廊執行頻率調變。 7.如申請專利範㈣】項所述之產生低電磁干擾之時辭 號的方法’其中調變該第一時脈信號包括:使用一衍生自該^ 對稱三角輪廓之相位輪廓執行相位調變。 以 π 8,如申請專利範圍第1項所述之產生低電磁干擾之時脈信 號的方法’其中調變該第一時脈信號包括:把一分數^ 2 • 迴路用於該第一時脈信號。 ' 9.如申請專利範圍第i項所述之產生低電磁干擾之時脈信 號的方法’其中調變該第一時脈信號包括: ° 產生该非對稱三角輪摩; 將該非對稱三角輪廓用於-積分三角調變器之-輪入;. 該積分三角調變器產生一輸出;以及 該積分三角調變器之輸出控制一多模數處理器。 10· 一種產生低電磁干擾之時脈信號的系統,該系統包括: 一輸入用以接收一第一時脈信號,其中該第一時脈信號有 一第一頻譜; 〇儿 -相位_頻率制器,於該第__信號上調變—非對稱 三:輪廓’以執行展頻時脈產生,藉此產生—第二時脈信號; 一輸出用以提供該第二時脈信號; 其中该第二時脈信號有一第二寬頻譜;及 其中,相較於該第一時脈信号虎,該第二時脈信號導致之電 Client’s Docket No.: VU06-0136TW TTJs Docket No: 〇608-A41077-TW/FINAL/Chen/2〇〇7-i.25 19 200814537 磁干擾更為降低。 信號1〇項所述之產生低電磁干擾之時脈 數除法n ’接收該非對稱三角輪廓且產生—輸出; 數除㈣包括—第—輸人接收來自該多模 參考信號; 及弟-輪入接收一基於該第-時脈信號之 苴脈彳If牲綠*、y、率差及相位呈,且產生一向上/向下脈衝, ^127料#咖第11摘狀產生低電斜擾之時脈 k號的系統,更包括: r 私壓控制振盧器,從該相位·頻率偵測器麵合接收 上/向下脈衝; ㈣向上/向下脈衝係可操作用以分別增加或減少該電 1控制振盪器之振盪頻率; …中口亥%慶控制振盪裔產生一輸出,被供給至該多模數除 法裔之~輸入。 13.如申凊專利範圍第12項所述之產生低電磁干擾之時脈 ^虎的系統,其中該電壓控制振盡器之輸出供給至一輸出驅動 器,以產生該第二時脈信號。 H.如申請專利範圍第12項所述之產生低電磁干擾之時脈 信號的系統,更包括: -電荷泵/低通濾波器’編妾於該相位,率侧器及該電 Clienfs Docket No.: VIT06-0136TW XT's Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 20 200814537 盪^間’其巾該電荷泵/低通濾波11對該來自該相 _、之向上/向下脈衝進行濾、波,且輸出—輸出信號 至该電壓控制振盪器。 "心中明專利圍第n項所述之產生低電磁干擾之時脈 侦號的系統,更包括: 非鮮輪:產生器可操作以產生該非對稱三角輪廓,且提供該 非對稱—肖輪廓至該多模數除法器。 信號1 的譲第15項所述之產生低電磁干擾之時脈 知刀—角5周變益編妾該輪廣產生器之輪出,j:中兮積分 =『_妾收輪摩產生器之輸出且產生—輪出給該;模數 二·—種產生低電磁干擾之時脈信號的系統,包括. -第用以接收—第—時脈信號,其中該第—時脈信號有 一裝置,用以於該第一時脈信號上調變— 執行展頻時嶋,祕生令梅==輪廓’以 一輸出用以提供該第二時脈信號; 其中§亥第二時脈信號有一第二寬頻譜;及 #+ί I &相較於該第一時脈錢,該第二時脈信號導致之電 磁干擾更為降低。 Clienfs Docket No.: VIT06-0136TW TT5s Docket No: 0608-A41077-TW/FINAL/Chen/2007-l-25 21
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US82484506P | 2006-09-07 | 2006-09-07 | |
| US11/559,466 US7508278B2 (en) | 2006-09-07 | 2006-11-14 | Asymmetry triangular frequency modulation profiles for spread spectrum clock generations |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200814537A true TW200814537A (en) | 2008-03-16 |
| TWI332762B TWI332762B (en) | 2010-11-01 |
Family
ID=39169670
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096106652A TWI332762B (en) | 2006-09-07 | 2007-02-27 | Method and system for generating a clock signal with reduced electromagnetic interference |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7508278B2 (zh) |
| CN (1) | CN101034885B (zh) |
| TW (1) | TWI332762B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI410791B (zh) * | 2008-03-20 | 2013-10-01 | 安南帕斯公司 | 用以傳送及接收複數個資料位元的裝置與方法 |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100819390B1 (ko) * | 2006-09-21 | 2008-04-04 | 지씨티 세미컨덕터 인코포레이티드 | 2개의 위상 동기 루프를 사용한 주파수 합성기 |
| US7970042B2 (en) * | 2008-01-11 | 2011-06-28 | Lexmark International, Inc. | Spread spectrum clock interoperability control and inspection circuit |
| KR101572479B1 (ko) * | 2008-12-29 | 2015-11-27 | 주식회사 동부하이텍 | 소면적 확산 스펙트럼 클럭 발생 장치 및 방법 |
| US8284816B1 (en) * | 2009-06-01 | 2012-10-09 | Integrated Device Technology, Inc. | Push-pull spread spectrum clock signal generator |
| CN102226941A (zh) * | 2010-09-30 | 2011-10-26 | 四川虹欧显示器件有限公司 | 电磁干扰的控制方法及装置 |
| US8537956B1 (en) * | 2010-11-24 | 2013-09-17 | Altera Corporation | Techniques for generating fractional periodic signals |
| US8699642B2 (en) * | 2010-12-22 | 2014-04-15 | Intel Corporation | Platform RFI mitigation |
| US9270326B2 (en) * | 2011-12-30 | 2016-02-23 | Intel Corporation | Adaptive clock spreading for platform RFI mitigation |
| KR101601023B1 (ko) * | 2014-05-13 | 2016-03-09 | 고려대학교 산학협력단 | 디지털 보상기를 갖는 스프레드 스펙트럼 클록 생성기 및 이를 이용한 클록생성 방법 |
| US9244485B1 (en) * | 2014-07-25 | 2016-01-26 | Infineon Technologies Ag | High frequency oscillator with spread spectrum clock generation |
| CN105049002B (zh) * | 2015-07-02 | 2018-07-31 | 深圳市韬略科技有限公司 | 一种电磁兼容的展频装置和产生展频时钟信号的方法 |
| US10164529B2 (en) | 2015-09-16 | 2018-12-25 | Semiconductor Components Industries, Llc | Spread spectrum clock generator and method |
| US10367543B2 (en) * | 2015-09-24 | 2019-07-30 | Semiconductor Components Industries, Llc | Calibration for spread spectrum clock generator and method therefor |
| CN105656455A (zh) * | 2015-12-30 | 2016-06-08 | 深圳市韬略科技有限公司 | 一种产生低电磁干扰时钟信号的一体封装结构 |
| CN105681866B (zh) * | 2016-01-04 | 2018-12-07 | 青岛海信电器股份有限公司 | 一种vbo信号处理的方法及装置 |
| US9712176B1 (en) * | 2016-06-10 | 2017-07-18 | Silicon Laboratories Inc. | Apparatus for low power signal generator and associated methods |
| US10008954B2 (en) * | 2016-10-14 | 2018-06-26 | Infineon Technologies Austria Ag | Switching frequency modulation in a switched mode power supply |
| DE102017124575A1 (de) * | 2017-10-20 | 2019-04-25 | Dr. Ing. H.C. F. Porsche Aktiengesellschaft | Trägermodulierte Pulsweitenmodulation zur Anpassung des Verzerrungsspektrums einer getakteten Leistungselektronik |
| KR102484873B1 (ko) * | 2017-12-06 | 2023-01-05 | 엘지디스플레이 주식회사 | 확산 스펙트럼 클럭 발생기, 확산 스펙트럼 클럭 발생 방법 및 이를 이용한 표시장치와 터치 표시장치 |
| CN109617622A (zh) * | 2018-12-28 | 2019-04-12 | 杭州迪普科技股份有限公司 | 降低框式设备电磁干扰的方法、装置、设备及存储介质 |
| KR102764903B1 (ko) | 2020-01-09 | 2025-02-12 | 매그나칩믹스드시그널 유한회사 | 확산 스펙트럼 클록 신호를 생성하기 위한 확산 스펙트럼 클록 생성 장치 및 이를 작동하기 위한 방법 |
| US11405026B2 (en) | 2020-08-12 | 2022-08-02 | Infineon Technologies LLC | Method and circuit for electromagnetic interference (EMI) reduction of analog blocks |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5488627A (en) * | 1993-11-29 | 1996-01-30 | Lexmark International, Inc. | Spread spectrum clock generator and associated method |
| CN1097897C (zh) * | 1994-04-21 | 2003-01-01 | 艾利森公司 | 降低电子设备中来自振荡器的干扰 |
| US6292507B1 (en) * | 1999-09-01 | 2001-09-18 | Lexmark International, Inc. | Method and apparatus for compensating a spread spectrum clock generator |
| EP1289150A1 (en) * | 2001-08-24 | 2003-03-05 | STMicroelectronics S.r.l. | A process for generating a variable frequency signal, for instance for spreading the spectrum of a clock signal, and device therefor |
| US7561652B2 (en) * | 2003-04-22 | 2009-07-14 | Paul Kevin Hall | High frequency spread spectrum clock generation |
| JP4469628B2 (ja) * | 2004-02-18 | 2010-05-26 | セイコーNpc株式会社 | 分散変調型クロック発生回路 |
-
2006
- 2006-11-14 US US11/559,466 patent/US7508278B2/en active Active
-
2007
- 2007-02-15 CN CN2007100059344A patent/CN101034885B/zh active Active
- 2007-02-27 TW TW096106652A patent/TWI332762B/zh active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI410791B (zh) * | 2008-03-20 | 2013-10-01 | 安南帕斯公司 | 用以傳送及接收複數個資料位元的裝置與方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101034885B (zh) | 2011-05-11 |
| US20080063130A1 (en) | 2008-03-13 |
| CN101034885A (zh) | 2007-09-12 |
| TWI332762B (en) | 2010-11-01 |
| US7508278B2 (en) | 2009-03-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW200814537A (en) | Method and system for generating a clock signal with reduced electromagnetic interference | |
| Chang et al. | A spread-spectrum clock generator with triangular modulation | |
| CN101102108B (zh) | 时钟信号产生方法以及系统以及锁相电路 | |
| US8724674B2 (en) | Disabling spread-spectrum clock signal generation | |
| US20160191284A1 (en) | Clock signal generating apparatus, clock signal generating method, and medium | |
| US6697416B1 (en) | Digital programmable, spread spectrum clock generator | |
| KR20120047379A (ko) | 확산 스펙트럼 클럭 발생 회로 | |
| TWI403091B (zh) | 洋蔥波形產生器與使用洋蔥波形產生器的展頻時脈產生器 | |
| US9596038B2 (en) | Random spread spectrum modulation | |
| CN101079632B (zh) | 低抖动的扩频时钟发生器 | |
| CN104300975A (zh) | 一种小数_整数分频器电路及其实现方法 | |
| US7437590B2 (en) | Spread-spectrum clocking | |
| TWI282218B (en) | Method of generating spread spectrum and/or over-clock and its circuit thereof | |
| US8644441B2 (en) | Clock generators and clock generation methods thereof | |
| El-Shennawy et al. | Fractional-N PLL optimization for highly linear wideband chirp generation for FMCW radars | |
| Yang et al. | Phase-rotator-based all-digital phase-locked loop for a spread-spectrum clock generator | |
| US8588275B2 (en) | Electronic device and method for spread spectrum clock (SSC) modulation | |
| KR102718725B1 (ko) | 위상고정루프를 포함하고, 기준입력신호의 주파수를 제어하여 정수경계스퍼를 회피할 수 있는 장치 | |
| US7078947B2 (en) | Phase-locked loop having a spread spectrum clock generator | |
| CN1909373B (zh) | 产生扩频及/或超频时钟的方法及其电路 | |
| Kim et al. | A spread spectrum clock generation PLL with dual-tone modulation profile | |
| JP2001331236A (ja) | ディジタル式プログラム可能拡散スペクトル・クロック発生器 | |
| CN105429651B (zh) | 一种fm导频信号生成方法及电路 | |
| TWI552532B (zh) | 展頻時脈產生器與展頻時脈信號產生方法 | |
| JP2011234104A (ja) | スペクトラム拡散クロック生成回路及びその制御方法 |