TW200803674A - Method for fabricating circuit board with electrically connected structure - Google Patents
Method for fabricating circuit board with electrically connected structure Download PDFInfo
- Publication number
- TW200803674A TW200803674A TW095119334A TW95119334A TW200803674A TW 200803674 A TW200803674 A TW 200803674A TW 095119334 A TW095119334 A TW 095119334A TW 95119334 A TW95119334 A TW 95119334A TW 200803674 A TW200803674 A TW 200803674A
- Authority
- TW
- Taiwan
- Prior art keywords
- electrical connection
- layer
- circuit board
- conductive
- connection structure
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/24—Reinforcing the conductive pattern
- H05K3/243—Reinforcing the conductive pattern characterised by selective plating, e.g. for finish plating of pads
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4007—Surface contacts, e.g. bumps
-
- H10W70/093—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0364—Conductor shape
- H05K2201/0367—Metallic bump or raised conductor not used as solder bump
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0388—Other aspects of conductors
- H05K2201/0391—Using different types of conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09372—Pads and lands
- H05K2201/09436—Pads or lands on permanent coating which covers the other conductors
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/0989—Coating free areas, e.g. areas other than pads or lands free of solder resist
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/05—Patterning and lithography; Masks; Details of resist
- H05K2203/0502—Patterning and lithography
- H05K2203/054—Continuous temporary metal layer over resist, e.g. for selective electroplating
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Description
200803674 九、發明說明: 【發明所屬之技術領域】 板上之電性連接結構之製法,尤指—種在電路 板=成兩種不同導電結構之製法,並可形成 之電性連接結構。 【先前技術】 隨:電子產業的蓬勃發展’電子產品之外型趨 紐小,在功能上則逐漸邁入高性能、高功能、高速度 研發方向1覆晶式(Flip ehip)轉體封賴 =崎技術’在現行覆晶技術中,係 先進 :路_egratedcircuit;IC)晶片的表面上配置有電極焊 =於錢極焊墊上形成有焊錫凸塊,且在—有機電路 衣土板上形成有相對應之電性連接墊與焊錫凸塊, 供該晶片以電性接觸面朝下的方式設置於該封農基板上。 &由於越來越多的產品設計趨向於小型化、高速度、多 :因此’覆晶技術的應用範圍將不斷擴大,成爲一種 : >白、曰曰片封1技術。同時為提升該些電子裝置之電性品 貝:即而於其中設置有例如電阻、電容或電感等被動元件, 而h些被動元件同樣採用表面黏著技術(SMT)以接置於電 路,上’俾使預焊錫凸塊與表面黏著型金屬連接元件並存 於电路板上’且兩者所形成之焊錫材料高度及尺寸並不相 同,以與該具有列_之半導體元件之相配合f性導接。 而目别業界普遍使用化學沈積及模板印刷技術 (StenCll Printing Techn〇1〇gy)於基板上來形成焊錫材料。如 19299 200803674 第1A圖至第1E圖所示,主要係於一具有複數電性連接 2〇l(pad)的電路板20覆上一有機絕緣保護層2卜如綠漆等 防焊層材料(solder mask)所構成,該絕緣保護層21經圖案 化製程而形成複數個開孔211以顯露出該電性連接墊木 2〇1(如第1A圖所示);藉由濺鑛、蒸鑛、無電電鑛或化學 =積於該電性連接墊201上形成-金屬黏著層22(如第1B 圖所示);#以一具有網格23a之模才反23於該電路板 ^電性連接墊训表面之金屬黏著層22以模 。 成一谭錫材料24(如第1D圖所示);最後再經由回焊大化 ㈣⑽)製程以形成預焊錫凸塊24,(如第 以在電性連接墊洲上形成兩種不同 3斤不)俾 焊錫材料。 、預谇錫凸塊或 但以模板印刷的方式形成凸塊或焊 , 度越高,於後段的製程中所形成的t ; ’形成的厚 焊後之凸塊或焊接錫球的高 :::制’導致迴 晶片或印刷電路板,以及於該性連接 燁錫材料以形成凸塊或痒接錫球容 =塾上印刷 焊錫材料炼融造成橋接現象及短路問題,2衣程中過多 距(Fme Pitch)之電性連接墊。 …、法提供細間 臨環保問題。 "t里使用焊錫材料亦面 因此,為解決上述之問題,實 者亟欲改進的課題。 、成目則電路板製造業 f發明内容】 鑑於前述習知技術之缺失 本發明之主要目 的係在提 19299 6 200803674 供-種電路板之電性連接結 導電結構,以供不同電性連接_供兩種不同的 dr::目的在於提供—種電路板之電性連接 、、、口構之製法’並達到細線路間距之需求。 為達其目的,本發明之電 的較佳實施,包括:提供,“生連接-構之製法 勢之帝政此^ 、 一有稷數個第一及第二電性連接 包,且於該電路板上形成— 緣伴確展带屮士*、—如, 、巴緣保°蔓層’该絕 ΐ層形成有複數個開孔以顯露該第-及第二電性連接 墊,於该弟一及第二電性連接塾表面 於該絕緣保護層表面及1 、,蜀站者層, 上的金屬金屬黏著層表面形成一 墊 ^^ ^ ^^, 蛉電層,亚與该電路板之 弟及弟-電性連接墊電性連接;於該導電層表面 阻層,且令該阻層形成* 又 墊表面的導電層,·以出該第二電性連接 接墊表面的導電層依序電鑛形成一金屬柱及導電結構。連 〜製法復包括移除該阻層及導電層,俾以露出該 弟一心連接墊表面之金屬黏著層及該第二電性連接墊表 面之金屬柱及導電結構。 又於移除該阻層及導電層之後,於該第一電性連接塾 表面之金屬柱上的導電結構係經迴焊製程以形成—預焊錫 結構。 .該金屬黏著層係可為錫(Sn)、金(Au)、銀(Ag)、錄/金 (Ni/Au)或鎳/!巴/金(Ni/Pd/Au)之其中一者,並以賤鑛、墓 鑛、無電電鍍或化學沈積形成於該第—及第二電性連接墊 19299 200803674 ί:徑連接墊表面藉由導電層作為電流傳 構,而在= 電性連接墊表面形成金屬後,以於該第-表面形成金屬柱及導電結構。θ ^二電性連接墊 性連及:Γ结構係以電鑛方式形成於該第二電 導==屬柱係可為鋼以_成,而該 組之:中:^銀U、錯及鋅或其合金所組成群 此外,本發明之另一實施係在第二電 電鑛形成導電結構,而無需形成金屬才主,如此即可提S 同電性連接的使用需求。 、不 且該第-電性連接墊表面係以例如化學沉積的方式 形成金屬黏著層,可供連接表面黏著型元件,而該第二電 性連接墊仙錢的方切成金屬枉及導電結構,以^ 料導體晶片。因電鑛製程係以曝光、顯影形成阻層開孔, 而能克服習知模版印刷法在凸塊間距在150 以下時, 即,生之製程瓶頸,且電鑛製程可精確控㈣錫材料:冗積 數置,避免迴焊製程中過多焊錫材㈣融造成橋接現象, 而可形成細線路間距(Fine pitch)之電性連接結構。 【實施方式】 以下之實施例係進一步詳細說明本發明之觀點,但並 非以任何觀點限制本發明之範轉。 [第一實施例] 19299 8 200803674 月ί閱第2A圖至第2G圖,係為本發明所揭露一種電 路板之私性連接結構之製法的剖視示意圖。 明苓閱第2A圖,提供一具有雙層或多層線路之電路 板3〇,該電路板30具有至少一表面3如,於該表面3如 具有複數個第一電性連接墊31及第二電性連接墊32,其 中該第一電性連接墊31係包括成對設於電路板表面之電 連接土 311,312,且该電路板3〇表面形成有一絕緣保護 ^ 3如、、彔漆專防焊層材料(solder mask)所構成,並形成 有複數個開孔330以顯露該第一及第二電性連接墊 31^2而忒絶緣保護層33形成之開孔330係經曝光、顯 影等圖案化製程所形成。 如第2A-:l、2A-2及2A-3圖所示之防焊層定義電性連 接墊(solder mask define,SMD),其中該防焊層開孔33〇 可為圓形、矩形或幾何形狀,或如第2A_4、2A_5及2a_6 圖所不之非防焊層定義電性連接墊(n〇n_s〇lder define ’ NSMD),其中該防焊層開孔33〇可為圓形、矩形 或幾何形狀。 請參閱» 2B目,接著於該第一及第二電性連接墊 31,32表面以濺鍍、蒸鍍、無電電鍍及化學沈積 deposition)形成一金屬黏著層34,而該金屬黏著層%係可 為錫(Sn)、金(Au)、銀(Ag)、鎳/金(Ni/Au)或鎳/鈀/金 (Ni/Pd/Au)之其中一者。 請參閱第2C圖’於該絕緣保護層33表面及其開孔33〇 中的第-及第二電性連接墊31,32上的金屬黏著層34表面 19299 9 200803674 以濺鍍、蒸鍍、無電 、 盥該雷跋Μη — “貝形成一導電層35,並
U電路板30之第 JL 含眚失間筮on 电注連接墊31,32電性連接。 。月芩閱弟2D圖,再於該導 疋佼 上以貼覆或塗佈的方式形成」^層35及絕緣保護層% 成複數個開孔36。以二二二36’且令該阻層 層35。 乂路出3亥弟-電性連接墊32表面的導電 睛芬閱第2E圖,然後藉由該 的路徑,以於該卩且厗ρ^, 十私層35作為電流傳導 乂仏成阻層開孔36〇之第二帝 導電層35依序電铲形#入^ 包f連接墊32表面的 該金屬柱37传= 屬及導電結構38,其中 入 導電結構%係為錫、銀、金、 σ及鋅或其合金所組成群組之其中一者。 凊苓閱第2F圖,而該阻層%及且葚 係以物理或化學的方式 ,、後1之V電層35 被阻層36所覆Μ的導^’亚以微餘方式移除 ㈣表面之全尸 ::著;^ 入ρ 屬黏者層及該第二電性連接墊32#而夕 金屬柱37及導電結構38。 2表面之 請㈣第2 G圖,最後該導電結構3 8係 形成一預悍錫結構38,。 干衣私以 由於該金屬柱37及導電結構 第二電性遠接執π L 你以电鍍方式形成在 沉产箄方切a ’而该弟—電性連接墊31係以化學 方式形成金屬黏著層34; #可分別在該第 二 」連接墊3U2上形成不同材f之導電結構。节全 :::3Γ表面黏著技術(SMT)作電性連接使用二二 “構38可經迴焊後成為預焊錫凸塊38,,以作為連:: 19299 10 200803674 =晶賴電凸塊(Bump),如此即以 成,材質的導電結構,以供不同需要的電性 本發明之電路板之電性連接結構之製法 !:電性連接塾表面係以例如化學沉積等方式形二: =二再於該第二電性連接墊上以電财式形成該全屬二 而構^卑可在第—電性連接墊上形成金屬黏著層, 叮=弟二%性連接塾上形成金屬柱及導電結構,如此即 可&供不同電性連接的使用需求。且該第一電性連接 =以例如化學沉積的方式形成金屬黏著、 性連接墊係以電鑛的方式形成金屬柱及導電結構:二;: 服習:模版印刷法之製程瓶頸’並可形成
Pitch)之電性連接結構。 (Wne [弟一貫施例] :青芩閱第3A至3C圖,係為本發明製法之 成導電社構.本^ 弟二電性連接塾直接形 相同標軸續上述製法之第2〇圖,並以 形成:【::3A圖’於該導電層35及絕緣保護層33上 出該第一 ^連亥阻層36形成複數個開孔細以露 35作Γ; 接塾32表面的導電層35,藉由該導電層 、車技热流傳導的路徑,以於該阻層開孔360之第二带性 表面的導電層35電鍵形成-導電結構38。' 35,圖’移除該阻層%及其所覆蓋之導電層 路°亥昂—電性連接墊31表面之金屬黏著層34 19299 11 200803674 及該第,電性連接墊32表面之導電結構38。 口月芬閱弟3C圖’最後該導電結構%係經迴焊製程以 形成一預焊錫結構38,。 而得依製程及產品的需要於該第二電性連接塾32上 ^接形成導電結構38’俾可提供不㈣性賴的使用需 练上所述,以上僅為本發明之較佳實施例而已,並 用以限定本發明之實質技術内容範圍,本發明之實 :谷係廣義地定義於下述之中請專利範圍中,任何他人* 實體或方法’若是與下述之申請專利範圍所定ί ’亦或為同-等效變更’均將被 二 此申請專利範圍中。 ~ μ意於 【圖式簡單說明】 乐1Α圖至帛1Ε圖係為習知電路板上 剖視示意圖; 风蚌錫材料的 弗2Α圖至第2G圖係本發明之電路板之導電社 的第一實施例剖視示意圖; 、、口冓衣法 第2Α-1至2Α-6圖係本發明之電路板之導電处 的各式電性連接墊上視示意圖;以及 、ϋ冓衣法 昂3Α圖至第3C圖係本發明之電路板之導電社 的第二實施例剖視示意圖。 、、口冓衣法 【主要元件符號說明】 〇 基板 11 防焊層 19299 12 200803674 12 、 201 、 311 、 312 13、23 13a、23a 14 20、30 21 211 、 330 、 360 22、34 24 249 30a 31 32 33 35 36 37 38 385 電性連接墊 模板 網格 滾輪 電路板 絕緣保護層 開孔 金屬黏著層 焊錫材料 預焊錫凸塊 表面 第一電性連接墊 第二電性連接墊 絕緣保護層 導電層 阻層 金屬柱 導電結構 預焊錫結構 13 19299
Claims (1)
- 200803674 申請專利範園: ι· 一種電路板之電性連接結構之製法,包括. 電路具有複數個第一及第二電性連接塾之 二:二Γ路板上形成有一絕緣保護層,該絕緣 成有複數個開孔以顯露該第-及第二電性 層;於該第一及第二電性連接墊表面形成一金屬黏著 於該絕緣保護;^ & 性、…“ 其開孔中的第-及第二電 ' 的金屬黏著層表面形成一兩,乂 電路板之第一及第二電性連接墊電性連=亚― 於該導電層表面形成一 數個開孔以露出該第_ s亥阻層形成複 及 罘一电丨生連接墊表面的導電層;以 於减露出該阻層開孔之第 電層電鍍形成-導電結構/—u連接塾表面的導 =:=:1項之電性連接結構之製法,復包 电丨生連接塾表面的導雷 带 ^ 、 3. 屬柱,再電鍍形成該導電結構。_ h形成一金 ㈣m項之電性連接結構之製法, 又匕舌私除该阻層及其所覆蓋之導電層。 :==1項之電性連接結㈣法,復包 如申行迴物…心預谭錫結構。 申明專利顺W之電性連接結構之製法,里中, 19299 14 200803674 6. 該電路板係為雙層及多層電路板盆中― 如申請專利範圍第!項之電性連接 。 該第一带把、击祕袖於 丄 疋按、々構之製法,其中, 如申缚直4丨I々斤m μ 1 r Λ兒路板表面0 广月專利軌圍弟i項之電性連接結構 , 忒金屬黏著層係以濺鍍、蒸鍍、無+命衣/ '、 (加m1Cal depositlon)其中^讀及化學沈積 電性連接墊表面。 者形成於該第一及第二 8. 如申請專利範圍第i項之電性連接 該金屬黏著層係為錫(Sn)、全 衣/ 中, 9. (Ni/Au)A^/,e/^(Ni/Pd/Au) 如申請專利範圍第Μ之電性連接結構之#, 该阻層係以貼覆及塗佈其 ,a ^ 10 士η由者开v成在導電層表面。 •申4利範圍第3項之電性連接結構之製法,立中, 録層係以物理及化學其中之一方式移除。、 11.=申凊專利範圍第3項之電性連接結構之製法,其中, 以阻層所覆蓋之導電層係以微钮方式移除。 12.2請專利範圍第2項之電性連接結構之製法,其中, 。亥至屬柱係為銅。 13.t申請專利範圍第1項之電性連接結構之製法,其中, 以守電結構係為錫、銀、金、在必、錯及鋅及直 組成群組之其中一者。 /、 、’ η 14·如:請專利範圍第1項之電性連接結構之製法,其中, /、巴、、彖保5蒦層中形成有複數個開孔係以防焊層定義電 陵連接墊(solder mask define,SMD)及非防焊層定義 19299 200803674 電性連接墊(non — s〇lde]r随以define,j\fSMD)之一者 顯露該第一及第二電性連接墊。 15. 如申4專利範圍第1或14項之電性連接結構之製法, 其中,該絕緣保護層巾形成有複數個開孔係為圓形、 矩形及幾何形狀之其中一者。 19299 16
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095119334A TWI301740B (en) | 2006-06-01 | 2006-06-01 | Method for fabricating circuit board with electrically connected structure |
| US11/559,576 US7553750B2 (en) | 2006-06-01 | 2006-11-14 | Method for fabricating electrical conductive structure of circuit board |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW095119334A TWI301740B (en) | 2006-06-01 | 2006-06-01 | Method for fabricating circuit board with electrically connected structure |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200803674A true TW200803674A (en) | 2008-01-01 |
| TWI301740B TWI301740B (en) | 2008-10-01 |
Family
ID=38790743
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095119334A TWI301740B (en) | 2006-06-01 | 2006-06-01 | Method for fabricating circuit board with electrically connected structure |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7553750B2 (zh) |
| TW (1) | TWI301740B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI645757B (zh) * | 2016-03-31 | 2018-12-21 | Fdk股份有限公司 | 印刷配線基板 |
| TWI783235B (zh) * | 2020-06-10 | 2022-11-11 | 南亞電路板股份有限公司 | 電路板結構及其形成方法 |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100744606B1 (ko) * | 2006-06-21 | 2007-08-01 | 삼성전기주식회사 | 패키지 기판 제조방법 |
| US8779300B2 (en) * | 2007-07-19 | 2014-07-15 | Unimicron Technology Corp. | Packaging substrate with conductive structure |
| TWI378544B (en) * | 2007-07-19 | 2012-12-01 | Unimicron Technology Corp | Package substrate with electrically connecting structure |
| TWI446843B (zh) * | 2007-12-11 | 2014-07-21 | Unimicron Technology Corp | 線路板及其製程 |
| US8952529B2 (en) | 2011-11-22 | 2015-02-10 | Stats Chippac, Ltd. | Semiconductor device with conductive layer over substrate with vents to channel bump material and reduce interconnect voids |
| CN102931108B (zh) * | 2012-10-10 | 2014-04-30 | 矽力杰半导体技术(杭州)有限公司 | 一种倒装芯片封装方法 |
| TWI562256B (en) * | 2015-09-07 | 2016-12-11 | Siliconware Precision Industries Co Ltd | Substrate structure |
| TWI582928B (zh) * | 2016-01-19 | 2017-05-11 | 矽品精密工業股份有限公司 | 基板結構及其製法 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6782897B2 (en) * | 2002-05-23 | 2004-08-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of protecting a passivation layer during solder bump formation |
-
2006
- 2006-06-01 TW TW095119334A patent/TWI301740B/zh active
- 2006-11-14 US US11/559,576 patent/US7553750B2/en active Active
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI645757B (zh) * | 2016-03-31 | 2018-12-21 | Fdk股份有限公司 | 印刷配線基板 |
| TWI783235B (zh) * | 2020-06-10 | 2022-11-11 | 南亞電路板股份有限公司 | 電路板結構及其形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20070281389A1 (en) | 2007-12-06 |
| TWI301740B (en) | 2008-10-01 |
| US7553750B2 (en) | 2009-06-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI260079B (en) | Micro-electronic package structure and method for fabricating the same | |
| TWI292684B (en) | Method for fabricating circuit board with conductive structure | |
| US7419897B2 (en) | Method of fabricating circuit board having different electrical connection structures | |
| CN101764113B (zh) | 半导体元件的线路面的连接垫上的金属凸块结构及形成方法 | |
| CN110838400B (zh) | 电子元件与电感器 | |
| US7851345B2 (en) | Semiconductor device and method of forming oxide layer on signal traces for electrical isolation in fine pitch bonding | |
| JP2002158248A (ja) | バンプの形成方法、半導体装置及びその製造方法、回路基板並びに電子機器 | |
| TW200834842A (en) | Substrate structure for semiconductor package and manufacturing method thereof | |
| US7817441B2 (en) | Circuit board | |
| TWM397597U (en) | Package structure of integrated circuit | |
| CN101388376B (zh) | 半导体封装基板结构 | |
| TWI255158B (en) | Method for fabricating electrical connecting member of circuit board | |
| US20060219567A1 (en) | Fabrication method of conductive bump structures of circuit board | |
| TW200803674A (en) | Method for fabricating circuit board with electrically connected structure | |
| TW200810639A (en) | Conductive connection structure formed on the surface of circuit board and manufacturing method thereof | |
| CN101287331B (zh) | 电路板电性连接垫的导电结构 | |
| TWI473221B (zh) | 封裝基板及其製法 | |
| JP4714260B2 (ja) | 薄膜抵抗器構造物およびその製造方法 | |
| US20110061907A1 (en) | Printed circuit board and method of manufacturing the same | |
| CN104810344A (zh) | 堆叠组及其制法与基板结构 | |
| TW200901419A (en) | Packaging substrate surface structure and method for fabricating the same | |
| CN101567353A (zh) | 球栅阵列基板及其制造方法 | |
| CN100525589C (zh) | 形成电路板电性连接端的制法 | |
| TWI299247B (en) | Substrate with surface process structure and method for manufacturing the same | |
| TWI301736B (en) | Electrical connecting pad of circuit board having conductive structure and method for fabricating the same |