TW200527371A - Apparatus and method of processing signals - Google Patents
Apparatus and method of processing signals Download PDFInfo
- Publication number
- TW200527371A TW200527371A TW093136566A TW93136566A TW200527371A TW 200527371 A TW200527371 A TW 200527371A TW 093136566 A TW093136566 A TW 093136566A TW 93136566 A TW93136566 A TW 93136566A TW 200527371 A TW200527371 A TW 200527371A
- Authority
- TW
- Taiwan
- Prior art keywords
- clock
- signal
- image
- signal processing
- frame
- Prior art date
Links
- 238000012545 processing Methods 0.000 title claims abstract description 84
- 238000000034 method Methods 0.000 title claims description 9
- 230000015654 memory Effects 0.000 claims abstract description 41
- 239000000872 buffer Substances 0.000 claims description 106
- 238000012937 correction Methods 0.000 claims description 16
- 241000282376 Panthera tigris Species 0.000 claims description 2
- 239000000463 material Substances 0.000 claims description 2
- 238000003672 processing method Methods 0.000 claims 1
- 239000004973 liquid crystal related substance Substances 0.000 description 23
- 238000010586 diagram Methods 0.000 description 13
- 101100113692 Caenorhabditis elegans clk-2 gene Proteins 0.000 description 12
- 101150085102 Clk3 gene Proteins 0.000 description 11
- 101100416212 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) RLM1 gene Proteins 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 7
- 239000000758 substrate Substances 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 3
- 230000005684 electric field Effects 0.000 description 2
- 238000009434 installation Methods 0.000 description 2
- 239000011257 shell material Substances 0.000 description 2
- 101100328957 Caenorhabditis elegans clk-1 gene Proteins 0.000 description 1
- PEDCQBHIVMGVHV-UHFFFAOYSA-N Glycerine Chemical compound OCC(O)CO PEDCQBHIVMGVHV-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000035622 drinking Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 210000004907 gland Anatomy 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000036541 health Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000003607 modifier Substances 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000002689 soil Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/16—Determination of a pixel data signal depending on the signal applied in the previous frame
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2360/00—Aspects of the architecture of display systems
- G09G2360/18—Use of a frame buffer in a display terminal, inclusive of the display panel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Television Systems (AREA)
- Liquid Crystal Display Device Control (AREA)
- Controls And Circuits For Display Device (AREA)
Description
200527371 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種信號處理之裝置及方法,更特定言 之,本發明係關於一種使用至少一記憶體來儲存複數個訊 框影像資料之信號處理裝置。 【先前技術】 一般而言,液晶顯示設備包括具有複數個像素電極及一 共同電極之兩基板及一安置於該等兩基板之間的液晶層。 此液晶顯示設備施加某電壓至兩電極以在液晶層中產生電 場。且液晶顯示設備藉由調整電場幅度來控制光穿過液晶 層之傳輸。因此,液晶顯示設備建構所要影像。此液晶顯 示設備為平板顯示器中的一種,且特定言之,已廣泛使用 其中每一像素具有一開關元件之液晶顯示設備。 近來,當使用者日益需要大尺寸及高亮度產品時,其極 為關注移動影像之品質。詳言之,回應時間之改良為重要 問題。為此目的,已存在一種施加大於目標電壓之資料電 壓至像素電極之技術。此需要能夠儲存先前訊框資料及合 前訊框資料之至少兩訊框記憶體。此處,一個訊框表示自 一閘極線掃描至最終閘極線之週期。舉例而言,在 XGA( 1024x768)之狀況下,一個訊框表示自1掃描至768之 週期。 因此產生了一些問題,其增加了產品成本且增加了控制 板之安裝面積。 【發明内容】 97828.doc 200527371 本發明提供一種信號處理裝置及能夠使用一訊框記憶體 儲存三訊框資料之方法,亦提供一種具有該等信號處理裝 置之影像顯示裝置。 在-實施财’信號處理裝置包括—㈣處理部分,复 接收第-時脈及第-至第三影像信號,並產生第二時脈了 且關於第-至第三影像信號之比較結果而輸出經校正影像 、號;及-訊框記憶體,其連接至該信號處理部分,並根 Γ第二時脈將所儲存之[及第二影像信號輸出至信號 處理部分且儲存第三影像信號。 第二時脈之頻率高於第一時脈之頻率。訊框記憶體在T/3 週期σ: i個訊框)中儲存且輸出第—至第三影像信號。第 一至第三影像信號分別為i個訊框週期中之影像信號。經校 正影像信號為正尖峰及負尖峰影像信號中的一個。另外, 第二時脈頻率高達第-時脈頻率的1.5倍。 另外’信號處理部分包括:―時脈產生部分,其接 -時脈且產生第二時脈及第三時脈;第一寫入緩衝器,其 ==來:存第三影像信號且根據第二時脈來輪出、 ;輪出第三影像信號;以及第_及第二讀取緩衝器=
::二時腺來储存第-及第二影像信就且根捸第三時版來 X 輸出第一及第二影像信號。 信號處理部分谁_丰—-欠u u 1刀進步包括一資料校正部分’其接收第— …第二影像信號,且輸出經校正影像信號。第三 率低於第-及第二時脈之頻率,且第二時脈之頻率高於第 97828.doc 200527371 一時脈之頻率。篦_宜λ π β 寫緩衝器根據第三時脈而在τ週期中 (Τ: !個訊框)儲存第三影像 在^中 週财輸出第三影像,m 在773 而在T週期中儲存第/旦/禮帛—寫入緩衝器根據第三時脈 攄第ir * 號。第一及第二讀取緩衝器根 據第一時脈而在T/3週期中儲存第一旦 ^ r n± H, 第及第一衫像信號,且根 據第二時脈而在T週期中輪屮筮 4 T翰出第一及第二影像信號。 第二:率高達第—時脈頻率的15倍,且… =-時脈頻率的1/2。第—及第二讀取緩衝器為線路記 憶體(line memory),且篦一芬够一办 及第一寫入緩衝器為線路記憶 體1第:至第三信號為1個訊框週期中之影像信號。第一i 入緩衝器館存第三影像作骑 ^诼彳口遽,且接著在2 丁/3週期之後將其 輸出。第二寫入緩衝琴儲. 二旦 口 存第二衫像信號,且接著在T/3週 期之後將其輸出。第一 士矣你p # — 第印取緩衝器儲存第一影像信號且接 著在T/3週期之後將盆給φ 令八輸出,且第二讀取緩衝器在第一讀取 缓衝器之儲存操作$尨β 平作之後於相同Τ/3週期時將其儲存並輸 出。第一及第二讀取緩衝琴, 玎斋以及第一及第二寫入緩衝器 分別同時地輸出第一至第三影像。 此申請案依照於咖3年11月26日中請之韓國專利申請案 第2〇〇3·84535號之優务避 k先權,该案之全文以引用的方式倂入 本文中。 【實施方式】 下文中’將參看附隨圖式詳細描述本發明之實施例。 圖1為根據本發明之—實施例之液晶顯示設備的方塊 圖’且圖2為根據本發明之-實施例之液晶顯示設備中之像 97828.doc 200527371 素的等效電路。 如圖1中所示, 閘極驅動部分400 部分800,及信號控制部分6〇〇。 液晶顯示設備100包括液晶面板總成300、 >料驅動部分5〇〇、Y(ganima)電壓產生 液晶面板總成300包括閘極線⑴至⑼、資料線⑴至加, 及以矩陣排列之複數個像素。每—像素具有連接至閉極線 及資料線之開關元件Q、液晶電容器Ck,及儲存電容器 Cst。視需要可無需儲存電容器⑸。開關元件⑽形成於下 基,100上且具有二端子,(例如)兩端子分別連接至閘極線 及資料線,且另一端子連接至像素電極19〇 表示液晶請m像素電極⑽共同電極2== 電容器。#同電極270係形成於上基板細上。另夕卜,共同 電極270可形成於下基板⑽上。儲存電容器⑸表示形餘 下土板100上之獨立仏號線(未圖示)與像素電極19〇重疊之 電谷器另外,儲存電谷器Cst可形成像素電極19〇與先前 閘極線重疊之電容器。 γ電壓產生部分8〇〇產生兩組γ電壓,(例如)一組具有比共 同電壓高的電壓且另一組具有比共同電壓低的電壓。υ電壓 產生部分800包括彼此連接之電阻器且電阻器之數目取決 於設備。另外,γ電壓產生部分800可具有1(:型元件。 :極驅動部分400包括複數個閘極駆動器且該等間極驅 動益連接至閘極線。閘極驅動部分4〇〇施加閘極信號至閘極
線以開啟或關閉開關元件。另外,閘極驅動部分4〇〇可=成 於下基板100上。 J 97828.doc 200527371 資料驅動部分500包括複數個資料驅動 動器連接至資料線。資料驅動部分㈣:生: 分_選擇某一湖而:電[產生β ^ a ,、, 像“號至資料線。Pd搞 及負料驅動器可藉由將TCP(糕嫌 曰α 捲f式封裝)(未圖示)附著至、凉 日曰面板總成300而形成,或 夜 ⑽《璃覆晶接合技術)。4於下基板⑽上,例如 ::控制部分_產生控制及時序信號且控制間極雜動 W为400及資料驅動部分500。 現在將參看附隨圖式詳細說明關於液晶顯示設備之運 作0 信號控制部分_接收輸入控制信號(VSync、Hsync、 MClk、DE)(其係來自圖形控制器(未圖示))及輸人影像信號 (R^G’ B)’且關於該等輸人控制信號及輸人影像信號而產 ^影像信肢心以’閘極控制信號議丁卜及資料控制 虎 T2另外,化唬控制部分600將閘極控制信號 CONT1發送至閘極驅動部分4〇〇且將資料控制信號⑺贈 表至負料驅動部分5〇〇。閘極控制部分CONI〗包括·· stv’其通知一個訊框之開始;cpv,其控制閘極開啟信號 (gate on signai)之輸出時序;〇e,其通知一水平線之終止 時間;等等。資料控制信號CONT2包括·· STH,其通知一 火平線之開始’ TP或LOAD ’其指示資料電壓之輸出;RVS 或POL,其指示資料電壓關於共同電壓之極性反向;等等。 貝料驅動部分500自信號控制部分600接收影像信號R,、 G、B ’且藉由根據資料控制信號CONT2選擇對應於影像 97828.doc 200527371 信號R|、G,、B,之γ電壓來輸出資料電壓。資料驅動器部分 400根據閘極控制信號CONT1而施加閘極開啟 刀 又h就至閘極 線且開啟連接至閘極線之開關元件Q。 一般而言,液晶顯示設備100自外部圖形控制器接收Μ 位元或48位元資料,例如8位元(紅)+8位元(綠)+ 8位元(該) =24位元。在此實施例中,假設液晶顯示設備1〇〇具有 解析度(時脈頻率為108 MHz)及24位元R,g,R次柯 、 15貝料。應注 意,時脈頻率及位元數目係取決於顯示設備之解析度。 為方便起見,第η個訊框Gn之影像信號指示第一訊框之影 像信號,第(n-1)個訊框Gn-Ι之影像信號指示第二訊框之影 像信號,且第(n-2)個訊框Gn-2之影像信號指示第三訊框之 影像信號。 現將參看圖3詳細描述根據本發明之信號處理裝置⑽之 運作。信號處理裝置40可全部或部分地安裝於信號控制部 分600中。 圖3為根據本發明之一實施例之信號處理裝置4〇的方塊 圖如圖3中所示,彳&號處理裝置40包括信號處理部分42及 訊框記憶體43。信號處理部分42之輸人及輸出端子對應於 信號處理裝置40之輸入及輸出端子。 信號處理部分42包括··時脈產生部分44 ;帛—寫入缓衝 器45 ’·第一讀取緩衝器46及第二讀取缓衝器〇,其分別連 接至時脈產生部分44及訊框記憶體43 ;第二寫入緩衝器 48,其連接至時脈產生部分44 ;及資料校正部分49,其連 接至第一讀取緩衝器46、第二讀取緩衝器47及第二寫入緩 97828.doc 200527371 衝器48。 時脈產生部分44關於第一時脈Clkl而產生第二及第三時 脈Clk2及Clk3。如上所述,第一時脈㈤之頻率為⑽ MHz。第二時脈Clk2之頻率為162 MHz,其高達第一時脈
Clkl之頻率的丨·5倍。第三時脈Clk3之頻率為54MHz,其約 為第一時脈ciki之頻率的1/2。第二時脈Clk2高達第三時脈
Clk3的3倍。時脈產生部分44包括用於產生第二時脈〇匕之 PLL電路(未圖示)。可藉由以正反器半分(half dividing)第一 時脈Clkl來產生第三時脈Clk3。 第一寫入緩衝器45根據第三時脈cik3而寫入自外部輸入 之第一訊框Gn的影像信號,且根據第二時脈以匕而將第一 訊框Gn之影像信號儲存於訊框記憶體“中。第二寫入緩衝 器48根據第三時脈Clk3而儲存第一訊框(}11之影像信號,且 根據第三時脈C1 k 3而將第一訊框G η之所儲存之影像信號發 送至資料校正部分49。 第一讀取緩衝器46根據第二時脈Cik2而儲存訊框記憶體 中所儲存之第二訊框Gn-2的影像信號,且根據第三時脈 3而將第二汛框Gn-2之影像信號發送至資料校正部分 49。第二讀取緩衝器47根據第二時脈Clk2而儲存來自訊框 記憶體43之第二訊框Gn-Ι的影像信號,且根據第三時脈
Clk3而將第二訊框Gn_丨之所儲存影像信號發送至資料校正 部分49。 第二寫入緩衝器48藉由與第三時脈Clk3同步而進行運 作’且第一寫入緩衝器45以及第一及第二讀取緩衝器46及 97828.doc 200527371 47藉由與第二及第三時脈Clk2及Clk3同步而進行運作。第 一寫入緩衝器45以及第一及第二緩衝器46及47可藉由使用 FIFO(先進先出)或雙埠ram來建構。另外,第二寫入緩衝 器48可藉由使用FIFO或雙埠RAM來建構。FIFO及雙埠RAM 具有獨立之輸入及輸出端子,且因此可藉由與輸入及輸出 端子處之不同時脈頻率同步來輸入及輸出影像資料。 資料校正部分49自第二寫入緩衝器48讀取第一訊框Gn之 影像信號,自第二讀取緩衝器47讀取第二訊框Gn-丨之影像 信號’且自第一讀取緩衝器46讀取第三訊框Gn-2之影像信 號。另外,資料校正部分49將第一、第二及第三訊框Gn、 Gn-1、Gn-2之影像信號進行比較且根據比較結果輸出經校 正之影像信號。 資料校正部分49可包括:資料比較部分(未圖示),其將第 一、第二及第三訊框Gn、Gn-1、Gn-2之影像信號進行比較 且輸出對應於比較結果之影像信號;至少一查詢表(LUT) (未圖示)’其關於第一、第二及第三訊框Gn、Gn-1、Gn-2 之景^像信號區而儲存經校正影像信號;及至少一修整器 (modifier)(未圖示),其關於來自資料比較部分之影像信號 而計算經校正影像信號。
訊框記憶體43可包括(例如)Ddr SDRAM。DDR SDRAM 可分別在時脈之上升及下降沿建構讀取/寫入操作。 見將參看圖4至圖9詳細描述根據本發明之信號處理裝置 40之運作。 在圖4至圖9中,訊框記憶體43表示FM,第一寫入缓衝器 97828.doc 200527371 “表示WLMl ’第—寫入緩衝器48表示wlm2,第一讀取緩 衝器46表示RLM1,且第二讀取緩衝器47表示rlm2。 圖4為展示根據本發明之一實施例之訊框記憶體中的讀 取/寫入操作之時序圖。 如圖4中所不,在Data Enable 丁之高週期中自外部設備(未 圖不)發达第一訊框Gn(data Jn)之影像信號至處理裝置 4〇。稭由與第一時脈Clkl同步而輸入第一訊框Gn(dataJn) 之影像信號且每-時脈輸人―資料。Μ中,-水平線資 料表示Dl、D2,"····,Dx且資料為24位元。如上所述,信 遽處理部分42藉由與第二時脈Clk2同步而將影像信號寫入 訊框記憶體43中且自訊框記憶體43讀取影像信號。信號處 理部分42在每一時脈建構兩影像信號之寫入/讀取操作。由 於第二時脈Clk2高達第一時脈〇1]^的15倍,故信號處理裝 置40之資料處理速度快達第一訊框Gn(dataJn)之影像信號 的3倍。舉例而言,信號處理裝置4〇可在τ/3週期中建構讀 取/寫入操作。 信號處理部分42在Τ/3週期中自訊框記憶體43讀取第三 訊框Gn-2之影像信號,且接著在τ/3週期中自訊框記憶體杓 頃取第二訊框Gn-丨之影像信號,且接著在τ/3週期中將第一 汛框Gn之影像信號寫入訊框記憶體43中。另外,信號處理 部分42可在T/3週期中自訊框記憶體43讀取第二訊框 之影像信號,且接著在T/3週期中自訊框記憶體43讀取第三 訊框Gn-2之影像信號。 現將參看圖5詳細描述根據本發明之一實施例之信號處 97828.doc -13· 200527371 理部分42内的第一及第-读兩〆 ^ 乐一喝取緩衝器46及47,以及第一及 第二寫入緩衝器45及48之運作。 圖5為展示根據本發明 ^ 實施例之緩衝器45至48中的 讀取/寫入操作之時序圖。 信號處理裝置42在T/3週期中自訊框記憶體㈣取第三 訊框如_2之影像信號,且接著將其寫人第-讀取緩㈣ 46(RLM1)中。且信號處理部分42在T週期中自訊框記憶體 43讀取第三訊框以·2之影像信號且將其發送至資料校正部 分49。信號處理部分42藉由與第二時脈㈤同步而將第三 訊框Gn-2之影像信號寫人第—讀取緩衝器46中且藉由與第 三時脈Clk3同步而將其讀取。 另外,信號處理部分42在T/3週期中自訊框記憶體43讀取 第二訊框Gn-Ι之影像信號,且將其寫入第二讀取緩衝器 47(RLM2)中。且信號處理部分42在丁週期中自訊框記憶體 4 3讀取第二訊框G n ·丨之影像信號且將其發送至資料校正部 分49。信號處理部分42藉由與第二時脈ak2同步而將第二 訊框Gn-Ι之影像信號寫入第一讀取緩衝器勃中且藉由與第 二時脈Clk3同步而將其讀取。 另外,信號處理部分42在T週期中自外部設備(未圖示)接 收第一訊框Gn之影像信號,且將其寫入第一寫入緩衝器 45(WLM1)中。且信號處理部分42在丁/3週期中自第一寫入 緩衝器45讀取對於第一訊框Gn之影像信號且將其寫入訊框 记憶體43中。信號處理部分42藉由與第三時脈Cik3同步而 將第一訊框Gn之影像信號寫入第一寫入緩衝器45中且藉由 97828.doc -14- 200527371 與第二時脈Clk2同步而將其讀取。 另外,信號處理部分42在T週期中自外部設備(未圖示)接 收第一訊框Gn之影像信號,且將其寫人第二寫入緩衝器 48(WLM2)中。且信號處理部分42在?週期中自第二寫入緩 衝器48接收第-訊框Gn之影像信號且將其發送至資料校正 部分49。信號處理部分42藉由與第三時脈ak3同步而於第 二寫入緩衝器48中寫人或讀取第—訊框如之影像信號且藉 由與第二時脈Clk2同步而將其讀取。 現將參看圖6至圖9詳細描述讀取自或寫入於第一及第二 讀取/寫入緩衝器45至48中之影像信號的時序。 將參看圖6描述讀取自或寫人於第—讀取緩衝㈣中的 影像信號之時序。 圖6為展示自根據本發明之一實施例之第一讀取緩衝器 46或於其中所進行之讀取/寫入操作的時序圖。如圖6中所 示,第二時脈ak2具有T週期用於將第三訊框Gn-2之影像信
器46(RLM1)中戶斤處理之第三訊框如_2影像信號為包括奇 數及偶數貝料的48位元資料。此可藉由複數個正反器來進 ㈣H例而言’在第二時脈Clk2之上升沿處鎖存第三 訊框Gn-2影像信號之奇數資料,且在第二時脈㈤之下降 號寫入第-讀取缓衝器46(RLM1)中’且第三時脈叫具有 3T週期用於自第一讀取緩衝器46(rlmi)讀取第三訊框 Gn-2之影像信號。藉由與第二時脈之上升沿及下降沿 同步而自訊框記憶體43讀取第三訊框Gn_2之影像信號 (FM一data),例如24位元影像信號。同時,於第一讀取緩衝 97828.doc •15- 200527371 &處鎖存第三訊框Gn-2影像信號之偶數資料。接著,經鎖 存之奇數資料延遲1/2時脈,且因此產生48位元資料 (RLM1 : WRITE_data)。 當信號處理部分42將影像信號寫入第一讀取緩衝器 (LM1)中時,其藉由與第二時脈Clk2同步而於每一時脈 寫入一資料。因此,信號處理部分42可以與訊框記憶體43 相同之速度處理影像信號。舉例而言,信號處理部分“可 在T/3週期中將第三訊框Gn_2之影像信號間的一線資料寫 入第一讀取緩衝器46(RLM1)中。 在寫入操作之後,信號處理部分42藉由與第三時脈cik3 同步而自第一讀取緩衝器46(RLM1)讀取第三訊框Gn_2之 影像信號,且接著將其發送至資料校正部分49。由於第三 時脈clk3之週期為3T’故在期中輸出與第三時脈㈤ 同V之第二吼框Gn-2影像信號的一線資料(rlmi: READ—data) 〇 接著,將參看圖7描述讀取自或寫入於第二讀取緩衝器斗? 中之影像信號的時序。 圖7為展示自根據本發明之實施例的第二讀取緩衝器Ο 或於其中之讀取/或寫入操作之時序圖。如圖7中所示,第 二讀取緩衝器47(RLM2)中所處理之第:訊框㈤影像信 號之時序與第-讀取緩衝器46(RLM1)中所處理之彼等影 像信號相同。然而,信號處理部分4 2在τ / 3週期中自訊框記 憶體43讀取第二訊框gw之影像信號’且將其寫入第二讀 取緩衝器47中(RLM…因此將省略對第二讀取缓衝器 97828.doc 200527371 47(RLM2)之描述。 接者,將參看圖8描述讀取自或寫入於第二讀取緩衝器〇 中之影像信號的時序。 圖8為展示自根據本發明之一實施例之第二讀取緩衝器 47或於其中的讀取/寫人操作之時序圖:如上所述,信號處 理部分42藉由與第—時脈⑽同步而接收第一訊框如之影 像信號(data_in)並藉由與第三時脈ak3同步而將其寫入第 -寫入緩衝器45(WLM1)中’且藉由與第二時脈㈣同步而 自第一寫入緩衝器45(WLM1)將其讀取。 信號處理部分42藉由與第二時脈Clk2同步而在τ/3週期 中自第―寫入緩衝器45(WLM1)讀取第一訊框⑼之影像信 號。因此,信號處理部分42可在τ/3週期中讀取影像信號。 由於第一訊框Gn之影像信號(WLM1 : read一data)為“位 元,故信號處理部分42將該等影像信號轉換為以位元影像 信號且接著將經轉換之影像信號發送至訊框記憶料。此 可藉由使用多工器(未圖示)進行建構。舉例而言,將48位元 影像信號以24位元連接至多工器之輸入端子且將第二時脈 ㈣連接至選擇器(未目示)。在第二時脈㈤之低位準處輸 出24位it奇數資料且在第二時脈⑽之高位準處輸出川立 元偶數資料。因此,如圖8中所示,將第二時脈㈤之每Μ 時脈的一資料發送至訊框記憶體43。 接著’將參看圖9描述讀取自或寫入於第二寫入緩衝器钟 中之影像信號的時序。 圖9為展示自根據本發明之一實施例之第二寫入缓衝器 97828.doc -17· 200527371 48或於其中之讀取/寫人操作的時序圖。如上所述,信號處 = = 42大體上同時進行將第—訊框如之影像信號寫入第 一二寫入緩衝器45及48(WLMMWLM2)中。因此,第 二寫入緩衝器48(WLM2)中所寫人之第—訊框以影像信號 :日’序與第一寫入緩衝器45(wlmi)中所寫入的該等影像 信號之時序相同。 “就處理分42將第_訊框〜之影像信號寫入第二寫 緩衝器48(WLM2)中時,其在τ/3週期之後藉由與第三時 航k3同步而自第二寫入緩衝器48(WLM2)讀取第-訊框 像彳5號。且接著,信號處理部分42將影像信號發送 至貝料抆正部分49。由於第三時脈之週期為3丁,故在τ週期 中輸出第框Gn之影像信號的一水平線資料(Wlm2 : READ—data)。第一、第二及第三訊框Gn、Gn-Ι及Gn-2的影 像信號係與第三時脈Clk3同步。 "貝料杈正部分49自第一至第二讀取緩衝器45&46(RLM1 及RLM2)以及第二寫入緩衝器48(WLM2)接收第一、第二及 第一 Λ框Gn、Gn-1及Gn-2之影像信號。另外,資料校正部 为49將其進行比較且根據比較結果產生經校正影像信號 Gn’ 〇 因此’本發明可藉由使用一訊框記憶體將3訊框影像信號 進行比較且根據比較結果而產生經校正影像信號。因此, 與使用兩個或兩個以上訊框記憶體之信號處理裝置相比, 本發明可減少成本,且減少信號處理裝置之1/〇引腳數目。 另外’本發明可極大減少複數個訊框記憶體所佔據之安裝 97828.doc -18- 200527371 面積。 已參看實施例對本發明進^ ^ 熟習此項技術者根據先前插丢然而,•而易見, 變化。因&,本發明包含了位广看出許多替代修正及 及乾彆内的所有此等替代修正及變化。 月砷 【圖式簡單說明】 圖1為說明根據本發明之—實施叙液晶顯* 塊圖; 万
圖2為根據本發明之一實施例之液晶顯示設備中的一 素之等效電路; 圖3為說明根據本發明之一實施例之信號處理裝置的方 塊圖; 圖4為說明根據本發明之一實施例之訊框記憶體之讀取/ 寫入時序的視圖; 圖5為說明根據本發明之一實施例之緩衝器之讀取/寫入 時序的視圖; 圖6為說明根據本發明之一實施例之第一讀取緩衝器之 言買取/寫入資料的時序圖; 圖7為說明根據本發明之一實施例之第二讀取緩衝器之 讀取/寫入資料的時序圖; 圖8為說明根據本發明之一實施例之第一寫入緩衝器之 讀取/寫入資料的時序圖;且 圖9為說明根據本發明之一實施例之第二寫入緩衝器之 讀取/寫入資料的時序圖。 97828.doc -19- 200527371 【主要元件符號說明】 3 液晶層 40 信號處理裝置 42 信號處理部分 43 訊框記憶體 44 時脈產生部分 45, 48 寫入緩衝器 46, 47 讀取緩衝器 49 資料校正部分 100 ,200 面板 190 像素電極 230 彩色濾光片 270 共同電極 300 液晶面板總成 400 閘極驅動部分 500 資料驅動部分 600 信號控制部分 800 γ電壓產生部分 97828.doc -20-
Claims (1)
- 200527371 申請專利範圍: 1. 種k 5虎處理裝置,包含: -信號處理部分’其用以接收—第一時脈及第— 三影像信號,並產生—第二時脈’且關於該等第— 三影像信號之比較結果而輸出經校正影像信號;及 Λ框6己憶ϋ ’其用以根據該第:時脈將所健存之 影像信號及該等第二影像信號輸出至該信號㈣ 口Ρ刀且儲存该等第三影像信號。 2.如請求们之信號處理裝置,其中該第二時脈之 於該第一時脈之頻率。 貝羊回 3·如請:項2之信號處理裝置,其中該訊框記憶體 * 儲存並輸出該等第—至第三影像信號/ .:“3之信號處理裝置,其中該等第一至第三影像广 U別為1個純週財之影像信號。 D 5 ·如吻求項1之信號處 正尖峰旦彡伤> /、中该專經校正影像信號為 广峰號及負尖峰影像信號令之一者。 6. 如口用求項2之信號處理裝 達該第―眸矿 an亥第二時脈之一頻率高 時脈之頻率的1.5倍。 7. 如請求項!之信號處理裝置,其 —日年日於太 〆、A t说處理部分包含·· 二時脈及-第三時脈; 收°亥第一時脈且產生該第 第三ί像St:衝器’其用以根據該第三時脈儲存該等 號;像Μ且根據該第二時脈輸出該等第三影像信 97828.doc 200527371 一第二寫入緩衝器,1 出該等第三影像信號;及、x據该第三時脈儲存並輪 第一及第二讀取緩衝器,其用以#姑 該等第-影像信號及該等第1::據該第二時脈儲存 時脈輸出該等第-影像信號及 7;;號’且根據該第三 &如請求項7之信號處理裝置 第二影像信號。 一資料校正部分,A用、。唬處理部分進一步包含 號,且輸出针〃以接收該等第-至第三影像信 a勒出每板正之影像信號。 •如听求項8之信號處理裝置,1中 於該第—時脈及該第二時脈之、^〔時脈之一頻率低 頻率高於兮第蛀r 頻率,且該第二時脈之- K该第一時脈之頻率。 10.如請求項9之信號處理裝 1 該第三時脈而在τ週期(τ.】/第—寫入緩衝器根據 n · 1個汛框)中儲存該等第三影像 “,且根據該第二時脈而 像 像信號。 π 甲輸出该等第三影 1!.如請求項ίο之信號處理裝 據該篦_ 八中5亥第二寫入緩衝器根 象亥第二時脈而在τ週期中旦 12·如請求項η之信號處理事置:中一㈣號。 該第二讀取緩衝器根㈣第ί 買取緩衝器及 Μ第二時脈而在Τ/3週期中儲存該 一影像信號及該等第-旦 α Λ _ 脈而在Τ调如Φ於φ 1像^谠’且根據該第三時 信號。 中輸出该等第一影像信號及該等第二影像 3.="月求項12之信號處理裝置,其中該第二時脈之一頻率 亥第一時脈之頻率的15倍,且該第三時脈之—頻率 97828.doc 200527371 為遠第一時脈之該頻率的1/2。 14·如晴求項13之信號處理裝置,其 該繁-& Λ弟唄取緩衝器及 一喟取緩衝器以及該第一寫入緩 緩衝器為料記‘_。 "-及4第二寫入 h·如%求項14之信號處理 作號A w ” T °亥專第—至第三影像 L就為1個訊框週期中的影像信號。 16·如請求項15之信號處 綠 ,、中该第一寫入緩衝器儲 以4第二影像信號,且接著在 接者在2173週期之後將其輸出。 •明求項16之信號處理裝置,苴中兮筮 存兮笙# 衣1 n以三寫人緩衝器儲 仔口茨寺第三影像信號,且接荽 且接者在173週期之後將其輸出。 们7之信號處理裝置,其中該第—讀取緩衝器儲 =專第-影像錢且接著在τ/3週期之後將其輸出,且 If二讀取緩㈣在該第-讀取緩衝ϋ之料操作之後 於相同Τ/3週㈣將其儲存並輸出。 19 ·如請求項1 8之信號虚 ^ 裝置,其中該第一讀取缓衝器及 5亥第一讀取緩衝牡 . 心^ 17 ^及垓第一寫入緩衝器及該第二寫 入㈣H分㈣時地輸出該等第—至第三影像信號。 20· —種“號處理方法,包含·· 接收第一時脈及第一至第三影像信號; 根據該第-時脈產生-第二時脈; ^ Λ框5己憶體讀取該等第一影像信號及該等第二影 像信號; 將《亥等第二影像信號儲存於該訊框記憶體令,及 關於該等第一黾篦二旦 禾二衫像信號之比較結果而輸出經校 97828.doc 200527371 正影像信號。 其中該第二時脈之一頻率高於該第 其中在T/3週期(T: 1個訊框)中執行 2 1 ·如請求項2 0之方法 一時脈之頻率。 22.如請求項21之方法 該訊框記憶體。 2 3 ·如晴求項2 2之方法,盆Φ辞望笛 τι ht: 具中°亥4第一至第三影像信號分別 為1個訊框週期中之影像信號。 24. 如請求項20之方法,其中該等經校正影像信號為正尖峰 及負尖峰影像信號中之一者。 之該頻率高達該第 25. 如請求項21之方法,其中該第二時脈 一時脈之该頻率的1 5彳立。 97828.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020030084535A KR20050050885A (ko) | 2003-11-26 | 2003-11-26 | 신호 처리 장치 및 방법 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW200527371A true TW200527371A (en) | 2005-08-16 |
Family
ID=34588088
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093136566A TW200527371A (en) | 2003-11-26 | 2004-11-26 | Apparatus and method of processing signals |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US20050110750A1 (zh) |
| JP (1) | JP2005157389A (zh) |
| KR (1) | KR20050050885A (zh) |
| CN (1) | CN100410999C (zh) |
| TW (1) | TW200527371A (zh) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20070165015A1 (en) * | 2006-01-18 | 2007-07-19 | Au Optronics Corporation | Efficient use of synchronous dynamic random access memory |
| KR101256011B1 (ko) | 2006-04-17 | 2013-04-18 | 삼성디스플레이 주식회사 | 구동장치 및 이를 갖는 표시장치 |
| JP2008020601A (ja) * | 2006-07-12 | 2008-01-31 | Seiko Epson Corp | 動画像表示装置および動画像表示方法 |
| KR101443381B1 (ko) * | 2007-11-23 | 2014-09-25 | 엘지디스플레이 주식회사 | 클럭 조정 장치, 클럭 조정 방법 및 이를 구비한액정표시장치 |
| KR101434482B1 (ko) * | 2007-12-13 | 2014-08-27 | 삼성디스플레이 주식회사 | 신호 처리 장치, 이를 이용한 데이터 보정 방법 및 이를구비한 표시 장치 |
| SG187031A1 (en) | 2010-12-10 | 2013-02-28 | Panasonic Corp | Precoding method, and transmitting device |
| CN103021369A (zh) * | 2012-12-21 | 2013-04-03 | 北京京东方光电科技有限公司 | 液晶显示器的驱动方法 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3396929B2 (ja) * | 1993-11-02 | 2003-04-14 | カシオ計算機株式会社 | 画像表示装置 |
| JP3769463B2 (ja) * | 2000-07-06 | 2006-04-26 | 株式会社日立製作所 | 表示装置、表示装置を備えた画像再生装置及びその駆動方法 |
| TW536827B (en) * | 2000-07-14 | 2003-06-11 | Semiconductor Energy Lab | Semiconductor display apparatus and driving method of semiconductor display apparatus |
| JP2002116743A (ja) * | 2000-08-03 | 2002-04-19 | Sharp Corp | 液晶表示装置の駆動方法 |
| US20030222880A1 (en) * | 2002-05-24 | 2003-12-04 | Waterman John Karl | Frame memory manager and method for a display system |
| JP3638143B2 (ja) * | 2002-08-02 | 2005-04-13 | シャープ株式会社 | 液晶表示装置 |
-
2003
- 2003-11-26 KR KR1020030084535A patent/KR20050050885A/ko not_active Ceased
-
2004
- 2004-11-24 US US10/997,427 patent/US20050110750A1/en not_active Abandoned
- 2004-11-26 CN CNB2004101037739A patent/CN100410999C/zh not_active Expired - Lifetime
- 2004-11-26 TW TW093136566A patent/TW200527371A/zh unknown
- 2004-11-26 JP JP2004341496A patent/JP2005157389A/ja not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| US20050110750A1 (en) | 2005-05-26 |
| KR20050050885A (ko) | 2005-06-01 |
| JP2005157389A (ja) | 2005-06-16 |
| CN1674079A (zh) | 2005-09-28 |
| CN100410999C (zh) | 2008-08-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN100433125C (zh) | 显示驱动控制装置和具有显示装置的电子设备 | |
| US7567092B2 (en) | Liquid crystal display driver including test pattern generating circuit | |
| TWI269260B (en) | Display device and display control circuit | |
| TW480469B (en) | Photoelectric device and electronic apparatus therewith and driver IC for display device | |
| KR100865427B1 (ko) | 휴대용 전자기기 및 휴대전화기 | |
| US20150379949A1 (en) | Display driving circuit, driving method thereof and display apparatus | |
| CN101093636A (zh) | 显示驱动控制设备和包含显示设备的电子设备 | |
| TWI282534B (en) | Timing controller and method for reducing liquid crystal display operating current | |
| US20070176881A1 (en) | Driving circuit for driving liquid crystal display device and method thereof | |
| CN101635127A (zh) | 显示器件及其驱动方法 | |
| US20080062113A1 (en) | Shift resister, data driver having the same, and liquid crystal display device | |
| CN103155027B (zh) | 显示装置 | |
| JP2009222786A (ja) | 液晶表示装置 | |
| CN100385498C (zh) | 液晶显示板控制装置、控制方法以及液晶显示设备 | |
| US20160012802A1 (en) | Method of operating display driver integrated circuit and method of operating image processing system having the same | |
| TW200527371A (en) | Apparatus and method of processing signals | |
| US20080186292A1 (en) | Timing controller, liquid crystal display device having the same, and method of operating a timing controller | |
| KR100992133B1 (ko) | 신호 처리 장치 및 방법 | |
| JP2003084721A (ja) | 表示装置用駆動回路装置とそれを利用した表示装置 | |
| KR102405182B1 (ko) | 부스팅 전압 발생 회로 및 이를 포함하는 표시 장치 | |
| CN118781944A (zh) | 移位寄存器单元及其驱动方法、显示装置 | |
| CN220913877U (zh) | 应用于显示面板的驱动控制部 | |
| CN116469335A (zh) | 显示控制方法、时序控制器、显示系统及存储介质 | |
| CN103065611A (zh) | 显示控制器和包括该显示控制器的显示装置 | |
| KR101918151B1 (ko) | 쉬프트 레지스터와 이를 포함한 표시장치 |