[go: up one dir, main page]

TW200406918A - Method of forming a semiconductor device and structure therefor - Google Patents

Method of forming a semiconductor device and structure therefor Download PDF

Info

Publication number
TW200406918A
TW200406918A TW092115690A TW92115690A TW200406918A TW 200406918 A TW200406918 A TW 200406918A TW 092115690 A TW092115690 A TW 092115690A TW 92115690 A TW92115690 A TW 92115690A TW 200406918 A TW200406918 A TW 200406918A
Authority
TW
Taiwan
Prior art keywords
drift
region
bands
conductivity type
forming
Prior art date
Application number
TW092115690A
Other languages
English (en)
Other versions
TWI276224B (en
Inventor
Rajesh S Nair
Zia Hossain
Takeshi Ishiguro
Mohamed Imam
Original Assignee
Semiconductor Components Ind
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Components Ind filed Critical Semiconductor Components Ind
Publication of TW200406918A publication Critical patent/TW200406918A/zh
Application granted granted Critical
Publication of TWI276224B publication Critical patent/TWI276224B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/603Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/01Manufacture or treatment
    • H10D62/051Forming charge compensation regions, e.g. superjunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • H10D62/109Reduced surface field [RESURF] PN junction structures
    • H10D62/111Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Description

200406918 玫、發明說明: 【發明所屬之技術領域】 本專利申請於2〇〇2年7月16曰提出美國專利申請,專利申 請案號為10/195166。 【先前技術】 本發明-般係關於電子裝置’更特定而言,係關於形成 半導體裝置的方法及結構。 過去,半導體工業利用各種技術生產具有低導通電阻及 咼崩潰電壓的電晶體。一特定技術利用排列於p型半導體基 板上的複數個P與N型帶。2000年8月i日頒發給Tatsuhik〇 Fujihira的美國專利案第6,〇97,〇63號標題為「具有複數個平 行漂移區域之半導體裝置」說明了該結構之一範例。當該 裝置當作一高側驅動器連接時,經常發生鎖定(latch_up)現 象,並使電晶體遭到損壞或破壞。另一個問題是,在裝置 製成後,導通電阻經常變化。進一步,為獲得可用的導通 電阻,該等帶必須深且窄,導致生產成本升高。一般而言, 深度大於兩微米,寬度大於一點五微米。該縱橫比使得該 裝置難於製造。 因此,希望具有低導通電阻的電晶體,其能夠當作高侧 驅動器連接而又不鎖定或損壞電晶體,並減少生產成本, 而且其導通電阻在製成後不漂移。 【發明内容】 本發明揭示一種形成半導體裝置(1〇、4〇、45、50)的方法, 在一所形成的導電型式與一基板(11)相反的第一區域(12)内 85522 -7- 200406918 形成複數個1>與>^帶(16、17)。該等複數個p與N帶協助提供 低導通電阻(〇iwesistance)。該第一區域的一部分(丨5)位於p 與Ν^τ〈了 ’保護該半導體裝置免受施加於其汲極的高電 壓 基層(41)與一覆盍層(48)進一步減少該半導體裝置的 導通電阻。 【實施方式】 丄本發明㉚日月包括形成除其他特冑外還具有低導通電阻及 高崩潰電壓的半導體裝置的方法。 圖1為說明生產階段早期之半導體裝置10之一項具體實施 例的部分等視放大斷面示意圖。裝置10包括一提供有第一 導電類型(最好為ρ型)的半導體基板u。具有與該第一導電 〜土相反I 一第一導電類型的一第一區域12係形成於基板 11之表面並延伸入基板11。圖中虛線所示一般說明第一區 域12的兩交替邊界,可使用各種技術形成第一區域η,包 括在基板11表面形成一層的技術,例如藉由在基板丨1的表 面形成一磊晶層或形成一井或摻雜區域。在該較佳具體實 犯例中’第一區域12係藉由熟悉技術人士熟知的離子植入 或擴散技術形成為一N型井。 圖2為在形成各種其他元件後,處於後續生產階段的半導 敝衣置10的進一步邵分等視放大斷面示意圖。裝置包括 汲極區域或汲極27、其一部分形成一通道區域%的一井 13、於井13内形成之—源極區域或源極】8以及協助使裝置^ 具有低導通電阻與高崩潰電壓的-組漂移帶14。 低;通私阻使裝置! 〇具有大載流量,而高崩潰電壓允許 85522 -8- 200406918 裝置则於利用高電壓的應用領域。裝置10還具有低電阻 率,攸而可使裝置10的所需導通電阻或所需功率消耗位準 車乂】通¥,生產既具有高崩潰電壓又具有低導通電阻或 高載流量的半導體裝置是困難的或昂貴的。低導通電阻通 ::低電阻電流路徑實現,❼由於實現低電阻所需的高電 荷濃度Μ氏電阻區域一般只具有低崩潰電壓。但是,形成 裝置10的方法即提供了高崩潰電壓又提供了低導通電阻。 汲極27係形成於第一區域12的表面並延伸入第一區域 12 ,汲極27係藉由廣為人知的技術(如離子植入、擴散及其 它類似技術)形成為具有該第二導電類型的區域。沒極27的 摻雜/辰度一般較高,以向汲極電極28提供低電阻連接。 如私V 14係形成於第一區域12的一第一區段。漂移帶μ :藉由形成複數個交替帶而生成,該等交替帶包括鄰接該 第一導包類型之一第二帶17的該第一導電類型的一第一帶 16。在該項較佳具體實施例中,各帶17之各側鄰接一鄰近 ν 16,因此,各帶17係位於兩個帶16之間。在其他具體實 施例中,外側帶可為帶丨7或帶丨6。如箭頭所示,一般而言, 所有形成I帶16與17皆從汲極27附近向井13與源極丨8橫甸 越過第一區域12延伸一第一距離或一橫向距離21。如下文 將說明的,各帶16與17係形成為具有高度22及寬度23,其 足以容納所需的電荷濃度及相關的摻雜濃度。一般而言, 帶14的縱橫比不小於二比一(2:1),最好大於三比一(3:ι)。 一般就來,對於特定生產過程而言,高度22應儘可能大, 以提供最低電阻,而對於特定高度22,寬度23應儘可能小, 85522 200406918 以便提供帶14的最大縮緊密度(packing density)。漂移帶14 係形成於第一區域12内,使第一區域12的一部分15(一般由 一箭頭表示)位於漂移帶14之下。 井13係形成於第一區域12之一第二區段,具有第一導電 類型,一般係在形成漂移帶14之後形成。源極18係形成為 井13内具有第二導電類型的區域。在第一區域12内形成井。 及源極18有助於裝置10用於各種應用領域,包括通常稱為 咼側驅動器的應用。可於井13内鄰近源極18形成一可選源 極增強19,以減少裝置10内的寄生影響。井13、源極“及 可選增強19均係採用熟悉技術人士熟知的半導體處理技術 形成。源極18位於距井π邊緣一第二距離的位置,以在井13 内形成一通道區域26。源極18與井13之邊緣之間第二距離 =長度形成通道區域26之通道長度。井13與漂移帶“的一 第一端20橫向間隔一第三距離30,使第一區域12的一第三 區段24(—般由一箭頭表示)係置於井。與漂移帶丨々之端π之 間。一閘極絕緣體25係形成為至少覆蓋通道區域%,且可 在::18的部分上延伸。一絕緣層29係形成於裝置1〇的 、I5刀之i肖口形成於其中,以利^形成接觸汲極u的 /及極電極28及接觸源極18及可選增強19的源極電極^。一 閘極34係形成為覆蓋絕緣體25及通道區域%,—閘極電極^ «成為與間極34電接觸。沒極27與帶_隔距離36( 一般 以前《示),以利於在汲極27與帶14之間形成第—區域Η 的一第四區段。 弟-區/又24可改善裝置1G的崩潰電壓。若帶"鄰接井^, 85522 10- 200406918 則閘極絕緣體25下之區域内的峰值電場即高於井加帶“ 分離時的電場。形成第三區段24即為提供該分離。而且, 井13-般處於接地電位,而帶14區域處於較高電位,因此, 若井13接觸帶17,則在相交處形成—空乏區域,該空乏區 域可減少該電場在井13的區域上擴展。這通常稱為箍斷效 應(plnCh-off effect)。因此’區段24將井13與帶17分離,以 使辛值電場最小,也使箍斷效應最小。可選擇分離量或距 離30的值以使峰值表面電場最小。該學值表面電場(及因此 在崩潰開始前可施加的最大電壓)發生於閘極電㈣之下的 區域’特別是該閘極絕緣體25之下的區域。距離川至少應 大於零,一般為一微米。 因為第一區域12與基板丨丨係導電類型相反,因此,沿該 兩區域的介面形成一 P_N接面及一相關空乏區域。裝置1 〇 一 般與若干其他半導體裝置(圖2未顯示)—起形成於基板W 上,因此基板11 一般係連接至最低電壓,如接地,以確保 其他半導體裝置的運作。由第一區域12與基板12形成的該 空乏區域阻止電流自沒極27及漂移帶14流入基板1;1,藉此 使裝置10與基板11及可於基板n上形成的其他裝置(圖中未 頭π )絶緣,以防止損壞裝置丨〇。當裝置丨〇處於關閉狀態時, 一南電壓係施加於汲極27與源極1 8之間。因為區域丨3係封 閉於井12内,故裝置10即可用於如高側驅動器應用之類的 應用。 因為帶1 6與1 7導電類型相反,故在二者之間的介面上係 形成一 P-N接面及一相關的空乏區域,並延伸入各帶丨6及 85522 -11- 200406918 17。帶17與第一區域12具有相同導電類型,因此,當裝置1〇 處於開啟狀態時,帶1 7及第一區域1 2皆支援電流流經裝置 10 °熟悉技術人士應認識到,在開啟狀態,從汲極27至源 極18有一電壓降,導致沿汲極27附近之漂移帶14的某些輕 度空乏。藉由提供一交替傳導路徑降低裝置1 〇的導通電阻, 第一區域12有助於使該輕度空乏最小化。當裝置1〇開啟時, 電流自沒極27經過帶17及第一區域12的部分15,再經過第 一區段24流至通道區域26,然後至源極1 8。第一區域12及 Y 17形成多個平行路徑,且功能類似於全部並聯連接在一 起支援電流的電阻器。因為並聯電阻器形成一等效電阻器, 其值低於該並聯路徑之最大電阻器,第一區域12形成之附 :電阻器降低了裝置10的總導通電阻。當裝置1〇關閉時, π 16與17<間的空乏區域協助空乏帶16與17的移動電荷載 子而且,如上所述,與基板11的互動也消耗了區域丨2的 移動電荷載子。空乏區域12及帶16與1?的移動電荷載子2 ^ 了裝置1〇内的峰值電場,藉此提高了崩潰電壓並防止老 褒裝置10。此外,空乏區域有利於摻雜區域及帶16與1 達到所需崩潰電壓要求的較高掺雜濃度,藉此降低帶旧 兒阻率及裝置10的導通電阻。若沒有空乏區域,為會現序 樣的崩潰電壓,區域12及帶17將必須具有較低的摻編 及相關的較高電阻率。 供=27及帶14之間的區域12的第四區段協助為裝置10拐 姑通電阻。據信,在源極至沒極之電壓大於三到五你 (3至5伏特)時,沒極27附近可能產生箱斷效應,該箱„ 85522 -12- 200406918 應將降低載流量,藉此提高導通電阻。藉由使汲極27與帶14 間隔距離36,該箍斷效應,及對應地該導通電阻均降低。 選定距離36以根據開啟狀態時的電壓降提供理想的崩潰電 壓且電阻率最小,藉此使裝置1 0緊湊小巧。距離36應至少 大於零,一般應約為自汲極27至源極1 8的整個距離的百分 之二十到四十(20至40%),最好至少為該距離的四分之一到 三分之一。 除距離21、距離3〇、距離36、高度22及寬度23外,還選 擇帶16與17及第一區域12的電荷濃度及摻雜濃度,以提供 在裝置10的關閉狀態空乏帶16與17,並在導通電阻與崩潰 電壓之間折衷平衡。同樣地,選擇區域12的電荷濃度以便 為基板11提供最大玄乏區域,並仍可提供低導通電阻。基 板11的摻雜濃度一般約為5E13至5E15原子/釐米3,最好約 為1E14至2Έ14原子/釐米3。區域12沿其深度的電荷濃度約 為1E12至3E12原子/釐米2,最好為1E12原子/釐米2 ,以協助 提供區域12及基板11所需的空乏。在一項具體實施例中, 裝置10係以矽為其半導體材料而形成,據信,消耗一區域 的最大電荷濃度係約為限制該區域之接面數的2E12原子/董 米2倍的電荷。例如,各帶丨7在各帶丨6的各側具有一 p_N接 面,因此,各帶17具有兩個p_N接面。在此情況下,各帶17 沿其寬度23的最大電荷濃度約為4E12原子/釐米2。因此,帶 17與内帶16可具有約為4E12原子/釐米2的最大電荷濃度,一 般而言,形成的電荷濃度約為2E12原子/釐米2。漂移帶“外 侧的帶16具有的最大電荷濃度約為2£12原子/釐米2,一般為 85522 -13- 200406918 ⑻2原情米2,因為它們僅由一個接面限制。熟悉技術人 士將理解,形成規定電荷濃度係—理想目#,由於生產中 的變化,實際電荷濃度也可能變化,但是,實際電荷濃度 的變化不應超過規定電荷濃度的約百分之五(5%)。 在使用裝置10當作高側驅動器的一範例中,裝置1〇係具 有一 P型基板Π及井13、型源極18及¾極27的N通道橫 向電晶體。在該範例中,一高電壓,例如五百到七百伏特(500 至700伏特)之間的電壓可施加於汲極27,一低電壓,例如 零伏特可施加於源極18。在該項具體實施例中,裝置1〇係 形成為具有五百到七百伏特(5〇〇至7〇〇伏特)之間的崩潰電 壓。為支援該崩潰電壓,形成的寬度23為一到三微米之間(1 至3微米),高度22為三到十微米(3至1〇微米),漂移帶14具 有約十二(12)個帶17。還在該項具體實施例中,距離21為四 十到六十微米(40至60微米),以在較大距離擴散電壓,並協 助在較小區域内提供高崩潰電壓。在該項具體實施例中, 第一區域12係形成為具有約ιΕ12原子/釐米2的電荷濃度,並 因與基板11及帶1 6形成的接面而消耗電荷。 圖3為一半導體裝置40的部分等視放大斷面示意圖,該裝 置係圖2說明之半導體裝置1〇的一項替代具體實施例。半導 體裝置40包括在第一區域12内或在區域12之表面且在漂移 帶14之下形成的具有第一導電類型的一附加基礎層41。形 成基礎層41係為鄰接及形成除與漂移帶14外與第一區域12 的實體及電接觸。基礎層41 一般在形成第一區域12後形成, 並係採用廣為人知的技術形成,如離子植入或摻雜擴散或 85522 -14- 200406918 選擇性磊晶沈積之類。在一項具體實施例中,基礎層4 1係 形成為第一區域12内的一井,隨後,帶17形成於該井的一 部分中,留出井内的鄰近部分位置形成帶16。因基礎層41 的導電與帶17相反,基礎層41即沿與各帶17之下的介面形 成一附加P-N接面,並提供自該介面垂直延伸入帶17的一相 關空乏區域。該附加p_N接面為帶1 7提供三個空乏區域,由 帶16的各側形成一個,由層41的底部形成一個。該三個空 乏區域可協助空乏帶14及部分15的移動電荷載子。現在, 帶17具有了較高的電荷濃度及相關的摻雜濃度,藉此進一 步降低各帶17的電阻率及裝置40的導通電阻。在該項具體 實施例中,帶17係形成為具有約介於2E12原子/釐米2與4E12 原子/箸米2之間的電荷濃度,最好約為3E12原子/釐米2。現 在’第一區域12具有兩個空乏區域,一個自與基板丨丨的介 面延伸’另一個自與基礎層41的介面延伸。因此,第一區 域12的電荷濃度提高了,形成在約為1E12原子/釐米2至 原子/釐米2之間,最好為約2E12原子/釐米2,藉此進一步降 低第一區域12的電阻率並進一步降低裝置4〇的導通電阻。 圖4為一半導體裝置45的部分等視放大斷面示意圖,該裝 置係圖2說明之半導體裝置1〇的一項替代具體實施例。半導 體裝置45包括在漂移帶14表面形成之具有第一導電類型的 一附加覆蓋層48。覆蓋層48—般在形成漂移帶14後形成, 並係採用廣為人知的技術形成,如離子植入或磊晶沈積之 類。隨後在覆蓋層48上形成一絕緣層29。覆蓋層牦形成與 漂移帶14的實體及電接觸。因覆蓋層48的導電與帶17相反, 85522 -15- 200406918 覆蓋層48即沿與各帶丨7下方的介面形成一附加p-N接面,並 提供自該介面垂直延伸入帶丨7的一相關空乏區域。該附加 P-N接面協助空乏帶14的移動電荷載子。現在,帶17具有三 個芝乏區域,各側一個,覆蓋層48 一個,藉此使帶丨7具有 較高的電荷濃度及相關的摻雜濃度,藉此進一步降低各帶i 7 的電阻率並降低裝置45的導通電阻。在該項具體實施例中, 帶17係形成為具有約介於2E12原子/釐米2與4E12原子/董米2 之間的電荷濃度,最好約為3E12原子/釐米2。覆蓋層48使漂 移帶14與絕緣層29分離。在裝置製成後,絕緣層中捕獲的 電荷可使裝置的導通電阻發生變化。覆蓋層48可保護裝置45 免受層29中任何捕獲電荷的影響,且提供裝置牦具有穩定 的導通電阻。 圖5為一半導體裝置5〇的部分等視放大斷面示意圖,該裝 置係圖2說明之半導體裝置10的一項替代具體實施例。半導 體裝置50包括圖3說明的基礎層41,以及圖4說明的覆蓋^ 料。基礎層41位於漂移帶14之下,形成與漂移帶“及第一 區域12之部分15的電接觸。覆蓋層48覆蓋在漂移帶μ之上, 並形成與漂移帶14的電接觸。基礎層41及覆蓋層“均沿與 各帶17的介面形成P-N接面,並提供自該λ ” R吻…面延伸入各帶i 7 的相關空乏區域。該兩個附加P-N接面協助空乏帶Μ的移動 電荷載子。現在,帶17具有四個空乏區姑 、 、 4 ’各側一個,底 邵一個,頂部一個。該四個空乏區域有利於形成各帶I?, 使之具有較南的電荷濃度及相關的摻雜、、普 难/辰度,藉此進一步 降低各帶17的電阻率及裝置50的導通雷丄 阻。在該項具體實 85522 -16- 200406918 施例中,帶17係形成為具有約介於3E12原子/釐米2與5E12 原子/釐米2之間的電荷濃度,最好約為4E12原子/釐米2。 圖6為另一半導體裝置1〇〇之一項具體實施例的部分等視 放大斷面示意圖,該裝置具有低導通電阻及高崩潰電壓。 半導體裝置1 00的形成及功能類似於圖4說明的裝置45,但 是,形成之裝置100沒有圖1、2、3及4說明的區域12。裝置 100包括圖2說明的包括帶16與17的漂移帶14。半導體裝置 100還包括圖4說明的覆蓋層48。覆蓋層48覆蓋在漂移帶14 之上,並形成與漂移帶14的電接觸。覆蓋層48—般在形成 漂移帶14後形成,並係採用廣為人知的技術形成,如離子 植入或磊晶沈積之類。隨後在覆蓋層48上形成一絕緣層29。 覆蓋層48形成與漂移帶14的實體及電接觸。因覆蓋層48的 導電類型與帶17相反,覆蓋層48即沿與各帶17下方的介面 形成一附加P-N接面,並提供自該介面垂直延伸入帶17的一 相關空乏區域。該附加P-N接面協助空乏帶丨4的移動電荷載 子。帶17具有三個空乏區域,各側一個,覆蓋層料一個, 藉此使V 17具有較咼的電荷濃度及相關的摻雜濃度,藉此 進一步降低各帶17的電阻率並降低裝置i〇〇的導通電阻。覆 盍層48可保護裝置1〇〇免受層29中任何捕獲電荷的影響,且 提供裝置1 0 〇具有穩定的導通電阻。 圖7為一半導體裝置55的部分等視放大斷面示意圖,該裝 置係圖2說明之半導體裝置1〇的一項替代具體實施例。半導 體裝置55的形成及功能類似於圖2說明的裝置1〇,但是,形 成S裝置55具有縮短的第一區域12,使井13形成於鄰近區 85522 -17· 200406918 域12的基板π的一部分内而不是在區域12内。裝置55可用 於各種類型應用,包括高侧驅動器應用以外的應用。 至此’明顯可見’已揭示一種新穎方法。在漂移區域與 基板之間形成第一區域有利於在高側驅動器應用中使用該 裝置。在漂移區域上形成一覆蓋層及在漂移區域下形成一 基礎層可進一步降低導通電阻及提高崩潰電壓。在漂移帶 與、纟巴緣層之間形成一覆蓋層可減少裝置製成後導通電阻的 漂移。 雖然本發明係以特定較佳具體實施例說明,但對熟悉半 導體技術的人士而言,顯然可有許多替代及變化。例如, 本又說明的是N通遒MOS電晶體,但是,也可形成具有相反 導電類型的類似結構之P通道M〇s電晶體。此外,本發明說 明了一特定電晶體結構,但是,該方法亦可直接應用於其 他結構’包括垂直電晶體以及BiCM〇s電晶體、金屬半導體 FET(MESFETs)、HFET、IGBT及其它電晶體結構。 【圖式簡單說明】 圖1為根據本發明處於生產階段之半導體裝置的一項具體 貫施例的部分等視放大斷面示意圖; 圖2為根據本發明處於隨後生產階段之圖1半導體裝置的 示意圖; 圖3為根據本發明之圖2半導體裝置之第二項具體實施例 的部分等視放大斷面示意圖; 圖4為根據本發明之圖2半導體裝置之第三項具體實施例 之邵分等視放大斷面示意圖; 85522 -18- 200406918 圖5為根據本發明> 、、 "月艾圖2+導體裝置之第四項具體實施例 <邵分等視放大斷面示意圖; 圖6為根據本發明之一 、 二 千等姐裝置 < 另一項具體實施例之 邵分等視放大斷面示意圖;以及 圖7為根據本發明之 、、 M干导裝置乏第五項具體實施例 又部为寺視放大斷面示意圖。 為使圖示說明簡單、明白 怜製,且不同… 式中的元件不一定按比例 、、印I,且不同圖式中的相夂士 A _ 00 , 门 > 考數子代表相同元件。此外, 為間化况明,省略了廣為 為人知的步驟與元件的說明及詳情。 【圖式代表符號說明】 10 半導體裝置 11 基板 12 第一區域 13 井 14 漂移帶 15 部分 16 帶 17 帶 18 源極 19 可選源極增強 20 第一端 21 距離 22 高度 23 寬度 85522 •19- 弟二區段 閘極絕緣體 通道區域 沒極 沒極電極 絕緣層 距離 閘極電極 源極電極 閘極 距離 半導體裝置 基礎層 半導體裝置 覆蓋層 半導體裝置 半導體裝置 半導體裝置 -20-

Claims (1)

  1. 200406918 拾、申請專利範圍: 1-一種形成一半導體裝置之方法,包含: 提供一第一導電類型之一基板; 在至少該基板之一部分上形成一第二導電類型的一第 一區域; 在4第一區域的一第一區段内形成該第一導電類型的 一井;以及 形成該第一導電類型的一帶與該第二導電類型的一帶 交替的複數個漂移帶包括:在該第一區域的一第二區段内 开y成遠等複數個漂移帶,其中該第一區域的一部分位於該 等衩數個漂移帶的下方,還包括形成各漂移帶,以垂直延 伸進入該第二區段並且越過該第二區段向該井橫向延伸一 第一距離,其中該第一區域的一第三區段係形成於該井與 該等複數個漂移帶之間,其中該第三區段係鄰接該等複數 個漂移帶之各帶的一第一端。 2·如申請專利範圍第1項之方法,其進一步包括在該井内形 成一源極,其中該源極係與該井的一邊緣間隔一第二距 離。 3·如申請專利範圍第1項之方法,其進一步包括在該第一區 域内形成該第二導電類型的一汲極,並遠離該第一端。 4·如申請專利範圍第3項之方法,其中在該第一區域内形成 該第一導電類型的该汲極包括形成與該等複數個漂移帶間 隔一第二距離的該汲極,其中,該第一區域的一第四區段 係位於該等複數個漂移帶與該沒極之間。 85522 200406918 5. 如申請專利範圍第1項之方法,其進一步包括在該等複數 個漂移帶之一頂部表面形成該第一導電類型的一覆蓋層。 6. 如申請專利範圍第5項之方法,其中形成該覆蓋層包括形 成覆蓋該等複數個漂移帶的該頂部表面的該覆蓋層。 7. 如申請專利範圍第5項之方法,其進一步包括形成該等複 數個漂移帶的内帶,以具有至少為3E12原子/釐米2的電荷 濃度。 8. 如申請專利範圍第1項之方法,其進一步包括在該第一區 域内形成該第一導電類型的一基礎層,並具有與該等複數 個漂移帶的一底邵表面接觸的一第一表面。 9. 如申請專利範圍第8項之方法,其中形成該基礎層包括形 成覆蓋該等複數個漂移帶的該底部表面之該基礎層。 10. —種形成一電晶體之方法,其包括: 提供一第一導電類型的一基板; 在該基板一表面的一部分上形成一第二導電類型的一 第一區域,以及 在該第一區域内形成一漂移帶,該漂移帶包括該第二 導電類型的複數個帶,其中每個該第二導電類型的帶至少 兩邊鄰接具有該第一導電類型之一帶,該複數個第二導電 類型的帶#垂直延伸進入該第一區域並經過該第一區域向 該電晶體的一通道區域橫向延伸一第一距離。 11. 如申請專利範圍第10項之方法,其中在該第一區域内形成 該漂移帶包括形成該第二導電類型的該等複數個帶當作該 電晶體一漂移區域的一部分。 85522 -2- 200406918 12. 如申請專利範圍第1 0項之方法,其中在該第一區域内形成 包括該第二導電類型的該等複數個帶的該漂移帶包括:形 成該第二導電類型的該等複數個帶的各帶,以與該第一導 電類型之一帶的各侧及一頂部鄰接。 13. 如申請專利範圍第10項之方法,其中在該第一區域内形成 包括該第二導電類型的該等複數個帶的該漂移帶包括:形 成該第二導電類型的該等複數個帶的各帶,以與該第一導 電類型之一帶的各側及一底部鄰接。 14. 如申請專利範圍第1〇項之方法,其中在該第一區域内形成 包括該第二導電類型的該等複數個帶的該漂移帶包括··形 成該第二導電類型的該等複數個帶的各帶,以與該第一導 電類型之一帶的各側及一底部與一頂部鄰接。 15. 如申請專利範圍第10項之方法,其中在該第一區域内形成 該漂移帶包括在該第一區域之一第一區段内形成該漂移 帶,其中該第一區域之一第二區段位於該漂移帶之下。 16. 如申請專利範圍第10項之方法,其中在該第一區域内形成 該漂移帶包括在該第一區域的一第一區段内形成該漂移 帶,並在該漂移帶下形成該第一區域的一第二區段,在該 漂移帶與一通道區域之間形成該第一區域的一第三區段, 以及在該漂移帶與該電晶體之一汲極之間形成該第一區域 的一第四區段。 17. —種半導體裝置,其包括: 一第一導電類型的一基板; 至少在該基板之一部分上之一第二導電類型的一第一 85522 -3- 200406918 區域; 在該第一區域的一第一區段内之該第一導電類型的一 井; 在該第一導電類型帶與該第二導電類型帶交替的複數 個漂移帶,其中該等複數個漂移帶係位於該第一區域之一 第二區段内,並且,其中該第一區域的一部分位於該等複 數個漂移帶之下,並且其中各帶越過該第二區段向該井橫 向延伸一第一距離;以及 該第一區域之一第三區段,其位於該井與該等複數個 漂移帶之間,該第三區段與該等複數個漂移帶之至少之一 的一第一端鄰接。 18·如申請專利範圍第17項之半導體裝置,其進一步包括在該 等複數個漂移帶之一頂部表面的該第一導電類型的一覆蓋 區。 19. 如申請專利範圍第17項之半導體裝置,其進一步包括該第 一區域内該第一導電類型的一基礎層,並具有接觸該等複 數個漂移帶的一底部表面之一第一表面。 20. 如申請專利範圍第17項之半導體裝置,其進一步包括該第 一區域的一第四區段,其位於該等複數個漂移帶與該半導 體裝置之一汲極之間,其中該第四區段的一側鄰接該等複 數個漂移帶。 85522 -4-
TW092115690A 2002-07-16 2003-06-10 Method of forming a semiconductor device and structure therefor TWI276224B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/195,166 US6589845B1 (en) 2002-07-16 2002-07-16 Method of forming a semiconductor device and structure therefor

Publications (2)

Publication Number Publication Date
TW200406918A true TW200406918A (en) 2004-05-01
TWI276224B TWI276224B (en) 2007-03-11

Family

ID=22720290

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092115690A TWI276224B (en) 2002-07-16 2003-06-10 Method of forming a semiconductor device and structure therefor

Country Status (3)

Country Link
US (1) US6589845B1 (zh)
CN (1) CN1331193C (zh)
TW (1) TWI276224B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7126166B2 (en) * 2004-03-11 2006-10-24 Semiconductor Components Industries, L.L.C. High voltage lateral FET structure with improved on resistance performance
US7381603B2 (en) * 2005-08-01 2008-06-03 Semiconductor Components Industries, L.L.C. Semiconductor structure with improved on resistance and breakdown voltage performance
US7276766B2 (en) * 2005-08-01 2007-10-02 Semiconductor Components Industries, L.L.C. Semiconductor structure with improved on resistance and breakdown voltage performance
CN103329256B (zh) * 2010-12-15 2016-09-21 宜普电源转换公司 具有后表面隔离的半导体装置
US20130240951A1 (en) * 2012-03-13 2013-09-19 International Business Machines Corporation Gallium nitride superjunction devices
US8891266B2 (en) * 2012-03-13 2014-11-18 International Business Machines Corporation Monolithic high voltage multiplier having high voltage semiconductor diodes and high-k capacitors
US8860136B2 (en) * 2012-12-03 2014-10-14 Infineon Technologies Ag Semiconductor device and method of manufacturing a semiconductor device
US9799762B2 (en) * 2012-12-03 2017-10-24 Infineon Technologies Ag Semiconductor device and method of manufacturing a semiconductor device
US9306058B2 (en) 2013-10-02 2016-04-05 Infineon Technologies Ag Integrated circuit and method of manufacturing an integrated circuit
US9287404B2 (en) 2013-10-02 2016-03-15 Infineon Technologies Austria Ag Semiconductor device and method of manufacturing a semiconductor device with lateral FET cells and field plates
US9401399B2 (en) 2013-10-15 2016-07-26 Infineon Technologies Ag Semiconductor device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2309336B (en) * 1996-01-22 2001-05-23 Fuji Electric Co Ltd Semiconductor device
US6081009A (en) * 1997-11-10 2000-06-27 Intersil Corporation High voltage mosfet structure
JP3446698B2 (ja) * 1999-12-14 2003-09-16 株式会社日立製作所 半導体装置及びその製造方法
JP4764987B2 (ja) * 2000-09-05 2011-09-07 富士電機株式会社 超接合半導体素子
JP4843843B2 (ja) * 2000-10-20 2011-12-21 富士電機株式会社 超接合半導体素子

Also Published As

Publication number Publication date
CN1331193C (zh) 2007-08-08
US6589845B1 (en) 2003-07-08
HK1062957A1 (zh) 2004-12-03
TWI276224B (en) 2007-03-11
CN1474435A (zh) 2004-02-11

Similar Documents

Publication Publication Date Title
US6362505B1 (en) MOS field-effect transistor with auxiliary electrode
JP4744146B2 (ja) 表面電界緩和型トランジスタを備える半導体部品
TW478155B (en) Lateral thin-film silicon-on-insulator (SOI) JFET device
US10068897B2 (en) Shallow trench isolation area having buried capacitor
US10388781B2 (en) Device structure having inter-digitated back to back MOSFETs
TWI443836B (zh) 於共同基板上之功率裝置整合
JP4860821B2 (ja) 半導体デバイス製造方法
JP2968222B2 (ja) 半導体装置及びシリコンウエハの調製方法
CN101393916B (zh) 形成高电容二极管的方法及其结构
US8476684B2 (en) Field effect transistors having improved breakdown voltages and methods of forming the same
US8785987B2 (en) IGFET device having an RF capability
JP2004514293A (ja) トレンチゲート電界効果トランジスタ及びその製法
US20020030226A1 (en) MOS field effect transistor with reduced on-resistance
TW200406918A (en) Method of forming a semiconductor device and structure therefor
US7008865B2 (en) Method of manufacturing a semiconductor device having a high breakdown voltage and low on-resistance
KR101232662B1 (ko) 반도체 디바이스를 형성하는 방법 및 그의 구조
JP2012015279A (ja) 半導体装置及びその製造方法
JPS63266882A (ja) 縦型絶縁ゲ−ト電界効果トランジスタ
KR100825466B1 (ko) 고전압 nmos 트랜지스터 및 그것의 제조 방법
US20210351272A1 (en) Transistor structure and related inverter
US9653455B1 (en) FET—bipolar transistor combination
US10490656B2 (en) Charge-compensation semiconductor device and a manufacturing method therefor
JP2004031519A (ja) 半導体装置
KR101357620B1 (ko) 반도체 장치용 3d 채널 구조물
US8598659B2 (en) Single finger gate transistor

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees