SU836803A1 - Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции - Google Patents
Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции Download PDFInfo
- Publication number
- SU836803A1 SU836803A1 SU792790912A SU2790912A SU836803A1 SU 836803 A1 SU836803 A1 SU 836803A1 SU 792790912 A SU792790912 A SU 792790912A SU 2790912 A SU2790912 A SU 2790912A SU 836803 A1 SU836803 A1 SU 836803A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- register
- output
- pulses
- pulse
- Prior art date
Links
- 238000004891 communication Methods 0.000 claims 4
- 238000009434 installation Methods 0.000 claims 2
- 230000007257 malfunction Effects 0.000 claims 2
- 238000012544 monitoring process Methods 0.000 claims 2
- 230000003252 repetitive effect Effects 0.000 claims 2
- 238000010276 construction Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 claims 1
- 230000008034 disappearance Effects 0.000 claims 1
- 238000000034 method Methods 0.000 claims 1
- 230000000737 periodic effect Effects 0.000 claims 1
- 238000000926 separation method Methods 0.000 claims 1
- 230000007704 transition Effects 0.000 claims 1
- 230000002265 prevention Effects 0.000 description 1
Landscapes
- Selective Calling Equipment (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ПРЕДОТВРАЩЕНИЯ ОШИБОК В ПРИНИМАЕМОЙ ДИСКРЕТНОЙ ИНФОРМАЦИИ
Claims (2)
- Изобретение касаетс средств св зи и монет использоватьс при постро нии систем телеуправлени датчиками программы в таких тел-евизионных комп лексах, как аппаратностудийный блок вещательного телецентра. Известно устройство дл предотвра щени ошибок в принимаемой дискретно информации, содержащее последователь но соединенные первый элемент И и регистр импульсов, а также блок срав нени , первый вход которого объедине с первым входом первого элемента И, а управл ющий вход, блока сравнени объединен с вторым входом первого элемента И, выход блокасравнени подключен к входу установки нул регистра импульсов ,}. Однако в известном устройстве велика веро тность ошибок прин того дискретного сигнала в услови х помех в линии св зи или неисправности передающей и линейной аппаратуры. Цель изобретени - уменьшение веро тности ошибок прин того дискретного сигнала. Дл этого в устройство дл предотвращени ошибок в принимаемой дискретной информации, содержащее последовательно соединенные первый элемент и регистр импульсов, а также блок сравнени , первый вход которого объединен с первым входом первого элемента И, а управл ющий вход блока сравнени объединен с вторым входом первого элемента И, выход блока сравнени подключен к входу установки нул регистра импульсов, введены счетчик импульсов, второй элемент И и дополнительный регистр импульсов, а также последовательно соединенные элемент И.-НЕ, инвертор, лини задержки и третий элемент И, к второму входу которого подключен выход элемента И-НЕ, а выход третьего элемента И подключен к управл ющему входу дополнительного.регистра импульсов и к входу установки единицы счетчика импульсов, к входу установки нул которого подключен выход блока сравнени , а выходы разр дов счет чика импульсов подключены соответственно к входам элемента И-НЕ и второго элемента И, выход которого подключен к управл ющему входу блока сравнени , при этом-к третьему входу блока сравнени подключен выход первого элемента И и один из выходов регистра импульсов, выходы которого подключены к входам дополнительного регистра импульсов. На фиг.1 изображена структурна , . электрическа схема устройства дл . предотвращени ошибок в принимаемой дискретной информации; на фиг.2 временные диаграммы, по сн ющие рабо ту устройства.. Устройство дл предотвраще.ни оши бок в принимаемой дискретной информа ции содержит регистр импульсов 1, блок сравнени 2, первый элемент ИЗ счетчик импульсов 4, второй элемент И 5, элемент И-НЕ 6, третий элемент И 7, 8, линию задержки 9 и дополнительный регистр импулЬсов 10. Устройство дл предотвращени оши бок в принимаемой дискретной информа ции работает следующим образом. С приходом первого кадрового импульса начинаетс цикл приема сигн ла команды из линии св зи. Этот сигнал представл ет собой п-разр дную кодовую группу двоичных импульсов та товой частоты, повтор ющихс с часто той кадровых импульсов. Разделение циклов приема и контрол сигнала команды осзпцествл етс счетчиком импульсов А, на вход которого поступают кадровые импульсы ,(см.фиг.2, , ) С приходом первого кадрового импульс на вход счетчика импульсов 4 этот счетчик устанавливаетс в состо ние двоичного кода единицы. При этом логическа единица по вл етс на выходе второго элемента И 5 (см. фиг.2,1)5) Этот сигнал соответствуе циклу прием, поскольку он разрешает прохождение сигнала с входа устройства через первый элемент И 3 на последовательный вход регистра имаул сов 1. При этом на управл ющий вход этого регистра синхронно поступает группа п тактовых импульсов сдвига {см.фиг. 2, UTM) . Таким образом, в цик ле приема в регистр импульсов 1 последовательно зайисываютс все разр ды сигнала команды. Сигнал логическа единица с выхода второго элемента И 5 в цикле приема запрещает работу бдока сравнени 2. Состо ние дополнительного регистра импульсов 10 в цикле приема не измен етс . Второй кадровый импульс устанавливает счетчик импульсов 4 в состо ние двоичного кода двойки. При этом на выходе второго элемента И 5 по вл етс сигнал логический нуль, который запрещает прохождение сигнала команды на последовательный вход регистра импульсов 1 через первый элемент И 3 и одновременно разрешает работу блока сравнени 2. Состо ние логического нул на выходе второго элемента И 5 соответствует режиму кЬнтрол сигнала команды в течение первого и второго циклов контрол . Впервом цикле контрол на управл ющий вход регистра импульсов 1 также поступают группы п тактовых импуль-, сов. Поэтому.сигнал команды, записанный в этот регистр в цикле приема, сдвигаетс по кольцу обратной св зи и вновь поступает на последовательный вход регистра цмпульсов 1 с выхода его старшего разр да. С приходом последнего п-го тактового импульса группы в регистр импульсов 1 будет снова записан первоначальный сигнал команды. В течение первго цикла контрол сигнал команды с выхода старшего разр да регистра импульсов 1 последовательно по разр дам поступает на один из входов блока сравнени
- 2. На другой вход блока сравнени 2 синхронно по разр дам поступает аналогичный повторный сигнал команды с входа устройства . Таким образом, в первом цикле контрол блок сравнени 2 последовательно по разр дам сравнивает сигнал команды, записанный в регистре импульсов Г в цикле приема, с аналогичным повторным сигналом, поступившим на вход устройства в цикле контрол . Если все п разр дов совпали , то на выходе блока сравнени .2 не по вл етс сигнал Ошибка. Така же картина работы устройства наблюдаетс и во втором цикле контрол , когда очередной кадровый импульс поступает на вход счетчика им- пульсов 4. При этом на выходе второго лемента И 5 сохран етс сигнал логи ческого нул , счетчик импульсов 4 устанавливаетс в состо ние двоичного кода тройки и на выходе элемента И-НЕ 6 по вл етс сигнал логический нуль ( см.фиг. 2,14).Если в течение обоих цикло контрол не было сбо , т.е. на выхо де блока сравнени 2 не было сигнала Ошибка, то с приходом следующего кадрового импульса счетчик импульсов 4 устанавливаетс в нулевое состо ни На выходе элемента И-НЕ 6 сразу же произойдет изменение состо ни логического нул на состр ние логической единицы, а на выходе формирова тел переднего фронта, состо щего из -инвертора 8, линии задержки 9, третьего элемента И 7,по витс короткий импульс (см.фиг.2, Цу). По вл ние этого импульса означает, что при проверке трех повтор ющихс сигналов команды не обнаружено сбо , т.е. сов пали все соответствующие разр ды в предьщущей и повторной кодовых гру пах сигнала команд. В этом случае по сигналу с выхода третьего элемент И 7 происходит перезапись проверенного сигнала команды из регистра импульсов 4 в дополнительный регистр импульсов 10. Этот же сигнал, поданньш на вход установки единицы первого . разр да .счетчика импульсов 4, управл ет переходом этого счетчика из нулевого состо ни в состо ние двоичного кода единицы, т.е. счет чик импульсов 4 снова переходит в ре жим приема и весь процесс приема и контрол повтор етс . Если хот бы один разр д сигнала команды подвергаетс искажению, то блок сравнени 2 в режиме контрол обнаружит несовпадение этого разр да с соответствующим разр дом предьщущего цикла (или двух циклов) и на выходе блока сравнени 2 по вл етс сигнал Ошибка, который сбрасыва.ет регистр импульсов 1 и счетчик импульсов 4 без последующей проверки остальных разр дов. Это увеличивает быстродействие устройства. С приходом очередного кадрового импульса счетчик импульсов 4 устанавливаетс в состо ние режима прием и снова начинаетс прием и контроль сигнала команды. Состо ние дополнительного регистра импульсов 10 при этом не измен етс , он хранит ранее записанный правильный сигнал команды. Поэтому не периодическое, однократное исчезновение логической единицы или нул в кодовой посылке из-за помехи или неисправности аппараТуры телемеханики не отражаетс на состо нии дополнительного регистра импульсов 10, а следовательно, на правильности исполнени команды управлени датчиком . Если в системе телемеханической св зи нет сбоев, то сигнал команды периодически, после кажого третьего цикла, записываетс в дополнительный регистр импульсов 10, причем на выходе устройства измен ютс только те значени разр дов этого сигнала, которые изменились в передающем блоке телемеханической системы (без промежуточного сброса сигнала на выходе устройства ) . Формула изобретени Устройство дл предотвращени ошибок в принимаемой дискретной информации , содержащее последовательно соединенные первый элемент И и регистр импульсов, а также блок сравнени , первый вход которого объединен с первым входом первого элемента И, а управл юц51й вход блока сравнени объединен с вторым входом первого элемента И, выход блсжа сравнени псУдключен к входу установки нул регистра импульсов, отличающеес тем,что,с целью уменьшени веро тности ошибок прин того дискретного сигнала, введены счетчик импульсов,второй элемент И и дополнительный регистр импульсов , а также последовательно соединенные элемент И-НЕ, инвертор, лини задержки и третий элемент И, к второму входу которого подключен выход элемента И-НЕ, а выход третьего элемента, И подключен к управл кщему входу дополнительного регистра импульсов и к входу установки единицы счетчика импульсов, к входу установки нул которого подключен выход блока сравнени , а выходы разр дов счетчика импульсов подключены соответственно к входам элемента И-НЕ и второго длемента И, выход которого подключен к упавл ющему входу блока сравнени , при этом к третьему входу блока сравнени подключен выход первого элемента И один из выходов регистра импульсов.1,836803.. 8выходы которого подключены к входам 1 . Пшеничников A.M. и Потнов М.Л.дополнительного регистра импульсов.Источники информации, прин тые во внимание при экспертизеВы«1д1юи eutMtrf/ty/tau mafiaoHtftVfMyfteetТелемеханические системы на интегральных микросхемах. М., Энерги , 1977, с.164, рис. 5-15; 5-16.1 P П П- П П ,,.IKoHmpaa6 fyffff/foeПрием
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU792790912A SU836803A1 (ru) | 1979-07-04 | 1979-07-04 | Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU792790912A SU836803A1 (ru) | 1979-07-04 | 1979-07-04 | Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU836803A1 true SU836803A1 (ru) | 1981-06-07 |
Family
ID=20838307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU792790912A SU836803A1 (ru) | 1979-07-04 | 1979-07-04 | Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU836803A1 (ru) |
-
1979
- 1979-07-04 SU SU792790912A patent/SU836803A1/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3309463A (en) | System for locating the end of a sync period by using the sync pulse center as a reference | |
| US4132867A (en) | Process for the frame synchronization of a time division multiplex system | |
| SU836803A1 (ru) | Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции | |
| US3686439A (en) | Telephone-line installation for keeping a remote watch on premises | |
| RU2006955C1 (ru) | Система дистанционного управления объектами | |
| SU1034162A1 (ru) | Устройство дл формировани серий импульсов | |
| SU1573545A1 (ru) | Устройство дл детектировани ошибок | |
| JPS6239581B2 (ru) | ||
| US4041248A (en) | Tone detection synchronizer | |
| SU1591019A1 (ru) | Устройство для контроля и восстановления информации по модулю два | |
| SU1667137A1 (ru) | Устройство дл приема и обработки команд телеуправлени | |
| SU1177799A1 (ru) | Устройство дл контрол многоканальных систем управлени тиристорными преобразовател ми | |
| SU1113790A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с каналами св зи | |
| SU1175022A1 (ru) | Устройство дл контрол серий импульсов | |
| SU1760631A1 (ru) | Кольцевой счетчик | |
| SU1184116A1 (ru) | Многоканальное устройство дл включени резервных радиостанций | |
| SU1354195A1 (ru) | Устройство дл контрол цифровых узлов | |
| SU1496014A1 (ru) | Устройство избирательного вызова | |
| SU1325727A1 (ru) | Устройство дл мажоритарного включени резервируемых логических блоков | |
| SU1543407A1 (ru) | Устройство дл контрол последовательности прохождени сигналов | |
| SU1529230A1 (ru) | Устройство дл сбора информации от многоразр дных дискретных датчиков | |
| SU1525922A1 (ru) | Устройство дл телеконтрол промежуточных станций системы св зи | |
| SU1330754A1 (ru) | Счетчик с контролем | |
| SU1134940A1 (ru) | Устройство дл контрол блоков синхронизации | |
| SU902074A1 (ru) | Кольцевой сдвигающий регистр |