[go: up one dir, main page]

SU1819101A1 - DEVICE COMPENSATION OF NARROBAND INTERFERENCE - Google Patents

DEVICE COMPENSATION OF NARROBAND INTERFERENCE

Info

Publication number
SU1819101A1
SU1819101A1 SU4711466/09A SU4711466A SU1819101A1 SU 1819101 A1 SU1819101 A1 SU 1819101A1 SU 4711466/09 A SU4711466/09 A SU 4711466/09A SU 4711466 A SU4711466 A SU 4711466A SU 1819101 A1 SU1819101 A1 SU 1819101A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
notch
tuning
band
Prior art date
Application number
SU4711466/09A
Other languages
Russian (ru)
Inventor
В.В. Чуркин
Original Assignee
Кировский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Кировский Политехнический Институт filed Critical Кировский Политехнический Институт
Priority to SU4711466/09A priority Critical patent/SU1819101A1/en
Application granted granted Critical
Publication of SU1819101A1 publication Critical patent/SU1819101A1/en

Links

Landscapes

  • Noise Elimination (AREA)

Abstract

1. Устройство компенсации узкополосных помех, содержащее выходной алгебраический сумматор, первый элемент задержки, вход которого является входом устройства, K режекторно-полосовых фильтров с фиксированной настройкой, N самонастраивающихся режекторно-полосовых фильтров, K блоков корректировки амплитуды и фазы, N блоков подстройки амплитуды и фазы, вход первого режекторно-полосового фильтра с фиксированной настройкой соединен с выходом элемента задержки, вход j-го (j = 2,3,...,K) режекторно-полосового фильтра с фиксированной настройкой соединен с режекторным выходом (j-1)-го режекторного полосового фильтра с фиксированной настройкой, вход первого самонастраивающегося режекторно-полосового фильтра соединен с режекторным выходом K-го режекторно-полосового фильтра с фиксированной настройкой, вход i-го (i = 2,3,...,N) самонастраивающегося режекторно-полосового фильтра соединен с режекторным выходом (i-1)-го самонастраивающегося режекторно-полосового фильтра, полосовой выход каждого режекторно-полосового фильтра с фиксированной настройкой соединен с входом соответствующего блока корректировки амплитуды и фазы, полосовой выход каждого самонастраивающегося режекторно-полосового фильтра соединен с входом соответствующего блока подстройки амплитуды и фазы, вход элемента задержки, выходы блоков корректировки амплитуды и фазы и выходы блоков настройки амплитуды и фазы соединены с соответствующими входами алгебраического сумматора, каждый самонастраивающийся режекторно-полосовой фильтр содержит перестраиваемый узкополосный фильтр, вход которого является входом самонастраивающегося режекторно-полосового фильтра, а режекторный и полосовой выходы являются режекторным и полосовым выходами самонастраивающегося режекторно-полосового фильтра соответственно, и первый блок настройки, аналоговый выход которого соединен с управляющим входом перестраиваемого узкополосного фильтра, каждый блок подстройки амплитуды и фазы содержит соединенные последовательно перестраиваемый аттенюатор, вход которого является входом блока подстройки амплитуды и фазы, и перестраиваемый фазовращатель, выход которого является выходом блока подстройки амплитуды и фазы, второй блок настройки, аналоговый выход которого соединен с управляющим входом перестраиваемого аттенюатора, и третий блок настройки, аналоговый выход которого соединен с управляющим входом перестраиваемого фазовращателя, отличающееся тем, что, с целью увеличения отношения мощности полезного сигнала к мощности произвольного числа узкополосных помех, в него введены мультиплексор, блок управления мультиплексором, выход управляющего сигнала которого соединен с управляющим входом мультиплексора, блок переключения режимов настройки, вход сигнала стирания памяти которого соединен с выходом сигнала стирания памяти блока управления мультиплексором, вход сигнала установки режима работы блока переключения режимов настройки соединен с первым выходом мультиплексора, выход сигнала установки режимов работы блоков настройки, выход сигнала разрешения записи информации в блок настройки и выход сигнала стирания памяти блока настройки соединены с соответствующими входами первой группы входов мультиплексора, генератор последовательности импульсов, выход которого соединен с входом синхронизации блока переключения режимов настройки, переключатель, выход которого соединен с входом аналогового сигнала блока переключения режимов настройки, первый вход соединен с выходом устройства, второй вход соединен с режекторным выходом N-го самонастраивающегося режекторно-полосового фильтра, а вход управляющего сигнала соединен с выходом сигнала управления переключателем блока управления мультиплексором, элемент ИЛИ, выход которого соединен с входом блока управления мультиплексором, а каждый вход соединен с выходом сигнала изменения состояния соответствующего блока настройки, выходы сигналов установки режима работы блока переключения режимов настройки блоков настройки соединены с соответствующими входами второй группы входов мультиплексора, вход сигнала установки режима настройки, вход сигнала разрешения записи информации и вход сигнала стирания памяти каждого блока настройки соединены с соответствующим вторым выходом мультиплексора, выход генератора последовательности импульсов соединен с входом синхронизации блоков настройки.2. Устройство по п.1, отличающееся тем, что блоки настройки содержат первый счетчик, вход счетных импульсов которого является входом синхронизации блока, вход кода начальной установки соединен с выходом первого регистра, а выход соединен с входом цифроаналогового преобразователя, входом первого дешифратора и входом записи цифрового кода первого регистра, соединенные последовательно первый одновибратор, вход которого1. A narrow-band noise compensation device containing an output algebraic adder, the first delay element whose input is the device input, K notch-band filters with a fixed setting, N self-adjusting notch-band filters, K amplitude and phase correction blocks, N amplitude adjustment blocks and phase, the input of the first notch-band filter with a fixed setting is connected to the output of the delay element, the input of the j-th (j = 2,3, ..., K) notch-band filter with a fixed setting of the junction n with a notch output (j-1) of the notch band-pass filter with a fixed setting, the input of the first self-tuning notch band-pass filter is connected to the notch output of the K-th notch-band filter with a fixed setting, the input of the i-th (i = 2,3 , ..., N) self-tuning notch-bandpass filter is connected to the notch output of the (i-1) th self-tuning notch-bandpass filter, the band output of each notch-band filter with a fixed setting is connected to the input of the corresponding core block The amplitude and phase patterns, the band output of each self-tuning notch-band filter are connected to the input of the appropriate amplitude and phase adjustment block, the input of the delay element, the amplitude and phase correction block outputs, and the outputs of the amplitude and phase tuning blocks are connected to the corresponding algebraic adder inputs, each self-tuning notch block -band filter contains a tunable narrow-band filter, the input of which is the input of a self-tuning notch-band filter, and notch and bandpass outputs are notch and bandpass outputs of a self-tuning notch-bandpass filter, respectively, and the first tuner, the analog output of which is connected to the control input of a tunable narrowband filter, each amplitude and phase adjustment unit contains a tunable attenuator connected in series, the input of which is an input of the unit adjusting the amplitude and phase, and a tunable phase shifter, the output of which is the output of the amplitude and phase adjustment block, in a second tuning unit, the analog output of which is connected to the control input of a tunable attenuator, and a third tuning unit, the analog output of which is connected to the control input of a tunable phase shifter, characterized in that, in order to increase the ratio of the useful signal power to the power of an arbitrary number of narrowband interference, into it A multiplexer, a multiplexer control unit, whose control output is connected to the multiplexer control input, a tuning mode switching unit, are entered. The memory erase signal of which is connected to the output of the memory erase signal of the multiplexer control unit; the input signal of the setting mode of the tuning mode switching unit is connected to the first output of the multiplexer; the memory of the tuner is connected to the corresponding inputs of the first group of inputs of the multiplexer, a pulse train generator, the output of which is connected to i The synchronization block of the tuning mode switching unit, the switch, the output of which is connected to the analog input of the tuning mode switching unit, the first input is connected to the device output, the second input is connected to the notch output of the Nth self-tuning rejection-band-pass filter, and the control signal input is connected to the output the control signal of the switch control unit multiplexer, the OR element, the output of which is connected to the input of the control unit multiplexer, and each input is connected to the output signal The state of the corresponding tuning unit changes; the outputs of the setup modes of the tuning unit of the tuning modes of the tuning units are connected to the corresponding inputs of the second group of multiplexer inputs; the setup mode setup signal input; the multiplexer output, the output of the pulse train generator is connected to the synchronization input of the tuners. The device according to claim 1, characterized in that the setting blocks contain the first counter, the input of the counting pulses of which is the synchronization input of the block, the input of the initial setup code is connected to the output of the first register, and the output is connected to the input of the D / A converter, the input of the first decoder and the input of the digital recording code of the first register, connected in series the first one-shot, the input of which

SU4711466/09A 1989-06-26 1989-06-26 DEVICE COMPENSATION OF NARROBAND INTERFERENCE SU1819101A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4711466/09A SU1819101A1 (en) 1989-06-26 1989-06-26 DEVICE COMPENSATION OF NARROBAND INTERFERENCE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4711466/09A SU1819101A1 (en) 1989-06-26 1989-06-26 DEVICE COMPENSATION OF NARROBAND INTERFERENCE

Publications (1)

Publication Number Publication Date
SU1819101A1 true SU1819101A1 (en) 2016-08-10

Family

ID=60538602

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4711466/09A SU1819101A1 (en) 1989-06-26 1989-06-26 DEVICE COMPENSATION OF NARROBAND INTERFERENCE

Country Status (1)

Country Link
SU (1) SU1819101A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2366069C1 (en) * 2007-12-24 2009-08-27 Общество с ограниченной ответственностью "Научно-исследовательский институт механотронных технологий-Альфа-Научный Центр" (ООО "НИИМЕХАНОТРОНИКИ-АЛЬФА-НЦ") Rectifier drive

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2366069C1 (en) * 2007-12-24 2009-08-27 Общество с ограниченной ответственностью "Научно-исследовательский институт механотронных технологий-Альфа-Научный Центр" (ООО "НИИМЕХАНОТРОНИКИ-АЛЬФА-НЦ") Rectifier drive

Similar Documents

Publication Publication Date Title
FI843679L (en) AVSTAEMNINGSENHET FOER APPARATER FOER UNDERRAETTELSEKOMMUNIKATIONSTEKNIK.
SU1819101A1 (en) DEVICE COMPENSATION OF NARROBAND INTERFERENCE
CA2115182A1 (en) Narrow-Band Filter Having a Variable Center Frequency
RU93057711A (en) DIRECTOR OF SOURCES OF ACOUSTIC RADIATION
RU96106293A (en) VOLTAGE AND PULSE INTERFERENCE SUPPRESSION DEVICE
JPS5613835A (en) Channel selecting device
SU537437A1 (en) Device extreme settings bandpass filter
SU586459A1 (en) Digital filter
SU400853A1 (en) DIGITAL FILTER
SU1702389A2 (en) Walsh function spectrum analyzer
SU555552A1 (en) Device for compressing the input signal
RU2054792C1 (en) Synchronous filter
JPS5675720A (en) Inter digital type band pass filter
SU855948A1 (en) Afc circuit
SU645285A1 (en) Dialling code generator for multichannel digital communication systems
SU472474A1 (en) Frequency manipulator
RU1840706C (en) Device for protecting receiver from wideband noise signals
SU682995A2 (en) Complex oscillator
SU1573548A1 (en) Digital signal regenerator
JPS5741023A (en) Smoothing circuit
SU637951A1 (en) Retunable rejector filter
SU646340A1 (en) Retunable digital filter
SU140504A1 (en) Electromechanical bandpass filter
SU1069124A1 (en) Periodic oscillator
SU1224956A1 (en) Generator of frequency-modulated signals