SU1695314A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1695314A1 SU1695314A1 SU894671986A SU4671986A SU1695314A1 SU 1695314 A1 SU1695314 A1 SU 1695314A1 SU 894671986 A SU894671986 A SU 894671986A SU 4671986 A SU4671986 A SU 4671986A SU 1695314 A1 SU1695314 A1 SU 1695314A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- block
- inputs
- information
- Prior art date
Links
- 125000004122 cyclic group Chemical group 0.000 claims abstract description 15
- 238000000926 separation method Methods 0.000 claims abstract description 4
- 238000009434 installation Methods 0.000 claims description 9
- 238000002405 diagnostic procedure Methods 0.000 abstract description 3
- 230000036039 immunity Effects 0.000 abstract description 2
- 238000010586 diagram Methods 0.000 description 7
- 206010041067 Small cell lung cancer Diseases 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 241000238876 Acari Species 0.000 description 1
- 101100481408 Danio rerio tie2 gene Proteins 0.000 description 1
- 101100481410 Mus musculus Tek gene Proteins 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000005056 compaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной технике, а именно к устройствам сопр жени абонентов с ЦВМ, и может быть использовано в управл ющих цифровых вычислительных системах. Целью изобретени вл етс расширение функциональных возможностей за счет обеспечени диагностической проверки устройства в составе цифровых вычислительных комплексов и повышени их помехозащищенности. С этой целью в устройство, содержащее блок управлени , регистр сдвига, дешифратор адреса, группу усилителей, группу ключей, п групп разделительных элементов и п групп переключателей принимаемых слов, введены два мультиплексора, блок буферной пам ти, циклический формирователь адреса и блок пам ти сдвига. 2 з.п.ф-лы, 6 ил. Ј
Description
Изобретение относитс к вычислительной технике, а именно к устройствам сопр жени абонентов с ЦВМ, и может быть использовано в управл ющих цифровых вычислительных системах
Целью изобретени вл етс расширение функциональных возможностей устройства за счет обеспечени диагностической проверки-в составе цифровых вычислительных комплексов и повышени их помехозащищенности .
На фиг.1 представлена структурна схема устройства; на фиг 2 - функциональна схема блока управлени - на фиг.З - функциональна схема циклического формировател адреса; на фиг.4-6 - временные диаграммы работы устройства в различных режимах.
Устройство дл ввода информации содержит (фиг.1) блок 1 управлени , циклический формирователь 2 адреса, блок 3 буферной пам ти, регистр 4 сдвига, дешифратор 5 адреса, группу усилителей 6, группу ключей 7, п групп разделительных элементов 8, п групп переключателей 9 принимаемых слов. При этом входы усилителей 6 через элементы 8 и переключатели 9 соединены с выходами ключей 7, входы которых подключены к выходам дешифратора 5, информационный вход 10 которого подключен к первому выходу 11 формировател 2. Выход 12 старшего разр да регистра 4 соединен с информационным выходом 13 устройства, вход 14 режима регистра 4 соединен с первым выходом 15 блока 1 управлени Информационный вход 16 регистра 4 соединен с выходом блока 3, вход 17 разрешени обращени которого подключен к второму выходу 18 блока 1 управлени , входы с первого по седьмой 19-25 которого соединены соотOs
о ел
00
Ј
ветственно со следующими входами устройства: входом 26 синхронизации, входом 27 начальной установки, тактовым входом 28, адресным входом 29, первым, вторым и третьим разрешающими входами 30-32. Устройство также содержит первый и второй мультиплексоры 33 и 34. При этом вход 27 начальной установки устройства подключен к входу 35 сброса формировател 2 и входу .о сброса регистра 4/тактовый вход 28 и вход 26 синхронизации устройства подключены соответственно к тактовому входу 37 и входу 38 синхронизации формировател 2. Второй выход 39 формировател 2 соединен с разрешающим входом 40 дешифратора 5 и четвертым разрешающим входом 41 блока 1 управлени , третий выход 42 формировател 2 соединен с входом 43 операции блока 1, третий, четвертый и п тый выходы 44-46 которого соединены соответственно с первым и вторым управл ющими входами 47 и 48 первого мультиплексора 33 и управл ющим входом 49 второго мультиплексора 34. Первый информационный вход 50 мультиплексора 34 подключен к выходу 11 формировател 2, второй информационный вход 51 мультиплексора 34 подключен к адресному входу 29 устройства, а его выход подключен к адресному входу 52 блока 3, вход 53 записи которого соединен с первым выходом 15 блока 1. Информационный вход 54 блока 3 соединен с выходом первого мультиплексора 33, первый, второй и третий входы 55-57 которого подключены соответственно к выходам усилителей 6 группы, дешифратор 5, информационному выходу 58 регистра 4, Вход 59 первого разр да регистра 4 соединен с информационным входом 60 устройства, тактовый вход 61 регистра 4 - с шестым выходом 62 блока 1. Выход блока 63 пам ти сдвига соединен с информационным входом 64 формировател 2.
Блок 1 предназначен дл формировани на своих выходах 18, 44, 45, 46, 62-и 15 сигналов управлени работой устройства.
Пример реализации блока 1 управлени изображен на фиг.2. При этом вход 19 синхронизации и вход 20 начальной установки блока 1 соединены соответственно с первым и вторым входами 65 и 66 первого элемента ИЛИ 67, тактовый вход 21 блока соединен с разрешающим входом 68 первого дешифратора 69, первыми входами 70 и 71 первого и второго элементов И 72 и 73, первым разрешающим входом 74 второго дешифратора 75. Адресный вход 22 блока 1 соединен с информационными входами 76 и 77 первого и третьего дешифраторов 69 и 78, первый разрешающий вход 23 блока соединен с первым входом 79 третьего элемента И 80, второй разрешающий вход 24 блока 1 соединен с вторым входом 81 первого элемента И 72, третий разрешающий
вход 25 - с первым входом 82 четвертого элемента И 83, четвертый разрешающий вход 41 блока 1 - с вторым разрешающим входом 84 второго дешифратора 75, Вход операции 43 блока 1 соединен с информаци0 онным входом 85 второго дешифратора 75, первый выход 15 блока 1 соединен с вторым входом 86 второго элемента И 73 и выходом третьего элемента И 80. Второй выход 18 блока 1 соединен с выходом второго эле5 мента ИЛИ 87, третий выход 44 блока 1 соединен с третьим (инверсным) разрешающим входом 88 второго дешифратора 75 и выходом первого триггера 89. Четвертый выход 45 блока 1 соединен с выходом второ0 го триггера 90, п тый выход 46 блока 1 сое- динен с четвертым (инверсным) разрешающим входом 91 второго дешифратора 75, вторыми входами 92 и 93 третьего и четвертого элементов И 80 и 83, первым
5 входом 94 третьего элемента ИЛИ 95 и выходом четвертого элемента ИЛИ 96. Шестой выход 62 блока 1 соединен с выходом п того Элемента ИЛИ 97, первый вход 98 которого подключен к выходу первого элемента И 72,
0 второй вход 99 - к первому входу 100 второго элемента ИЛИ 87 и выходу второго элемен- та И 73. Второй и третий входы 101 и 102 второго элемента ИЛИ 87 соединены соответственно с выходом второго дешифратора
5 75 и выходом четвертого элемента И 83, третий вход 103 первого элемента И 72 подключен к выходу третьего элемента ИЛИ 95, второй вход 104 которого соединен с первым выходом 105 третьего дешифратора 78.
0 Второй выход 106 дешифратора 78 соединен с входами четвертого элемента ИЛИ 96. Третий вход 107 первого элемента ИЛИ 67 подключен к первому выходу 108 первого дешифратора 69, второй 109 и третий 110
5 выходы которого соединены соответственно с установочными входами 111 и 112 первого и второго триггеров 89 и 90, входы сброса 113 и 114 которых соединены с выходом первого элемента ИЛИ 67.
0 Циклический формирователь 2, представленный на фиг.3,содержит счетчик 115, элемент И 116, триггер 117 и элемент 118 задержки. При этом вход 35 циклического формировател 2 соединен с входом 119
5 сброса счетчика 115 и входом сброса 120 триггера 117. Вход 37 формировател 2 соединен со счетным входом 121 счетчика 115 и через элемент 118 задержки - с первым входом 122 элемента И 116, вход 38 формировател 2 соединен с входом 123 записи
счетчика 115, а вход 64-синформационным входом 124 счетчика 115, Первый выход 11 формировател 2 сосединен с выходом 125 старших разр дов счетчика 115, второй выход 39 - с выходом триггера 117. Третий выход 42 формировател 2 соединен с выходом 126 п младших разр дов счетчика 115, выход 127 переполнени (n-го разр да) которого подключен к установочному входу 128 триггера 117, второй вход 129 сброса которого соединен с выходом элемента И 116, второй вход 130 которого подключен к выходу 131 j-ro разр да счетчика 115.
Формирователь 2 предназначен дл последовательной модификации в цикле управл ющего цифрового вычислительного комплекса (УЦВМ) двоичных кодов, поступающих на входы дешифратора 5 входных релейных слов.
Блок 3 буферной.пам ти служит дл записи и хранени информации входных релейных слов с последующей выдачей ее через регистр 4 в УЦВМ
Усилители 6 и ключи 7 обеспечивают гальваническую разв зку устройства от контролируемых контактов (переключателей) 9 реле.
Разделительные элементы 8 выполн ют функцию МОНТАЖНОЕ ИЛИ, что обеспечивает поразр дное уплотнение вводимой в устройство информации входных релейных слов.
Мультиплексоры 33 и 34 позвол ют производить диагностические проверки устройства в составе управл ющего ЦБК.
Мультиплексор 33 в зависимости от кода , поданного на его управл ющие входы 47 и 48, обеспечивает подключение к информационному входу 54 блока 3 либо выходов усилителей (код 00), либо выходов дешифратора 5 (код 01), либо выходов регистра 4 (код 10),
Мультиплексор 34 в зависимости от значени сигнала на его управл ющем входе 49 обеспечивает подключение к адресному входу 52 блока 3 либо выходов 11 формировател 2 (код 0), либо адресного входа 29 устройства (код 1).
Блок 63 предназначен дл нав зки на входе 64 формировател 2 двоичных кодов, благодар этому при использовании устройства в резервированной структуре УЦВК моменты записи соответствующих входных релейных слов в блоки 3 в разных каналах сдвинуты относительно друг друга
Устройство работает в одном из четырех режимов-автономном, диагностики регистра 4 сдвига, диагностики адресов опроса входных релейных слов, диагностики блока 3.
Управление режимами работы устройства осуществл етс управл ющей ЦВМ, котора выдает на вход 29 устройства набор адресов в двоичном коде. Из всего массива адресов, поступающих из УЦВМ, устройство распознает следующие:
набор адресов обращени УЦВМ к блоку 3 - а;
адрес начала диагностики адресов входных релейных слов - ft:
адрес начала диагностики блока 3 - у;
адрес обращени УЦВМ к регистру.4 - (т,
адрес сброса диагностических режимов - q.
В автономном режиме устройство рабо- тает следующим образом.
При отсутствии обращени управл ющей ЦВМ к устройству последнее последовательно осуществл ет автономную запись информации входных релейных слов (ин- формации о состо нии контактов реле: О - разомкнут, 1 - замкнут) в блок 3, причем каждому входному релейному слову соответствует определенна чейка пам ти блока 3. За один цикл управл ющей ЦВМ (период сигнала синхронизации на входе 26 устройства) обеспечиваетс запись всех входных релейных слов абонента.
Запись информации входных релейных слов происходит следующим образом. При включении питани устройства на вход 27 поступает сигнал Начальна установка, который, поступа на вход 20 блока 1, на вход 35 формировател 2 и на вход 36 регистра 4, устанавливает их в начальное состо- ние. При этом с выходов 44, 45 и 46 блока 1 на входы 47 и 48 мультиплексора 33 и вход
49мультиплексора 34 поступают управл ющие сигналы низкого уровн , что обеспечивает коммутацию выходов усилителей 6 на
информационный вход 54 блока 3, а сигналы с выхода 11 формировател 2 через входы
50мультиплексора 33 поступают на адресный вход 52 блока 3. Блок 1 выдает с выхода 15 на вход 53 блока 3 сигнал низкого уровн ,
по которому последний переходит в режим записи информации входных релейных слов.
По окончании сигнала Начальна установка на входы 26 и 28 устройства начинают непрерывно поступать сигналы синхронизации и тактов. По сигналу синхронизации на входе 38 и тактовому сигналу на входе 37 формировател 2 последний осуществл ет начальную установку на выходе
11 двоичного кода адреса. По окончании сигнала синхронизации код адреса, поступающий с выхода 11 формировател 2 на вход 10 дешифратора 5, начинает периодически модифицироватьс , причем каждому
коду адреса соответствует высокий уровень на одном из выходов дешифратора 5. При модификации кода адреса с выхода 39 формировател 2 на вход 40 дешифратора 5 поступает управл ющий сигнал, который определ ет длительность адреса на выходах дешифратора 5. Сигнал высокого уровн с одного из выходов дешифратора 5 поступает на один из входов соответствующего |Ключа 7 и открывает его, что приводит к по влению потенциала на соответствующей адресной шине входного релейного слова. Этот потенциал через замкнутые контакты (переключатели) 9 и элементы 8 поступает на входы усилителей б входного релейного слова, причем замкнутым контактам 9 соответствует наличие потенциала на входах усилителей б, разомкнутым - его отсутствие .
Дл записи информации входного ре- ценного слова в блок 3 на вход 17 поступает сигнал Обращение. Этот сигнал формируетс на выходе 18 блока 1 при помощи сигналов , поступающих с выходов 39 и 42 формировател 2, на входы 41 и 43 блока 1. Длительность сигнала обращени равна длительности тактового сигнала на входе 21 блока 1,
Дл считывани информации входных релейных слов через выход 13 устройтсва в управл ющую ЦВМ последн выдает на вход 29 устройства код адреса чтени , вл - ющийс адресом чейки пам ти блока 3, сопровождаемый двум управл ющими сиг- ралами (на входах 30 и 31 устройства). По приходу адреса чтени а на вход 22 блока 1 последний вырабатывает управл ющий сигнал высокого уровн на выходе 46, при наличии которого мультиплексор 34 пропускает код адреса а чтени через вход 51 на адресный вход 52 блока 3.
Управл ющий сигнал на входе 23 блока 1 формирует на выходе 15 сигнал высокого уровн , который поступает на вход 53 блока 3. При этом блок 1 выдает на выходах 18 и 62 сигналы,, по которым информаци с выхода блока 3 записываетс в регистр 4. По- е е этого на вход 24 блока 1 из У ЦВМ поступает управл ющий сигнал. С помощью этого сигнала блок 1 формирует на входе 61 регистра 4 серию сдвиговых импульсов, по которым происходит выдача с выхода 12 регистра 4 информации последовательным кодом в управл ющую ЦВМ.
Во врем считывани информации из блока 3 в УЦВМ устройство не производит циклическую запись информации входных релейных слов, так как адрес а чтени запрещает формирование на выходе 18 блока
1 сигнала Обращение при записи. Таким образом, сигнал Обращение при чтении имеет приоритет перед сигналом Обращение при записи. Дл считывани информации из следующей чейки пам ти блока 3 управл юща ЦВМ модифицирует код адреса а чтени на входе 29 устройства, и цикл считывани повтор етс .
Режим диагностики регистра 4 заключаетс в записи и считывании из него диагностической информации управл ющей ЦВМ. При записи информации на вход 29 устройства поступает код адреса а данного режима , сопровождаемый последовательным кодом информации на входе 59 регистра 4 и управл ющим сигналом на входе 31 устройства . По управл ющему сигналу на входе 24 блока 1 последний вырабатывает на входе 61 регистра 4 серию сдвиговых импульсов, по которой информаци управл ющей ЦВМ через вход 60 устройства записываетс последовательным кодом в регистр 4. Считывание диагностической информации из регистра 4 в УЦВМ осуществл етс по тем же управл ющим сигналам.что и при запис нулевой информации, при которой происходит выдача содержимого регистра 4 в УЦВМ.
Режим диагностики адресов входных релейных слов заключаетс в записи состо ни выходов дешифратора 5 в блок 3 в моменты записи информации соответствующих входных релейных слов с последующим считыванием информации в УЦВМ. Дл организации данного режима используютс запись и считывание информации в блок 3, формируемые как и в автономном режиме, при этом вместо входа 55 мультиплексора 33 к входу 54 блока 3 подключен вход 56. Дл переключени мультиплексора 33 на вход 29 устройства поступает код адреса ft данного режима, который запоминаетс блоком 1 и через выход 45 поступает в виде сигнала (высокого уровн ) на вход 48 мультиплексора 33.
Сброс режима осуществл етс или по сигналу Начальна установка, или по сигналу синхронизации (вход 19 блока 1), или по коду адреса на входе 29 устройства.
Режим диагностики блока 3 осуществл етс путем записи в него диагностической информации УЦВМ, а также считывани диагностической информации в УЦВМ, при этом коды адресов записи и считывани , поступающие в устройство из УЦВМ, соответствуют кодам адресов диагностируемых чеек пам ти блока 3.
Запись диагностической информации в блок 3 происходит следующим образом Из
У ЦВМ на вход 29 устройства поступает код адреса у данного режима, который запоминаетс блоком 1. При этом с выхода 44 на вход 47 мультиплексора 33 поступает сигнал высокого уровн . Последний коммути- рует сигнал с выхода 58 регистра 4 через вход 57 мультиплексора 33 на вход 55 блока 3.
По одному из кодов адреса а происходит последовательна запись диагностиче- ской информации УЦВМ в регистр 4 и после этого перезапись ее в блок 3 по управл ющему сигналу У ЦВМ, поступающему на вход 32 устройства. По приходу управл ющего сигнала на вход 25 блока 1 последний выра- батывает на выходе 18 сигнал обращени блока 3, который находитс в это врем в режиме записи (низкий уровень на входе 53). Таким образом, обеспечиваетс запись содержимого регистра 4 в чейку пам ти блока 3.
Считывание диагностической информации из блока 3 происходит аналогично считыванию из него информации входных релейных слов в автономном режиме. Окон- чание данного диагностического режима происходит аналогично сбросу режима диагностики адресов входных релейных слов. По окончании выдачи из устройства диагностической информации управл юща ЦВМ начинает ее обработку путем сравнивани поступившей информации с эталонной, наход щейс в пам ти УЦВМ, Полное сравнение диагностической информации с эталонами указывает на исправность прове- р емых узлов устройства.
Блок 63 представл ет собой набор перемы- чек.соедин ющих соответствующие входы 64 формировател 2 с шинами логического нул или логической единицы, При этом в каж- дом канале нав зываетс различный код. В результате моменты записи информации каждого релейного слова в разных каналах резервированного набора сдвинуты друг относительно друга. При по влении одиноч- ной электромагнитной помехи возможно искажение информации в блоке 3 только одного канала.
Обща циклограмма (временна диаграмма ) работы устройства представлена на фиг.4.
В блоке 1 управлени дешифратор 69 служит дл формировани из кодов адреса у и /8, поступающих из УЦВМ, сигналов высокого уровн , взведени триггеров 89 и 90, обеспечивающих запоминание соответственно режимов диагностической проверки блока 3 и диагностической проверки адресов входных релейных слов.
Дешифратор 75 предназначен дл формировани сигнала Обращение при циклической записи входных релейных слов в блок 3.
Элемент ИЛИ 67 обеспечивает сброс триггеров 89 и 90 по одному из сигналов Начальна установка или Синхронизаци , а также по единичному сигналу, сформированному дешифратором 69 из двоичного кода адреса q, поступающего из УЦВМ.
Элемент ИЛИ 95 предназначен дл получени управл ющего сигнала высокого уровн во врем обращени УЦВМ к блоку 3 по любому двоичному коду набора адресов а,
Дл формировани серии сдвиговых импульсов , необходимых при приеме и выдаче последовательным кодом информации в регистр 4, применены элементы 93 и 72.
Дл получени сигнала Обращение при перезаписи информации из регистра 4 в блок 3 служит элемент И 83.
Элемент 80 служит дл получени управл ющего сигнала высокого уровн при считывании информации из блока 3 в регистр 4, а также дл получени при помощи элемента 73 сигнала Обращение дл блока 3.
Логическое сложение сигналов Обращение дл блока 3 во всех режимах работы устройства осуществл етс элементом 87.
Элемент 97 предназначен дл получени тактовых сигналов дл регистра 4.
Блок 1 управлени работает следующим образом.
При поступлении на вход 66 элемента 67 сигнала Начальна установка триггеры 89 и 90 устанавливаютс в нулевое состо ние . После этого на вход 68 дешифратора 69 и входы 70, 71 и 74-элементов 72, 73 и 75 соответственно начинают непрерывно поступать тактовые сигналы.
При отсутствии обращени УЦВМ к устройству на входы 88 и 91 дешифратора 75 поступают сигналы низкого уровн . По приходу управл ющего сигнала на вход 84 и соответствующего двоичного кода на входы 85 дешифратора 75 последний выдает через вход 101 элемента 87 сигнал Обращение к блоку 3. Период сигналов обращени и, следовательно , период записи информации входных релейных слов в блок 3 определ етс периодом повторени управл ющих сигналов на входе 84 и двоичного кода на входах 85 дешифратора 75.
Дл считывани информации из блока 3 в УЦВМ на входы 77 дешифратора 78 поступает двоичный код адреса а, вследствие чего на одном из входов 106 элемента 96 по вл етс сигнал высокого уровн . С выхода Элемента 96 этот сигнал поступает на выход 46 блока 1, а также на вход 91 дешифратора 75, вход 93 элемента И 83, вход 92 эле- |/ента И 80, а также через вход 94 элемента ИЛИ 95 на вход 103 элемента И 72. После этого из УЦВМ через вход 23 блока 1 на вход 79 элемента И 80 поступает управл ющий сигнал, который обеспечивает получение на выходе 15 блока 1 единичного сигнала управлени , разрешающего считывание из блока 3 и запись параллельного кода в регистр 4. Этот же сигнал поступает на вход 86 элемента 73, с выхода которого по сравнению с тактовым импульсом на его входе 71 формируетс сигнал Обращение к блоку 3, передающийс че- эез вход 100 элемента 87 на выход 18 блока I. Одновременно с сигналом Обращение на выходе 62 блока 1 по сигналу на входе 99 элемента 97 формируетс тактовый, сигнал , по которому производитс параллель- йа запись информации из блока 3 в регистр
f
После этого на вход 81 элемента 72 портупает управл ющий сигнал из УЦВМ, дли- елыность которого определ ет количество Сдвигающих импульсов на выходе элемента 72.
Дл обеспечени режима диагностической проверки регистра 4 путем организа- дии его записи и считывани УЦВМ выдает на входы 77 дешифратора 78 код адреса о. Три этом сигнал высокого уровн с выхода I05 дешифратора 78 через вход 104 элемента 95 поступает на вход 103 элемента 72, соторый формирует (с помощью управл ю- цего сигнала УЦВМ на входе 70) серию сдвиговых импульсов, поступающих через }ход 98 элемента 97 на выход 62 блока 1.
В режиме диагностики адресов входных зелейных слов блок 1 работает следующим )бразом. Из УЦВМ на входы 76 дешифратора 69 поступает код адреса /. С выхода 110 , дешифратора 69 сигнал высокого уровн поступает на вход 112 триггера 90 и устанав- |)ивает его в единичное состо ние. С Момента установлени триггера 90 в единичное состо ние начинает осуществл тьс Циклическа запись в блок 3 информации о состо нии всех выходов дешифратора 5 по гем же сигналам Обращение, что и при Записи информации входных релейных слов В автономном режиме.
Работа блока 1 при считывании диагностической информации из блока 3 в УЦВМ аналогична его работе при считывании ее в автономном режиме.
В режиме диагностических проверок блока 3 блок 1 работает следующим образом . По приходу кода адреса у на вход 76 дешифратора 69 последний формирует на выходе 109 сигнал высокого уровн , который , поступа на вход 11 триггера 89, устанавливает его в единичное состо ние. Сигнал с выхода триггера 89 поступает на выход 44 блока 1 и на вход 88 дешифратора 75 и блокирует формирование на его выходе циклических сигналов Обращение к блоку
3. С выхода 44 сигнал поступает на вход 47 мультиплексора 33, подключа к информационному входу 54 блока 3 выход 58 регистра 4. После этого на вход 77 дешифратора 78 из УЦВМ поступает код адреса а, что
приводит к по влению на выходе элемента 72 серии сдвиговых импульсов, по которым производитс запись диагностической информации последовательным кодом в регистр 4. По окончании записи информации в
регистр 4 с входа 25 блока 1 на вход 82 элемента 83 из УЦВМ поступает управл ющий сигнал высокого уровн и при наличии высокого уровн на его входе 93 формируетс сигнал Обращение к блоку 3, который
через вход 102 элемента 87 поступает на выход 18 блока 1 и обеспечивает перезапись содержимого регистра 4 в соответствующую чейку пам ти блока 3.
Дл -записи диагностической информации в следующую чейку пам ти блока 3 УЦВМ модифицирует код адреса а на входе 77 дешифратора 78, и цикл записи повтор етс .
Считывание диагностической информации из блока 3 производитс аналогично считыванию из него информации в автономном режиме.
Сброс диагностических режимов (сброс триггеров 89 и 90) осуществл етс в начале
каждого цикла УЦВМ по сигналу синхронизации на входе 65 элемента 67.
УЦВМ имеет возможность также принудительно сбрасывать триггеры 89 и 90 в любое врем цикла УЦВМ, подава на вход 76
дешифратора 69 код адреса q. При этом единичный сигнал высокого уровн с выхода 108 дешифратора 69 поступает через вход 107 элемента 67 на входы 113 и 114 триггеров 89 и 90, после сброса которых
устройство возобновл ет циклическую запись входных релейных слов:
Счетчик 115 формировател 2 предназначен дл получени на своих выходах 125 и 126 двоичных кодов, используемых дл формировани адресов входных релейных слов, а также циклических управл ющих сигналов, необходимых дл работы устройства .
Триггер 117 служит дл создани управл ющего сигнала, определ ющего длительность адресов входных релейных слов. Элементы 118 и 116 предназначены дл формировани сигнала сброса триггера 117.
Формирователь 2 работает следующим образом.
По приходу сигнала с входа 35 на вход 119 счетчика 115 и вход 120 триггера 117 последние обнул ютс . После этого на вход 121 счетчика 115, а также через элемент 118 на вход 122 элемента 116с входа 37 начинают непрерывно поступать тактовые сигналы. Счетчик 115 начинает подсчет тактовых сигналов и по приходу сигнала на вход 121 выдает с выхода 127 сигнал переполнени , который, поступа на вход 128 триггера 117, взводит его.
После этого при взведении j-ro разр да {выход 131) счетчика 115 на входе 130 элемента 116 по вл етс сигнал высокого уровн и задержанный элементом 118 тактовый сигнал на входе 122 элемента 116 поступает на вход 131 триггера 117. Таким образом, на выходе 39 формировател 2 формируетс управл ющий сигнал, длительность которого определ етс моментами приходов сигналов на входах 128 и 129 триггера 117, а его период- периодом сигналов переполнени «а выходе 127 счетчика 115.
Двоичные коды п младших разр дов счетчика 115 (выход 126) используютс дл формировани циклических сигналов обращени блока 3, а двоичные коды старших разр дов (выход 125) - дл формировани адреса входных релейных слов.
Синхронизаци счетчика 115 в цикле УЦВМ осущесвтл етс по приходу на его вход 123 сигнала синхронизации, при этом счетчик 115 производит параллельную запись двоичного кода, поступающего на входы 124 из блока 63 сдвига.
На фиг.5 и 6 детализированы временные диаграммы обмена устройства ввода с контроллером ЦВМ.
Claims (3)
1. Устройство дл ввода информации, содержащее блок управлени , регистр сдвига, дешифратор адреса, группу усилителей , группу ключей, п групп разделительных элементов и п групп переключателей принимаемых слов, причем вход и выход 1-го ключа группы () соединены соответственно с 1-м выходом дешифратора адреса и первыми выводами переключателей принимаемых слов 1-й группы, вторые выводы которых подключены к первым выводам одноименных разделительных элементов i- й группы, вторые выводы которых соединены с входом 1-го усилител группы, вход
синхронизации, вход начальной установки, тактовый вход, адресный вход, первый, второй и третий разрешающие входы блока уп- равлени вл ютс соответственно
одноименными входами устройства, вход режима регистра сдвига подключен к первому выходу блока управлени , а выход старшего разр да регистра сдвига вл етс информационным выходом устройства, о т0 личающеес тем, что, с целью расширени функциональных возможностей за счет обеспечени диагностической проверки устройства в составе цифровых вычисли- тельных комплексов и повышени их
5 помехозащищенности, оно содержит два мультиплексора, блок буферной пам ти, циклический формирователь адреса и блок пам ти сдвига, выход которого соединен с информационным входом циклического
0 формировател адреса, вход сброса, тактовый вход, вход синхронизации, первый, второй и третий выходы которого подключены соответственно к входу начальной установки , тактовому входу и входу синхронизации
5 устройства, информационному входу дешифратора адреса, четвертому разрешающему входу и входу операции блока управлени , разрешающий вход дешифратора адреса соединен с вторым выходом
0 циклического формировател адреса, вход разрешени обращени блока буферной пам ти подключен к второму выходу блока управлени , первый, второй и третий информационные входы, первый и второй уп5 .равл ющие входы и выход первого мультиплексора соединены соответственно с выходами усилителей группы, выходами дешифратора адреса, информационным выходом регистра сдвига, третьим и четвертым
0 выходами блока управлени и информационным входом блока буферной пам ти, первый и второй информационные входы, управл ющий вход и выход второго мультиплексора подключены соответственно к
5 первому выходу циклического формировател адреса, адресному входу устройства, п тому выходу блока управлени и адресному входу блока буферной пам ти, вход записи которого соединен с первым выходом
0 блока управлени , информационный вход, тактовый вход и вход сброса регистра сдвига подключены соответственно к выходу блока буферной пам ти, шестому выходу блока управлени и входу начальной уста5 новки устройства, а вход младшего разр да регистра сдвига вл етс информационным входом устройства.
2. Устройство поп.1,отличающее- с тем, что блок управлени содержит три дешифратора, два триггера, п ть элементов
ИЛИ и четыре элемента И, причем первый, второй и третий входы и выход первого элемента ИЛИ соединены соответственно с входом синхронизации и входом начальной установки блока, первым выходом первого дешифратора и входами сброса обоих триггеров , разрешающий вход, информационный вход, второй и третий выходы первого дешифратора подключены соответственно к тактовому входу и адресному входу блока, установочным входам первого и второго триггеров, первый и второй входы первого элемента И соединены соответственно с тактовым входом и вторым разрешающим входом блока, первый и второй входы и выход второго элемента И подключены соответственно к тактовому входу блока, выходу третьего элемента И и первому входу второго элемента ИЛИ,второй и третий входы и выход которого соединены соответственно с выходами второго дешифратора, четвертого элемента И и вторым выходом блока, первый и второй входы и выход третьего элемента ИЛИ подключены соответственно к выходу четвертого элемента ИЛИ, первому выходу третьего дешифратора и третьему входу первого элемента И, информационный вход и второй выход третьего дешифратора соединены соответственно с адресным входом блока и входами четвертого элемента ИЛИ, выход которого подключен к п тому выходу блока, первый и второй входы и выход п того элемента ИЛИ соединены соответственно с выходами первого и второго элементов И и шестым выходом блока, первый и второй входы и выход третьего элемента И подключены соответственно к первому разрешающему входу блока, выходу четвертого элемента ИЛИ и первому выходу блока, первый и второй входы четвертого
элемента И соединены соответственно с третьим разрешающим входом блока и выходом четвертого элемента ИЛИ, выходы первого и второго триггеров подключены соответственно к третьему и четвертому выходам блока, а информационный вход и первый-четвертый разрешающие входы
второго дешифратора соединены соответствен ко с входом операции, тактовым входом
и четвертым разрешающим входом блока,
выходами первого триггера и четвертого элемента ИЛИ.
3. Устройство по п.1, о т л и ч а ю щ е е- с тем, что циклический формирователь адреса содержит счетчик, элемент И, тригrep и элемент задержки, вход и выход которого соединены соответственно с тактовым входом формировател и первым входом элемента И, первый и второй входы сброса, установочный вход и выход триггера подключены соответственно к входу сброса формировател , выходу элемента И, выходу переполнени счетчика и второму выходу формировател , а счетный вход, вход записи , информационный вход, вход сброса, выход старших разр дов, выход младших разр дов и выход j-ro разр да счетчика соединены соответственно с тактовым входом, входом синхронизации, информационным входом, входом сброса, первым и третьим
выходами формировател и вторым входом элемента И.
if
s5 II
ъ
WffftfiM UHff
t lC969l
(Риг. г
ftfcJ
Риг. 4
Фиг.5
ЗыВод информации из У ЦВМ
ы п п п п п п п п п п п п
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU894671986A SU1695314A1 (ru) | 1989-04-03 | 1989-04-03 | Устройство дл ввода информации |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU894671986A SU1695314A1 (ru) | 1989-04-03 | 1989-04-03 | Устройство дл ввода информации |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1695314A1 true SU1695314A1 (ru) | 1991-11-30 |
Family
ID=21438598
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU894671986A SU1695314A1 (ru) | 1989-04-03 | 1989-04-03 | Устройство дл ввода информации |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1695314A1 (ru) |
-
1989
- 1989-04-03 SU SU894671986A patent/SU1695314A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 1238094,кл. G 06 F 13/00, 1984. Авторское свидетельство СССР № 926641, кл. G 06 F 13/00, 1980. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7278072B2 (en) | Method and auxiliary device for testing a RAM memory circuit | |
| SU1695314A1 (ru) | Устройство дл ввода информации | |
| SU1251711A1 (ru) | Устройство дл контрол цифровых объектов | |
| SU519874A1 (ru) | Устройство асинхронной пространственно-временной коммутации | |
| RU1833857C (ru) | Устройство дл вывода информации | |
| SU1388951A1 (ru) | Буферное запоминающее устройство | |
| SU1633418A1 (ru) | Устройство управлени доступом к пам ти дл обмена массивами данных в многопроцессорной системе | |
| SU1376087A1 (ru) | Устройство дл тестового контрол и диагностики цифровых модулей | |
| SU1104498A1 (ru) | Устройство дл сопр жени | |
| SU1711235A1 (ru) | Устройство дл формировани тестов пам ти | |
| SU511710A1 (ru) | Устройство дл преобразовани структуры дискретной информации | |
| SU1589288A1 (ru) | Устройство дл выполнени логических операций | |
| SU1290325A1 (ru) | Многоканальное устройство дл подключени источников информации к общей магистрали | |
| SU1597881A1 (ru) | Устройство дл контрол дискретных сигналов | |
| SU1619244A1 (ru) | Устройство дл ввода информации | |
| SU1149312A1 (ru) | Устройство дл контрол микросхем оперативной пам ти | |
| SU1282147A1 (ru) | Устройство дл управлени доступом к пам ти | |
| SU604160A1 (ru) | Устройство автоматического выравнивани времени распространени при передаче дискретных сообщений по параллельным каналам | |
| SU1053095A1 (ru) | Устройство дл сопр жени с ЭВМ | |
| SU1302291A1 (ru) | Устройство дл цифровой записи и считывани речевых сигналов | |
| SU1474739A1 (ru) | Динамическое запоминающее устройство | |
| SU1529293A1 (ru) | Устройство дл формировани тестовой последовательности | |
| SU1277434A1 (ru) | Устройство коммутации абонентских линий | |
| SU1742823A1 (ru) | Устройство дл сопр жени процессора с пам тью | |
| SU1275413A1 (ru) | Устройство дл генерировани кодов заданного веса |