SU1674000A1 - Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени - Google Patents
Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени Download PDFInfo
- Publication number
- SU1674000A1 SU1674000A1 SU884625621A SU4625621A SU1674000A1 SU 1674000 A1 SU1674000 A1 SU 1674000A1 SU 884625621 A SU884625621 A SU 884625621A SU 4625621 A SU4625621 A SU 4625621A SU 1674000 A1 SU1674000 A1 SU 1674000A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- signal
- level
- output
- impulses
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 9
- 230000007704 transition Effects 0.000 claims abstract description 5
- 238000009434 installation Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 2
- 241001270131 Agaricus moelleri Species 0.000 description 1
- 108090001007 Interleukin-8 Proteins 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
Landscapes
- Measurement Of Current Or Voltage (AREA)
Abstract
Изобретение относитс к электроизмерительной технике и может быть использовано дл контрол полезного сигнала и импульсов помехи с уплощенной вершиной, наложенных как на посто нный, так и на переменный входной полезный сигнал. С целью расширени функциональных возможностей за счет обеспечени контрол уровн сложного сигнала, содержащего низкочастотную составл ющую и наложенные на нее импульсы-всплески и импульсы-спады, в способе дополнительно сравнивают результирующий сигнал с вторым опорным уровнем, равным по модулю первому, но противоположным по знаку, и измер ют величину входного сигнала в моменты перехода результирующего сигнала с уровн , превышающего по модулю второй опорный уровень, на уровень, меньший опорного. В устройстве, реализующем способ, полезный сигнал с помехой поступает на аналого-цифровой преобразователь (АЦП) 11, первый вход сумматора 3 и через инвертор 1 и линию 2 задержки на второй вход сумматора 3, с выхода которого результирующий сигнал поступает на компараторы 4 и 5, на вторые входы которых поступают опорные сигналы с источников 6 и 7 опорного напр жени . Сигналы с выходов компараторов 4 и 5 через элемент ИЛИ 8 запускают триггер 9, который запускает АЦП 11 и через элемент 10 задержки устанавливаетс в исходное состо ние. 2 с.п. ф-лы, 2 ил.
Description
(21)4625621/21 (22)26.12.88 (46)30.08.91. Бюл. №32
(71)Львовский политехнический институт им. Ленинского комсомола
(72)О. М. Доронина, Г. Н Лавров и В. М. Ванько
(53)621.317.7(088.8)
(56)Авторское свидетельство СССР N 1291887, кл. G 01 R 19/04, 1985
Авторское свидетельство СССР № 1170363, кл. G 01 R 19/04,1981. (54) СПОСОБ КОНТРОЛЯ ИМПУЛЬСОВ С УПЛОЩЕННОЙ ВЕРШИНОЙ И УСТРОЙСТВО ДЛЯ ЕГО ОСУЩЕСТВЛЕНИЯ
(57)Изобретение относитс к электроизмерительной технике и может быть использовано дл контрол полезного сигнала и импульсов помехи с уплощенной вершиной, наложенных как на посто нный, так и на переменный входной полезный сигнал. С целью расширени функциональных возможностей за счет обеспечени контрол уровн сложного сигнала, содержащего
низкочастотную составл ющую и наложенные на нее импульсы-всплески и импульсы- спады, в способе дополнительно сравнивают результирующий сигнал с вторым опорным уровнем, равным по модулю первому, но противоположным по знаку, и измер ют величину входного сигнала в моменты перехода результирующего сигнала с уровн , превышающего по модулю второй опорный уровень, на уровень, меньший опорного. В устройстве, реализующем способ , полезный сигнал с помехой поступает на аналого-цифровой преобразователь (АЦП) 11, первый вход сумматора 3 и через инвертор 1 и линию 2 задержки - на второй вход сумматора 3, с выхода которого результирующий сигнал поступает на компараторы 4 и 5. на вторые входы которых поступают опорные сигналы с источников б и 7 опорного напр жени . Сигналы с выходов компараторов 4 и 5 через элемент ИЛИ 8 запускают триггер 9, который запускает АЦП 11 и через элемент 10 задержки устанавливаетс в исходное состо ние 2 с п ф-лы, 2 ил
С
Изобретение относитс к электроизмерительной технике и может быть использовано дл контрол сложного полезного сигнала, состо щего из импульсов помехи с уплощенной вершиной наложенных как на посто нную, так и на переменную составл ющую сигнала.
Целью изобретени вл етс расширение функциональных возможностей за счет обеспечени контрол уровн сложного cm - нала, содержащего низкочастотную составл ющую и наложенные на нее импульсы- всплески и импульсы-спады
Способ контрол импульсов с уплощенной вершиной заключаетс в инвертировании входного сигнала и его задержке во времени, суммировании с исходным сигналом , сравнении результирующего сигнала с опорными равными по модулю положительным и отрицательным уровн ми с определением моментов времени переходов этого сигнала с уровн , превышающего по модулю опорные, на уровень, меньший по модулю опорных, и измерении в эти моменты времени значени входного сигнала.
На фиг. 1 представлена схема устройства дл осуществлени способа контрол импульсов с уплощенной вершиной; на фиг. 2 временные диаграммы его работы.
Устройство содержит инвертор 1, линию 2 задержки, сумматор 3, компараторы 4, 5, источники б, 7 опорного напр жени , элемент ИЛ И 8, триггер 9, элемент 10 задержки и аналого-цифровой преобразователь 11. Первый вход сумматора 3 соединен с входом 12, входом аналого-цифрового преобразовател 11 и входом инвертора 1, выход которого через линию 2 задержки соединен с вторым входом сумматора 3 Первые входы компараторов 4 и 5 соединены с выходом сумматора 3. вторые входы компараторов 4 и 5 соединены с выходами соответственно источников 6 и 7 опорного напр жени , а выходы компараторов 4 и 5 через два входа элемента ИЛИ 8 соединены с входом установки в единицу триггера 9. Выход триггера 9 соединен с входом управлени аналого-цифрового преобразовател 11 и через элемент 10 задержки с входом установки в нуль триггера 9. Выход 13 аналого-цифрового преобразовател вл етс выходом устройства.
Устройство работает следующим образом .
Входной суммарный сигнал U(t) (полезный плюс помеха) инвертируетс инвертором 1 (фиг. 2а), затем задерживаетс линией 2 задержки на врем т(фиг. 26):
Т ;Ј Гпл в Гзд,
где тплв минимально возможна длительность плоской вершины импульса.
Тзэ - суммарное врем задержки срабатывани блоков 2,4(5), 8. 9, 11, после чего складываетс сумматором 3 с исходным сигналом.
В реальных системах скорость изменени уровн полезного сигнала по модулю ограничиваетс сверху некоторым значением Do/ т, где Uo - опорное напр жение, а скорость изменени по модулю уровн импульса помехи по фронту всегда выше этого значени . При этом во врем поступлени на вход устройства только полезного сигнала уровень напр жени на выходе сумматора 3 по модулю не превышает значени Do При по влении импульса помехи с уплощенной вершиной по его переднему и заднему фронтам формируютс разнопол рные скачки напр жени (фиг. 2в), превышающие по модулю уровень Uo, выход за пределы которых осуществл етс соответственно при достижении импульса помехи своей уплощенной вершины и его окончании. Поэтому сиг кал Uc (t) с выхода сумматора 3 сравниваетс компараторами 4 и 5 соответственно с опорными напр жени ми U0 и -U0 с выходов соответственно источников б и 7. При выполнении условий
Us(t)U0, U W -Uo (2)
0 на выходах соответственно компараторов 4 и 5 формируютс импульсы (фиг. 2г, д, е), поочередно управл ющие по своим задним фронтам установкой триггера 9 в единичное состо ние (фиг. 2ж). При установке послед5 него в 1 срабатывает аналого-цифровой преобразователь 11, преобразу текущий уровень U(t) в цифровой код. Через некоторое врем после установлени триггера 9 в 1, определ емое элементом 10 задержки
0 и не меньшее, чем максимально возможное врем срабатывани преобразовател 11, этот триггер устанавливаетс в нулевое состо ние, указыва тем самым на наличие на выходе АЦП либо цифрового кода уровн
Claims (2)
- 01. Способ контрол импульсов с уплощенной вершиной, заключающийс в инвертировании входного сигнала, задержке во времени и суммировании с исходным, сравнении результирующего сигнала с пер5 вым опорным уровнем и измерении в моменты перехода этого сигнала с уровн , превышающего по модулю первый опорный , на уровень, меньший по модулю опорного уровн , отличающийс тем, что,0 с целью расширени функциональных возможностей за счет обеспечени контрол уровн сложного сигнала, содержащего низкочастотную составл ющую и наложенные на нее импульсы-всплески и импульсы5 спады.производ тсравнениерезультирующего сигнала с вторым опорным уровнем, равным по модулю первому, но противоположным по знаку, измер ют значени входного сигнала в момент перехода результи0 рующего сигнала с уровн , превышающего по модулю второй опорный уровень, на уровень, меньший опорного, причем модуль опорных уровней определ етс между границами скорое™ изменени по фронту импульса помехи5 и скорости изменени полезного сигнала.
- 2. Устройство контрол импульсов с уплощенной вершиной, содержащее сумматор , первый вход которого вл етс входом устройства и через инвертор и линию задержки соединен со своим вторым входом,о т личающеес тем, что. с целью расширени функциональных возможностей за счет обеспечени контрол уровн сложного сигнала, содержащего низкочастотную составл ющую и наложенные на нее импульсы-всплески и импульсы-спады, повышени точности контрол , в него введены два компаратора, первые входы которых соединены с выходом сумматора, первый вход которого соединен с входом аналоге-цифротП0вого преобразовател , выход которого вл етс выходом устройства, а вход управлени соединен с выходом триггера и входом элемента задержки, выход которого соединен с входом установки в О триггера, вход установки в 1 которого соединен с выходом элемента ИЛИ, два входа которого соединены с соответствующими выходами компараторов, вторые входы которых соединены с выходами источников опорного напр жени соответственно.В5,1/
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884625621A SU1674000A1 (ru) | 1988-12-26 | 1988-12-26 | Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884625621A SU1674000A1 (ru) | 1988-12-26 | 1988-12-26 | Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1674000A1 true SU1674000A1 (ru) | 1991-08-30 |
Family
ID=21417528
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU884625621A SU1674000A1 (ru) | 1988-12-26 | 1988-12-26 | Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1674000A1 (ru) |
-
1988
- 1988-12-26 SU SU884625621A patent/SU1674000A1/ru active
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3961271A (en) | Pulse width and amplitude screening circuit | |
| US3944753A (en) | Apparatus for distinguishing voice and other noise signals from legitimate multi-frequency tone signals present on telephone or similar communication lines | |
| CN110988961B (zh) | 信号处理方法、装置和探测系统 | |
| SU1674000A1 (ru) | Способ контрол импульсов с уплошенной вершиной и устройство дл его осуществлени | |
| US4528549A (en) | Bipolar digitizer having compression capability | |
| US3663955A (en) | Apparatus for detecting error direction to establish the balanced state of a bridge circuit | |
| SU1509946A1 (ru) | Устройство дл нелинейной коррекции дискретного сигнала | |
| SU1525596A1 (ru) | Устройство порогового контрол среднеквадратического значени переменного напр жени | |
| SU1126888A1 (ru) | Способ измерени посто нной составл ющей периодического сигнала | |
| SU1667171A1 (ru) | Устройство дл определени параметров переходного процесса | |
| JPS5597737A (en) | Phase-synchronous oscillator | |
| SU1698826A1 (ru) | Преобразователь отклонени сопротивлени в код | |
| SU1615869A1 (ru) | Устройство дл определени моментов по влени экстремумов | |
| SU1453332A1 (ru) | Устройство дл измерени амплитуды импульсных сигналов | |
| SU1166146A1 (ru) | Логарифмический преобразователь | |
| SU750402A1 (ru) | Устройство дл измерени динамических параметров электронных блоков | |
| SU625306A1 (ru) | Электронный коммутатор | |
| SU1654757A1 (ru) | Способ определени шквала и устройство дл его осуществлени | |
| SU1280393A1 (ru) | Измеритель среднеквадратического значени скорости случайного процесса | |
| SU1629976A1 (ru) | Устройство дл сравнени аналоговых сигналов | |
| SU940080A1 (ru) | Устройство дл измерени нестабильности частоты | |
| SU1707554A1 (ru) | Преобразователь амплитуды импульсов в посто нное напр жение | |
| GB1535513A (en) | Periodic waveform voltage level detecting apparatus | |
| SU1580283A1 (ru) | Цифровой омметр | |
| SU1150570A1 (ru) | Способ измерени коэффициентов электрической мощности и устройство дл его осуществлени |