[go: up one dir, main page]

SU1185600A1 - Управляемый делитель частоты - Google Patents

Управляемый делитель частоты Download PDF

Info

Publication number
SU1185600A1
SU1185600A1 SU833658907A SU3658907A SU1185600A1 SU 1185600 A1 SU1185600 A1 SU 1185600A1 SU 833658907 A SU833658907 A SU 833658907A SU 3658907 A SU3658907 A SU 3658907A SU 1185600 A1 SU1185600 A1 SU 1185600A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
key
bus
inputs
Prior art date
Application number
SU833658907A
Other languages
English (en)
Inventor
Valentin V Klimov
Original Assignee
Inst Gornogo Dela Sibirskogo O
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inst Gornogo Dela Sibirskogo O filed Critical Inst Gornogo Dela Sibirskogo O
Priority to SU833658907A priority Critical patent/SU1185600A1/ru
Application granted granted Critical
Publication of SU1185600A1 publication Critical patent/SU1185600A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.
Цель изобретения - расширение -5
функциональных возможностей путем обеспечения возможности использования разрядных выходов счетчика импульсов и управления коэффициентом деления. Ю
На фиг. 1 изображена электрическая структурная схема управляемого делителя частоты; на фиг. 2 - электрическая функциональная схема ключа (импульсного ключа с запоминанием 15 сигнала управления и с разрешением коммутации входного импульса на выход этого ключа)', на фиг. 3 - временные диаграммы, поясняющие работу ключа. 20
Управляемый делитель частоты содержит счетчик 1 импульсов, инверсные выходы триггеров 2-5 каждого из разрядов которого соединены с первыми входами соответствующих элементов И-НЕ 6-9, вторые входы которых соединены с шиной 10 кода коэффициента деления, выходы - с соответствующими входами элемента И 11, выход которого соединен с управляющим входом ключа 12, вход синхронизации которого соединен с входной шиной 13, первый выход - со счетным входом первого триггера 2 счетчика 1 импульсов, входы сброса второго 3 и после- 35 Дующих триггеров 4 и 5 которого соединены между собой, элемент ИЛИ 14, шину 15 управления, первую, .вторую и третью выходные шины 16 - 18 соответственно, вход разрешения ком- 40 мутации на третий выход ключа 12 соединен с шиной 15 управления, второй и третий выходы ключа 12 соединены соответственно с первой и второй выходными шинами 16 и 17 45
и соответственно с первым и вторым входами элемента ИЛИ 14, выход которого соединен с входами сброса первого и второго триггеров 2 и 3 счетчика 1 импульсов, разрядные выходы которого соединены с третьей выходной шиной 18.
Ключ 12 управляемого делителя :частоты содержит первый и второй элементы НЕ 19 и 20, соответственно первый, второй, третий, четвертый и пятый элементы ИЛИ-НЕ 21 - 25 и элемент И 26, причем первый вход первого элемента ИЛИ-НЕ 21 соединен с первым выходом 27 ключа 12, с выходом второго элемента ИЛИ-НЕ 22, с первым входом элемента И 26 и с первым входом третьего элемента ИЛИ-НЕ 23, выход которого соединен с вторым выходом 28 ключа 12, с первым входом второго элемента ИЛИ-НЕ 22 и с· первым входом четвертого элемента ИЛИ-НЕ 24, второй вход которого соединен с вторым входом первого элемента ИЛИ-НЕ 21, с вторым входом элемента И 26, третийвход которого соединен с входом 29 разрешения коммутации на- третий выход 30 ключа 12, соединенный с выходом элемента И 26, й с выходом пятого элемента ИЛИ-НЕ 25, первый вход которого соединен с выходом первого элемента ИЛИ-НЕ 21 и с вторым входом второго элемента ИЛИ-НЕ 22,третий выход которого соединен с вторым входом третьего элемента ИЛИ-НЕ 23, с выходом первого элемента НЕ 19, вход которого соединен с входом 31 синхронизации ключа 12, и с вторым входом пятого элемента ИЛИ-НЕ 25, третий вход которого соединен с третьим входом второго элемента ИЛИ-НЕ 22 и с выходом четвертого элемента ИЛИ-НЕ 24,третий вход которого соединен с .
1185600
4
управляющим входом 32 ключа 12 и через второй элемент НЕ 20 - с третьим входом первого элемента
ИЛИ-НЕ 21.
Управляемый делитель частот рабо- 5 тает следующим образом.
Пусть на шине 15 присутствует * единичный уровень, при этом коэффициент деления устройства равен К, а выходная частота снимается с ши- 10 ны 17.
В исходном состоянии триггеры 2-5 счетчика 1 находятся в нулевом состоянии, на шине 10 установлен код коэффициента деления К, на выхо- 15 де элемента 11 имеется нулевой уровень, который при помощи ключа
12 коммутирует импульсы с шины
13 на первый выход ключа 12. Импульсы с шины 13 считаются счетчиком 1. 20
В момент действия импульса на
шине 13, когда содержимое счетчика 1 соответствует коду на шине 10, на выходе элемента 11 появляется· единичный уровень, который комму- 25 тирует этот же импульс с шины 13 на шину 17. Этот же импульс проходит через элемент 14 и устанавливает счетчик 1 (и все устройство) в исходное состояние.
Таким образом, устройство делит частоту импульсов на шине 13 на значение коэффициента деления, равное К, где К = 1,2,3... При К=0 выходныё импульсы на шине 17 отсутствуют .
Пусть на шине 15 присутствует нулевой уровень, при этом коэффициент деления устройства равен К+1, а выходная частота снимается с шин 16.
40
Устройство в этом случае работает аналогично описанному. Отличия состоят в том, что единичный уровень на выходе элемента 11 коммутирует лишь следующий за этим моментом импульс с шины 13 на второй выход ключа 12. Импульс с второго выхода ключа, пройдя через элемент 14, устанавливает счетчик 1 '(и все устройство) в исходное состояние.
Таким образом, устройство делит частоту импульсов на шине 13 на значение коэффициента деления, равное К+1, где К = 0,1,2...
На шине 18 в обоих случаях имеется код, соответствующий числу импульсов на шине 13, появившихся после появления импульса на шинах 16 или 17.
Рассмотрим подробнее работу ключа 12. В исходном состоянии на входе 32 имеется нулевой уровень, а на входе 29 - единичный.
Импульс 33 (фиг. 3 ) поступает
на вход 31, в результате чего на выходе элемента 19 устанавливается нулевой уровень. На всех входах элемента 22 имеется нулевой уровень, поэтому на выходе 27 устанавливается единичный уровень (фиг. Зг). С выхода элемента 25 на вход элемента 26 поступает нулевой уровень, поэтому на выходе 30 будет такой же уровень (фиг. зе).
Следующий импульс 34, поданный на вход 31, снова проходит на выход 27, Пусть во время действия импульса 34 уровень на входе '32 изменится · с нулевого на единичный (импульс 35, фиг. ЗК). До появления импульса 36 на выходе элемента 24 имелся единич|ный уровень, а на выходе элемента 21 ,'нулевой. Подача импульса 35 на вход 32 и прекращение действия импульса 37 на выходе элемента 20 (фиг. Зб) во время действия импульса 34 на входе 31 приводит к установке нулевых уровней на выходах элементов 21 и 24. При этом на всех входах элемента 25 устанавливается нулевой уровень, а на выходе этого элемента - единичный уровень, который, поступая на вход элемента 26, позволяет сформировать на выходе 30 импульс 36 (фиг. Зе).
Последующие импульсы с входа 31 проходят (фиг. Зр на выход 28 (до смены уровня на входе 32 и окончания импульса на входе 31).
I185600
фиг 2
1185600
34
а гп п
35
. I I
I I
ΓΊ .
ΓΊ
-
- Ϊ
ί
ί
ί
ί
Ψυδ. δ

Claims (2)

1. УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ, содержащий счетчик импульсов, инверсные выходы триггеров каждого из разрядов которого соединены с первыми входами соответствующих элементов И-НЕ, вторые входы которых соединены с шиной кода коэффициента деления, выходы - с соответствующими входами элемента И, выход которого соединен с управляющим входом ключа, вход синхронизации которого соединен с входной шиной, первый выход - со счетным входом первого триггера счетчика импульсов, входы сброса второго и последующих триггеров которого соединены между собой, элемент ИЛИ и первую выходную шину, отличающийся тем, что, с целью расширения функциональных возможностей путем обеспечения возможности использования разрядных выходов счетчика импульсов и управления коэффициентов деления, в него введены шина управления, вторая и третья выходные шины, а ключ имеет третий выход и вход разрешения коммутации на третий выход ключа, причем вход разрешения коммутации на третий выход ключа соединен с шиной управления, второй и третий выходы ключа соединены соответственно с первой и второй выходными шинами и с первым и вторым входами элемента ИЛИ, выход которого соединен с входами сброса первого и второго триггеров счетчика импульсов, разрядные выходы которого соединены с третьей выходной шиной.
2. Делитель по п. 1, отличающийся тем, что ключ содержит первый и второй элементы НЕ, первый, второй, третий, четвертый и пятый элементы ИЛИ-НЕ и элемент И,, причем первый вход первого элемента ИЛИ-НЕ соединен с первым выходом . ключа, с выходом второго элемента ИЛИ-НЕ, с первым входом элемента И и с первым входом третьего элемента ИЛИ-НЕ, выход которого соединен с вторым выходом ключа, с первым входом второго элемента ИЛИ-НЕ и с первым входом четвертого элемента ИЛИ-НЕ, второй вход которого соединен с вторым входом первого элемента ИЛИ-НЕ, с вторым входом элемента И, третий вход которого соединен с входом разрешения коммутации на третий выход ключа, соединенный с выходом элемента И, и с выходом пятого элемента ИЛИ-НЕ, первый вход которого соединен с выходом первого элемента ИЛИ-НЕ и с вторым входом второго элемента ИЛИ-НЕ, третий вход которого соединен с вторым входом третьего элемента ИЛИ-НЕ, с выходом первого элемента НЕ, вход которого соединен с входом синхронизации ключа, и с вторым входом
1185600
пятого-элемента ИЛИ-НЕ, третий вход которого соединен с третьим входом второго элемента ИЛИ-НЕ и с выходом четвертого элемента ИЛИ-НЕ, третий
вход которого соединен с управляющим входом ключа и через второй элемент НЕ - с третьим входом первого элемен Та ИЛИ-НЕ.
SU833658907A 1983-11-03 1983-11-03 Управляемый делитель частоты SU1185600A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833658907A SU1185600A1 (ru) 1983-11-03 1983-11-03 Управляемый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833658907A SU1185600A1 (ru) 1983-11-03 1983-11-03 Управляемый делитель частоты

Publications (1)

Publication Number Publication Date
SU1185600A1 true SU1185600A1 (ru) 1985-10-15

Family

ID=21087791

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833658907A SU1185600A1 (ru) 1983-11-03 1983-11-03 Управляемый делитель частоты

Country Status (1)

Country Link
SU (1) SU1185600A1 (ru)

Similar Documents

Publication Publication Date Title
US4041403A (en) Divide-by-N/2 frequency division arrangement
US3515997A (en) Circuit serving for detecting the synchronism between two frequencies
US3713026A (en) Apparatus for generating pulse trains with predetermined adjacent pulse spacing
SU1185600A1 (ru) Управляемый делитель частоты
US3976867A (en) Calculator timer with simple base-6 correction
SU1034162A1 (ru) Устройство дл формировани серий импульсов
US3555295A (en) Parallel counter
US3613014A (en) Check circuit for ring counter
SU641658A1 (ru) Многопрограмный делитель частоты
SU1304016A1 (ru) Устройство дл определени наименьшего общего кратного чисел
SU1172004A1 (ru) Управл емый делитель частоты
SU553749A1 (ru) Пересчетное устройство
SU1091351A1 (ru) Делитель частоты следовани импульсов с регулируемой длительностью импульсов
SU1280610A1 (ru) Устройство дл сравнени чисел
SU997255A1 (ru) Управл емый делитель частоты
SU1193658A1 (ru) Устройство дл сравнени двоичных чисел
SU951711A1 (ru) Цифровой делитель частоты следовани импульсов
SU716041A1 (ru) Устройство дл определени количества едениц в двоичном числе
SU921094A1 (ru) Дес тичный счетчик
SU1166294A1 (ru) Распределитель
SU1115238A1 (ru) Управл емый делитель частоты следовани импульсов
SU553737A1 (ru) Устройство синхронизации
SU1485224A1 (ru) Устройство для ввода информации
SU930626A1 (ru) Устройство дл задержки импульсов
SU894697A1 (ru) Устройство дл ввода информации