RU2011129015A - LOW ACTIVE CONTROL INPUT SHAPER - Google Patents
LOW ACTIVE CONTROL INPUT SHAPER Download PDFInfo
- Publication number
- RU2011129015A RU2011129015A RU2011129015/08A RU2011129015A RU2011129015A RU 2011129015 A RU2011129015 A RU 2011129015A RU 2011129015/08 A RU2011129015/08 A RU 2011129015/08A RU 2011129015 A RU2011129015 A RU 2011129015A RU 2011129015 A RU2011129015 A RU 2011129015A
- Authority
- RU
- Russia
- Prior art keywords
- input
- inputs
- inverter
- output
- elements
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
- Electronic Switches (AREA)
Abstract
Формирователь парафазного сигнала с низким активным уровнем входа управления, содержащий инвертор, элемент И-ИЛИ-НЕ, информационный унарный вход, подключенный к входу инвертора, управляющий вход, подключенный к входу второй группы входов И элемента И-ИЛИ-НЕ, и две составляющие информационного выхода, вход инвертора соединен со вторым входом первой группы входов И элемента И-ИЛИ-НЕ, выход инвертора подключен к первому входу первой группы входов И элемента И-ИЛИ-НЕ, отличающийся тем, что в схему введены два элемента И-НЕ, первые входы первого и второго элементов И-НЕ соединены с выходом и входом инвертора соответственно, вторые входы первого и второго элементов И-НЕ подключены к выходу элемента И-ИЛИ-НЕ, а выходы первого и второго элементов И-НЕ формируют парафазный сигнал и подключены к первой и второй составляющим информационного выхода формирователя соответственно.The driver of a paraphase signal with a low active level of the control input, containing an inverter, an AND-OR-NOT element, an information unary input connected to the inverter input, a control input connected to the input of the second group of inputs AND of an AND-OR-NOT element, and two information components output, the inverter input is connected to the second input of the first group of inputs AND AND-OR-NOT element, the inverter output is connected to the first input of the first group of inputs AND AND-OR-NOT element, characterized in that two AND-NOT elements are introduced into the circuit, the first inputs of the first and the second AND-NOT elements are connected to the output and input of the inverter, respectively, the second inputs of the first and second AND-NOT elements are connected to the output of the AND-OR-NOT element, and the outputs of the first and second AND-NOT elements form a paraphase signal and are connected to the first and the second component of the information output of the shaper, respectively.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2011129015/08A RU2475952C1 (en) | 2011-07-13 | 2011-07-13 | Shaper of paraphase signal with low active level of control input |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2011129015/08A RU2475952C1 (en) | 2011-07-13 | 2011-07-13 | Shaper of paraphase signal with low active level of control input |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| RU2011129015A true RU2011129015A (en) | 2013-01-20 |
| RU2475952C1 RU2475952C1 (en) | 2013-02-20 |
Family
ID=48805103
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| RU2011129015/08A RU2475952C1 (en) | 2011-07-13 | 2011-07-13 | Shaper of paraphase signal with low active level of control input |
Country Status (1)
| Country | Link |
|---|---|
| RU (1) | RU2475952C1 (en) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2618192C1 (en) * | 2016-03-09 | 2017-05-02 | федеральное государственное бюджетное образовательное учреждение высшего образования "Пермский национальный исследовательский политехнический университет" | Majority device |
| RU2664004C1 (en) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Converter of unary signal into paraphase signal with zero spacer |
| RU2664013C1 (en) * | 2017-02-21 | 2018-08-14 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук (ФИЦ ИУ РАН) | Converter of unary signal into paraphase signal with single spacer |
| RU2718221C1 (en) * | 2019-12-11 | 2020-03-31 | Федеральное государственное учреждение "Федеральный исследовательский центр "Информатика и управление" Российской академии наук" (ФИЦ ИУ РАН) | Paraphrase signal former with zero spacer |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02280411A (en) * | 1989-04-21 | 1990-11-16 | Nec Corp | D flip-flop circuit |
| FR2785739B1 (en) * | 1998-11-06 | 2001-01-05 | Suisse Electronique Microtech | MASTER-SLAVE TYPE D SWITCH |
| RU2319297C1 (en) * | 2006-08-09 | 2008-03-10 | Институт проблем информатики Российской академии наук (ИПИ РАН) | D-trigger with self-synchronous preset |
| RU2362267C1 (en) * | 2007-11-12 | 2009-07-20 | Институт проблем информатики Российской академии наук (ИПИ РАН) | Self-synchronising single-stage d flip-flop with low active level of control signal |
-
2011
- 2011-07-13 RU RU2011129015/08A patent/RU2475952C1/en active
Also Published As
| Publication number | Publication date |
|---|---|
| RU2475952C1 (en) | 2013-02-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO2016114892A3 (en) | Clock-gating cell with low area, low power, and low setup time | |
| FR2970817B1 (en) | RADIOFREQUENCY SEPARATOR | |
| WO2013063570A3 (en) | Level shifter | |
| RU2013134089A (en) | LOGIC MODULE | |
| RU2011129015A (en) | LOW ACTIVE CONTROL INPUT SHAPER | |
| IN2014DE00028A (en) | ||
| JP2016531275A5 (en) | ||
| RU2012126933A (en) | COAGER PULSE SIGNAL DETECTOR-METER | |
| EA201591613A1 (en) | DEVICE PROCESSING DATA AND METHOD OF MANAGING THEM | |
| RU2007141583A (en) | SELF-SYNCHRONOUS SINGLE-STROKE D-TRIGGER WITH HIGH ACTIVE CONTROL SIGNAL LEVEL | |
| RU2012140888A (en) | RS-TRIGGER WITH MULTI-SIGNAL INTERNAL SIGNAL REPRESENTATION | |
| RU2009111290A (en) | FREQUENCY ADAPTIVE CONTROL SYSTEM | |
| RU2007141584A (en) | SELF-SYNCHRONOUS ONE-STROKE D-TRIGGER WITH A LOW ACTIVE CONTROL SIGNAL LEVEL | |
| RU2010122360A (en) | ZERO RADIOMETER | |
| RU2007142221A (en) | G-TRIGGER WITH PARASET INPUTS WITH ZERO SPACER | |
| RU2012133874A (en) | TACT SYNCHRONIZATION DEVICE | |
| RU2007141585A (en) | SELF-SYNCHRONOUS TWO-STAGE D-TRIGGER WITH HIGH ACTIVE CONTROL SIGNAL LEVEL | |
| RU2012139007A (en) | COMPONENT TRANSISTOR | |
| RU2013112037A (en) | AC VOLTAGE REGULATOR | |
| RU2012138775A (en) | MULTI-CHANNEL SOLID LOAD CONTROLLER | |
| RU2013130647A (en) | VISION TRAINING AND CORRECTION DEVICE | |
| RU2012140351A (en) | PULSE OPTICAL RADIATION RECEIVER | |
| RU2015121980A (en) | SINGLE-POLE KILOVOLMETER | |
| RU2012142659A (en) | PULSE SELECTOR | |
| RU2007142220A (en) | COMBINED G-TRIGGER WITH A SINGLE SPACER |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PD4A | Correction of name of patent owner |