[go: up one dir, main page]

RU2011153249A - Электронное устройство - Google Patents

Электронное устройство Download PDF

Info

Publication number
RU2011153249A
RU2011153249A RU2011153249/28A RU2011153249A RU2011153249A RU 2011153249 A RU2011153249 A RU 2011153249A RU 2011153249/28 A RU2011153249/28 A RU 2011153249/28A RU 2011153249 A RU2011153249 A RU 2011153249A RU 2011153249 A RU2011153249 A RU 2011153249A
Authority
RU
Russia
Prior art keywords
conductive path
path
branch
paths
electronic device
Prior art date
Application number
RU2011153249/28A
Other languages
English (en)
Other versions
RU2500053C2 (ru
Inventor
Хироюки МОРИВАКИ
Original Assignee
Шарп Кабусики Кайся
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Шарп Кабусики Кайся filed Critical Шарп Кабусики Кайся
Publication of RU2011153249A publication Critical patent/RU2011153249A/ru
Application granted granted Critical
Publication of RU2500053C2 publication Critical patent/RU2500053C2/ru

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Liquid Crystal (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

1. Электронное устройство, содержащее:электронную схему, сформированную как единое целое с подложкой;первую токопроводящую дорожку, соединенную с соединительной клеммой, выполненной с возможностью электрического соединения с внешним устройством, обеспечиваемым независимо от электронной схемы;вторую токопроводящую дорожку, выполненную с возможностью вывода через нее выходного сигнала электронной схемы за пределы электронной схемы; икоммутационную секцию, выполненную с возможностью переключения первой токопроводящей дорожки и второй токопроводящей дорожки между электрически замкнутым состоянием и электрически разомкнутым состоянием заданное число раз.2. Электронное устройство по п.1, в которомв случае, когда (i) первая токопроводящая дорожка имеет ответвляющуюся дорожку, отходящую от основной токопроводящей дорожки, а вторая токопроводящая дорожка имеет две или более поперечных дорожек, пересекающих ответвляющуюся дорожку в коммутационной секции, или (ii) первая токопроводящая дорожка имеет ответвляющуюся дорожку, отходящую от основной токопроводящей дорожки, причем ответвляющаяся дорожка имеет две или более поперечных дорожек, пересекающих вторую токопроводящую дорожку в коммутационной секции,указанные две или более поперечных дорожек выполнены с возможностью по отдельности электрически соединяться с ответвляющейся дорожкой или второй токопроводящей дорожкой.3. Электронное устройство по п.2, в котором:в случае (i) или (ii) две или более поперечных дорожек расположены выше или ниже ответвляющейся токопроводящей дорожки или второй токопроводящей дорожки, при этом между двумя или более поперечны

Claims (17)

1. Электронное устройство, содержащее:
электронную схему, сформированную как единое целое с подложкой;
первую токопроводящую дорожку, соединенную с соединительной клеммой, выполненной с возможностью электрического соединения с внешним устройством, обеспечиваемым независимо от электронной схемы;
вторую токопроводящую дорожку, выполненную с возможностью вывода через нее выходного сигнала электронной схемы за пределы электронной схемы; и
коммутационную секцию, выполненную с возможностью переключения первой токопроводящей дорожки и второй токопроводящей дорожки между электрически замкнутым состоянием и электрически разомкнутым состоянием заданное число раз.
2. Электронное устройство по п.1, в котором
в случае, когда (i) первая токопроводящая дорожка имеет ответвляющуюся дорожку, отходящую от основной токопроводящей дорожки, а вторая токопроводящая дорожка имеет две или более поперечных дорожек, пересекающих ответвляющуюся дорожку в коммутационной секции, или (ii) первая токопроводящая дорожка имеет ответвляющуюся дорожку, отходящую от основной токопроводящей дорожки, причем ответвляющаяся дорожка имеет две или более поперечных дорожек, пересекающих вторую токопроводящую дорожку в коммутационной секции,
указанные две или более поперечных дорожек выполнены с возможностью по отдельности электрически соединяться с ответвляющейся дорожкой или второй токопроводящей дорожкой.
3. Электронное устройство по п.2, в котором:
в случае (i) или (ii) две или более поперечных дорожек расположены выше или ниже ответвляющейся токопроводящей дорожки или второй токопроводящей дорожки, при этом между двумя или более поперечными дорожками и ответвляющейся дорожкой или второй токопроводящей дорожкой находится изолирующая пленка.
4. Электронное устройство по п.1, в котором:
вторая токопроводящая дорожка содержит вторые токопроводящие дорожки, предназначенные для различных типов выходных сигналов электронной схемы;
первая токопроводящая дорожка имеет ответвляющиеся дорожки, отходящие от основной дорожки, причем число ответвляющихся дорожек равно или больше числа вторых токопроводящих дорожек;
при этом вторые токопроводящие дорожки выполнены с возможностью электрического соединения с ответвляющимися дорожками в соответствующих коммутационных секциях.
5. Электронное устройство по п.4, в котором:
ответвляющиеся дорожки выполнены таким образом, что они пересекают основную дорожку первой токопроводящей дорожки, причем между ответвляющейся дорожкой и основной дорожкой первой токопроводящей дорожкой находится изолирующая пленка.
6. Электронное устройство по любому из пп.1-5, в котором:
основная дорожка первой токопроводящей дорожки пересекает клеммную дорожку, причем между основной дорожкой первой токопроводящей дорожки и клеммной дорожкой находится изолирующая пленка, а клеммная дорожка соединена с соединительной клеммой.
7. Электронное устройство по любому из пп.1-5, в котором:
каждая вторая токопроводящая дорожка пересекает ведущую дорожку, причем между второй токопроводящей дорожкой и ведущей дорожкой находится изолирующая пленка, при этом ведущая дорожка электрически соединена с соответствующей дорожкой, на которую подается выходной сигнал, подлежащий выводу из электронной схемы.
8. Электронное устройство по п.7, в котором:
длина ведущей дорожки такова, что величина емкости, образующейся в месте пересечения ведущей дорожки и второй токопроводящей дорожки, не превышает заданного значения.
9. Электронное устройство по любому из пп.1-5, в котором:
электронная схема включает в себя электронные схемы, последовательно соединенные друг с другом, причем первая токопроводящая дорожка и вторая(ые) токопроводящая(ие) дорожка(и) расположены в электронной схеме, находящейся на последнем каскаде последовательного соединения электронных схем.
10. Электронное устройство по любому из пп.1-5, в котором:
электронная схема включает в себя электронные схемы, последовательно соединенные друг с другом, причем первая токопроводящая дорожка и вторая(ые) токопроводящая(ие) дорожка(и) расположены в электронной схеме, находящейся на первом каскаде последовательного соединения электронных схем.
11. Электронное устройство по любому из пп.1-5, в котором:
электронная схема представляет собой сдвиговый регистр.
12. Электронное устройство по любому из пп.1-5, в котором:
первая токопроводящая дорожка выполнена с возможностью размыкаться в месте за пределами коммутационной секции, выполненной с возможностью соединения первой токопроводящей дорожки со второй токопроводящей дорожкой или отсоединения первой токопроводящей дорожки от второй токопроводящей дорожки.
13. Электронное устройство, содержащее:
электронную схему, сформированную как единое целое с подложкой;
сигнальные линии, соединенные соответственно с электродом истока, электродом стока и электродом затвора транзистора, содержащегося в электронной схеме, причем каждая из сигнальных линий разветвляется на первую ответвляющуюся дорожку и вторую ответвляющуюся дорожку, при этом первая ответвляющаяся дорожка соединена с соединительной клеммой, выполненной с возможностью электрического соединения с внешним устройством, и
коммутационные секции, выполненные с возможностью переключения соответствующей дорожки из вторых ответвляющихся дорожек и линии для подачи сигнала к электроду истока, электроду стока и электроду затвора транзистора или вывода сигнала от указанных электродов между электрически замкнутым состоянием и электрически разомкнутым состоянием.
14. Электронное устройство по п.13, в котором:
каждая из линий для подачи сигнала к электроду истока, электроду стока и электроду затвора транзистора или вывода сигнала от указанных электродов имеет две или более поперечных дорожек, пересекающих указанную соответствующую дорожку из вторых ответвляющихся дорожек в соответствующей секции из коммутационных секций, причем две или более поперечных дорожек каждой из линий выполнены с возможностью по отдельности соединяться с указанной соответствующей дорожкой из вторых ответвляющихся дорожек, и
каждая из вторых ответвляющихся дорожек включает в себя две или более поперечных дорожек, пересекающих соответствующую линию из линий для подачи сигнала к электроду истока, электроду стока и электроду затвора транзистора или вывода сигнала от указанных электродов в указанной соответствующей секции из коммутационных секций, причем указанные две или более поперечных дорожек каждой из вторых ответвляющихся дорожек выполнены с возможностью по отдельности соединяться с соответствующей линией из указанных линий.
15. Электронное устройство по п.14, в котором:
в случае, когда каждая из указанных линий имеет две или более поперечных дорожек, пересекающих соответствующую дорожку из вторых ответвляющихся дорожек в соответствующей секции из коммутационных секций, указанные две или более поперечных дорожек каждой из указанных линий расположены выше или ниже соответствующей дорожки из вторых ответвляющихся дорожек, при этом между двумя или более поперечными дорожками каждой из линий и соответствующей дорожкой из вторых ответвляющихся дорожек находится изолирующая пленка, или
в случае, когда каждая из вторых ответвляющихся дорожек имеет две или более поперечных дорожек, пересекающих соответствующую линию из указанных линий в соответствующей секции из коммутационных секций, причем две или более поперечных дорожек каждой из вторых ответвляющихся дорожек расположены выше или ниже соответствующей линии из указанных линий, при этом между двумя или более поперечными дорожками каждой из вторых ответвляющихся дорожек и соответствующей линией из указанных линий находится изолирующая пленка.
16. Электронное устройство по любому из пп.13-15, в котором:
электронная схема представляет собой сдвиговый регистр.
17. Электронное устройство по любому из пп.13-15, в котором:
первая токопроводящая дорожка выполнена с возможностью размыкаться в месте за пределами коммутационной секции, выполненной с возможностью соединения первой токопроводящей дорожки со второй токопроводящей дорожкой или отсоединения первой токопроводящей дорожки от второй токопроводящей дорожки.
RU2011153249/28A 2009-06-09 2010-02-24 Электронное устройство RU2500053C2 (ru)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2009-138566 2009-06-09
JP2009138566 2009-06-09
PCT/JP2010/001257 WO2010143336A1 (ja) 2009-06-09 2010-02-24 電子装置

Publications (2)

Publication Number Publication Date
RU2011153249A true RU2011153249A (ru) 2013-07-10
RU2500053C2 RU2500053C2 (ru) 2013-11-27

Family

ID=43308599

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011153249/28A RU2500053C2 (ru) 2009-06-09 2010-02-24 Электронное устройство

Country Status (7)

Country Link
US (1) US9177521B2 (ru)
EP (1) EP2442356B1 (ru)
JP (1) JP5350475B2 (ru)
CN (1) CN102460680B (ru)
BR (1) BRPI1011007A2 (ru)
RU (1) RU2500053C2 (ru)
WO (1) WO2010143336A1 (ru)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102576169B (zh) * 2009-09-30 2014-12-03 夏普株式会社 电子装置、显示面板
CN110428760A (zh) * 2019-06-27 2019-11-08 重庆惠科金渝光电科技有限公司 一种显示面板测试方法、显示面板以及显示装置

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58138064A (ja) * 1982-02-10 1983-08-16 Toshiba Corp 半導体装置及びその評価方法
US4819038A (en) * 1986-12-22 1989-04-04 Ibm Corporation TFT array for liquid crystal displays allowing in-process testing
US4820222A (en) 1986-12-31 1989-04-11 Alphasil, Inc. Method of manufacturing flat panel backplanes including improved testing and yields thereof and displays made thereby
JP2612618B2 (ja) 1989-10-13 1997-05-21 富士通株式会社 半導体集積回路装置
JPH06216253A (ja) * 1993-01-19 1994-08-05 Sony Corp トリミング装置
US5412593A (en) * 1994-01-12 1995-05-02 Texas Instruments Incorporated Fuse and antifuse reprogrammable link for integrated circuits
US6747627B1 (en) 1994-04-22 2004-06-08 Semiconductor Energy Laboratory Co., Ltd. Redundancy shift register circuit for driver circuit in active matrix type liquid crystal display device
JP3573824B2 (ja) * 1994-04-22 2004-10-06 株式会社半導体エネルギー研究所 冗長化シフトレジスタ回路
DE4420988A1 (de) 1994-06-16 1995-12-21 Philips Patentverwaltung Verfahren zum Testen einer integrierten Schaltung sowie integrierte Schaltungsanordnung mit einer Testschaltung
JP3609956B2 (ja) 1998-04-28 2005-01-12 シャープ株式会社 ラッチ回路、シフトレジスタ回路、および画像表示装置
US6580411B1 (en) 1998-04-28 2003-06-17 Sharp Kabushiki Kaisha Latch circuit, shift register circuit and image display device operated with a low consumption of power
US7196699B1 (en) 1998-04-28 2007-03-27 Sharp Kabushiki Kaisha Latch circuit, shift register circuit, logical circuit and image display device operated with a low consumption of power
JP2000040792A (ja) * 1998-07-22 2000-02-08 Toshiba Corp 半導体装置
EP0992809A1 (de) * 1998-09-28 2000-04-12 Siemens Aktiengesellschaft Schaltungsanordnung mit deaktivierbarem Scanpfad
US6246074B1 (en) 1998-09-30 2001-06-12 Lg.Philips Lcd Co., Ltd. Thin film transistor substrate with testing circuit
US6380729B1 (en) * 1999-02-16 2002-04-30 Alien Technology Corporation Testing integrated circuit dice
JP4498489B2 (ja) * 1999-03-19 2010-07-07 シャープ株式会社 液晶表示装置とその製造方法
JP3439410B2 (ja) * 2000-02-03 2003-08-25 Necエレクトロニクス株式会社 被評価素子を備えた高集積回路チップおよびその被評価素子検査法
US6762735B2 (en) * 2000-05-12 2004-07-13 Semiconductor Energy Laboratory Co., Ltd. Electro luminescence display device and method of testing the same
JP2001330650A (ja) * 2000-05-23 2001-11-30 Toshiba Corp 表示パネル基板およびその検査方法
JP2002116423A (ja) * 2000-10-10 2002-04-19 Sharp Corp 液晶表示装置とその検査方法
JP4438285B2 (ja) * 2002-12-18 2010-03-24 ソニー株式会社 表示装置
US7518602B2 (en) * 2004-12-06 2009-04-14 Semiconductor Energy Laboratory Co., Ltd. Test circuit and display device having the same

Also Published As

Publication number Publication date
RU2500053C2 (ru) 2013-11-27
US20120081344A1 (en) 2012-04-05
CN102460680B (zh) 2014-04-23
WO2010143336A1 (ja) 2010-12-16
EP2442356A4 (en) 2013-02-20
CN102460680A (zh) 2012-05-16
BRPI1011007A2 (pt) 2016-08-09
US9177521B2 (en) 2015-11-03
JPWO2010143336A1 (ja) 2012-11-22
EP2442356A1 (en) 2012-04-18
JP5350475B2 (ja) 2013-11-27
EP2442356B1 (en) 2019-05-22

Similar Documents

Publication Publication Date Title
KR102145390B1 (ko) 정전기 방전 회로를 포함하는 표시 장치
CN106919287B (zh) 一种触控显示面板和触控显示装置
WO2015077234A3 (en) Battery fuel gauges using fet segment control to increase low current measurement accuracy
US7532094B2 (en) Linear antenna switch arm and a field effect transistor
TW200642268A (en) Compound semiconductor switching circuit device
ATE378609T1 (de) Effiziente schaltarchitektur mit verringerten stub-längen
WO2008002677B1 (en) Junction device with logic and expansion capability
CN101604197A (zh) 主板功能模块供电电路
US11057034B2 (en) Semiconductor relay module
JP2018098768A5 (ru)
WO2009008031A1 (ja) 半導体メモリおよびシステム
RU2011153249A (ru) Электронное устройство
US7649399B2 (en) Signal generating and switching apparatus and method thereof
CN102487276B (zh) 双极双投开关装置
CN103247697B (zh) 去耦电容器及具有该去耦电容器的集成电路
US20080099231A1 (en) Printed circuit board able to suppress simultaneous switching noise
TW200709429A (en) Thin film circuits
US9390788B2 (en) Configurable delay circuit and method of clock buffering
JP2019083587A (ja) 半導体リレーモジュール
US7705698B2 (en) Field effect transistor and a linear antenna switch arm
TWI480885B (zh) 用於記憶體結構之互連架構
JP4689726B2 (ja) スイッチ・マトリックス
JP2002196701A5 (ja) 表示装置の駆動回路、表示装置、及び電子機器
US8120421B2 (en) Circuit structure free from test effect and testing method thereof
CN222107921U (zh) 射频开关芯片片上模拟地与射频地连接电路及封装结构

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170225