[go: up one dir, main page]

RU2009116491A - Устройство для вывода информации - Google Patents

Устройство для вывода информации Download PDF

Info

Publication number
RU2009116491A
RU2009116491A RU2009116491/08A RU2009116491A RU2009116491A RU 2009116491 A RU2009116491 A RU 2009116491A RU 2009116491/08 A RU2009116491/08 A RU 2009116491/08A RU 2009116491 A RU2009116491 A RU 2009116491A RU 2009116491 A RU2009116491 A RU 2009116491A
Authority
RU
Russia
Prior art keywords
inputs
information
register
outputs
output
Prior art date
Application number
RU2009116491/08A
Other languages
English (en)
Other versions
RU2411568C2 (ru
Inventor
Александр Николаевич Капустин (RU)
Александр Николаевич Капустин
Original Assignee
Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" (RU)
Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" (RU), Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" filed Critical Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" (RU)
Priority to RU2009116491/08A priority Critical patent/RU2411568C2/ru
Publication of RU2009116491A publication Critical patent/RU2009116491A/ru
Application granted granted Critical
Publication of RU2411568C2 publication Critical patent/RU2411568C2/ru

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

1. Устройство для вывода информации, содержащее дешифратор адреса, блок сравнения, регистр, элемент задержки, элемент И, блок сопряжения, информационные входы устройства соединены с информационными входами регистра и с первой группой входов блока сравнения, вторая группа входов которой соединена с выходами блока сопряжения, которые являются информационными выходами устройства, выход блока сравнения соединен с первым входом элемента И, выходы которого является управляющим выходом устройства, адресные входы дешифратора являются адресными входами устройства, а выход соединен с входом запись регистра, выход элемента задержки соединен со вторым входом элемента И, отличающееся тем, что в него введены второй и третий регистры, группа мажоритарных элементов, число которых определяется количеством разрядов информационного входа устройства, информационные входы второго и третьего регистров соединены с соответствующими информационными входами устройства, информационные выходы первого регистра соединены с первыми входами мажоритарных элементов, информационные выходы второго регистра соединены со вторыми входами мажоритарных элементов, информационные выходы третьего регистра соединены с третьими входами мажоритарных элементов, выходы которых соединены с входами блока сопряжения, второй выход дешифратора адреса соединен с входом запись второго регистра, третий выход дешифратора адреса соединен с входом запись третьего регистра и с входом элемента задержки. ! 2. Устройство по п.1, отличающееся тем, что в него веден второй элемент И и элемент ИЛИ, а блок сравнения содержит выходы «больше» и «меньше», которые

Claims (2)

1. Устройство для вывода информации, содержащее дешифратор адреса, блок сравнения, регистр, элемент задержки, элемент И, блок сопряжения, информационные входы устройства соединены с информационными входами регистра и с первой группой входов блока сравнения, вторая группа входов которой соединена с выходами блока сопряжения, которые являются информационными выходами устройства, выход блока сравнения соединен с первым входом элемента И, выходы которого является управляющим выходом устройства, адресные входы дешифратора являются адресными входами устройства, а выход соединен с входом запись регистра, выход элемента задержки соединен со вторым входом элемента И, отличающееся тем, что в него введены второй и третий регистры, группа мажоритарных элементов, число которых определяется количеством разрядов информационного входа устройства, информационные входы второго и третьего регистров соединены с соответствующими информационными входами устройства, информационные выходы первого регистра соединены с первыми входами мажоритарных элементов, информационные выходы второго регистра соединены со вторыми входами мажоритарных элементов, информационные выходы третьего регистра соединены с третьими входами мажоритарных элементов, выходы которых соединены с входами блока сопряжения, второй выход дешифратора адреса соединен с входом запись второго регистра, третий выход дешифратора адреса соединен с входом запись третьего регистра и с входом элемента задержки.
2. Устройство по п.1, отличающееся тем, что в него веден второй элемент И и элемент ИЛИ, а блок сравнения содержит выходы «больше» и «меньше», которые соединены с входами элемента ИЛИ, выход которого соединен с первым входом второго элемента И, второй вход которого соединен с выходом элемента задержки, выход второго элемента И является сигнальным выходом «неисправность» устройства.
RU2009116491/08A 2009-04-29 2009-04-29 Устройство для вывода информации RU2411568C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009116491/08A RU2411568C2 (ru) 2009-04-29 2009-04-29 Устройство для вывода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009116491/08A RU2411568C2 (ru) 2009-04-29 2009-04-29 Устройство для вывода информации

Publications (2)

Publication Number Publication Date
RU2009116491A true RU2009116491A (ru) 2010-11-10
RU2411568C2 RU2411568C2 (ru) 2011-02-10

Family

ID=44025689

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009116491/08A RU2411568C2 (ru) 2009-04-29 2009-04-29 Устройство для вывода информации

Country Status (1)

Country Link
RU (1) RU2411568C2 (ru)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2451323C1 (ru) * 2011-03-31 2012-05-20 Открытое акционерное общество "Информационные спутниковые системы" имени академика М.Ф. Решетнёва" Устройство для вывода информации

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1615694A2 (ru) * 1989-01-27 1990-12-23 Уфимский авиационный институт им.Серго Орджоникидзе Устройство дл ввода-вывода информации
SU1758649A1 (ru) * 1990-08-14 1992-08-30 Ленинградское Научно-Производственное Объединение "Электронмаш" Устройство дл обработки информации
RU2007751C1 (ru) * 1990-12-17 1994-02-15 Назин Владимир Иванович Устройство для ввода в микроэвм дискретных сигналов
RU2042182C1 (ru) * 1992-10-06 1995-08-20 Научно-производственный центр "ЭЛВИС" Микропроцессор ввода-вывода информации
RU2159952C1 (ru) * 1999-05-20 2000-11-27 Государственное унитарное предприятие Научно-производственное предприятие "Полет" Устройство для ввода информации
JP2007148900A (ja) * 2005-11-29 2007-06-14 Toshiba Corp Dma制御装置及びデータ再生装置

Also Published As

Publication number Publication date
RU2411568C2 (ru) 2011-02-10

Similar Documents

Publication Publication Date Title
ATE514998T1 (de) Getaktete ports
JP2016110684A5 (ru)
TW200744061A (en) Shift register
TW200709169A (en) Bidirectional shift register
RU2009116491A (ru) Устройство для вывода информации
RU2011129015A (ru) Формирователь парафазного сигнала с низким активным уровнем входа управления
RU2008117500A (ru) Интерфейс удаленных устройств микроконтроллерных систем
RU2008117691A (ru) Мажоритарное устройство
RU2010118619A (ru) Трех-шеститактный распределитель импульсов
RU2011103405A (ru) Селектор временных интервалов
RU2009129991A (ru) Формирователь импульсов
UA47009U (ru) Устройство для вычисления элементарных функций
RU2013138762A (ru) Устройство для распознавания образов
UA44974U (ru) Устройство для выбора максимального числа
UA34560U (ru) Оптоэлектронное устройство сравнения чисел
UA39493U (ru) Устройство для возведения чисел в квадрат по модулю м
UA52410U (ru) Генератор равномерно распределенных случайных последовательностей
RU2008121846A (ru) Запоминающее устройство
RU2008124613A (ru) Устройство приоритетного доступа с очередью
RU2007123074A (ru) Устройство обслуживания запросов с возможностью измерения приоритета
RU2009132819A (ru) Одноканальный корреляционный измеритель частотных искажений
RU2009119779A (ru) Релейный регулятор
RU2007121420A (ru) Импульсно-кодовая передающая система
RU2009108579A (ru) Релейный регулятор
RU2006118478A (ru) Устройство приоритетного обслуживания запросов

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20160430