Claims (1)
Устройство для приема стартстопных сообщений содержащее последовательно соединенные приемник, первый полосовой фильтр и первый амплитудный детектор, последовательно соединенные вычитающее устройство, прерыватель, согласованный фильтр, решающее устройство, формирователь импульсов, генератор ПСП и инвертор, последовательно соединенные второй полосовой фильтр, вход которого подключен к выходу приемника, и второй амплитудный детектор, последовательно соединенные первую линию задержки, первый ключ, первый демодулятор ФРМ сигналов и схему ИЛИ, и последовательно соединенные вторую линию задержки, второй ключ и второй демодулятор ФРМ сигналов, выход которого подключен к второму входу схемы ИЛИ, причем входы первой и второй линий задержки соединены соответственно с выходами второго и первого полосовых фильтров, выход решающего устройства подключен ко второму входу генератора ПСП, выход которого подключен к управляющим входам первого ключа и первого демодулятора ФРМ сигналов, выход инвертора соединен с управляющими входами второго ключа и второго демодулятора ФРМ сигналов, тактовые входы первого и второго демодуляторов ФРМ сигналов подключены к выходу формирователя импульсов, второй выход которого соединен с вторым входом прерывателя, отличающееся тем, что последовательно с первым и вторым амплитудными детекторами включено по одному нелинейному элементу, выходы которых подключены к соответствующим входам вычитающего устройства.A device for receiving start-stop messages containing a receiver connected in series, a first bandpass filter and a first amplitude detector, a subtractor, a chopper, a matched filter, a solver, a pulse shaper, an MSS generator and an inverter, a second bandpass filter connected in series to the output the receiver, and the second amplitude detector, connected in series to the first delay line, the first key, the first FRM signal demodulator and cx OR, and in series the second delay line, the second key and the second FRM signal demodulator, the output of which is connected to the second input of the OR circuit, and the inputs of the first and second delay lines are connected respectively to the outputs of the second and first band-pass filters, the output of the resolver is connected to the second the input of the PSP generator, the output of which is connected to the control inputs of the first key and the first FRM signal demodulator, the inverter output is connected to the control inputs of the second key and the second FRM signal demodulator s, the clock inputs of the first and second demodulators of the FRM signals are connected to the output of the pulse shaper, the second output of which is connected to the second input of the chopper, characterized in that one nonlinear element is connected in series with the first and second amplitude detectors, the outputs of which are connected to the corresponding inputs of the subtractor .